DE3732830C2 - - Google Patents

Info

Publication number
DE3732830C2
DE3732830C2 DE19873732830 DE3732830A DE3732830C2 DE 3732830 C2 DE3732830 C2 DE 3732830C2 DE 19873732830 DE19873732830 DE 19873732830 DE 3732830 A DE3732830 A DE 3732830A DE 3732830 C2 DE3732830 C2 DE 3732830C2
Authority
DE
Germany
Prior art keywords
memory
data
bus
circuit
unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE19873732830
Other languages
English (en)
Other versions
DE3732830A1 (de
Inventor
Guenter Dipl.-Ing. 8000 Muenchen De Poehnitzsch
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE19873732830 priority Critical patent/DE3732830A1/de
Priority to CH352388A priority patent/CH677975A5/de
Publication of DE3732830A1 publication Critical patent/DE3732830A1/de
Application granted granted Critical
Publication of DE3732830C2 publication Critical patent/DE3732830C2/de
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C29/38Response verification devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing

Description

Die Erfindung betrifft eine Schaltungsanordnung zur Prüfung der Funktionsfähigkeit einer komplexen Schaltung, die aus einzelnen Schaltungsteilen besteht, die durch auf einem gemeinsamen Adressenbus an sie gelangende Adresseninformationen aufrufbar sind, bei einem Aufruf über einen gemeinsamen Datenbus Dateninformationen aufnehmen oder abgeben und die dadurch überprüft werden, daß an zentraler Stelle ihre Reaktion auf den Empfang einer Prüfinformation ausgewertet wird.
Als komplexe Schaltungen dieser Art kommen in erster Linie Halbleiterspeicher in Betracht. Die Diagnose solcher Halbleiterspeicher wird derzeit in der Weise durchgeführt, daß die zu prüfenden Schaltungsteile von einer Speichersteuerung aus adressiert werden und von dort Datenmuster zugesandt bekommen, die in die betreffenden Speicherplätze eingeschrieben und danach wieder ausgelesen werden, um von der Speichersteuerung auf Übereinstimmung mit der ausgesandten Prüfinformation überwacht zu werden. Die eigentliche Auswertung der empfangenen Prüfinformationen im Hinblick auf die Fehlerortbestimmung erfolgt dabei software-mäßig, was jedoch wegen der Komplexität der Gebilde einen ganz erheblichen Zeitaufwand erfordert.
So kann beispielsweise dann, wenn schon die Adressierung der einzelnen Speicherteile bzw. Speicherzellen fehlerbehaftet ist und dementsprechend das empfangene Prüfmuster nicht aus der Speicherzelle stammt, in das es eingeschrieben worden ist bzw. durch eine aus einer anderen Speicherzelle stammenden Dateninformation verfälscht ist, nicht ohne weiteres festgestellt werden, welcher Speicherteil der eigentliche Fehlerort ist. Schwierigkeiten bei der Auswertung ergeben sich auch dann, wenn dem Speicher Korrekturnetzwerke zugeordnet sind, die sofern Mehrfachfehler vorliegen, die deren Korrekturfähigkeit übersteigen, zu undefinierten Verhältnissen führen.
Die Aufgabe der Erfindung besteht nun darin, eine Schaltungsanordnung anzugeben, die das Prüfen solcher komplexen Schaltungen erleichtert und insbesondere deren Zeitaufwand verringert.
Erfindungsgemäß wird diese Aufgabe dadurch gelöst, daß für je eine wenigstens einen der Schaltungteile umfassende Ausfalleinheit der Schaltung eine Diagnoseeinheit vorgesehen ist, die über eine gesonderte Diagnoseleitung aktivierbar ist, einen Festwertspeicher zur Speicherung vorgegebener Prüfinformationen enthält und an die die Ausfalleinheit betreffenden Teile des gemeinsamen Adressenbusses und Datenbusses an derartigen Stellen angeschlossen ist, daß die Adressierung und die Datenaufnahme- und Datenabgabe der Ausfalleinheit und deren Busleitungen betreffende Störungen auch die Diagnoseeinheit betreffen.
Der Erfindung liegt also das Prinzip zugrunde, daß ein Teil des Software-Aufwands, der im Falle des geschilderten bekannten Vorgehens beim Prüfen komplexer Schaltungen betrieben werden muß, durch Hardware-Aufwand und eine bestimmte Strukturierung der zu überwachenden Schaltungen ersetzt wird, wodurch sich jedoch, zumindest sofern dabei als Ausfalleinheiten nicht zu kleine Einheiten angesetzt werden, günstigere Verhältnisse als bisher ergeben. Als Ausfalleinheiten sind hierbei Schaltungsteile solcher Größe zu verstehen, die, sofern sie als Fehlerort erkannt worden sind, entweder als Ganzes ausgetauscht werden, oder aber durch ein gesondertes Prüfprogramm, das dann wieder rein software-mäßig ablaufen kann, auf die Fehlerquelle im besonderen untersucht werden.
Nachstehend wird die Erfindung anhand eines auf einen dynamischen Halbleiterspeicher als zu überprüfende komplexe Schaltungsanordnung bezogenen Ausführungsbeispiels unter Bezugnahme auf eine Zeichnung näher erläutert.
In der Zeichnung zeigt
Fig. 1 Das Blockschaltbild einer typischen Speicheranordnung.
Fig. 2 Das Blockschaltbild einer Speicherbaugruppe, die als Ausfalleinheit einer Speicheranordnung gemäß Fig. 1 angesehen wird.
Die Speicheranordnung gemäß Fig. 1 besteht aus einem Speichermedium, das in eine Reihe von Schaltungsteilen in Form von Speicherbänken B1 bis Bn gegliedert ist. Diese Speicherteile stehen unter dem Steuereinfluß einer Speichersteuerung SS, wozu sie mit dieser über einen Adreßbus AB verbunden sind, über den zu ihrer Ansteuerung Adreßinformationen an sie gelangen. Über einen Empfangsdatenbus DBi und einen Sendedatenbus DBo können sie aufgrund einer solchen Ansteuerung Daten von der Speichersteuerung aufnehmen bzw. Daten an die Speichersteuerung abgeben.
Die Speichersteuerung SS ihrerseits kommuniziert über einen Adreßbus ABM bzw. einen Datenbus BBM zusammen mit weiteren hier nicht dargestellten Speichersteuerungen für weitere Speicherbänke über eine Logik-Schaltung TTL-L mit einem zentralen Steuerwerk CPU. In der Fig. 1 ist ferner ein Korrekturnetzwerk KD angedeutet, das mit der Speicherung SS in Informationsaustausch steht und im Fall bestimmter Verfälschungen der Dateninformationen für eine Korrektur derselben sorgt.
Die Fig. 2 zeigt nun eine als Ausfalleinheit zu betrachtende Speicherbaugruppe, die beispielsweise eine Bank gemäß der Anordnung in Fig. 1 oder aber einen Teil derselben repräsentiert. Sie ist ihrerseits wieder in Speicherblöcke W1 bis Wn unterteilt, die beispielsweise jeweils zur Speicherung eines Speicherwortes dienen.
Die Speicherblöcke W1 bis Wn liegen an einem gemeinsamen Adressenbus AB. Sie sind ferner an einen Datenbus mit einem Empfangszweig DBi zum Empfang von Daten von der Speichersteuerung und einem Sendezweig DBo zum Aussenden von Daten an diese Speichersteuerung angeschlossen.
Nun ist der Speicherbaugruppe eine Diagnoselogik DL zugeordnet. Diese Diagnoselogik enthält im wesentlichen einen Festwertspeicher (E-PROM, oder PROM oder PAL), in dem bestimmte Prüfdatenmuster eingespeichert sind.
Der Anschluß der Diagnoselogik DL an den Adressenbus AB ist derart, daß Fehler bei der Adressierung der einzelnen Speicherblöcke W1 bis Wn auch zu einer fehlerhaften Adressierung der Speicherplätze der Diagnoselogik führen. Im konkreten Fall bedeutet dies, daß von den zu den Speicherblöcken W1 bis Wn führenden Abzweigungen vom Adressenbus AB jeweils gesonderte Leitungen zu den Adresseneingängen der Diagnoselogik führen. In entsprechender Weise ist die Diagnoselogik an den die Speicherblöcke W1 bis Wn mit der Speichersteuerung verbindenden Datenbus DBo, DBi angeschlossen, nämlich derart, daß, sofern der Datenempfang für einen der Speicherblöcke über den Empfangszweig DBi des Datenbusses gestört ist, dies auch für den Datenempfang der Diagnoselogik DL gilt und umgekehrt, sofern die Datenaussendung von einem der Speicherblöcke W1 bis Wn aus über den Sendezweig DBo des Datenbusses gestört ist, diese Störung auch die Datenaussendung durch die Diagnoselogik betrifft.
Für die Diagnoseeinheit DL ist eine gesonderte Steuerleitung SL vorgesehen, über die sie von der Speichersteuerung aus aktivierbar ist.
Wenn nun also eine komplexe Schaltung, die derart gegliedert und mit Diagnoselogikeinheiten versehen ist, auf Funktionsfähigkeit überprüft werden soll, geschieht dies für die einzelnen Ausfalleinheiten nacheinander, indem zunächst die betreffende Diagnoseeinheit aufgerufen wird. Nachfolgend werden die Speicherplätze der Diagnoseeinheit adressiert und die dort gespeicherten Prüfinformationen ausgelesen und an die Speichersteuerung übertragen. Wegen der vorgenannten Anschaltung der Diagnoseeinheit an den Adressenbus und den Datenbus ist dann wenn die Speichersteuerung die jeweils erwartete Prüfinformation empfängt, sichergestellt, daß auch die Ansteuerung der Speicherblöcke der betroffenen Ausfalleinheit ordnungsgemäß erfolgt. Wenn umgekehrt ein empfangenes Datenwort nicht dem Erwarteten entspricht, steht unter der Voraussetzung, daß der Fehler nicht bei der Diagnoseeinheit als solcher liegt, die betreffende Ausfalleinheit als Fehlerort sofort fest. Um festzustellen, bei welchem Teil der Ausfalleinheit der Fehler liegt, kann sich nun ein Prüfprogramm anschließen, das jedoch weitaus weniger zeitaufwendig ist, als wenn wie bei den bisherigen softwaregestützte Prüfverfahren die Schaltungsanordnung bzw. der Speicher als Ganzes in die Prüfung einbezogen sind.

Claims (1)

  1. Schaltungsanordnung zur Prüfung der Funktionsfähigkeit einer komplexen Schaltung, die aus einzelnen Schaltungsteilen besteht, die durch auf einem gemeinsamen Adressenbus an sie gelangende Adresseninformationen aufrufbar sind, bei einem Aufruf über einen gemeinsamen Datenbus Dateninformationen aufnehmen oder abgeben und die dadurch überprüft werden, daß an zentraler Stelle ihre Reaktion auf den Empfang einer Prüfinformation ausgewertet wird, dadurch gekennzeichnet, daß für je eine wenigstens einen der Schaltungsteile umfassende Ausfalleinheit der Schaltung eine Diagnoseeinheit (DL) vorgesehen ist, die über eine gesonderte Steuerleitung SL aktivierbar ist, einen Festwertspeicher zur Speicherung vorgegebener Prüfinformationen enthält und an die die Ausfalleinheit betreffenden Teile des gemeinsamen Adressenbusses (AB) und Datenbusses (DBo, DBi) an derartigen Stellen angeschlossen ist, daß die Adressierung und die Datenaufnahme- und Datenabgabe der Ausfalleinheit und deren Busleitungen betreffende Störungen auch die Diagnoseeinheit (DL) betreffen.
DE19873732830 1987-09-29 1987-09-29 Schaltungsanordnung zur pruefung der funktionsfaehigkeit einer komplexen schaltung Granted DE3732830A1 (de)

Priority Applications (2)

Application Number Priority Date Filing Date Title
DE19873732830 DE3732830A1 (de) 1987-09-29 1987-09-29 Schaltungsanordnung zur pruefung der funktionsfaehigkeit einer komplexen schaltung
CH352388A CH677975A5 (de) 1987-09-29 1988-09-23

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19873732830 DE3732830A1 (de) 1987-09-29 1987-09-29 Schaltungsanordnung zur pruefung der funktionsfaehigkeit einer komplexen schaltung

Publications (2)

Publication Number Publication Date
DE3732830A1 DE3732830A1 (de) 1989-04-06
DE3732830C2 true DE3732830C2 (de) 1992-06-17

Family

ID=6337141

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19873732830 Granted DE3732830A1 (de) 1987-09-29 1987-09-29 Schaltungsanordnung zur pruefung der funktionsfaehigkeit einer komplexen schaltung

Country Status (2)

Country Link
CH (1) CH677975A5 (de)
DE (1) DE3732830A1 (de)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH063424A (ja) * 1992-06-22 1994-01-11 Mitsubishi Electric Corp 集積回路装置、および集積回路装置に組込まれるテストデータ発生回路
DE59813158D1 (de) 1997-09-18 2005-12-08 Infineon Technologies Ag Verfahren zum Testen einer elektronischen Schaltung

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0031706B1 (de) * 1979-12-27 1984-11-07 Fujitsu Limited Vorrichtung und Verfahren zum Prüfen von Halbleiterspeicherbausteinen
US4625313A (en) * 1984-07-06 1986-11-25 Tektronix, Inc. Method and apparatus for testing electronic equipment
DE3526485A1 (de) * 1985-07-24 1987-02-05 Heinz Krug Schaltungsanordnung zum pruefen integrierter schaltungseinheiten

Also Published As

Publication number Publication date
DE3732830A1 (de) 1989-04-06
CH677975A5 (de) 1991-07-15

Similar Documents

Publication Publication Date Title
DE4402796C2 (de) Verbesserte Redundanzanalysiereinrichtung für eine automatische Speichertestvorrichtung
EP0198935A1 (de) Elektrisch umprogrammierbarer Halbleiterspeicher mit Redundanz
DE2619159A1 (de) Fehlererkennungs- und korrektureinrichtung
EP1113362B1 (de) Integrierter Halbleiterspeicher mit einer Speichereinheit zum Speichern von Adressen fehlerhafter Speicherzellen
DE3412677C2 (de)
EP1105802B1 (de) Verfahren zur reparatur von defekten speicherzellen eines integrierten speichers
DE10337284B4 (de) Integrierter Speicher mit einer Schaltung zum Funktionstest des integrierten Speichers sowie Verfahren zum Betrieb des integrierten Speichers
DE10131388A1 (de) Integrierter dynamischer Speicher und Verfahren zum Betrieb desselben
EP1008993A2 (de) Schreib/Lesespeicher mit Selbsttestvorrichtung und zugehöriges Testverfahren
EP0263470A2 (de) Verfahren und Anordnungen zum Testen von MEGA-Bit-Speicherbausteinen mit beliebigen Testmustern im Multi-Bit-Testmodus
DE19930169A1 (de) Testeinrichtung zum Prüfen eines Speichers
EP0615211A1 (de) Verfahren zum Speichern sicherheitsrelevanter Daten
DE10226585C1 (de) RAM-Speicherschaltung
DE19922786B4 (de) Halbleiterspeicher mit Testeinrichtung
DE10331068A1 (de) Verfahren zum Auslesen von Fehlerinformationen aus einem integrierten Baustein und integrierter Speicherbaustein
DE3732830C2 (de)
DE3837893A1 (de) Speicherbaustein
DE2823457C2 (de) Schaltungsanordnung zur Fehlerüberwachung eines Speichers einer digitalen Rechenanlage
DE10016719A1 (de) Integrierter Speicher und Verfahren zur Funktionsprüfung von Speicherzellen eines integrierten Speichers
EP0353660B1 (de) Verfahren zur Fehlersicherung in Speichersystemen von Datenverarbeitungsanlagen, insbesondere Fernsprechvermittlungsanlagen
DE10062404A1 (de) Vorrichtung und Verfahren zum Reduzieren der Anzahl von Adressen fehlerhafter Speicherzellen
DE10137332B4 (de) Verfahren und Anordnung zur Ausgabe von Fehlerinformationen aus Halbleitereinrichtungen
DE10307027A1 (de) Verfahren und Testeinrichtung zum Ermitteln einer Reparaturlösung für einen Speicherbaustein
DE102004022327B4 (de) Integrierter Halbleiterspeicher
DE10203570B4 (de) Verfahren zur Überprüfung elektrischer Verbindungen zwischen einem Speichermodul und einem Halbleiterspeicherbaustein

Legal Events

Date Code Title Description
8110 Request for examination paragraph 44
D2 Grant after examination
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee