DE3539491C2 - - Google Patents

Info

Publication number
DE3539491C2
DE3539491C2 DE19853539491 DE3539491A DE3539491C2 DE 3539491 C2 DE3539491 C2 DE 3539491C2 DE 19853539491 DE19853539491 DE 19853539491 DE 3539491 A DE3539491 A DE 3539491A DE 3539491 C2 DE3539491 C2 DE 3539491C2
Authority
DE
Germany
Prior art keywords
input
gate
output
clock
counter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE19853539491
Other languages
German (de)
English (en)
Other versions
DE3539491A1 (de
Inventor
Hans-Robert Dipl.-Ing. 8500 Nuernberg De Schemmel
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Philips Intellectual Property and Standards GmbH
Original Assignee
Philips Patentverwaltung GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Philips Patentverwaltung GmbH filed Critical Philips Patentverwaltung GmbH
Priority to DE19853539491 priority Critical patent/DE3539491A1/de
Publication of DE3539491A1 publication Critical patent/DE3539491A1/de
Application granted granted Critical
Publication of DE3539491C2 publication Critical patent/DE3539491C2/de
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • H04L7/0331Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop with a digital phase-locked loop [PLL] processing binary samples, e.g. add/subtract logic for correction of receiver clock

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
DE19853539491 1985-11-07 1985-11-07 Schaltungsanordnung zur taktrueckgewinnung Granted DE3539491A1 (de)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19853539491 DE3539491A1 (de) 1985-11-07 1985-11-07 Schaltungsanordnung zur taktrueckgewinnung

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19853539491 DE3539491A1 (de) 1985-11-07 1985-11-07 Schaltungsanordnung zur taktrueckgewinnung

Publications (2)

Publication Number Publication Date
DE3539491A1 DE3539491A1 (de) 1987-05-14
DE3539491C2 true DE3539491C2 (en, 2012) 1989-02-02

Family

ID=6285382

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19853539491 Granted DE3539491A1 (de) 1985-11-07 1985-11-07 Schaltungsanordnung zur taktrueckgewinnung

Country Status (1)

Country Link
DE (1) DE3539491A1 (en, 2012)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4328252A1 (de) * 1993-08-23 1995-03-09 Sennheiser Electronic Vorrichtung zur drahtlosen Übertragung digitaler Daten, insbesondere von Audiodaten mit Hilfe von Infrarotlicht an einem Kopfhörer

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2623675A1 (fr) * 1987-11-25 1989-05-26 Dassault Electronique Dispositif de synchronisation d'une horloge par rapport a un signal numerique incident, notamment a haut debit

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2856017A1 (de) * 1978-12-23 1980-07-10 Bbc Brown Boveri & Cie Schaltungsanordnung zur taktrueckgewinnung einer bi-phase-codierten nachricht

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4328252A1 (de) * 1993-08-23 1995-03-09 Sennheiser Electronic Vorrichtung zur drahtlosen Übertragung digitaler Daten, insbesondere von Audiodaten mit Hilfe von Infrarotlicht an einem Kopfhörer

Also Published As

Publication number Publication date
DE3539491A1 (de) 1987-05-14

Similar Documents

Publication Publication Date Title
DE3785966T2 (de) Digitale, phasenverriegelte Taktwiedergewinnungsschleife.
DE3022746A1 (de) Digitale phasenkomparatorschaltung
DE3212453C2 (en, 2012)
DE3240731A1 (de) Phasenregelkreis und diesen verwendender miller-decodierer
DE3889028T2 (de) Taktextrahierer mit digitaler phasenverriegelter Schleife für bipolare Signale.
DE3431021C2 (en, 2012)
DE3539491C2 (en, 2012)
DE3115057C2 (de) Phasenregelkreis mit einem digitalen Phasendiskriminator
DE2616398B1 (de) Schaltungsanordnung zur regelung der impulsfolgefrequenz eines signals
DE3017237C2 (de) Schaltungsanordnung zur Taktrückgewinnung mit einer Phasenregelschleife (PLL)
DE3633024C2 (de) Schaltungsanordnung für die Phasensynchronisierung zweier Taktimpulsfolgen
DE2933322A1 (de) Schaltungsanordnung zum ableiten eines bittaktsignals aus einem digitalsignal
DE3924907A1 (de) Redundante taktgeberanordnung
DE1449427B2 (de) Schaltungsanordnung zur auswertung von phasenmoduliert aufgezeichneten daten
DE2602169C2 (de) Schaltungsanordnung zum zyklischen Erzeugen einer signaltechnisch sicheren Folge von Steuerimpulsen
DE2203686A1 (de) Diskriminator für Frequenz oder Phase mit erweitertem Dynamikbereich
DE2518090C2 (de) Anordnung zur messung der zeit zwischen zwei impulsen
DE3531033C2 (en, 2012)
DE2358915C3 (de) Schaltungsanordnung zur Störsignalunterdrückung bei digitaler Signalübertragung
DE4202016C1 (en) Channel clock generation for data transmission - setting data w.r.t. rising edge, and using pulse from counter to generate channel clock in second counter under control of evaluation unit
DE2339026C2 (de) Verfahren und Schaltungsanordnung zum Entfernen von Paritätsbits aus Binärwörtern
DE3913395A1 (de) Digitale filterlogik
DE2951283A1 (de) Phasenregelkreis
DE2245477C3 (de) Einstellbarer dekadischer Frequenzteiler
DE3042761A1 (de) Schaltungsanordnung zur gewinnung einer elektrischenbezugstakt-impulsfolge fuer die dekodierung einer von einem aufzeichnungstraeger gelesenen und auf diesem aufgezeichneten mehrlaengenschrift

Legal Events

Date Code Title Description
8110 Request for examination paragraph 44
D2 Grant after examination
8364 No opposition during term of opposition
8320 Willingness to grant licenses declared (paragraph 23)
8339 Ceased/non-payment of the annual fee