DE3232492A1 - Halbleiteranordnung, die einen programmierbaren festwertspeicher mit transistoren bildet - Google Patents

Halbleiteranordnung, die einen programmierbaren festwertspeicher mit transistoren bildet

Info

Publication number
DE3232492A1
DE3232492A1 DE19823232492 DE3232492A DE3232492A1 DE 3232492 A1 DE3232492 A1 DE 3232492A1 DE 19823232492 DE19823232492 DE 19823232492 DE 3232492 A DE3232492 A DE 3232492A DE 3232492 A1 DE3232492 A1 DE 3232492A1
Authority
DE
Germany
Prior art keywords
transistors
strip
over
semiconductor arrangement
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
DE19823232492
Other languages
German (de)
English (en)
Inventor
Claude 14000 Caen Chapron
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Philips Gloeilampenfabrieken NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Philips Gloeilampenfabrieken NV filed Critical Philips Gloeilampenfabrieken NV
Publication of DE3232492A1 publication Critical patent/DE3232492A1/de
Ceased legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/08Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards using semiconductor devices, e.g. bipolar elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B69/00Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/60Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D10/00 or H10D18/00, e.g. integration of BJTs
    • H10D84/641Combinations of only vertical BJTs
    • H10D84/642Combinations of non-inverted vertical BJTs of the same conductivity type having different characteristics, e.g. Darlington transistors

Landscapes

  • Semiconductor Memories (AREA)
  • Read Only Memory (AREA)
DE19823232492 1981-09-14 1982-09-01 Halbleiteranordnung, die einen programmierbaren festwertspeicher mit transistoren bildet Ceased DE3232492A1 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR8117321A FR2512999A1 (fr) 1981-09-14 1981-09-14 Dispositif semiconducteur formant memoire morte programmable a transistors

Publications (1)

Publication Number Publication Date
DE3232492A1 true DE3232492A1 (de) 1983-04-07

Family

ID=9262121

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19823232492 Ceased DE3232492A1 (de) 1981-09-14 1982-09-01 Halbleiteranordnung, die einen programmierbaren festwertspeicher mit transistoren bildet

Country Status (4)

Country Link
JP (1) JPS5858756A (enrdf_load_stackoverflow)
DE (1) DE3232492A1 (enrdf_load_stackoverflow)
FR (1) FR2512999A1 (enrdf_load_stackoverflow)
GB (1) GB2105906B (enrdf_load_stackoverflow)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2437107A (en) * 2006-04-13 2007-10-17 Sharp Kk Programmable read-only memory

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3721964A (en) * 1970-02-18 1973-03-20 Hewlett Packard Co Integrated circuit read only memory bit organized in coincident select structure
US4145702A (en) * 1977-07-05 1979-03-20 Burroughs Corporation Electrically programmable read-only-memory device

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5119486A (enrdf_load_stackoverflow) * 1974-08-08 1976-02-16 Fujitsu Ltd
US3972754A (en) * 1975-05-30 1976-08-03 Ibm Corporation Method for forming dielectric isolation in integrated circuits
FR2369652A1 (fr) * 1976-10-29 1978-05-26 Radiotechnique Compelec Memoire morte programmable a transistors
JPS53143186A (en) * 1977-05-20 1978-12-13 Fujitsu Ltd Production of semiconductor device
JPS6032983B2 (ja) * 1977-09-12 1985-07-31 株式会社日立製作所 接合破壊型プログラマブルrom
JPS5633875A (en) * 1979-08-28 1981-04-04 Sony Corp Manufacture of transistor

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3721964A (en) * 1970-02-18 1973-03-20 Hewlett Packard Co Integrated circuit read only memory bit organized in coincident select structure
US4145702A (en) * 1977-07-05 1979-03-20 Burroughs Corporation Electrically programmable read-only-memory device

Also Published As

Publication number Publication date
FR2512999A1 (fr) 1983-03-18
FR2512999B1 (enrdf_load_stackoverflow) 1983-10-28
GB2105906A (en) 1983-03-30
GB2105906B (en) 1985-04-17
JPS5858756A (ja) 1983-04-07

Similar Documents

Publication Publication Date Title
DE69332619T2 (de) Verfahren zur Herstellung von einem Feldeffektbauelement mit einem isolierten Gatter
DE69515876T2 (de) Leistungsbauelement in MOS-Technologie mit niedrigem Ausgangswiderstand und geringer Kapazität und dessen Herstellungsverfahren
DE68925116T2 (de) In gemischter Technologie hergestellte integrierte Schaltung mit CMOS-Strukturen und leistungsfähigen lateralen Bipolartransistoren mit erhöhter Early-Spannung und Herstellungsverfahren dafür
DE69132387T2 (de) Verfahren zum Herstellen einer Feldeffektanordnung mit Kanal aus polykristallinem Silizium
DE112009000642T5 (de) LDMOS Vorrichtungen mit verbesserten Architekturen
DE3037431A1 (de) Verfahren zur herstellung von elektrisch programmierbaren festwertspeichern in mos-technologie
DE10340131A1 (de) Halbleiterleistungsbauteil mit Ladungskompensationsstruktur und monolithisch integrierter Schaltung, sowie Verfahren zu dessen Herstellung
DE68905487T2 (de) Verfahren zur herstellung einer integrierten schaltung mit bauelementen, die gates auf zwei ebenen enthalten.
DE1076275B (de) Halbleiteranordnung mit mindestens einem flaechenhaften pn-UEbergang
CH693837A5 (de) Halbleitervorrichtung.
DE112005000441T5 (de) Halbleiterbauteil und Verfahren zur Herstellung desselben
EP0810673B1 (de) Halbleiterbauelement mit Kompensationsimplantation und Herstellverfahren
DE112012007200T5 (de) Halbleitereinrichtung
DE1564218A1 (de) Verfahren zur Herstellung von Transistoren
DE3751607T2 (de) Stromversorgungsleitungen in einer integrierten Halbleiterschaltung.
DE1086347B (de) Halbleiteranordnung mit einem Halbleiterkristall
EP1719184B1 (de) Hochvolt-pmos-transistor
DE3011778A1 (de) Feldeffekttransistor
DE19710233A1 (de) Halbleitereinrichtung und Herstellungsverfahren derselben
DE69131390T2 (de) Verfahren zur Herstellung einer vergrabenen Drain- oder Kollektorzone für monolythische Halbleiteranordnungen
DE3780298T2 (de) Nichtfluechtiger speicher mit isoliertem gate ohne dickes oxid.
DE3882565T2 (de) Bipolartransistor.
DE3232492A1 (de) Halbleiteranordnung, die einen programmierbaren festwertspeicher mit transistoren bildet
DE1764398B1 (de) Sperrschichtkondensator
DE69124289T2 (de) Monolithische Halbleiteranordnung und entsprechendes Herstellungsverfahren

Legal Events

Date Code Title Description
8110 Request for examination paragraph 44
8131 Rejection