DE2058660B1 - Verfahren zum Herstellen einer monolithischen Festkoerperschaltung - Google Patents
Verfahren zum Herstellen einer monolithischen FestkoerperschaltungInfo
- Publication number
- DE2058660B1 DE2058660B1 DE19702058660D DE2058660DA DE2058660B1 DE 2058660 B1 DE2058660 B1 DE 2058660B1 DE 19702058660 D DE19702058660 D DE 19702058660D DE 2058660D A DE2058660D A DE 2058660DA DE 2058660 B1 DE2058660 B1 DE 2058660B1
- Authority
- DE
- Germany
- Prior art keywords
- oxide
- silicon
- gate
- source
- doped
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10P—GENERIC PROCESSES OR APPARATUS FOR THE MANUFACTURE OR TREATMENT OF DEVICES COVERED BY CLASS H10
- H10P95/00—Generic processes or apparatus for manufacture or treatments not covered by the other groups of this subclass
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D99/00—Subject matter not provided for in other groups of this subclass
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE2058660 | 1970-11-28 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| DE2058660B1 true DE2058660B1 (de) | 1972-06-08 |
Family
ID=5789394
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE19702058660D Pending DE2058660B1 (de) | 1970-11-28 | 1970-11-28 | Verfahren zum Herstellen einer monolithischen Festkoerperschaltung |
Country Status (5)
| Country | Link |
|---|---|
| CH (1) | CH537643A (enExample) |
| DE (1) | DE2058660B1 (enExample) |
| FR (1) | FR2115404B1 (enExample) |
| GB (1) | GB1308288A (enExample) |
| IT (1) | IT940667B (enExample) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE2352762A1 (de) * | 1972-11-01 | 1974-05-16 | Ibm | Verfahren zur herstellung einer halbleiteranordnung mit komplementaeren feldeffekt-transistoren |
-
1970
- 1970-11-28 DE DE19702058660D patent/DE2058660B1/de active Pending
-
1971
- 1971-11-18 IT IT31256/71A patent/IT940667B/it active
- 1971-11-25 GB GB5478471A patent/GB1308288A/en not_active Expired
- 1971-11-25 FR FR7142266A patent/FR2115404B1/fr not_active Expired
- 1971-11-26 CH CH1722071A patent/CH537643A/de not_active IP Right Cessation
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE2352762A1 (de) * | 1972-11-01 | 1974-05-16 | Ibm | Verfahren zur herstellung einer halbleiteranordnung mit komplementaeren feldeffekt-transistoren |
Also Published As
| Publication number | Publication date |
|---|---|
| FR2115404A1 (enExample) | 1972-07-07 |
| CH537643A (de) | 1973-05-31 |
| GB1308288A (en) | 1973-02-21 |
| FR2115404B1 (enExample) | 1975-08-29 |
| IT940667B (it) | 1973-02-20 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE2125303C3 (de) | Verfahren zum Herstellen einer Halbleiteranordnung | |
| EP0239652B1 (de) | Verfahren zum Herstellen einer monolithisch integrierten Schaltung mit mindestens einem bipolaren Planartransistor | |
| DE19654738B4 (de) | Verfahren zum Herstellen einer Halbleitervorrichtung | |
| DE1764056C2 (de) | Verfahren zum Herstellen einer Halbleiteranordnung | |
| DE2817430C2 (de) | Verfahren zum Herstellen von Feldeffekt-Transistoren mit isolierter Gate- Elektrode | |
| DE3150222C2 (de) | Verfahren zum Herstellen einer Halbleitervorrichtung | |
| DE1764401C3 (de) | Feldeffekttransistor mit isolierter Steuerelektrode und Verfahren zu seiner Herstellung | |
| DE3587231T2 (de) | Verfahren zum herstellen einer dmos-halbleiteranordnung. | |
| EP0049392A2 (de) | Verfahren zum Herstellen einer monolithisch integrierten Zwei-Transistor-Speicherzelle in MOS-Technik | |
| DE2915024C2 (de) | Verfahren zum Herstellen eines MOS-Transistors | |
| DE2352762A1 (de) | Verfahren zur herstellung einer halbleiteranordnung mit komplementaeren feldeffekt-transistoren | |
| DE2916098A1 (de) | Verfahren zur herstellung einer halbleitervorrichtung | |
| DE2247975C3 (de) | Verfahren zur Herstellung von Dünnschicht-Schaltungen mit komplementären MOS-Transistoren | |
| DE2704626A1 (de) | Verfahren zur bildung einer verbindungszone in einem siliziumsubstrat bei der herstellung von n-kanal siliziumgate-bauelementen in integrierter mos-technologie | |
| DE2539073A1 (de) | Feldeffekt-transistor mit isolierter gate-elektrode | |
| DE112012007275T5 (de) | Siliziumcarbid-Halbleitervorrichtung und Herstellungsverfahren dafür | |
| DE2920255A1 (de) | Verfahren zur herstellung einer mos- halbleiteranordnung | |
| DE2211972A1 (de) | Verfahren zum Herstellen eines MIS-Feldeffekttransistors | |
| DE2225374B2 (de) | Verfahren zum herstellen eines mos-feldeffekttransistors | |
| DE1803024A1 (de) | Integriertes Halbleiterbauelement und Verfahren zu seiner Herstellung | |
| DE2654979C3 (de) | Verfahren zur Herstellung einer Halbleitervorrichtung | |
| DE2541651C2 (de) | Verfahren zur Herstellung einer Ladungsübertragungsanordnung | |
| DE2063726C3 (de) | Verfahren zum Herstellen eines Halbleiterbauelements | |
| EP0133204B1 (de) | Verfahren zum Herstellen eines DMOS-Transistors | |
| DE2316095A1 (de) | Verfahren zur herstellung integrierter schaltungen mit komplementaer-kanal-feldeffekttransistoren |