DE2047799C3 - Mehrlagige Leiterschichten auf einem Halbleitersubstrat und Verfahren zum Herstellen derartiger mehrlagiger Leiterschichten - Google Patents
Mehrlagige Leiterschichten auf einem Halbleitersubstrat und Verfahren zum Herstellen derartiger mehrlagiger LeiterschichtenInfo
- Publication number
- DE2047799C3 DE2047799C3 DE2047799A DE2047799A DE2047799C3 DE 2047799 C3 DE2047799 C3 DE 2047799C3 DE 2047799 A DE2047799 A DE 2047799A DE 2047799 A DE2047799 A DE 2047799A DE 2047799 C3 DE2047799 C3 DE 2047799C3
- Authority
- DE
- Germany
- Prior art keywords
- layer
- etchant
- metal layer
- conductor
- metal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- H10W20/435—
-
- H10P95/00—
-
- H10W20/40—
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S148/00—Metal treatment
- Y10S148/02—Contacts, special
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S148/00—Metal treatment
- Y10S148/049—Equivalence and options
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S148/00—Metal treatment
- Y10S148/051—Etching
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S148/00—Metal treatment
- Y10S148/053—Field effect transistors fets
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S438/00—Semiconductor device manufacturing: process
- Y10S438/978—Semiconductor device manufacturing: process forming tapered edges on substrate or adjacent layers
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Weting (AREA)
- Manufacturing Of Printed Circuit Boards (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US87453569A | 1969-10-31 | 1969-10-31 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| DE2047799A1 DE2047799A1 (de) | 1971-05-06 |
| DE2047799B2 DE2047799B2 (de) | 1980-06-19 |
| DE2047799C3 true DE2047799C3 (de) | 1981-12-03 |
Family
ID=25364025
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE2047799A Expired DE2047799C3 (de) | 1969-10-31 | 1970-09-29 | Mehrlagige Leiterschichten auf einem Halbleitersubstrat und Verfahren zum Herstellen derartiger mehrlagiger Leiterschichten |
Country Status (9)
| Country | Link |
|---|---|
| US (1) | US3586922A (enExample) |
| JP (2) | JPS55907B1 (enExample) |
| BE (1) | BE758160A (enExample) |
| CA (1) | CA921616A (enExample) |
| CH (1) | CH514236A (enExample) |
| DE (1) | DE2047799C3 (enExample) |
| FR (1) | FR2065609B1 (enExample) |
| GB (1) | GB1308359A (enExample) |
| NL (1) | NL158325B (enExample) |
Families Citing this family (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3675319A (en) * | 1970-06-29 | 1972-07-11 | Bell Telephone Labor Inc | Interconnection of electrical devices |
| US3774079A (en) * | 1971-06-25 | 1973-11-20 | Ibm | Monolithically fabricated tranistor circuit with multilayer conductive patterns |
| US3892606A (en) * | 1973-06-28 | 1975-07-01 | Ibm | Method for forming silicon conductive layers utilizing differential etching rates |
| JPS5334484A (en) * | 1976-09-10 | 1978-03-31 | Toshiba Corp | Forming method for multi layer wiring |
| NL7701559A (nl) * | 1977-02-15 | 1978-08-17 | Philips Nv | Het maken van schuine hellingen aan metaal- patronen, alsmede substraat voor een geinte- greerde schakeling voorzien van een dergelijk patroon. |
| US4178674A (en) * | 1978-03-27 | 1979-12-18 | Intel Corporation | Process for forming a contact region between layers of polysilicon with an integral polysilicon resistor |
| JPS57112027A (en) * | 1980-12-29 | 1982-07-12 | Fujitsu Ltd | Manufacture of semiconductor device |
| FR2525389A1 (fr) * | 1982-04-14 | 1983-10-21 | Commissariat Energie Atomique | Procede de positionnement d'une ligne d'interconnexion sur un trou de contact electrique d'un circuit integre |
| US4600663A (en) * | 1982-07-06 | 1986-07-15 | General Electric Company | Microstrip line |
| US4703392A (en) * | 1982-07-06 | 1987-10-27 | General Electric Company | Microstrip line and method for fabrication |
| DE3232837A1 (de) * | 1982-09-03 | 1984-03-08 | Siemens AG, 1000 Berlin und 8000 München | Verfahren zum herstellen einer 2-ebenen-metallisierung fuer halbleiterbauelemente, insbesondere fuer leistungshalbleiterbauelemente wie thyristoren |
| DE3806287A1 (de) * | 1988-02-27 | 1989-09-07 | Asea Brown Boveri | Aetzverfahren zur strukturierung einer mehrschicht-metallisierung |
| US6522762B1 (en) * | 1999-09-07 | 2003-02-18 | Microtronic A/S | Silicon-based sensor system |
| KR101557942B1 (ko) * | 2014-01-08 | 2015-10-12 | 주식회사 루멘스 | 발광 소자 패키지 및 발광 소자 패키지의 제조 방법 |
Family Cites Families (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| NL251064A (enExample) * | 1955-11-04 | |||
| US3382568A (en) * | 1965-07-22 | 1968-05-14 | Ibm | Method for providing electrical connections to semiconductor devices |
| US3515607A (en) * | 1967-06-21 | 1970-06-02 | Western Electric Co | Method of removing polymerised resist material from a substrate |
| US3510728A (en) * | 1967-09-08 | 1970-05-05 | Motorola Inc | Isolation of multiple layer metal circuits with low temperature phosphorus silicates |
-
0
- BE BE758160D patent/BE758160A/xx not_active IP Right Cessation
-
1969
- 1969-10-31 US US874535A patent/US3586922A/en not_active Expired - Lifetime
-
1970
- 1970-09-16 CA CA093321A patent/CA921616A/en not_active Expired
- 1970-09-29 DE DE2047799A patent/DE2047799C3/de not_active Expired
- 1970-10-01 JP JP8560970A patent/JPS55907B1/ja active Pending
- 1970-10-14 GB GB4884470A patent/GB1308359A/en not_active Expired
- 1970-10-15 NL NL7015137.A patent/NL158325B/xx not_active IP Right Cessation
- 1970-10-26 CH CH1576670A patent/CH514236A/de not_active IP Right Cessation
- 1970-10-27 FR FR7038681A patent/FR2065609B1/fr not_active Expired
-
1978
- 1978-08-04 JP JP9469278A patent/JPS5543251B1/ja active Pending
Also Published As
| Publication number | Publication date |
|---|---|
| DE2047799B2 (de) | 1980-06-19 |
| BE758160A (fr) | 1971-04-01 |
| DE2047799A1 (de) | 1971-05-06 |
| JPS5543251B1 (enExample) | 1980-11-05 |
| JPS55907B1 (enExample) | 1980-01-10 |
| CA921616A (en) | 1973-02-20 |
| NL158325B (nl) | 1978-10-16 |
| CH514236A (de) | 1971-10-15 |
| GB1308359A (en) | 1973-02-21 |
| US3586922A (en) | 1971-06-22 |
| FR2065609A1 (enExample) | 1971-07-30 |
| NL7015137A (enExample) | 1971-05-04 |
| FR2065609B1 (enExample) | 1976-05-28 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0002185B1 (de) | Verfahren zum Herstellen einer Verbindung zwischen zwei sich kreuzenden, auf der Oberfläche eines Substrats verlaufenden Leiterzügen | |
| DE68918773T2 (de) | Verfahren zur Herstellung einer Halbleitervorrichtung mit mindestens einer kleine Kontaktlöcher enthaltenden Leiterbahn. | |
| DE2047799C3 (de) | Mehrlagige Leiterschichten auf einem Halbleitersubstrat und Verfahren zum Herstellen derartiger mehrlagiger Leiterschichten | |
| DE1614872C3 (de) | Halbleiteranordnung | |
| DE2723944C2 (de) | Verfahren zum Herstellen einer Anordnung aus einer strukturierten Schicht und einem Muster | |
| DE2729030A1 (de) | Verfahren zum erzeugen eines mehrschichtigen leiterzugsmusters bei der herstellung monolithisch integrierter schaltungen | |
| DE4002352A1 (de) | Verfahren zum herstellen von luftbruecken-metall-zwischenverbindern | |
| DE2430692C2 (de) | Verfahren zum Herstellen von Verbindungslöchern in Isolierschichten | |
| DE2439300C2 (de) | "Verfahren zum Abätzen eines vorbestimmten Teils einer Siliziumoxidschicht" | |
| DE2346565A1 (de) | Verfahren zur herstellung von mehrlagen-metallisierungen bei integrierten halbleiteranordnungen | |
| DE69209970T2 (de) | Höckerelektrodenstruktur und Halbleiterchip mit dieser Struktur | |
| DE2636971C2 (de) | Verfahren zum Herstellen einer isolierenden Schicht mit ebener Oberfläche auf einer unebenen Oberfläche eines Substrats | |
| DE3706127A1 (de) | Diskontinuierliches aetzverfahren | |
| DE69228099T2 (de) | Verfahren zur Herstellung von Sacklöchern und hergestellte Struktur | |
| DE1514304A1 (de) | Halbleiteranordnung und Herstellungsverfahren hierfuer | |
| DE3803511C2 (enExample) | ||
| DE2033532B2 (de) | Halbleiteranordnung mit einer Passivierungsschicht aus Siliziumdioxid | |
| DE2313106A1 (de) | Verfahren zum herstellen eines elektrischen verbindungssystems | |
| DE3544539C2 (de) | Halbleiteranordnung mit Metallisierungsmuster verschiedener Schichtdicke sowie Verfahren zu deren Herstellung | |
| DE2351943A1 (de) | Verfahren zur herstellung integrierter schaltungen | |
| DE3731621A1 (de) | Verfahren zum herstellen einer elektrisch programmierbaren integrierten schaltung | |
| DE2361804C2 (de) | Verfahren zur Herstellung von supraleitenden Kontakten in Tieftemperatur-Schaltkreisen und Anwendung des Verfahrens bei der Herstellung von Tieftemperatur-Schaltkreisen mit Josephson-Elementen | |
| EP0013728B1 (de) | Verfahren zur Herstellung von elektrischen Verbindungen zwischen Leiterschichten in Halbleiterstrukturen | |
| DE2931825A1 (de) | Magnetblasen-speichervorrichtung | |
| DE2451486C2 (de) | Verfahren zum Herstellen von integrierten Halbleiteranordnungen |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C3 | Grant after two publication steps (3rd publication) | ||
| 8339 | Ceased/non-payment of the annual fee |