DE2039141A1 - Verfahren zum Herstellen integrierter Halbleiteranordnungen mit komplementaeren Bipolartransistoren - Google Patents
Verfahren zum Herstellen integrierter Halbleiteranordnungen mit komplementaeren BipolartransistorenInfo
- Publication number
- DE2039141A1 DE2039141A1 DE19702039141 DE2039141A DE2039141A1 DE 2039141 A1 DE2039141 A1 DE 2039141A1 DE 19702039141 DE19702039141 DE 19702039141 DE 2039141 A DE2039141 A DE 2039141A DE 2039141 A1 DE2039141 A1 DE 2039141A1
- Authority
- DE
- Germany
- Prior art keywords
- regions
- type
- diffusion
- transistors
- base
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/60—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D10/00 or H10D18/00, e.g. integration of BJTs
- H10D84/67—Complementary BJTs
- H10D84/673—Vertical complementary BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0112—Integrating together multiple components covered by H10D8/00, H10D10/00 or H10D18/00, e.g. integrating multiple BJTs
- H10D84/0114—Integrating together multiple components covered by H10D8/00, H10D10/00 or H10D18/00, e.g. integrating multiple BJTs the components including vertical BJTs and lateral BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H10W20/40—
-
- H10W72/07236—
Landscapes
- Bipolar Integrated Circuits (AREA)
- Bipolar Transistors (AREA)
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DD14203769 | 1969-08-22 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| DE2039141A1 true DE2039141A1 (de) | 1971-02-25 |
Family
ID=5481590
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE19702039141 Pending DE2039141A1 (de) | 1969-08-22 | 1970-08-06 | Verfahren zum Herstellen integrierter Halbleiteranordnungen mit komplementaeren Bipolartransistoren |
Country Status (3)
| Country | Link |
|---|---|
| DE (1) | DE2039141A1 (enExample) |
| FR (1) | FR2059634B1 (enExample) |
| HU (1) | HU162840B (enExample) |
Family Cites Families (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FR1488810A (fr) * | 1965-10-14 | 1967-07-13 | Philco Ford Corp | Perfectionnement aux transistors pour haute fréquence |
| FR1541490A (fr) * | 1966-10-21 | 1968-10-04 | Philips Nv | Dispositif semi-conducteur et procédé pour sa fabrication |
| FR1535920A (fr) * | 1966-12-13 | 1968-08-09 | Texas Instruments Inc | Procédé de fabrication de circuits intégrés |
| NL158024B (nl) * | 1967-05-13 | 1978-09-15 | Philips Nv | Werkwijze ter vervaardiging van een halfgeleiderinrichting en halfgeleiderinrichting verkregen door toepassing van de werkwijze. |
-
1970
- 1970-08-06 DE DE19702039141 patent/DE2039141A1/de active Pending
- 1970-08-21 HU HUMO000770 patent/HU162840B/hu unknown
- 1970-08-21 FR FR7030772A patent/FR2059634B1/fr not_active Expired
Also Published As
| Publication number | Publication date |
|---|---|
| FR2059634B1 (enExample) | 1973-10-19 |
| HU162840B (enExample) | 1973-04-28 |
| FR2059634A1 (enExample) | 1971-06-04 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE2905022C2 (enExample) | ||
| DE69728259T2 (de) | Siliciumkarbid-cmos und herstellungsverfahren | |
| DE3105118C2 (de) | Verfahren zur Herstellung einer integrierten Schaltung mit komplementären bipolaren Transistoren und komplementären Isolierschicht-Gate-Feldeffekttransistoren auf einem gemeinsamen Substrat | |
| DE1514818C3 (enExample) | ||
| DE1764464C3 (de) | Verfahren zur Herstellung eines lateralen Transistors | |
| EP0007923B1 (de) | Verfahren zur Herstellung eines doppeltdiffundierten, lateralen Transistors und eines mit diesem integrierten komplementären vertikalen Transistors | |
| DE2032315C3 (de) | Halbleiteranordnung mit emittergekoppelten inversen Transistoren sowie Verfahren zu ihrer Herstellung | |
| EP0001574B1 (de) | Halbleiteranordnung für Widerstandsstrukturen in hochintegrierten Schaltkreisen und Verfahren zur Herstellung dieser Halbleiteranordnung | |
| DE1564547A1 (de) | Halbleiter-Mikroschaltungsbaustein | |
| DE2612667A1 (de) | Verfahren zur herstellung dielektrisch isolierter halbleiterbereiche | |
| DE19824207A1 (de) | Halbleitersubstrat und Verfahren zum Herstellen einer Halbleitervorrichtung | |
| DE2347745A1 (de) | Integrierter halbleiterkreis und verfahren zu dessen herstellung | |
| EP0006510A1 (de) | Verfahren zum Erzeugen aneinander grenzender, unterschiedlich dotierter Siliciumbereiche | |
| DE2633569A1 (de) | Transistor mit niedrigem kollektorbahnwiderstand in einer integrierten schaltung, sowie das zugehoerige herstellungsverfahren | |
| DE2059072B2 (de) | Halbleiterbauelement | |
| DE2116106A1 (de) | Inverser Transistor | |
| DE69131390T2 (de) | Verfahren zur Herstellung einer vergrabenen Drain- oder Kollektorzone für monolythische Halbleiteranordnungen | |
| DE2529951A1 (de) | Lateraler, bipolarer transistor | |
| DE2039141A1 (de) | Verfahren zum Herstellen integrierter Halbleiteranordnungen mit komplementaeren Bipolartransistoren | |
| DE2428881A1 (de) | Halbleiterstruktur | |
| DE2846881A1 (de) | Verfahren zur herstellung integrierter halbleiterschaltungen und nach diesem verfahren hergestellte schaltung | |
| DE2627922A1 (de) | Halbleiterbauteil | |
| DE3129487C2 (enExample) | ||
| DE3743776A1 (de) | Vergrabene halbleiterbauelemente und verfahren zu deren herstellung | |
| DE2657822C2 (enExample) |