DE1762119A1 - Schaltungsanordnung zur Durchfuehrung logischer Operationen - Google Patents
Schaltungsanordnung zur Durchfuehrung logischer OperationenInfo
- Publication number
- DE1762119A1 DE1762119A1 DE19681762119 DE1762119A DE1762119A1 DE 1762119 A1 DE1762119 A1 DE 1762119A1 DE 19681762119 DE19681762119 DE 19681762119 DE 1762119 A DE1762119 A DE 1762119A DE 1762119 A1 DE1762119 A1 DE 1762119A1
- Authority
- DE
- Germany
- Prior art keywords
- transistor
- transistors
- emitter
- circuit arrangement
- transistor switch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F7/00—Methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F7/38—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
- G06F7/48—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
- G06F7/50—Adding; Subtracting
- G06F7/501—Half or full adders, i.e. basic adder cells for one denomination
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/08—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/08—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
- H03K19/082—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using bipolar transistors
- H03K19/086—Emitter coupled logic
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2207/00—Indexing scheme relating to methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F2207/38—Indexing scheme relating to groups G06F7/38 - G06F7/575
- G06F2207/48—Indexing scheme relating to groups G06F7/48 - G06F7/575
- G06F2207/4802—Special implementations
- G06F2207/4806—Cascode or current mode logic
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computing Systems (AREA)
- Mathematical Analysis (AREA)
- Pure & Applied Mathematics (AREA)
- Computational Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Mathematical Physics (AREA)
- Mathematical Optimization (AREA)
- Logic Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE19681762119 DE1762119A1 (de) | 1968-04-11 | 1968-04-11 | Schaltungsanordnung zur Durchfuehrung logischer Operationen |
| GB1231774D GB1231774A (enExample) | 1968-04-11 | 1969-03-31 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE19681762119 DE1762119A1 (de) | 1968-04-11 | 1968-04-11 | Schaltungsanordnung zur Durchfuehrung logischer Operationen |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| DE1762119A1 true DE1762119A1 (de) | 1970-04-09 |
Family
ID=5696873
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE19681762119 Pending DE1762119A1 (de) | 1968-04-11 | 1968-04-11 | Schaltungsanordnung zur Durchfuehrung logischer Operationen |
Country Status (2)
| Country | Link |
|---|---|
| DE (1) | DE1762119A1 (enExample) |
| GB (1) | GB1231774A (enExample) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP0340715A1 (en) * | 1988-05-02 | 1989-11-08 | Motorola, Inc. | Logic gate |
| RU2810609C1 (ru) * | 2023-07-12 | 2023-12-28 | Федеральное государственное бюджетное образовательное учреждение высшего образования "Саратовский национальный исследовательский государственный университет имени Н.Г. Чернышевского" | Последовательный делитель троичных целых чисел |
-
1968
- 1968-04-11 DE DE19681762119 patent/DE1762119A1/de active Pending
-
1969
- 1969-03-31 GB GB1231774D patent/GB1231774A/en not_active Expired
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP0340715A1 (en) * | 1988-05-02 | 1989-11-08 | Motorola, Inc. | Logic gate |
| RU2810609C1 (ru) * | 2023-07-12 | 2023-12-28 | Федеральное государственное бюджетное образовательное учреждение высшего образования "Саратовский национальный исследовательский государственный университет имени Н.Г. Чернышевского" | Последовательный делитель троичных целых чисел |
Also Published As
| Publication number | Publication date |
|---|---|
| GB1231774A (enExample) | 1971-05-12 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE1045450B (de) | Verschiebespeicher mit Transistoren | |
| DE1762172B2 (de) | Verknuepfungsschaltung mit stromuebernahmeschaltern | |
| DE1101826B (de) | Einrichtung zur Zaehlung oder Steuerung von Vorgaengen | |
| CH644233A5 (de) | Schaltungsanordnung zur umsetzung von digital-signalen, insbesondere pcm-signalen, in diesen entsprechende analog-signale, mit einem r-2r-kettennetzwerk. | |
| DE1143856B (de) | Elektronischer Schalter, der durch eine Steuerspannung betaetigt wird, die in ihrer Polaritaet veraenderlich ist | |
| DE2600389A1 (de) | Speicher | |
| DE1762119A1 (de) | Schaltungsanordnung zur Durchfuehrung logischer Operationen | |
| DE2518847C2 (de) | Hochgeschwindigkeitszähler | |
| DE2723973B2 (de) | Schaltungsanordnung zur Erhöhung der Schaltgeschwindigkeit einer integrierten Schaltung | |
| DE2161010B2 (de) | Asynchrone Addier-Subtrahieranordnung | |
| DE1177200B (de) | Pulsverstaerker mit Ausgangsstrombegrenzung, Stoersignalunterdrueckung und Abschaltung bei Versorgungsspannungsausfall | |
| DE1199525B (de) | Addierschaltung | |
| DE1015041B (de) | Schieberegister, insbesondere fuer Achszaehleinrichtungen in Eisenbahnsicherungsanlagen | |
| DE2206947A1 (de) | Elektronischer, durch Impulse gesteuerter Umschalter | |
| DE1101028B (de) | Einrichtung zum Vor- und Rueckwaertszaehlen von zeitlich aufeinanderfolgenden Vorgaengen | |
| DE2517444A1 (de) | Gleichstrom-steuerschaltung | |
| DE1963225B1 (de) | Monolithisch integrierbare Flipflop-Schaltung | |
| DE1182291B (de) | Bistabile Kippschaltung | |
| DE1098034B (de) | Schaltungsanordnung zum Umschalten der Stromrichtung in einem Verbraucher | |
| DE1083074B (de) | Kombinierte UND-Torschaltung | |
| DE1512416C (de) | Verknüpfungsglied | |
| DE1190505B (de) | Bistabile Kippschaltung mit Tunneldioden nach Art eines Schmitt-Triggers | |
| DE1082069B (de) | Aus bistabilen Kippstufen aufgebaute Schaltungsanordnung zum Verschieben gespeicherter Impulse | |
| DE1077704B (de) | Zaehlkettenschaltung mit einer Anzahl von Stufen, die je ein durch unterschiedliche Potentilae steuerbares Verstaerkerelement ohne Kippeigenschaften enthalten | |
| DE1173522B (de) | Elektronischer Schalter mit zwei komplementaeren Transistoren |