CS272309B1 - Zapojeni simulátoru paměti EPROM a PROM pro malé mikroprocesorové systémy - Google Patents
Zapojeni simulátoru paměti EPROM a PROM pro malé mikroprocesorové systémy Download PDFInfo
- Publication number
- CS272309B1 CS272309B1 CS879664A CS966487A CS272309B1 CS 272309 B1 CS272309 B1 CS 272309B1 CS 879664 A CS879664 A CS 879664A CS 966487 A CS966487 A CS 966487A CS 272309 B1 CS272309 B1 CS 272309B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- eprom
- switch
- memory
- prom
- terminal
- Prior art date
Links
Landscapes
- Microcomputers (AREA)
- Debugging And Monitoring (AREA)
Abstract
Zapojeni obsahuje mikroprocesorový řidioi systém se základní adresovou a datovou sběrnioi. adresový dekodér, nejméně jednu paměť EPROM nebo PROM, paměť pro zápis aMčteni a nejméně dva přepínače. Alespoň jeden z prvního až n-tého výstupu adresového dekodéru je spojen se sběračem prvního přepínače. První vývod prvního přepínače je spojen s uvolňovacím vstupem EPROM nebo PROM pamčtl. Druhý vývod prvního přepínače je spojen s druhým vývodem druhého přepínače, jehož první vývod je spojen s vývodem adrosovélio dokodéru. Sběrač druhého přepínače je spojon s uvolňovacím vstupem paměti pro zápis a čtení.
Description
Vynález řeší zapojení simulátoru pamětí EPROM a PROM pro malá mikroprocesorové systémy, obsahující mikroprocrsorový řídicí systém se základní adresovou a datovou sběrnicí, adresový dekodér, nejméně jednu paměť EPROM nebo PROM, paměť pro zápis a Sten! a nejméně dva přepínače.
Dosud známé simulátory pamětí EPROM, případně PROM, vyžadují použití tří i více portů pro plnění a čtení RWM paměti, dále ještě paměť řídicího slova a několik multiplexerů. Tím se stává zařízení složitým, nákladným, náročným na obsluhu i údržbu a v podstatě je nemožné, aby bylo součástí malých řídicích systémů, pracujících přímo v těžkých provozech. Bez simulátoru paměti EPROM, který je součástí malého mikropočítačového systému, v podstatě nelze provádět na počkání i malé změny programu se současným ověřením těchto změn, obzvláště u mikroprocesorových řídicích systémů pracujících v těžkých provozních podmínkách, jako Jsou doly, hutě a podobně.
Výše uvedené nedostatky odstraňuje zapojení simulátoru pamětí EPROM a PROM pro malé mikroprocesorové systémy podle vynálezu, obsahující mikroprocesorový řídicí systém se základní adresovou a datovou sběrnicí, adresový dekodér, nejméně jednu paměť EPROM nebo PROM, paměť pro zápis a Čtení a nejméně dva přepínače. Podstata vynálezu spočívá v tom, že alespoň jeden z prvního až n-tého výstupu adresového dekodéru je spojen se sběračem prvního přepínače. První vývod prvního přepínače je spojen s uvolňovacím vstupem EPROM nebo PROM paměti. Druhý vývod prvního přepínače je spojen s druhým vývodem druhého přepínače, jehož první vývod Je spojen s vývodem adresového dekodéru. Sbčrač druhého přepínače je spojen s uvolňovacím vstupem paměti pro zápis a čtení.
Vyšší účinek zapojení simulátoru pamětí EPROM a PROM podle vynálezu spočívá v tom, že nejsou navíc potřeba porty pro adresy a data, paměť řídicího slova a multiplexery, což má za následek .podstatné zjednodušení zapojení.
Na výkresu je znázorněn jeden příklad blokového schématu zapojení simulátoru pamětí EPROM a PROM podle vynálezu.
Zapojení simulátoru pamětí EPROM a PROM obsahuje mikroprocesorový řídicí systém 1_ se základní adresovou sběrnicí 1.1 a datovou sběrnicí 1,2, adresový dekodér 2, nejméně jednu z EPROM nebo PROM pamětí 3.1 až 3·Ν a paměť 3.X- pro zápis a čtení. Adresový dekodér .2 Je alespoň jedením z prvního až n-tého výstupu l'až N spojen se sběračem 4.1 prvního přepínače 4. První vývod 4.2 prvního přepínače 4 je spojen s uvolňovacím vstupem EPROM nebo PROM paměti 3.1 a druhý vývod 4.3 prvního přepínače 4 je spojen s druhým vývodem 5.3 druhého přepínače jí. První vývod 5,2 druhého přepínače j£ je spojen s vývodem X adresového dekodéru £. Sběrač 5.1 druhého přepínače je spojen s uvolňovacím vstupem paměti 3»X pro zápis a čtení. Pokud je v zapojení využito většího počtu EPROM nebo PROM pamětí 3«1 až 3.N, použije se i stejný počet prvních přepínačů 4.
V poloze prvního přepínače A a druhého přepínače znázorněné na výkresu, pracuje mikroprocesorový systém běžným způsobem a procesor má .do paměti'3«X pro zápis a čtení přímý vstup a rovněž tak může číst z EPROM nebo PROM paměti 3·!» Kopírovacím programem se přepíše celý obsah EPROM nebo PROM paměti 3«1 do paměti 3.X pro zápis a čtení. Nyní se přepne druhý přepínač 5 a první přepínač 4 do druhé polohy a namísto EPROM nebo PROM paměti 3»1 pracuje paměť 3«X pro zápis a čtení. Tím je možno při ladění programu nejen rychle a snadno zjistit, jaké jsou třeba změny v programu, ale provést i odladění těchto změn.
- Zapojení simulátoru pamětí EPROM a PROM podle vynálezu lze jednoduše s minimem přídavných součástí doplnit zařízením pro programování pamětí EPROM a PROM podle čs. autorského osvědčení č. 247 695· Potom lze výše uvedený odladěný program bez pomoci
CS 272 309 Bl dalších systémů, případné médií, jako je děrná páska a podobně, do paměti EPROM noho
PROM ihned nahrát a zverif lícovat.
Claims (1)
- PŘEDMĚT VYNÁLEZUZapojení simulátoru pamětí EPROM a PROM pro malé mikroprocesorové systémy, obsahující mikroprocesorový řídicí systém se základní adresovou a datovou sběrnicí, adresový dekodér, nejméně jednu EPROM nebo PROM paměť, paměť pro zápis a čtení a nejméně dva přepínače, vyznačené tím, že alespoň jeden z prvního až n-tého výstupu (l'až N) adresového dekodéru (2) je spojen se sběračem (4.1) prvního přepínače (4), přičemž první vývod (4.2) prvního přepínače (4) je spojen s uvolňovacím vstupem EPROM nebo PROM paměti (3.1) a druhý vývod (4.3) prvního přepínače (4) je spojen s druhým vývodem (5*3) druhého přepínače (5), jehož první vývod (5.2) je spojen s vývodem (x) adresového dekodéru (2) a sběrač (5»1) druhého přepínače (5) je spojen s uvolňovacím vstupem paměti (3<x) pro zápis a čtení. .
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS879664A CS272309B1 (cs) | 1987-12-22 | 1987-12-22 | Zapojeni simulátoru paměti EPROM a PROM pro malé mikroprocesorové systémy |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS879664A CS272309B1 (cs) | 1987-12-22 | 1987-12-22 | Zapojeni simulátoru paměti EPROM a PROM pro malé mikroprocesorové systémy |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS966487A1 CS966487A1 (en) | 1990-05-14 |
| CS272309B1 true CS272309B1 (cs) | 1991-01-15 |
Family
ID=5445958
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS879664A CS272309B1 (cs) | 1987-12-22 | 1987-12-22 | Zapojeni simulátoru paměti EPROM a PROM pro malé mikroprocesorové systémy |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS272309B1 (cs) |
-
1987
- 1987-12-22 CS CS879664A patent/CS272309B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS966487A1 (en) | 1990-05-14 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS5582359A (en) | Microprogram test unit | |
| KR910012925A (ko) | 개인용 컴퓨터 시스템의 부품 및, 메모리를 초기화 및 어드레싱 시키는 방법 | |
| JPH05151070A (ja) | パーソナルコンピユータ | |
| US5339402A (en) | System for connecting an IC memory card to a central processing unit of a computer | |
| KR900006854A (ko) | 프로그램어블 콘트롤러 | |
| CS272309B1 (cs) | Zapojeni simulátoru paměti EPROM a PROM pro malé mikroprocesorové systémy | |
| KR0141079B1 (ko) | 메모리 맵방식 입출력영역의 자동인식 장치 | |
| KR890005607A (ko) | 데이타 처리 시스템 | |
| SU913380A1 (ru) | Устройство микропрограммного управления 1 | |
| SU1564620A2 (ru) | Устройство дл управлени микропроцессорной системой | |
| KR940001558B1 (ko) | 프로세스가 있는 보오드의 상태 추적장치 | |
| SU1654871A1 (ru) | Запоминающее устройство дл микропроцессорной вычислительной системы | |
| JPS63184142A (ja) | ワンチツプマイクロコンピユ−タ | |
| RU2024051C1 (ru) | Устройство для сопряжения источника информации с процессором | |
| KR890002324B1 (ko) | 프로그램 가능 메모리 보호회로 | |
| KR950015000B1 (ko) | 버스상태분석기(bsa)의 데이타획득저장장치 | |
| JPS5730454A (en) | Terminal equipment | |
| JPH0266658A (ja) | メモリ保護回路 | |
| KR900006978A (ko) | 다이내믹형 메모리 | |
| JPS5769593A (en) | Write-in device of read only memory | |
| JPS6010363A (ja) | メモリアドレス指定方式 | |
| JPS6234238A (ja) | マイクロプロセツサ | |
| JPS61151752A (ja) | マイクロコンピユ−タプログラム開発支援装置 | |
| JPH05257818A (ja) | 情報処理装置 | |
| JPS56168255A (en) | Interface adapter |