CS215314B1 - Zapojenie obvodu pripojenia snímača a dierovača diernej pásky - Google Patents
Zapojenie obvodu pripojenia snímača a dierovača diernej pásky Download PDFInfo
- Publication number
- CS215314B1 CS215314B1 CS654480A CS654480A CS215314B1 CS 215314 B1 CS215314 B1 CS 215314B1 CS 654480 A CS654480 A CS 654480A CS 654480 A CS654480 A CS 654480A CS 215314 B1 CS215314 B1 CS 215314B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- output
- branched
- punch
- puncher
- Prior art date
Links
Landscapes
- Detection And Correction Of Errors (AREA)
Description
2
Predmetom vynálezu je zapojenie obvodu pri-pojenia snímača a dierovača diernej pásky naj-ma k bitovým procesorom. V súčasností je při používaní týchto systémovvelmi pracné zaplsovanie programu pomocouprogramovacieho prístroja, ktorý obsahuje nasvojom paneli radu tlačítiek a display, alebonaopak čítanie programu z rladiacej pamati amanuálny zápis instrukci! a adries pre potřebydokumentovania. Pri používaní prostriedkov vý-počtové] techniky so schopnosťou generovat po-třebný program nie je možné použit priamu vaz-bu, ale musí sa urobit výpis v určenej formě azapíše sa pomocou tastatúry programovaciehoprístroja. Tento spósob práce zanáša i do odla-děného programu chyby spósobené 1'udskýmfaktorom, pričom sú kladené velké nároky načas. Pri oživovaní zariadení, ktorých činnost jeriadená procesorom sa velmi často upravuje zá-kladný program a jeho podobu je potřebné nie-kofkokrát měnit. Tieto práce sú veími náročnéna čas a na přesnost. V súčasností sú poruchy bitových procesorovNS 910 a NS 920 spósobené najčastejšie prepísa-ním programu v riadiacich pamatiach, aleboúplným vysadením z činnosti. V týchto prípa-doch je zvlášť aktuálna otázka rýchleho a přes-ného zápisu do nových blokov a ich výměna.
Velmi zdlhavé sú kontrolně práce, pri ktorýchje potřebné rýchlo zistit, či chybný zápis pro-gramu spósobuje systém, alebo chyby vznikajúpri zapisovaní programu cez programovací pří-stroj.
Vyššie uvedené nevýhody zmierňuje a tech-nický problém rieši zapojenie obvodu pripojeniasnímača a dierovača diernej pásky, najma k bi-tovým procesorom, ktorého podstatou je, že se-lektor je svojim prvým rozvětveným vstupompřipojený na rozvětvený výstup budiča datovejzbernice a súčasne na bitový procesor a svojimdruhým rozvětveným vstupom na sledovač prvé-ho znaku a snímač diernej pásky. Na rozvětvenývýstup selektora je připojená vyrovnávacia pa-mať, ktorej rozvětvený výstup je paralelné při-pojený na rozvětvený vstup budiča datovej zber-nice, cez prvý rozvětvený vstup obvodu pripo-jenia dierovača na dierovač diernej pásky, nagenerátor priečnej parity a cez generátor poz-dížnej parity, na druhý rozvětvený vstup obvodupripojenia dierovača. Sledovač přechodu ceznultú adresu je svojim výstupom připojený naprvý vstup ovládača radiča a snímača pásky asvojim vstupom na jeden výstup bitového pro-cesora, ktorého jeden vstup je obojsmere pře-pojený s generátorom priečnej parity, druhývstup je připojený na druhý výstup ovládačaradiča a snímača pásky a druhý výstup je při-pojený na prvý vstup radiaceho obvodu. Na je-den vstup modifikátora je připojený svojim vý-stupom dierovač diernej pásky, na jeho druhývstup je připojený prvý výstup ovládača radičaa snímača pásky spolu so vstupom snímača dier-nej pásky. Jeden výstup modifikátora je připo-jený na čítač znakov, ktorý je obojsmerne pře- pojený s druhým vstupom riadiaceho obvodu.Druhý výstup modifikátora je připojený cez vý-stupy riadiaceho obvodu na štvrtý vstup ovlá-dača radiča a snímača pásky, na selektor, nabudič datovej zbernice, na dierovač diernej pás-ky a na generátor pozdížnej parity. Výstup sle-dovača prvého znaku je připojený na třetí vstupriadiaceho obvodu.
Zapojením obvodu pripojenia snímača a diero-vača diernej pásky sa dosiahne rýchleho a přes-ného výpisu programu ako i spátného zápisu arozmnožovania. Tento systém umožňuje tlež pri-pojenie k vyšším systémem, ktoré sa móžu pou-žit na zmechanizovanú přípravu, resp. úpravuprogramu a ako ich periféria můžu byť připoje-né snímač a dierovač diernej pásky. Zapojenieje realizované pomocou bežne dostupných prv-kov. a je súčasne univerzálně, pretože umožňujecez jeden výstupný konektor pripojenie snímačaalebo dierovača diernej pásky.
Na pripojenom výkrese je znázorněné převe-deme zapojenia obvodu pripojenia snímača adierovača diernej pásky najma k bitovým pro-cesor om.
Zapojenie obvodu pripojenia snímača a diero-vača diernej pásky je převedené následovně:
Selektor 7 je svojim prvým rozvětveným vstu-pom 71 připojený na rozvětvený výstup budičadatovej zbernice 9 a súčasne na bitový procesor13 a svojim druhým rozvětveným vstupom 72 nasledovač prvého znaku B a na snímač diernejpásky 15. Na rozvětvený výstup selektora 7 jepřipojená vyrovnávacia pamať 8, ktorej rozvět-vený výstup je paralelné připojený na rozvět-vený vstup budiča datovej zbernice 9, cez prvýrozvětvený vstup 101 obvodu pripojenia diero-vača 10 na dierovač diernej pásky 14, na gene-rátor priečnej parity 11 a cez generátor pozdíž-nej parity 12 na druhý rozvětvený vstup 102 ob-vodu pripojenia dierovača 10. Sledovač precho-.du cez nultú adresu 1 je svojim výstupom při-pojený na prvý vstup 21 ovládača radiča a sní-mača pásky 2 a svojim vstupom na jeden vý-stup bitového procesora 13, ktorého jeden vstupje obojsmerne přepojený s generátorom prieč-nej parity 11, druhý vstup je připojený na druhývýstup 2B ovládača radiča a snímača pásky 2 adruhý’výstup je připojený na prvý vstup 41 ria-diaceho obvodu 4. Na jeden vstup modifikátora3 je připojený svojim výstupom dierovač diernejpásky 14, na jeho druhý vstup je připojený prvývýstup 25 ovládača radiča a snímača pásky 2spolu so vstupom snímača diernej pásky 15. Je-den výstup modifikátora 3 je připojený na čítačznakov 5, ktorý je obojsmerne přepojený s dru-hým vstupom 42 riadiaceho obvodu 4. Druhý vý-stup modifikátora 3 je připojený cez výstupyriadiaceho obvodu 4 na druhý vstup 22 ovládačaradiča a snímača pásky 2, na selektor 7, na bu-dič datovej zbernice 9, na dierovač diernej pás-ky 14 a na generátor pozdížnej parity 12. Výstupsledovača prvého znaku 6 je připojený na třetívstup 43 riadiaceho obvodu 4.
Claims (1)
- 3 V případe pripojenia snímače je činnost na-sledovná: Přivedením úrovně logickej nuly na prvý ovlá-dací vstup 23 obvodu ovládača radiča a snímačapásky 2 obvod sledovača přechodu cez nultúadresu 1 zabezpečí zastavenie radiča bitovéhoprocesoru 13 na nultej adrese a odblokovanleposuvu pásky. Prvý výstup 44 z riadiaceho ob-vodu 4 určí selektoru 7 pripojenie snímača pás-ky 15 na vyrovnávacím pamať 8. Keď obvod sle-dovača prvého znaku 6 zaregistruje prvý nenu-lový znak, vyšle povel riadlacemu obvodu 4, kto-rý zabezpečí zápis znaku do vyrovnávacej pa-rna ti 8. Po-zapísaní znaku sa odblokuje radlebitového procesoru 13. Ak nie je ukončený zápisa na výstupe snímača diernej pásky 15 sa na-chádza nový znak, je zablokovaný posuv páskya zápis do vyrovnávacej pamati 8. Keď řadič bi-tového procesora 13 ukončí zápis do riadiacejpamati bitového procesoru 13, vyšle signál doriadiaceho obvodu 4, ktorý zabezpečí zastavenieradiča bitového procesoru 13, odblokovanle po-suvu pásky a zápis nového znaku do vyrovnáva-cej pamati 8. Obvod čítača znakov 5 napočítávazapísané znaky a po načítaní osmich zapísanýchznakov cez riadiaci obvod 4 zblokuje zápis dobitového procesora 13 a po zapísaní deviatehoznaku do vyrovnávacej pamati 8 skontrolujestav generátora pozdížnej parity 12. V případezistenia chybného přepisu je další zápis pře-rušený. V opačnom případe pokračuje zápisdalších znakov do bitového procesora 13. Gene- rátor priečnej parity 11 priraduje prečítanémuznaku z diernej pásky paritný bit cez výstup 111generátora priečnej parity 11. Konlec pásky jeoznačený záměrně chybným vydlerovaním po-sledného znaku pozdížnej parity. Připojením dierovača diernej pásky 14 sa cezselektor 7 připojí na vyrovnávaciu pamať 8 bu-dič datovej zbernice 9 a bitový procesor 13. Pozastavení radiča bitového procesoru 13 na nul-tej adrese dierovač diernej pásky 14 zahlásí jed-ničkovým stavom připravenost na dierovanie.Riadiaci obvod 4 zaregistruje tento signál a od-blokuje řadič bitového procesoru 13, ktorý za-bezpečí vypísanie prvého znaku do vyrovnávacejpamati 8. Po ukončení výpisu sa zablokuje řa-dič bitového procesoru 13 a riadiaci obvod 4 vy-šle příslušné signály pre dierovač diernej pásky14. Po vydlerovaní přijatého znaku vyšle diero-vač diernej pásky 14 opat signál, ktorým si vy-ždada nový znak. Dierované znaky sa počítajúv čítači znakov 5, ktorý po načítaní osmich zna-kov zabezpečí cez riadiaci obvod 4, aby další vy-dierovaný znak bola Informácia o pozdížnej pa-říte, ktorú dává generátor pozdížnej parity 12.Po vydlerovaní paritného znaku pokračuje opaťdierovanie dalších znakov, prečítaných z riadia-cej pamati bitového procesora 13. Ukončeniedierovania je určené tým, že obvod sledovačapřechodu cez nultú adresu 1 zaregistruje znovapřechod cez nultú adresu, alebo sa umele pře-ruší ceiz druhý ovládací vstup 24 ovládača radi-ča a snímača pásky 2. PREDMET Zapojenie obvodu pripojenia snímača a diero-vača diernej pásky k bitovým procesorem vy-značujúce sa tým, že selektor (7) je svojimprvým rozvětveným vstupom (71) připojený narozvětvený výstup budiča datovej zbernice (9)a súčasne na bitový procesor (13) a svojim dru-hým rozvětveným vstupom (72) na sledovačprvého znaku (6) a snímač diernej pásky (15),na rozvětvený výstup selektora (7) je připojenávyrovnávacia pamať (8), ktorej rozvětvený vý-stup je paralelné připojený na rozvětvený vstupobvodu pripojenia datovej zberni-ce (9), cez prvýrozvětvený vstup (10.1) obvodu pripojenia diero-vača (10) na dierovač diernej pásky (14), nagenerátor priečnej parity (11) a cez generátorpozdížnej parity (12) na druhý rozvětvený vstup(102) obvodu pripojenia dierovača (10), pričomsledovač přechodu cez nultú adresu (1) je svo-jim výstupom připojený na prvý vstup (21) ovlá-dača radiča a snímača pásky (2) a svojim vstu-pom na jeden výstup bitového procesora (13), YNÁLEZU kto-rého jeden vstup je obojsmerne přepojenýs generátorom priečnej parity (11), druhý vstupje připojený na druhý výstup (26) ovládača ra-diča a snímača pásky (2) a druhý výstup je při-pojený na prvý vstup (41) riadiaceho obvodu(4), na jeden vstup modlfikátora (3) je připo-jený svojim výstupom dierovač diernej pásky[14], na jeho druhý vstup je připojený prvý vý-stup (25) ovládača radiča a snímača pásky (2)spolu so vstupom snímača diernej pásky (15),jeden výstup modiifikátora (3) je připojený načítač znakov (5), ktorý je obojsmerne přepojenýs .druhým vstupom (42) riadiaceho obvodu (4)a druhý výstup modifikátora (3) je připojenýcez výstupy riadiaceho obvodu (4) na druhývstup (22) ovládača radiča a snímača pásky (2),na selektor (7), ,na budič datovej zbernice (9),na dierovač diernej pásky (14) a na generátorpozdížnej parity (12), pričom výstup sledovačaprvého znaku (6j je připojený na třetí vstup(43) riadiaceho obvodu (4).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS654480A CS215314B1 (sk) | 1980-09-29 | 1980-09-29 | Zapojenie obvodu pripojenia snímača a dierovača diernej pásky |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS654480A CS215314B1 (sk) | 1980-09-29 | 1980-09-29 | Zapojenie obvodu pripojenia snímača a dierovača diernej pásky |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS215314B1 true CS215314B1 (sk) | 1982-08-27 |
Family
ID=5412753
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS654480A CS215314B1 (sk) | 1980-09-29 | 1980-09-29 | Zapojenie obvodu pripojenia snímača a dierovača diernej pásky |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS215314B1 (cs) |
-
1980
- 1980-09-29 CS CS654480A patent/CS215314B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CA1189627A (en) | Vector processing unit | |
| KR970012203A (ko) | 트레이스 함수와 그에 따른 방법을 실행하기 위한 데이타 처리 시스템 | |
| KR960011613A (ko) | 데이터 처리장치 | |
| CN101329647A (zh) | 一种仿真片内flash的仿真器 | |
| CS215314B1 (sk) | Zapojenie obvodu pripojenia snímača a dierovača diernej pásky | |
| RU213487U1 (ru) | Аппаратный эмулятор учебного стенда с блоком дополнительной памяти | |
| JPS59184954A (ja) | マイクロコンピユ−タシステム用開発装置 | |
| KR890008681A (ko) | 프로세서 제어 장치 | |
| SU1252810A1 (ru) | Устройство дл обучени вычислени м с помощью ЭВМ | |
| JPH02281341A (ja) | デバッグ時のライトデータ確認方法 | |
| JP3456002B2 (ja) | 画像処理検査装置 | |
| SU1499353A1 (ru) | Устройство дл формировани информации о полноте тестировани программ | |
| JPS61151752A (ja) | マイクロコンピユ−タプログラム開発支援装置 | |
| SU1471195A1 (ru) | Устройство дл отладки программ | |
| JPH0830484A (ja) | トレース回路 | |
| JPS61290546A (ja) | マイクロプログラム制御装置のトレ−ス方式 | |
| JPH04213125A (ja) | プログラムデバッグ方法 | |
| JPH05197596A (ja) | トレーサ | |
| Pavel | What is a microprocessor? | |
| JPS62298841A (ja) | フア−ムウエア・デバツグ方式 | |
| JPS63282533A (ja) | インサ−キット・エミュレ−タ | |
| JPH06250879A (ja) | プログラムアクセストレース装置 | |
| JPH07191875A (ja) | デバッガー | |
| JPH0476755A (ja) | データ処理装置 | |
| JPS6371740A (ja) | メモリデ−タトレ−ス方法 |