CN219553632U - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN219553632U
CN219553632U CN202320282047.6U CN202320282047U CN219553632U CN 219553632 U CN219553632 U CN 219553632U CN 202320282047 U CN202320282047 U CN 202320282047U CN 219553632 U CN219553632 U CN 219553632U
Authority
CN
China
Prior art keywords
layer
data line
disposed
display device
dummy pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202320282047.6U
Other languages
English (en)
Inventor
林都基
曺泳齐
金晶日
李侊玟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Application granted granted Critical
Publication of CN219553632U publication Critical patent/CN219553632U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0288Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using passive elements as protective elements, e.g. resistors, capacitors, inductors, spark-gaps
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0413Details of dummy pixels or dummy lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/38Devices specially adapted for multicolour light emission comprising colour filters or colour changing media [CCM]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/88Dummy elements, i.e. elements having non-functional features

Abstract

一种显示装置具有扇出区域和与扇出区域邻近的显示区域,并且包括:第一数据线组,布置在扇出区域中并且包括延伸到显示区域的多条第一数据线;第二数据线组,布置在扇出区域中并且包括延伸到与扇出区域邻近的显示区域的多条第二数据线;多个像素,布置在显示区域中,第一数据线和第二数据线连接到多个像素中的对应像素;以及虚设图案,布置在扇出区域中、第一数据线组与第二数据线组之间,其中,虚设图案处于浮置状态。

Description

显示装置
本申请要求于2022年3月31日提交的韩国专利申请第10-2022-0040740号的优先权以及由此产生的所有权益,其内容通过引用整体并入本文。
技术领域
在本文中描述的本公开的实施例涉及显示装置。
背景技术
通常,将图像提供给用户的诸如智能电话、数码相机、膝上型计算机、导航系统和智能电视等的电子装置包括用于显示图像的显示装置。显示装置生成图像并经由显示屏将生成的图像提供给用户。
通常,显示装置包括显示面板以及连接到显示面板的多个驱动集成电路(IC)。驱动IC可以布置在柔性电路板上并经由柔性电路板连接到显示面板。
显示面板包括用于显示图像的多个像素以及连接到像素的线。驱动IC可以经由柔性电路板连接到线。由驱动IC生成的驱动信号经由线提供到像素,并且像素响应于驱动信号而被驱动。
实用新型内容
在显示面板的制造过程中,像素以及连接到像素的线形成在其上的基板可以经由传送辊被传送。在这样的传送过程期间,这些线可能基于基板与传送辊之间的摩擦而带电。在这种情况下,可能发生其中基板上的部件由于带电的线所引起的静电而被损坏的烧坏现象。因此,期望开发一种用于防止这样的烧坏现象的技术。
本公开的实施例提供了一种能够防止对基板上的部件的损坏的显示装置。
根据实施例,显示装置具有扇出区域和与扇出区域邻近的显示区域,并且包括:第一数据线组,布置在扇出区域中并且包括延伸到显示区域的多条第一数据线;第二数据线组,布置在扇出区域中并且包括延伸到与扇出区域邻近的显示区域的多条第二数据线;多个像素,布置在显示区域中,第一数据线和第二数据线连接到多个像素中的对应像素;以及虚设图案,布置在扇出区域中、第一数据线组与第二数据线组之间,其中,虚设图案处于浮置状态。
根据实施例,显示装置包括:第一数据线组,布置在扇出区域中并且包括延伸到与扇出区域邻近的显示区域的多条第一数据线;第二数据线组,布置在扇出区域中并且包括延伸到与扇出区域邻近的显示区域的多条第二数据线;多个像素,布置在显示区域中,第一数据线和第二数据线连接到多个像素中的对应像素;以及虚设图案,布置在扇出区域中、第一数据线组与第二数据线组之间,并且虚设图案平行于第一数据线当中的与第二数据线组邻近的第一第一数据线以及第二数据线当中的与第一数据线组邻近的第一第二数据线延伸。
根据实施例,显示装置包括:第一数据线组,布置在扇出区域中并且包括延伸到与扇出区域邻近的显示区域的多条第一数据线;第二数据线组,布置在扇出区域中并且包括延伸到与扇出区域邻近的显示区域的多条第二数据线;多个像素,布置在显示区域中,第一数据线和第二数据线连接到多个像素中的对应像素;以及虚设图案,布置在扇出区域中、第一数据线组与第二数据线组之间,其中,虚设图案与周围的导体绝缘,并且没有电压施加到虚设图案。
附图说明
通过参照附图详细描述本公开的实施例,本公开的上述和其他特征将变得明显。
图1是根据本公开的实施例的显示装置的透视图。
图2是图1中所示的显示装置的分解透视图。
图3是图示出图2中所示的显示模块的截面的图。
图4是图3中所示的显示面板的平面图。
图5是图示出图4中所示的一个像素的截面的图。
图6是图2中所示的显示模块的显示区域的一部分的截面图。
图7是图4中所示的区域AA1的放大图。
图8是沿着图7中所示的线I-I’截取的截面图。
图9A和图9B是根据本公开的实施例的沿着图7中所示的线I-I’截取的截面图。
图10是图示出在预定层形成在图8中所示的第一基板上之后处于移动状态的第一基板的图。
图11A是图示出与沿着图7中所示的线II-II’截取的截面相对应的形成在图10中所示的第一基板上的各层的图。
图11B是示出图11A中所示的第一基板上的部件的损坏状态的图。
图12是图示出当图7中不存在虚设图案时由第一第一数据线和第一第二数据线形成的第一寄生电容器的电路图的图。
图13是图示出由虚设图案、第一第一数据线和第一第二数据线形成的第一寄生电容器和第二寄生电容器的电路图的图。
图14至图17是示出根据本公开的各种实施例的虚设图案的配置的图。
具体实施方式
现在将在下文中参照附图更充分地描述本实用新型,在附图中示出了各种实施例。然而,本实用新型可以以许多不同的形式来体现,并且不应被解释为限于本文所阐述的实施例。相反,提供这些实施例,使得本公开将是全面和完整的,并且将向本领域技术人员充分传达本实用新型的范围。
在本说明书中,当部件(或区域、层和部分等)被称为“在”另一部件“上”、“连接到”或“耦接到”另一部件时,这意味着该部件可以直接布置在该另一部件上、直接连接到或耦接到该另一部件,或者第三部件可以布置在该部件与该另一部件之间。
相同的附图标记指代相同的部件。另外,在附图中,为了有效地描述技术内容,各部件的厚度、比例和尺寸被夸大了。
本文中所使用的术语仅出于描述特定实施例的目的,而并非旨在进行限制。如本文中所使用的,“一”、“该(所述)”和“至少一个”不表示数量的限制,并且旨在包括单数和复数两者,除非上下文另外明确指示。例如,“元件”与“至少一个元件”具有相同的含义,除非上下文另外明确指示。“至少一个”不应被解释为限制“一”。“或”表示“和/或”。如本文所使用的,术语“和/或”包括相关联的所列项目中的一个或多个的任意和所有组合。还将理解,术语“包含”和/或其变型或者“包括”和/或其变型当在本说明书中使用时,指定所陈述的特征、区域、整体、步骤、操作、元件和/或部件的存在,但不排除一个或多个其他特征、区域、整体、步骤、操作、元件、部件和/或其组合的存在或添加。
将理解,尽管在本文中术语“第一”、“第二”、“第三”等可以用于描述各种元件、部件、区域、层和/或部分,但是这些元件、部件、区域、层和/或部分不应受这些术语的限制。这些术语仅用于将一个元件、部件、区域、层或部分与另一元件、部件、区域、层或部分区分开。因此,以下讨论的第一元件、部件、区域、层或部分可以被称为第二元件、部件、区域、层或部分,而不脱离本文的教导。
另外,使用诸如“下面”、“下方”、“上”、“上方”的术语来描述附图中所示的各部件的关系。以上术语是相对概念,并且参照附图中指示的方向进行描述。
除非另有限定,否则本文中使用的所有术语(包括技术术语和科学术语)具有与本公开所属领域的普通技术人员通常理解的含义相同的含义。还将理解,例如在常用词典中限定的那些术语的术语应当被解释为具有与其在相关领域的情境中的含义一致的含义,并且将不以理想的或过于正式的意义来解释,除非在本文中明确如此限定。
本文参照作为理想化实施例的示意性图示的截面图示来描述实施例。因此,将预期到由于例如制造技术和/或公差导致的图示的形状的变化。因此,本文所描述的实施例不应解释为限于本文所图示的区域的特定形状,而将包括例如由制造导致的形状的偏差。例如,图示出或描述为平坦的区域通常可以具有粗糙和/或非线性特征。此外,所图示的尖角可以被倒圆。因此,附图中图示出的区域本质上是示意性的,并且它们的形状不旨在图示出区域的精确形状,并且不旨在限制本公开的范围。
在下文中,将参照附图详细描述本公开的实施例。
图1是根据本公开的实施例的显示装置的透视图。
参照图1,显示装置DD的实施例可以具有由第一方向DR1以及与第一方向DR1交叉的第二方向DR2限定的平面。显示装置DD可以具有矩形形状,该矩形形状具有在第一方向DR1上延伸的短边以及在与第一方向DR1交叉的第二方向DR2上延伸的长边。然而,本公开不限于此,并且显示装置DD可以具有诸如圆形形状或其他多边形形状的各种形状。
在下文中,基本垂直于由第一方向DR1和第二方向DR2限定的平面的方向被定义为第三方向DR3。在本文中,第三方向DR3可以是显示装置DD的厚度方向。
显示装置DD的顶表面可以被定义为显示表面DS,并且可以在由第一方向DR1和第二方向DR2限定的平面上。由显示装置DD生成的图像可以经由显示表面DS提供给用户。
显示表面DS可以包括显示区域DA以及在显示区域DA周围的非显示区域NDA。显示区域DA可以显示图像,并且非显示区域NDA可以不显示图像。非显示区域NDA可以围绕显示区域DA并且可以限定显示装置DD的以预定颜色印刷的边界。
显示装置DD可以用在诸如电视、监视器或外部广告牌的大型电子装置中。可替代地,显示装置DD可以用在诸如个人计算机、膝上型计算机、个人数字终端、车载导航装置、游戏机、智能电话、平板电脑或相机的中小型电子装置中。然而,这些仅作为实施例呈现,并且显示装置DD可以用在其他电子装置中而不脱离本文中的教导。
图2是图1中所示的显示装置的分解透视图。
参照图2,显示装置DD的实施例可以包括窗口WM、显示模块DM和壳体HAU。窗口WM、显示模块DM和壳体HAU具有矩形形状,该矩形形状具有在第一方向DR1上延伸的短边以及在与第一方向DR1交叉的第二方向DR2上延伸的长边。
在下文中,在本说明书中,可以基于第三方向DR3定义“上”或“下”。
窗口WM可以布置在显示模块DM上。窗口WM可以具有光学透明属性。窗口WM可以保护显示模块DM免受外部冲击和刮擦。窗口WM的前表面可以与上述显示装置DD的显示表面DS相对应。
窗口WM的前表面可以包括透射区域TA和边框区域BA。透射区域TA可以透射光,并且边框区域BA可以以预定颜色印刷以阻挡光。透射区域TA可以与前述显示区域DA重叠,并且边框区域BA可以与前述非显示区域NDA重叠。
显示模块DM可以布置在窗口WM与壳体HAU之间。显示模块DM可以包括显示区域DA以及在显示区域DA周围的非显示区域NDA。显示区域DA和非显示区域NDA可以分别对应于图1中所示的显示区域DA和非显示区域NDA。
非显示区域NDA可以围绕显示区域DA。显示区域DA可以生成图像,并且非显示区域NDA可以不生成图像。由显示区域DA生成的图像可以经由透射区域TA提供给外部用户。非显示区域NDA可以通过边框区域BA不暴露到外部。
显示模块DM可以包括显示面板DP以及布置在显示面板DP上的光转换部分LCP。当显示面板DP生成光时,图像可以被生成。光转换部分LCP可以接收由显示面板DP生成的光,并且可以转换接收到的光的颜色。另外,光转换部分LCP可以减小外部光的反射率。下面将详细描述这样的配置。
壳体HAU可以布置在显示模块DM下面(下方或之下)以在其中容纳显示模块DM。壳体HAU可以通过吸收外部冲击并阻挡外部异物和湿气等来保护显示模块DM。
尽管未示出,但显示装置DD可以进一步包括布置在显示面板DP与光转换部分LCP之间的输入感测装置。输入感测装置可以包括用于感测外部输入的多个感测装置(未示出)。感测装置可以以电容方式感测外部输入。在实施例中,例如,当制造显示面板DP时,输入感测装置可以直接制造在显示面板DP上。
图3是图示出图2中所示的显示模块的截面的图。
例示性地,在图3中示出在第一方向DR1上观察的显示模块DM的截面。
参照图3,显示模块DM的实施例可以包括显示面板DP、光转换部分LCP以及填充物FL和密封剂SAL。光转换部分LCP可以布置在显示面板DP上,并且填充物FL和密封剂SAL可以布置在光转换部分LCP与显示面板DP之间。
根据本公开的实施例的显示面板DP可以是发光显示面板,并且可以不受具体限制。在实施例中,例如,显示面板DP可以是有机发光显示面板或无机发光显示面板。有机发光显示面板的发光层可以包括或包含有机发光材料。无机发光显示面板的发光层可以包括或包含量子点和量子棒等。在下文中,为了便于描述,将描述显示面板DP是有机发光显示面板的实施例。
密封剂SAL可以与非显示区域NDA重叠并且可以布置在光转换部分LCP与显示面板DP之间。光转换部分LCP和显示面板DP可以通过密封剂SAL结合在一起。密封剂SAL可以包括或包含紫外线可固化材料。
填充物FL可以与显示区域DA重叠并且可以布置在光转换部分LCP与显示面板DP之间。填充物FL可以朝向非显示区域NDA延伸并且与密封剂SAL接触。填充物FL可以包括或包含硅酮、环氧树脂和丙烯酸类热固性材料。
显示面板DP可以包括第一基板SUB1、电路元件层DP-CL、显示元件层DP-OLED和薄膜封装层TFE。光转换部分LCP可以包括第二基板SUB2、滤色器层CFL和光转换层LCL。
第二基板SUB2可以布置在第一基板SUB1上并且可以面对第一基板SUB1。电路元件层DP-CL、显示元件层DP-OLED、薄膜封装层TFE、滤色器层CFL、光转换层LCL、填充物FL和密封剂SAL可以布置在第一基板SUB1与第二基板SUB2之间。
第一基板SUB1和第二基板SUB2可以包括或包含玻璃或柔性塑料材料。在平面图中(或者当在第三方向DR3上观察时),第一基板SUB1可以与显示面板DP一样包括显示区域DA以及在显示区域DA周围的非显示区域NDA。
电路元件层DP-CL可以布置在第一基板SUB1上。显示元件层DP-OLED可以布置在电路元件层DP-CL上。显示元件层DP-OLED可以布置在显示区域DA上。
多个像素可以布置在电路元件层DP-CL和显示元件层DP-OLED中。像素中的每一个可以包括布置在电路元件层DP-CL中的晶体管以及布置在显示元件层DP-OLED中并连接到晶体管的发光元件。下面将详细描述像素的配置。
薄膜封装层TFE可以布置在电路元件层DP-CL上以覆盖显示元件层DP-OLED。薄膜封装层TFE可以保护像素免受湿气、氧气和外部异物的影响。
滤色器层CFL可以布置在第二基板SUB2下面。在平面图中,滤色器层CFL可以与显示区域DA重叠。滤色器层CFL的一部分可以与非显示区域NDA重叠。
光转换层LCL可以布置在滤色器层CFL下面。在平面图中,光转换层LCL可以与显示区域DA重叠。光转换层LCL的一部分可以与非显示区域NDA重叠。
密封剂SAL可以布置在第一基板SUB1与第二基板SUB2之间。第一基板SUB1和第二基板SUB2可以通过密封剂SAL结合在一起。密封剂SAL可以布置在薄膜封装层TFE与滤色器层CFL之间。密封剂SAL可以围绕光转换层LCL。填充物FL可以与显示区域DA重叠,并且可以布置在光转换层LCL与薄膜封装层TFE之间。
由显示元件层DP-OLED生成的光可以被提供到光转换层LCL。光转换层LCL可以转换从显示元件层DP-OLED提供的光的颜色。颜色转换后的光可以经由滤色器层CFL和第二基板SUB2发射到外部。
滤色器层CFL可以防止从外部提供到显示面板DP的外部光的反射。下面将详细描述滤色器层CFL的这种功能。
图4是图3中所示的显示面板的平面图。
参照图4,显示装置DD的实施例可以包括显示面板DP、扫描驱动器SDV、多个数据驱动器DDV、多个柔性电路板FPCB、发射驱动器EDV和印刷电路板PCB。
显示面板DP可以包括显示区域DA以及围绕显示区域DA的非显示区域NDA。显示面板DP的显示区域DA和非显示区域NDA可以分别对应于图2中所示的显示区域DA和非显示区域NDA。
显示面板DP可以包括多个像素PX、多条扫描线SL1至SLm、多条数据线DL1至DLn、多条发光线EL1至ELm和多个虚设图案DPT。这里,m和n是正整数。
像素PX可以布置在显示区域DA中。扫描驱动器SDV和发射驱动器EDV可以分别布置在非显示区域NDA的分别与显示面板DP的短边邻近的各侧处。
数据驱动器DDV可以布置成与显示面板DP的下侧邻近,在平面图中,下侧被定义为显示面板DP的长边中的一个。数据驱动器DDV可以包括或被定义为驱动IC。
印刷电路板PCB可以布置成在平面图中与显示面板DP的下侧邻近。柔性电路板FPCB可以连接到显示面板DP的下侧并连接到印刷电路板PCB。数据驱动器DDV可以以IC芯片的形式制造并且分别安装在柔性电路板FPCB上。
扫描线SL1至SLm可以在第二方向DR2上延伸以连接到像素PX和扫描驱动器SDV。发光线EL1至ELm可以在第二方向DR2上延伸以连接到像素PX和发射驱动器EDV。
在下文中,在平面图中(例如,当在第三方向DR3上观察时)在显示面板DP的下侧与显示区域DA之间的区域(即非显示区域NDA的位于显示区域DA与数据驱动器DDV之间的部分)被定义为扇出区域F-OT。
数据线DL1至DLn可以在显示区域DA中在第一方向DR1上延伸以连接到像素PX和数据驱动器DDV。扫描线SL1至SLm和发光线EL1至ELm可以在显示区域DA中延伸以分别以绝缘方式与数据线DL1至DLn交叉。
多条数据线可以连接到数据驱动器DDV中的每一个。在实施例中,例如,数据线DL1至DLn可以被划分成多个数据线组DLG,并且数据线组DLG中的每一个可以包括多条数据线DLI。数据线组DLG中的每一个的数据线DLI可以经由柔性电路板FPCB当中的对应柔性电路板FPCB连接到数据驱动器DDV当中的对应数据驱动器DDV。
数据线组DLG中的每一个的数据线DLI可以从扇出区域F-OT朝向显示区域DA呈放射状延伸。在扇出区域F-OT中呈放射状延伸的数据线DLI可以进一步在显示区域DA中在第一方向DR1上成直线延伸。
虚设图案DPT可以布置在扇出区域F-OT中、数据线组DLG之间。虚设图案DPT可以具有在数据线组DLG之间朝向显示区域DA的帽子形状(插入符号形状)。下面将详细描述虚设图案DPT的功能。
虚设图案DPT可以不连接到扫描线SL1至SLm和发光线EL1至ELm。虚设图案DPT可以不连接到数据线DL1至DLn和数据驱动器DDV。也就是说,虚设图案DPT可以与周围的导体绝缘。另外,虚设图案DPT可以不连接到显示装置DD的接地端子(未示出)和电源端子(未示出)。虚设图案DPT可以是不连接到其他导体的独立图案。
尽管未示出,但显示装置DD可以进一步包括用于控制扫描驱动器SDV、数据驱动器DDV和发射驱动器EDV的操作的时序控制器。时序控制器可以以集成电路芯片的形式制造并且安装在印刷电路板PCB上。时序控制器可以经由印刷电路板PCB和柔性电路板FPCB连接到数据驱动器DDV、扫描驱动器SDV和发射驱动器EDV。
扫描驱动器SDV可以生成多个扫描信号,并且扫描信号可以经由扫描线SL1至SLm被施加到像素PX。数据驱动器DDV可以生成多个数据电压,并且数据电压可以经由数据线DL1至DLn被施加到像素PX。发射驱动器EDV可以生成多个发射信号,并且发射信号可以经由发光线EL1至ELm被施加到像素PX。
像素PX可以响应于扫描信号接收数据电压。像素PX可以通过响应于发射信号发射具有与数据电压相对应的亮度的光来显示图像。像素PX的发光时间(例如,时序或持续时间)可以由发射信号控制。
图5是图示出图4中所示的一个像素的截面的图。
例示性地,示出了一个像素PX的配置,但其他像素PX也可以与图5中所示的像素PX具有相同的配置。
参照图5,像素PX的实施例可以包括晶体管TR和发光元件OLED。发光元件OLED可以包括第一电极AE(或阳极)、第二电极CE(或阴极)、空穴控制层HCL、电子控制层ECL和发光层EML。
晶体管TR和发光元件OLED可以布置在第一基板SUB1上。尽管作为示例在图5中示出了一个晶体管TR,但像素PX可以包括用于驱动发光元件OLED的多个晶体管和至少一个电容器。
显示区域DA可以包括与像素PX中的每一个相对应的发光区域EA以及在发光区域EA周围的非发光区域NEA。发光元件OLED可以布置在发光区域EA中。
遮光层BML可以布置在第一基板SUB1上。遮光层BML可以包括或包含金属材料。缓冲层BFL可以布置在遮光层BML上。缓冲层BFL可以布置在第一基板SUB1上以覆盖遮光层BML。
半导体层S、A和D可以布置在缓冲层BFL上。半导体层S、A和D可以包括或包含多晶硅、非晶硅或金属氧化物。半导体层可以掺杂有N型掺杂剂或P型掺杂剂。半导体层可以包括高掺杂区域和低掺杂区域。高掺杂区域的电导率可以大于低掺杂区域的电导率,并且可以基本用作晶体管TR的源电极S和漏电极D。低掺杂区域可以基本对应于晶体管TR的有源区A(或沟道)。
晶体管TR的源电极S、有源区A和漏电极D可以分别由半导体层S、A和D形成。第一绝缘层INS1可以布置在半导体层S、A和D上。晶体管TR的栅电极G可以布置在第一绝缘层INS1上。在平面图中,栅电极G可以与有源区A重叠。第二绝缘层INS2可以布置在栅电极G上。第三绝缘层INS3可以布置在第二绝缘层INS2上。
连接电极CNE可以布置在晶体管TR与发光元件OLED之间以将晶体管TR和发光元件OLED彼此连接。连接电极CNE可以包括第一连接电极CNE1和第二连接电极CNE2。
第一连接电极CNE1可以布置在第三绝缘层INS3上,并且可以经由限定在第一绝缘层INS1至第三绝缘层INS3中的第一接触孔CH1连接到漏电极D。第四绝缘层INS4可以布置在第一连接电极CNE1上。第四绝缘层INS4可以布置在第三绝缘层INS3上以覆盖第一连接电极CNE1。
第二连接电极CNE2可以布置在第四绝缘层INS4上。第二连接电极CNE2可以经由限定在第四绝缘层INS4中的第二接触孔CH2连接到第一连接电极CNE1。
第五绝缘层INS5可以布置在第二连接电极CNE2上。从缓冲层BFL到第五绝缘层INS5的层可以被限定为或共同限定电路元件层DP-CL。缓冲层BFL以及第一绝缘层INS1至第三绝缘层INS3可以是无机层。第四绝缘层INS4和第五绝缘层INS5可以是有机层。
第一电极AE可以布置在第五绝缘层INS5上。第一电极AE可以经由限定在第五绝缘层INS5中的第三接触孔CH3连接到第二连接电极CNE2。其中限定有用于暴露第一电极AE的预定部分的像素开口PX_OP的像素限定膜PDL可以布置在第一电极AE和第五绝缘层INS5上。
空穴控制层HCL可以布置在第一电极AE和像素限定膜PDL上。空穴控制层HCL可以包括空穴传输层和空穴注入层。
发光层EML可以布置在空穴控制层HCL上。发光层EML可以布置在像素开口PX_OP中。发光层EML可以包括或包含有机材料和/或无机材料。发光层EML可以生成蓝光。
电子控制层ECL可以布置在发光层EML和空穴控制层HCL上。电子控制层ECL可以包括电子传输层和电子注入层。空穴控制层HCL和电子控制层ECL可以公共地布置在发光区域EA和非发光区域NEA中。
第二电极CE可以布置在电子控制层ECL上。第二电极CE可以公共地布置在各像素PX中。发光元件OLED布置在其中的层可以被定义为显示元件层DP-OLED。
薄膜封装层TFE可以布置在第二电极CE上以覆盖像素PX。尽管未示出,但薄膜封装层TFE可以包括两个无机层以及位于这些无机层之间的有机层。无机层可以保护像素PX免受湿气/氧气的影响。有机层可以保护像素PX免受诸如灰尘颗粒的异物的影响。
第一电压可以经由晶体管TR被施加到第一电极AE,并且第二电压可以被施加到第二电极CE。注入到发光层EML中的空穴和电子可以彼此复合以形成激子。当激子跃迁到基态时,发光元件OLED可以发光。
在平面图中,遮光层BML可以布置成与半导体层S、A和D重叠。遮光层BML可以阻挡从第一基板SUB1下方提供到半导体层S、A和D的光。当光被提供到半导体层S、A和D时,晶体管TR的阈值电压特性可能改变。因为提供到半导体层S、A和D的光被遮光层BML阻挡,所以晶体管TR的阈值电压特性可以不改变。
图6是图2中所示的显示模块的显示区域的一部分的截面图。
例示性地,图6中示出与三个发光区域EA1、EA2和EA3相对应的区域的截面图。另外,例示性地,在图6中,电路元件层DP-CL和显示元件层DP-OLED中的每一个被图示为单层,但在电路元件层DP-CL和显示元件层DP-OLED中,可以分别布置图5中所示的多个晶体管TR和多个发光元件OLED,如上所描述的。
参照图6,显示区域DA可以包括第一发光区域EA1、第二发光区域EA2、第三发光区域EA3以及布置在第一发光区域EA1、第二发光区域EA2和第三发光区域EA3中的每一个周围的非发光区域NEA。第一发光区域EA1、第二发光区域EA2和第三发光区域EA3可以生成第一光L1。在实施例中,例如,第一光L1可以是蓝光。图5中所示的发光区域EA可以是第一发光区域EA1、第二发光区域EA2和第三发光区域EA3中的一个。
滤色器层CFL可以包括第一滤色器CF1、第二滤色器CF2、第三滤色器CF3、低折射层LRL和第一绝缘层IL1。例示性地,示出了一个第一滤色器CF1、一个第二滤色器CF2和一个第三滤色器CF3,但实质上,第一滤色器CF1、第二滤色器CF2和第三滤色器CF3可以分别包括多个第一滤色器CF1、多个第二滤色器CF2和多个第三滤色器CF3。
光转换层LCL可以包括第一量子点层QDL1、第二量子点层QDL2、透光层LTL、堤层BK和第二绝缘层IL2。例示性地,尽管示出了一个第一量子点层QDL1、一个第二量子点层QDL2和一个透光层LTL,但实质上,第一量子点层QDL1、第二量子点层QDL2和透光层LTL可以分别包括多个第一量子点层QDL1、多个第二量子点层QDL2和多个透光层LTL。
第一滤色器CF1、第二滤色器CF2和第三滤色器CF3可以布置在第二基板SUB2下面。在平面图中,第一滤色器CF1可以与第一发光区域EA1重叠,第二滤色器CF2可以与第二发光区域EA2重叠,并且第三滤色器CF3可以与第三发光区域EA3重叠。第一滤色器CF1可以包括红色滤色器。第二滤色器CF2可以包括绿色滤色器。第三滤色器CF3可以包括蓝色滤色器。
低折射层LRL可以布置在第二基板SUB2下面以覆盖第一滤色器CF1、第二滤色器CF2和第三滤色器CF3。低折射层LRL可以具有比第一量子点层QDL1、第二量子点层QDL2和透光层LTL的折射率低的折射率。低折射层LRL可以包括有机层以及布置在有机层中以散射光的多个散射颗粒。第一绝缘层IL1可以布置在低折射层LRL下面。第一绝缘层IL1可以包括无机层。
堤层BK可以布置在第一绝缘层IL1下面。在平面图中,堤层BK可以与非发光区域NEA重叠。在堤层BK中,可以限定分别与第一发光区域EA1、第二发光区域EA2和第三发光区域EA3重叠的开口QOP。开口QOP中的每一个的宽度可以大于前述像素开口PX_OP的宽度。堤层BK可以具有黑颜色。
第一量子点层QDL1和第二量子点层QDL2以及透光层LTL可以分别布置在开口QOP中。相应地,在平面图中,第一量子点层QDL1和第二量子点层QDL2以及透光层LTL可以分别与第一发光区域EA1、第二发光区域EA2和第三发光区域EA3重叠。第一量子点层QDL1可以与第一发光区域EA1重叠,第二量子点层QDL2可以与第二发光区域EA2重叠,并且透光层LTL可以与第三发光区域EA3重叠。
第二绝缘层IL2可以布置在堤层BK、第一量子点层QDL1和第二量子点层QDL2以及透光层LTL下面。第二绝缘层IL2可以包括无机层。
从第一发光区域EA1、第二发光区域EA2和第三发光区域EA3生成的第一光L1可以被提供到第一量子点层QDL1和第二量子点层QDL2以及透光层LTL。从第一发光区域EA1生成的第一光L1可以被提供到第一量子点层QDL1,并且从第二发光区域EA2生成的第一光L1可以被提供到第二量子点层QDL2。从第三发光区域EA3生成的第一光L1可以被提供到透光层LTL。
第一量子点层QDL1可以将第一光L1转换成第二光L2。第二量子点层QDL2可以将第一光L1转换成第三光L3。在实施例中,例如,第二光L2可以是红光,并且第三光L3可以是绿光。第一量子点层QDL1可以包括或包含第一量子点(未示出),并且第二量子点层QDL2可以包括或包含第二量子点(未示出)。透光层LTL可以包括或包含光散射颗粒(未示出)。
第一量子点可以将具有蓝色波段的第一光L1转换成具有红色波段的第二光L2。第二量子点可以将具有蓝色波段的第一光L1转换成具有绿色波段的第三光L3。第一量子点和第二量子点可以散射第二光L2和第三光L3。
透光层LTL可以透射第一光L1,而不执行光转换操作。第一光L1可以被透光层LTL的光散射颗粒散射并发射。光散射颗粒可以包括或包含在第一量子点层QDL1和第二量子点层QDL2中。
第一量子点层QDL1可以发射第二光L2,第二量子点层QDL2可以发射第三光L3,并且透光层LTL可以发射第一光L1。相应地,图像可以由分别呈现红色、绿色和蓝色的第二光L2、第三光L3和第一光L1显示。
从光转换层LCL发射的第一光L1、第二光L2和第三光L3可以穿过低折射层LRL、第一滤色器CF1、第二滤色器CF2和第三滤色器F3以及第二基板SUB2,并被提供给用户。第一光L1、第二光L2和第三光L3可以在低折射层LRL中折射,并且然后被布置在低折射层LRL中的散射颗粒进一步散射并发射。
第一光L1的一部分可能通过在未被第一量子点转换的情况下穿过第一量子点层QDL1而被提供到第一滤色器CF1。也就是说,由于不与第一量子点接触而可能存在未被转换成第二光L2的第一光L1。第一滤色器CF1可以阻挡除了第二光L2之外的光(即,具有与第二光L2的颜色不同的颜色的光)。在第一量子点层QDL1中未被转换的第一光L1可以被具有红色滤色器的第一滤色器CF1阻挡而不向上发射。
第一光L1的一部分可能通过在未被第二量子点转换的情况下穿过第二量子点层QDL2而被提供到第二滤色器CF2。也就是说,由于不与第二量子点接触而可能存在未被转换成第三光L3的第一光L1。第二滤色器CF2可以阻挡除了第三光L3之外的光(即,具有与第三光L3的颜色不同的颜色的光)。在第二量子点层QDL2中未被转换的第一光L1可以被具有绿色滤色器的第二滤色器CF2阻挡而不向上发射。
外部光可以从显示装置DD上方朝向显示面板DP提供。外部光可以是白光。白光可以包括或包含红光、绿光和蓝光。在不使用第一滤色器CF1、第二滤色器CF2和第三滤色器CF3的情况下,外部光可以在显示面板DP内部的金属层(例如,线)上被反射之后原样提供到外部用户。在这种情况下,用户可以观察到外部光,就像从镜子反射的光一样。
第一滤色器CF1、第二滤色器CF2和第三滤色器CF3可以防止外部光的反射。在实施例中,例如,第一滤色器CF1、第二滤色器CF2和第三滤色器CF3可以将外部光过滤成红色、绿色和蓝色。
在这样的实施例中,提供到第一滤色器CF1的外部光中的绿光和蓝光可以被包括红色滤色器的第一滤色器CF1阻挡。相应地,提供到第一滤色器CF1的外部光可以被第一滤色器CF1过滤成与从第一量子点层QDL1发射的光相同的红光。
提供到第二滤色器CF2的外部光中的红光和蓝光可以被是绿色滤色器的第二滤色器CF2阻挡。相应地,提供到第二滤色器CF2的外部光可以被第二滤色器CF2过滤成与从第二量子点层QDL2发射的光相同的绿光。
提供到第三滤色器CF3的外部光中的红光和绿光可以被是蓝色滤色器的第三滤色器CF3阻挡。相应地,提供到第三滤色器CF3的外部光可以被第三滤色器CF3过滤成与从透光层LTL发射的光相同的蓝光。在这样的实施例中,如上所描述的,外部光被第一滤色器CF1、第二滤色器CF2和第三滤色器CF3阻挡,使得可以减少外部光的反射。
具有黑颜色的堤层BK可以在非发光区域NEA中阻挡不期望的光。在实施例中,例如,堤层BK可以在非发光区域NEA中防止第一光L1、第二光L2和第三光L3之间的颜色混合。
图7是图4中所示的区域AA1的放大图。
在下文中,区域AA1中所示的数据线组DLG被定义为第一数据线组GP1和第二数据线组GP2。
参照图7,数据线组DLG可以包括第一数据线组GP1和第二数据线组GP2。第一数据线组GP1和第二数据线组GP2可以布置在扇出区域F-OT中并且可以在第二方向DR2上彼此邻近。
第一数据线组GP1可以包括延伸到与扇出区域F-OT邻近的显示区域DA(即,延伸到显示区域DA的与扇出区域F-OT邻近的端部)的多条第一数据线DLI1。第二数据线组GP2可以包括延伸到与扇出区域F-OT邻近的显示区域DA的多条第二数据线DLI2。第一数据线DLI1和第二数据线DLI2可以包括在上述数据线组DLG中的每一个的数据线DLI中。
第一数据线DLI1可以在扇出区域F-OT中朝向显示区域DA呈放射状延伸。第二数据线DLI2可以在扇出区域F-OT中朝向显示区域DA呈放射状延伸。
第一数据线DLI1和第二数据线DLI2可以呈放射状延伸,以具有彼此基本相同的形状。第一数据线DLI1和第二数据线DLI2可以在同一层中利用(或使用)相同的材料通过同时被图案化来形成。第一数据线DLI1和第二数据线DLI2可以在与显示区域DA邻近的扇出区域F-OT中进一步在第一方向DR1上延伸。
虚设图案DPT可以布置在第一数据线组GP1与第二数据线组GP2之间。虚设图案DPT可以具有帽子形状,并且可以布置成与第一数据线组GP1和第二数据线组GP2邻近。如上所描述的,虚设图案DPT可以是与周围的导体绝缘的电分离的独立图案。
多个延伸图案EXP(或延伸部)可以布置在虚设图案DPT之间。延伸图案EXP可以从多个虚设图案DPT当中的第h虚设图案DPT的部分延伸到第h+1虚设图案DPT的部分。这里,h是正整数。例示性地,第h虚设图案DPT和第h+1虚设图案DPT是在第一方向DR1上邻近的虚设图案DPT,并且第h虚设图案DPT可以比第h+1虚设图案DPT更邻近于第一数据线组GP1和第二数据线组GP2。
延伸图案EXP可以与虚设图案DPT一体地形成为单个整体且不可分割的部分。虚设图案DPT可以与延伸图案EXP一体地形成。然而,本公开可以不限于此,并且可替代地,延伸图案EXP可以布置在与虚设图案DPT的层不同的层中,并且可以通过接触孔连接到虚设图案DPT。
虚设图案DPT可以处于浮置状态。在实施例中,例如,可以不向虚设图案DPT施加单独的电压。分别施加到像素PX的阳极AE和阴极CE的第一电压和第二电压可以不被施加到虚设图案DPT。在实施例中,显示装置DD可以包括用于生成第一电压和第二电压的电压生成器(未示出)。虚设图案DPT可以不连接到电压生成器的电源端子。
在下文中,第一数据线DLI1当中的与第二数据线组GP2邻近的线被定义为第一第一数据线DL1-1,并且第二数据线DLI2当中的与第一数据线组GP1邻近的线被定义为第一第二数据线DL2-1。
在下文中,在由第一方向DR1和第二方向DR2限定的平面上,与第一方向DR1和第二方向DR2交叉的方向被定义为第一斜线方向DDR1。与第一斜线方向DDR1交叉的方向被定义为第二斜线方向DDR2。
第一第一数据线DL1-1和第一第二数据线DL2-1可以在第二方向DR2上彼此邻近以具有对称形状。第一第一数据线DL1-1可以在第一方向DR1上朝向显示区域DA延伸,然后在第一斜线方向DDR1上延伸,并且然后进一步在第一方向DR1上延伸。第一第二数据线DL2-1可以在第一方向DR1上朝向显示区域DA延伸,然后在第二斜线方向DDR2上延伸,并且然后进一步在第一方向DR1上延伸。
第一第一数据线DL1-1的在第一斜线方向DDR1上延伸的部分与第一第二数据线DL2-1的在第二斜线方向DDR2上延伸的部分之间的距离可以随着与显示区域DA的距离增大而逐渐增大。
虚设图案DPT可以布置成与第一第一数据线DL1-1和第一第二数据线DL2-1邻近。虚设图案DPT的通过延伸图案EXP彼此连接的部分可以彼此平行地延伸。虚设图案DPT可以彼此间隔开并且平行于第一第一数据线DL1-1和第一第二数据线DL2-1延伸。
虚设图案DPT中的每一个可以包括平行于第一第一数据线DL1-1延伸的第一虚设线图案DLP1以及平行于第一第二数据线DL2-1延伸的第二虚设线图案DLP2。第一虚设线图案DLP1可以布置成与第一第一数据线DL1-1邻近,并且第二虚设线图案DLP2可以布置成与第一第二数据线DL2-1邻近。
第一虚设线图案DLP1和第二虚设线图案DLP2可以延伸成彼此对称。第一虚设线图案DLP1可以在第一方向DR1上朝向显示区域DA延伸,并且然后在第一斜线方向DDR1上延伸。第二虚设线图案DLP2可以在第一方向DR1上朝向显示区域DA延伸,并且然后在第二斜线方向DDR2上延伸。
第一虚设线图案DLP1的在第一斜线方向DDR1上延伸的部分与第二虚设线图案DLP2的在第二斜线方向DDR2上延伸的部分之间的距离可以随着与显示区域DA的距离增大而逐渐增大。
第二虚设线图案DLP2可以从第一虚设线图案DLP1的与显示区域DA邻近的末端弯曲并延伸。基于第一虚设线图案DLP1和第二虚设线图案DLP2的这种结构,虚设图案DPT中的每一个可以具有帽子形状。
第一寄生电容器CP1可以由比虚设图案DPT靠近显示区域DA的在第一方向DR1上延伸的第一第一数据线DL1-1和第一第二数据线DL2-1形成。
第二寄生电容器CP2可以由第一第一数据线DL1-1和第一虚设线图案DLP1形成。另外,第二寄生电容器CP2可以由第一第二数据线DL2-1和第二虚设线图案DLP2形成。
图8是沿着图7中所示的线I-I’截取的截面图。
参照图8,虚设图案DPT和第二数据线DLI2可以布置在第一基板SUB1上的同一层中。尽管未示出,但第一数据线DLI1也可以布置在第一基板SUB1上的同一层中。在下文中,将假设第一数据线DLI1也布置在第一基板SUB1上的同一层中来描述本公开的配置。
虚设图案DPT以及第一数据线DLI1和第二数据线DLI2可以彼此布置在同一层中。虚设图案DPT以及第一数据线DLI1和第二数据线DLI2可以直接在同一层上利用相同的材料通过同时被图案化来形成。
虚设图案DPT以及第一数据线DLI1和第二数据线DLI2可以直接布置在第一基板SUB1上。虚设图案DPT以及第一数据线DLI1和第二数据线DLI2可以与图5中所示的遮光层BML布置在同一层中。虚设图案DPT以及第一数据线DLI1和第二数据线DLI2可以利用与遮光层BML的材料相同的材料通过同时被图案化来形成。
缓冲层BFL可以布置在虚设图案DPT以及第一数据线DLI1和第二数据线DLI2上。缓冲层BFL可以布置在第一基板SUB1上以覆盖虚设图案DPT以及第一数据线DLI1和第二数据线DLI2。第一绝缘层INS1和第二绝缘层INS2可以顺序地布置在缓冲层BFL上。缓冲层BFL、第一绝缘层INS1和第二绝缘层INS2可以被定义为绝缘层。
例示性地,在图8中的截面图中示出从第一基板SUB1到第二绝缘层INS2的部件,并且为了便于说明,省略了第二绝缘层INS2上的其他部件。
图9A和图9B是根据本公开的实施例的沿着图7中所示的线I-I’截取的截面图。
在下文中,将详细描述图9A和图9B中所示的实施例与图8中所示的实施例的不同特征。
参照图9A,在可替代的实施例中,虚设图案DPT可以布置在与第一数据线DLI1和第二数据线DLI2的层不同的层中。虚设图案DPT可以直接布置在第一基板SUB1上。缓冲层BFL可以布置在第一基板SUB1上以覆盖虚设图案DPT,并且第一绝缘层INS1可以布置在缓冲层BFL上。
第一数据线DLI1和第二数据线DLI2可以布置在第一绝缘层INS1上。第二绝缘层INS2可以布置在第一绝缘层INS1上以覆盖第一数据线DLI1和第二数据线DLI2。
第一数据线DLI1和第二数据线DLI2可以与图5中所示的栅电极G布置在同一层中。第一数据线DLI1和第二数据线DLI2可以利用与栅电极G的材料相同的材料通过同时被图案化来形成。
参照图9B,在另一可替代的实施例中,第一数据线DLI1和第二数据线DLI2可以布置在与虚设图案DPT的层不同的层中。第一数据线DLI1和第二数据线DLI2可以直接布置在第一基板SUB1上。缓冲层BFL可以布置在第一基板SUB1上以覆盖第一数据线DLI1和第二数据线DLI2,并且第一绝缘层INS1可以布置在缓冲层BFL上。
虚设图案DPT可以布置在第一绝缘层INS1上。第二绝缘层INS2可以布置在第一绝缘层INS1上以覆盖虚设图案DPT。
虚设图案DPT可以与图5中所示的栅电极G布置在同一层中。虚设图案DPT可以利用与栅电极G的材料相同的材料通过同时被图案化来形成。
图10是图示出在预定层形成在图8中所示的第一基板上之后处于移动状态的第一基板的图。图11A是图示出与沿着图7中所示的线II-II’截取的截面相对应的形成在图10中所示的第一基板上的各层的图。图11B是示出图11A中所示的第一基板上的部件的损坏状态的图。
在下文中,在图10、图11A和图11B中,将在不提供图8中所示的虚设图案DPT的情况下描述第一基板SUB1上的部件。
参照图10和图11A,第一第一数据线DL1-1和第一第二数据线DL2-1可以形成在第一基板SUB1上,并且缓冲层BFL可以形成在第一第一数据线DL1-1和第一第二数据线DL2-1上。半导体层SML可以形成在缓冲层BFL上。半导体层SML可以被图案化以形成上述源电极S、漏电极D和有源区A。
参照图10和图11A,第一基板SUB1可以被传送到用于对半导体层SML进行图案化的处理室。第一基板SUB1可以经由传送辊ROL传送。第一基板SUB1可以经由传送辊ROL从右向左传送。
当第一基板SUB1被传送时,第一第一数据线DL1-1可能由于第一基板SUB1与传送辊ROL之间的摩擦而带电。经由第一基板SUB1首先与传送辊ROL接触的第一第一数据线DL1-1可能首先带电。
在这种情况下,随着第一第一数据线DL1-1与第一第二数据线DL2-1之间的电势差迅速增大,可能由于静电而发生烧坏现象BNT。缓冲层BFL的位于第一第一数据线DL1-1和第一第二数据线DL2-1上的部分以及半导体层SML的位于第一第一数据线DL1-1和第一第二数据线DL2-1上的部分可能由于烧坏现象BNT被损坏。
图12是图示出当图7中不存在虚设图案时由第一第一数据线和第一第二数据线形成的第一寄生电容器的电路图的图。图13是图示出由虚设图案、第一第一数据线和第一第二数据线形成的第一寄生电容器和第二寄生电容器的电路图的图。
参照图12,由第一第一数据线DL1-1和第一第二数据线DL2-1形成的第一寄生电容器CP1可以具有第一电容。
参照图13,当第二寄生电容器CP2与第一寄生电容器CP1并联连接时,合成电容器CM可以由第一寄生电容器CP1和第二寄生电容器CP2形成。也就是说,合成电容器CM可以形成在第一第一数据线DL1-1与第一第二数据线DL2-1之间。合成电容器CM的电容可以是第二电容。第二电容可以大于第一电容。
充到图12和图13中的第一第一数据线DL1-1的电荷量可以彼此相同。
在要充电的电荷量相同的情况下,当电容器的电容小时,与电容器的电容大的情况相比,电容器的两端之间的电势差可能相对大。因此,当电容器的电容小时,电容器可能由于静电而损坏。
相反,即使在要充电的电荷量相同的情况下,当电容器的电容大时,与电容器的电容小的情况相比,电容器的两端之间的电势差可能相对小。因此,当电容器的电容大时,电容器可以充分容纳要充电的电荷量。因此,可以减少静电的生成,使得电容器可以不被损坏。
在具有较小的第一电容的第一寄生电容器CP1中,由于要充到第一第一数据线DL1-1的电荷量,第一第一数据线DL1-1与第一第二数据线DL2-1之间的电势差可能相对大。相应地,如图11B中所描述的,由于静电可能发生烧坏现象BNT,使得第一基板SUB1上的部件可能被损坏。
在本公开的实施例中,具有相对大的第二电容的合成电容器CM可以形成在第一第一数据线DL1-1与第一第二数据线DL2-1之间。相应地,第一第一数据线DL1-1与第一第二数据线DL2-1之间的电势差可能相对小。因此,可以减少静电的生成以防止烧坏现象BNT,并且可以有效地防止对第一基板SUB1上的部件的损坏。
图14至图17是示出根据本公开的各种实施例的虚设图案的配置的图。
例示性地,图14至图17是对应于图7的平面图。在下文中,将着重于其与图7中所示的虚设图案DPT的不同特征来描述图14至图17中所示的虚设图案DPT-1至DPT-4的各种实施例。因为图14至图17中所示的第一数据线组GP1和第二数据线组GP2的特征与图7中所示的第一数据线组GP1和第二数据线组GP2的特征相同,所以将省略其任何重复的详细描述。
参照图14,在实施例中,虚设图案DPT-1可以布置在第一第一数据线DL1-1与第一第二数据线DL2-1之间。虚设图案DPT-1中的每一个可以具有帽子形状。虚设图案DPT-1可以彼此间隔开并且彼此平行延伸。虚设图案DPT-1可以平行于第一第一数据线DL1-1和第一第二数据线DL2-1延伸。
在这样的实施例中,如图14中所示,可以省略图7中所示的延伸图案EXP。除了省略延伸图案EXP之外,虚设图案DPT-1可以与图7中所示的虚设图案DPT具有基本相同的配置。虚设图案DPT-1可以不彼此一体地形成并且可以彼此电隔离。
参照图15,在可替代的实施例中,具有多边形形状的虚设图案DPT-2可以布置在第一第一数据线DL1-1与第一第二数据线DL2-1之间。虚设图案DPT-2可以形成为多边形管状电极的形状。
虚设图案DPT-2的面积可以大于图7中所示的虚设图案DPT的面积。在这样的实施例中,因为第二寄生电容器CP2的电容增加,所以可以进一步减少静电的生成,使得可以进一步防止烧坏现象BNT。
参照图16,在可替代的实施例中,具有网格形状的虚设图案DPT-3可以布置在第一第一数据线DL1-1与第一第二数据线DL2-1之间。虚设图案DPT-3的面积可以大于图7中所示的虚设图案DPT的面积。在这样的实施例中,因为第二寄生电容器CP2的电容增加,所以可以进一步减少静电的生成,使得可以进一步防止烧坏现象BNT。
参照图17,在可替代的实施例中,具有多边形闭环形状的虚设图案DPT-4可以布置在第一第一数据线DL1-1与第一第二数据线DL2-1之间。虚设图案DPT-4的面积可以大于图7中所示的虚设图案DPT的面积。在这样的实施例中,因为第二寄生电容器CP2的电容增加,所以可以进一步减少静电的生成,使得可以进一步防止烧坏现象BNT。
本实用新型不应被解释为限于在本文中阐述的实施例。相反,提供这些实施例,使得本公开将是全面和完整的,并且将向本领域技术人员充分传达本实用新型的构思。
根据本公开的实施例,第一数据线的第一第一数据线和第二数据线的第一第二数据线可以彼此邻近。虚设图案可以布置在第一第一数据线与第一第二数据线之间。寄生电容器可以由虚设图案以及第一第一数据线和第一第二数据线形成。
在实施例中,由于虚设图案,形成在第一第一数据线与第一第二数据线之间的寄生电容器的电容可以增加。在这样的实施例中,在寄生电容器的电容增大的情况下,随着第一第一数据线与第一第二数据线之间的电势差相对减小,可以减少静电的生成。相应地,可以防止烧坏现象,并且可以防止对基板上的部件的损坏。
尽管已经参照本实用新型的实施例具体地示出并描述了本实用新型,但本领域普通技术人员将理解,可以在其中进行形式和细节上的各种改变,而不脱离随附权利要求书所限定的本实用新型的精神或范围。

Claims (10)

1.一种显示装置,具有扇出区域和与所述扇出区域邻近的显示区域,所述显示装置包括:
第一数据线组,布置在所述扇出区域中并且包括延伸到所述显示区域的多条第一数据线;
第二数据线组,布置在所述扇出区域中并且包括延伸到与所述扇出区域邻近的所述显示区域的多条第二数据线;
多个像素,布置在所述显示区域中,所述第一数据线和所述第二数据线连接到所述多个像素中的对应像素;以及
虚设图案,布置在所述扇出区域中、所述第一数据线组与所述第二数据线组之间,其中,所述虚设图案处于浮置状态。
2.根据权利要求1所述的显示装置,其中,
所述第一数据线在所述扇出区域中朝向所述显示区域呈放射状延伸,
所述第二数据线在所述扇出区域中朝向所述显示区域呈放射状延伸,并且
其中,所述虚设图案布置成邻近于所述第一数据线当中的与所述第二数据线组邻近的第一第一数据线并且邻近于所述第二数据线当中的与所述第一数据线组邻近的第一第二数据线。
3.根据权利要求2所述的显示装置,其中,所述虚设图案具有帽子形状,并且所述虚设图案与周围的导体绝缘。
4.根据权利要求2所述的显示装置,其中,所述虚设图案平行于所述第一第一数据线和所述第一第二数据线延伸。
5.根据权利要求2所述的显示装置,其中,所述虚设图案包括:
第一虚设线图案,与所述第一第一数据线邻近并且平行于所述第一第一数据线延伸;以及
第二虚设线图案,与所述第一第二数据线邻近并且平行于所述第一第二数据线延伸,其中,所述第二虚设线图案通过从所述第一虚设线图案的与所述显示区域邻近的末端弯曲而延伸。
6.根据权利要求1所述的显示装置,其中,所述虚设图案被提供为多个,
其中,多个虚设图案中的每一个被一体地形成为单个整体且不可分割的部分,
其中所述显示装置进一步包括:
多个延伸部,在所述多个虚设图案当中的邻近的虚设图案之间延伸,并且
其中,所述延伸部与所述邻近的虚设图案一体地形成。
7.根据权利要求1所述的显示装置,其中,所述虚设图案与所述第一数据线和所述第二数据线布置在同一层中,
其中,所述显示装置进一步包括:
基板;以及
绝缘层,布置在所述基板上;并且
其中,
所述虚设图案以及所述第一数据线和所述第二数据线直接布置在所述基板上,并且
所述绝缘层布置在所述虚设图案以及所述第一数据线和所述第二数据线上。
8.根据权利要求1所述的显示装置,其中,所述虚设图案布置在与所述第一数据线和所述第二数据线布置在其中的层不同的层中,
其中所述显示装置进一步包括:
基板;以及
绝缘层,布置在所述基板上;并且
其中,
所述虚设图案直接布置在所述基板上,
所述绝缘层布置在所述虚设图案上,并且
所述第一数据线和所述第二数据线布置在所述绝缘层上。
9.根据权利要求1所述的显示装置,其中,所述虚设图案被提供为多个,并且
其中,多个虚设图案彼此间隔开并且彼此平行延伸以彼此电隔离。
10.根据权利要求1所述的显示装置,其中,所述虚设图案具有多边形形状、网格形状或者多边形闭环形状。
CN202320282047.6U 2022-03-31 2023-02-22 显示装置 Active CN219553632U (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2022-0040740 2022-03-31
KR1020220040740A KR20230142077A (ko) 2022-03-31 2022-03-31 표시 장치

Publications (1)

Publication Number Publication Date
CN219553632U true CN219553632U (zh) 2023-08-18

Family

ID=87706299

Family Applications (2)

Application Number Title Priority Date Filing Date
CN202310149478.XA Pending CN116895651A (zh) 2022-03-31 2023-02-22 显示装置
CN202320282047.6U Active CN219553632U (zh) 2022-03-31 2023-02-22 显示装置

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN202310149478.XA Pending CN116895651A (zh) 2022-03-31 2023-02-22 显示装置

Country Status (3)

Country Link
US (1) US20230320148A1 (zh)
KR (1) KR20230142077A (zh)
CN (2) CN116895651A (zh)

Also Published As

Publication number Publication date
KR20230142077A (ko) 2023-10-11
US20230320148A1 (en) 2023-10-05
CN116895651A (zh) 2023-10-17

Similar Documents

Publication Publication Date Title
US11238818B2 (en) Display module including electro-static discharge protection circuit
TWI478128B (zh) 發光二極體顯示面板
CN107946337B (zh) 显示设备
US20220376003A1 (en) Display panel and display apparatus
KR20190041697A (ko) 디스플레이 장치 및 그 제조방법
KR20220006682A (ko) 표시 패널 및 그것을 포함하는 표시 장치
CN220476241U (zh) 显示装置
US11522027B2 (en) Display device and method of fabricating the same
KR20210151304A (ko) 표시 장치
CN219553632U (zh) 显示装置
US20220158129A1 (en) Display device
CN114942703A (zh) 包括屏蔽部分的输入感测显示装置
CN112786658A (zh) 显示装置
US20240040848A1 (en) Display device
CN218831209U (zh) 包括感测电极的显示装置
WO2022227043A1 (zh) 显示基板及显示装置
US20210397216A1 (en) Display device and manufacturing method thereof
US20240054940A1 (en) Display device
CN116896920A (zh) 显示装置
CN117596942A (zh) 一种显示面板和显示装置
CN117812955A (zh) 显示基板及显示装置
CN117858552A (zh) 显示装置以及用于制造该显示装置的方法
CN113345930A (zh) 显示装置
KR20240050980A (ko) 표시 장치 및 이의 제조 방법
KR20210115084A (ko) 표시 장치

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant