CN218831209U - 包括感测电极的显示装置 - Google Patents
包括感测电极的显示装置 Download PDFInfo
- Publication number
- CN218831209U CN218831209U CN202222743244.1U CN202222743244U CN218831209U CN 218831209 U CN218831209 U CN 218831209U CN 202222743244 U CN202222743244 U CN 202222743244U CN 218831209 U CN218831209 U CN 218831209U
- Authority
- CN
- China
- Prior art keywords
- disposed
- display
- layer
- light emitting
- region
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/0412—Digitisers structurally integrated in a display
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/40—OLEDs integrated with touch screens
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/0416—Control or interface arrangements specially adapted for digitisers
- G06F3/04164—Connections between sensors and controllers, e.g. routing lines between electrodes and connection pads
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/044—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
- G06F3/0446—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a grid-like structure of electrodes in at least two directions, e.g. using row and column electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K50/00—Organic light-emitting devices
- H10K50/80—Constructional details
- H10K50/84—Passivation; Containers; Encapsulations
- H10K50/844—Encapsulations
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/80—Constructional details
- H10K59/87—Passivation; Containers; Encapsulations
- H10K59/873—Encapsulations
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Networks & Wireless Communication (AREA)
- Optics & Photonics (AREA)
- Electroluminescent Light Sources (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
一种包括感测电极的显示装置,所述显示装置包括:显示面板,包括显示区域和至少部分地围绕显示区域的外围区域;感测电极,设置在显示面板上,并且至少部分地与显示区域叠置;信号线,设置在显示面板上,至少部分地与外围区域叠置,并且连接到感测电极;以及有机图案,设置在显示面板上,并且至少部分地与信号线叠置,显示面板包括:像素,设置在显示区域中;第一线图案,至少部分地与外围区域叠置;薄膜封装层,设置在显示区域和外围区域两者中,有机图案包括:第一部分,设置在第一线图案之外;以及第二部分,设置在第一线图案内部。该显示设备能够改变信号线的位置并且防止信号线断开。
Description
技术领域
本公开涉及一种显示装置,并且更具体地,涉及一种包括感测电极的显示装置。
背景技术
正在开发应用于多媒体装置(诸如电视、移动电话、平板计算机、导航装置和便携式游戏装置)的各种显示装置。多媒体装置通常利用键盘、鼠标或相似装置作为其输入装置。另外,一些显示装置已经被构造为包括诸如触摸面板的输入传感器。
实用新型内容
本实用新型的一个目的是为了提供一种能够改变第一信号线的位置并防止第一信号线断开的包括感测电极的显示设备。
一种显示装置包括:显示面板,包括显示区域和至少部分地围绕显示区域的外围区域;感测电极,设置在显示面板上,并且至少部分地与显示区域叠置;信号线,设置在显示面板上,至少部分地与外围区域叠置,并且连接到感测电极;以及有机图案,设置在显示面板上,并且至少部分地与信号线叠置,显示面板包括:像素,设置在显示区域中;第一线图案,至少部分地与外围区域叠置;薄膜封装层,设置在显示区域和外围区域两者中,有机图案包括:第一部分,设置在第一线图案之外;以及第二部分,设置在第一线图案内部。
第二部分可以具有比第一部分的尺寸小的尺寸。
在外围区域中,薄膜封装层的与显示区域相邻的部分可以具有比薄膜封装层的远离显示区域的部分的厚度大的厚度。
第一线图案可以沿第一方向延伸,信号线可以包括沿第一方向延伸的第一线部分和从第一线部分沿与第一方向交叉的第二方向延伸的第二线部分,并且第二线部分可以至少部分地与第二部分叠置。
第一线图案可以沿第一方向延伸,第一部分可以沿第一方向延伸,并且第一部分可以包括在第一方向上布置并提供凸曲面的多个曲面图案。
第二部分可以设置为多个,并且多个第二部分中的每个可以在第一方向上与多个第二部分中的相邻的第二部分间隔开。
显示装置还包括:第一无机层,设置在薄膜封装层上;以及第二无机层,设置在第一无机层上,其中,有机图案设置在第一无机层与第二无机层之间。
显示区域可以包括第一显示区域、设置在第一显示区域的外部的第二显示区域以及设置在第二显示区域的外部的第三显示区域,像素包括:第一像素,包括设置在第一显示区域中的第一发光元件和电连接到第一发光元件并设置在第一显示区域中的第一像素电路;第二像素,包括设置在第二显示区域中的第二发光元件和电连接到第二发光元件并设置在第二显示区域中的第二像素电路;以及第三像素,包括设置在第三显示区域中的第三发光元件和电连接到第三发光元件并设置在第二显示区域中的第三像素电路。
显示面板还可以包括将扫描信号提供到第一像素、第二像素和第三像素的扫描驱动电路,扫描驱动电路可以至少部分地与第三显示区域叠置,并且第三发光元件至少部分地与扫描驱动电路叠置。
第一线图案可以沿第一方向延伸,第三发光元件可以设置为多个,并且第二部分可以设置在多个第三发光元件中的两个相邻的第三发光元件之间。
显示装置包括显示面板,所述显示面板包括显示区域和至少部分地围绕显示区域的外围区域。感测电极设置在显示面板上,并且感测电极至少部分地与显示区域叠置。信号线设置在显示面板上,并且信号线至少部分地与外围区域叠置,并且连接到感测电极。有机图案设置在显示面板上,并且至少部分地与信号线叠置。显示面板包括在显示区域中的像素。第一线图案至少部分地与外围区域叠置。第一封装无机层设置在显示区域和外围区域两者中,并且至少部分地与第一线图案和像素两者叠置。封装有机层设置在第一封装无机层上,并且设置在第一线图案的内部。第二封装无机层设置在封装有机层上,并且至少部分地与显示区域和外围区域两者叠置。第二封装无机层与外围区域中的第一封装无机层接触。有机图案包括:第一部分,设置在第一线图案的外部;以及第二部分,设置在第一线图案的内部,并且至少部分地与封装有机层叠置。
第二部分可以具有比第一部分的尺寸小的尺寸。
第一部分可以具有比第二部分的平均厚度大的平均厚度。
显示面板还可以包括设置在第一线图案的外部的第二线图案。
在外围区域中,封装有机层的与显示区域相邻的部分可以具有比封装有机层的远离显示区域的部分的厚度大的厚度。
第一线图案可以沿第一方向延伸。信号线可以包括沿第一方向延伸的第一线部分和从第一线部分沿与第一方向交叉的第二方向延伸的第二线部分。第二线部分可以至少部分地与第二部分叠置。
第一线部分可以设置在封装有机层的外部。
第一线图案可以沿第一方向延伸,第一部分可以沿第一方向延伸,并且第一部分可以包括在第一方向上布置并提供凸曲面的多个曲面图案。
第二部分可以设置为多个,并且第二部分可以在第一方向上彼此间隔开。
第一线图案可以沿第一方向延伸。第一部分可以沿第一方向延伸。第一部分可以包括在其中限定且在第一方向上彼此间隔开的多个谷区域。谷区域中的每个可以沿与第一方向交叉的第二方向延伸。
有机图案可以包括染料或颜料。
有机图案可以与第二封装无机层接触。
显示装置还可以包括:第一无机层,设置在第二封装无机层上;以及第二无机层,设置在第一无机层上。有机图案可以设置在第一无机层与第二无机层之间。
显示装置还可以包括:第一无机层,设置在第二封装无机层上;以及第二无机层,设置在第一无机层上。信号线可以包括:第一层的线,设置在第一无机层与第二无机层之间;以及第二层的线,设置在第二无机层上,并且经由通过第二无机层限定的接触孔连接到第一层的线。
显示区域可以包括第一显示区域、设置为与第一显示区域邻近的第二显示区域以及设置为与第二显示区域邻近的第三显示区域。像素可以包括:第一像素,包括设置在第一显示区域中的第一发光元件和电连接到第一发光元件并设置在第一显示区域中的第一像素电路;第二像素,包括设置在第二显示区域中的第二发光元件和电连接到第二发光元件并设置在第二显示区域中的第二像素电路;以及第三像素,包括设置在第三显示区域中的第三发光元件和电连接到第三发光元件并设置在第二显示区域中的第三像素电路。
显示面板还可以包括将扫描信号提供到第一像素、第二像素和第三像素的扫描驱动电路。扫描驱动电路可以至少部分地与第三显示区域叠置。第三发光元件可以至少部分地与扫描驱动电路叠置。
第一线图案可以沿第一方向延伸。第三发光元件可以设置为多个。第二部分可以设置在多个第三发光元件中的在第一方向上彼此间隔开且彼此相邻的一对第三发光元件之间。
第一显示区域可以具有比第二显示区域的分辨率或第三显示区域的分辨率大的分辨率。
第二发光元件的第一颜色的发光区域的尺寸可以比第一发光元件的第一颜色的发光区域的尺寸大。
显示装置包括显示面板,所述显示面板包括显示区域和至少部分地围绕显示区域的外围区域。感测电极设置在显示面板上,并且至少部分地与显示区域叠置。信号线设置在显示面板上,至少部分地与外围区域叠置,并且连接到感测电极。有机图案设置在显示面板上,并且支撑信号线。显示面板包括:发光元件,在显示区域中;第一封装无机层,设置在显示区域和外围区域两者中,并且至少部分地与发光元件叠置;封装有机层,设置在第一封装无机层上,并且具有倾斜表面;以及第二封装无机层,设置在封装有机层上,并且在外围区域中接触第一封装无机层。有机图案包括:第一部分,不与封装有机层叠置;以及第二部分,至少部分地与封装有机层的倾斜表面叠置。
一种显示装置包括显示面板,所述显示面板具有显示区域和与显示区域邻近的非显示区域,并且所述显示面板包括设置在非显示区域内并具有基本上闭环形状的凸起的坝。感测电极设置在显示面板的显示区域中。感测电极信号线电连接到感测电极。感测电极设置在凸起的坝的闭环形状内部。
有机图案可以设置在显示面板上,并且可以至少部分地与信号线叠置。
第一封装无机层可以至少部分地与凸起的坝叠置。封装有机层可以设置在第一封装无机层上,并且在凸起的坝内部。第二封装无机层可以设置在封装有机层上,并且可以在非显示区域中接触第一封装无机层。
有机图案可以包括设置在凸起的坝之外的第一部分和设置在凸起的坝的基本上闭环形状内部并且至少部分地与封装有机层叠置的第二部分。
根据本实用新型,显示设备在非显示区域中形成有机图案,该有机图案可以提供平坦的表面以在形成有第一线图案和第二线图案的区域中支撑第一信号线,从而改变了第一信号线的位置并且防止第一信号线的断开。
附图说明
通过参照结合附图进行的下面的详细描述,本公开的以上和其他方面将变得明显,在附图中:
图1A是根据本公开的实施例的显示装置的透视图;
图1B是沿着图1A的线I-I'截取的显示装置的剖视图;
图1C是根据本公开的实施例的显示模块的剖视图;
图2是根据本公开的实施例的显示面板的平面图;
图3是根据本公开的实施例的显示面板的剖视图;
图4是根据本公开的实施例的输入传感器的剖视图;
图5A是根据本公开的实施例的输入传感器的平面图;
图5B是沿着图5A的线II-II'截取的显示模块的剖视图;
图5C是有机图案和信号线的局部透视图;
图5D是根据本公开的实施例的显示模块的剖视图;
图6A至图6C是根据本公开的实施例的有机图案的局部透视图;
图7A是根据本公开的实施例的显示面板的平面图;
图7B是图7A的显示面板的一部分的放大平面图;
图7C是沿着图7B的线III-III'截取的剖视图;
图7D是有机图案和信号线的局部透视图;以及
图7E至图7G是输入传感器的至少部分地与图7B中所示的显示面板的一部分叠置的部分的平面图。
具体实施方式
在本公开中,将理解的是,当元件(或者区域、层或部分)被称为“在”另一元件或层“上”、“连接到”或“结合到”另一元件或层时,所述元件(或者区域、层或部分)可以直接在另一元件或层上、直接连接或直接结合到另一元件或层,或者可以存在居间元件或居间层。
在整个说明书和附图中,同样的附图标记可以指示同样的元件。在附图中,为了有效描述技术内容,可以夸大组件的厚度、比率和尺寸。然而,将理解的是,如附图中所示,各种元件的相对尺寸、角度和设置旨在表示本公开的至少一个实施例。如这里所使用的,术语“和/或”可以包括相关所列项中的一个或更多个的任何组合和所有组合。
将理解的是,尽管这里可以使用术语第一、第二等来描述各种元件,但这些元件不必受这些术语限制。这些术语可以用于将一个元件与另一元件区分开。因此,在不脱离本公开的教导的情况下,下面讨论的第一元件可以被称为第二元件。如这里所使用的,单数形式“一”、“一个(种/者)”和“该(所述)”旨在也包括复数形式,除非上下文另有明确指出。
为了便于描述,这里可以使用诸如“在……之下”、“在……下面”、“下”、“在……上面”、“上”等的空间相对术语,以描述如附图中所示的一个元件或特征与另一(其他)元件或特征的关系。
还将理解的是,术语“包括”和/或“包含”用在本说明书中时,说明存在所陈述的特征、整体、步骤、操作、元件和/或组件,但不排除存在或附加一个或更多个其他特征、整体、步骤、操作、元件、组件和/或他们的组。
在下文中,将参照附图详细解释本公开。
图1A是根据本公开的实施例的显示装置DD的透视图。图1B是沿着图1A的线I-I'截取的显示装置DD的剖视图。图1C是根据本公开的实施例的显示模块DM的剖视图。
参照图1A和图1B,显示装置DD可以包括显示模块DM、辊ROL、支架HD和壳HS。显示装置DD还可以包括额外的组件。
图1A和图1B示出在其中显示模块DM被收纳(例如,被卷起)在壳HS内的状态(在下文中,称为第一状态)下的显示装置DD。作为示例,图1B示出了在其中显示模块DM的一部分被暴露而不被壳HS覆盖的第一状态下的显示装置DD,然而,本公开不必限于此或受此限制。根据实施例,当在第一状态下时,显示模块DM可以完全插入到壳HS中,且显示模块DM的任何部分都不被暴露。
在其中显示模块DM完全展开的状态(在下文中,称为第二状态)下,被暴露而未被壳HS覆盖的显示模块DM可以提供平坦的显示表面DD-IS。显示表面DD-IS可以与由第一方向DR1和第二方向DR2限定的平面平行。边框区域可以被限定在显示模块DM的与显示表面DD-IS相邻的前表面中。图像不通过边框区域显示。第三方向DR3可以指显示表面DD-IS的法线方向,即,显示模块DM的厚度方向。每个构件的前(或上)表面和后(或下)表面通过第三方向DR3彼此区分开。
参照图1C,显示模块DM可以包括显示面板DP、输入传感器ISL、抗反射层RPL和窗WIN。显示面板DP可以具有基本上生成图像的构造。显示面板DP可以是发光型显示面板。例如,显示面板DP可以是有机发光显示面板、无机发光显示面板、微型LED显示面板或纳米LED显示面板。
输入传感器ISL可以设置在显示面板DP上。输入传感器ISL可以通过连续的工艺直接设置在显示面板DP上。在这种情况下,表述“输入传感器ISL直接设置在显示面板DP上”可以意为:在输入传感器ISL与显示面板DP之间不存在居间元件。例如,可以不在输入传感器ISL与显示面板DP之间设置单独的粘合构件。
抗反射层RPL可以直接设置在输入传感器ISL上。抗反射层RPL可以降低对于从外部入射到显示装置DD中的外部光的反射率。抗反射层RPL可以通过连续的工艺形成在输入传感器ISL上。抗反射层RPL可以包括滤色器。滤色器可以具有预定的布置。作为示例,滤色器的布置可以通过考虑包括在显示面板DP中的像素的发射颜色来确定。抗反射层RPL还可以包括设置为与滤色器相邻的黑矩阵。
根据本公开的实施例,抗反射层RPL可以包括延迟器和偏振器。在这种情况下,粘合层可以设置在抗反射层RPL与输入传感器ISL之间。
窗WIN可以直接设置在抗反射层RPL上,或者可以通过粘合层结合到抗反射层RPL。窗WIN可以通过在抗反射层RPL上涂覆合成树脂或通过将合成树脂膜粘合到抗反射层RPL来形成。窗WIN可以包括薄膜玻璃。窗WIN可以包括限定边框区域的边框图案。边框图案可以是但不必限于覆盖其下方的结构的光阻挡图案。
图2是根据本公开的实施例的显示面板DP的平面图,图3是根据本公开的实施例的显示面板DP的剖视图。
参照图2,显示面板DP可以包括显示区域DP-DA和与显示区域DP-DA相邻的外围区域DP-NDA。在实施例中,外围区域DP-NDA可以沿着显示区域DP-DA的边缘来限定。外围区域DP-NDA可以与显示装置的边框区域对应,并且可以是其中不显示图像的非显示区域。
显示面板DP可以包括扫描驱动电路GDC、多条信号线SGL和多个像素PX。像素PX可以布置在显示区域DP-DA中。像素PX中的每个可以包括发光元件和连接到发光元件的像素电路或像素驱动电路。
扫描驱动电路GDC可以生成多个扫描信号,并且可以将扫描信号顺序地输出到稍后描述的多条扫描线GL。扫描驱动电路GDC还可以将控制信号输出到像素PX的驱动电路。扫描驱动电路GDC可以包括多个薄膜晶体管,该多个薄膜晶体管通过与像素PX的驱动电路的工艺相同的工艺(例如,低温多晶硅(LTPS)工艺或低温多晶氧化物(LTPO)工艺)形成。
信号线SGL可以包括扫描线GL、数据线DL、电力线PL和控制信号线CSL。扫描线GL中的每条可以连接到多个像素PX之中的对应像素PX,并且多条数据线DL中的每条可以连接到多个像素PX之中的对应像素PX。电力线PL可以连接到像素PX。控制信号线CSL可以将控制信号提供到扫描驱动电路GDC。显示面板DP可以包括连接到信号线SGL的端部的信号垫(pad,或称为“焊盘”或“焊垫”)DP-PD。其中在外围区域DP-NDA中设置有信号垫DP-PD的区域可以被限定为垫区域NDA-PD。连接到信号垫DP-PD的数据驱动电路可以安装在显示面板DP上。
显示面板DP可以包括能在显示面板DP的顶表面上方凸起的线图案DMP1和DMP2。凸起的线图案DMP1和DMP2可以用作坝,以防止液体有机材料在显示面板DP的喷墨工艺中溢出(在下文中,称为坝功能)。两个线图案DMP1和DMP2被示出为代表性示例,然而,可以存在额外的线图案,或者可以仅使用单个线图案。
两个线图案DMP1和DMP2可以设置在外围区域DP-NDA中,并且可以部分地或完全地围绕显示区域DP-DA。线图案DMP1和DMP2可以具有如图2中所示的闭合线形状(例如,矩形框形状),然而,它们可以具有可替代的形状。线图案DMP1和DMP2中的每个可以包括设置在显示区域DP-DA的在第二方向DR2上的一侧处的部分和设置在显示区域DP-DA的在第二方向DR2上的另一侧处的部分。线图案DMP1和DMP2还可以包括与垫区域NDA-PD平行的部分。
裂纹感测图案CRD可以设置在线图案DMP1和DMP2的外部(例如,相对于显示区域DP-DA在线图案DMP1和DMP2之外)。设置在显示区域DP-DA的相对侧处的裂纹感测图案CRD被示出为代表性示例。根据实施例,可以省略裂纹感测图案CRD。
图3示出了显示区域DP-DA中的显示面板DP的剖面。显示面板DP可以包括顺序地堆叠在基体层BL上的电路元件层DP-CL、显示元件层DP-OLED和薄膜封装层TFE。
电路元件层DP-CL可以包括至少一个绝缘层和电路元件。电路元件可以包括信号线和像素电路。电路元件层DP-CL可以通过涂覆或沉积工艺形成以形成绝缘层、半导体层和导电层,并且可以通过光刻工艺形成以将绝缘层、半导体层和导电层图案化。
缓冲层BFL可以包括彼此堆叠的多个无机层。半导体图案可以设置在缓冲层BFL上。缓冲层BFL可以增加基体层BL和半导体图案之间的结合力。
半导体图案可以包括多晶硅,然而,本公开不必限于此或受此限制。半导体图案可以包括非晶硅或金属氧化物。图3示出了半导体图案的一部分,并且半导体图案可以以特定规则遍及像素PX(参照图2)布置。
半导体图案可以根据它是否被掺杂或者它是掺杂有N型掺杂剂还是P型掺杂剂而具有不同的电性质。半导体图案可以包括具有低掺杂浓度和低电导率的第一区A1以及具有相对高掺杂浓度和相对高电导率的第二区S1和D1。一个第二区S1可以设置在第一区A1的一侧处,并且另一第二区D2可以设置在第一区A1的另一侧处。第二区S1和D1可以掺杂有N型掺杂剂或P型掺杂剂。P型晶体管可以包括掺杂有P型掺杂剂的掺杂区。第一区A1可以是非掺杂区,或者可以以比第二区S1和D1的浓度低的浓度掺杂。
第二区S1和D1可以基本上用作电极或信号传输区。一个第二区S1可以与晶体管的源极对应,并且另一个第二区D1可以与晶体管的漏极对应。图3示出了由半导体图案形成的信号传输区SCL的一部分。信号传输区SCL可以连接到晶体管TR-P的漏极。像素电路可以包括多个晶体管和至少一个电容器。图3示出了作为像素电路的组件的一个晶体管TR-P,然而,像素电路可以具有额外的晶体管。
第一绝缘层10可以设置在缓冲层BFL上。第一绝缘层10可以共同地与像素PX(参照图2)叠置,并且可以覆盖半导体图案。第一绝缘层10可以设置在显示区域DP-DA和外围区域DP-NDA(参照图2)中。
第一绝缘层10可以是无机层,并且可以具有单层或多层结构。第一绝缘层10可以包括氧化硅、氮氧化硅、氮化硅、氧化锆、氧化铝、氧化钛和/或氧化铪。不仅第一绝缘层10而且稍后描述的电路元件层DP-CL的其他绝缘层可以是由与上述材料之一对应的材料制成的无机层。
栅极G1可以设置在第一绝缘层10上。栅极G1可以包括多个金属层。栅极G1可以至少部分地与第一区A1叠置。栅极G1可以在掺杂半导体图案的工艺中用作掩模。
第二绝缘层20可以设置在第一绝缘层10上,并且可以覆盖栅极G1。第二绝缘层20可以共同地与像素PX(参照图2)叠置。上电极UE可以设置在第二绝缘层20上。上电极UE可以至少部分地与栅极G1叠置。上电极UE可以包括多个金属层。根据实施例,可以省略上电极UE。
第三绝缘层30可以设置在第二绝缘层20上,并且可以覆盖上电极UE。第一连接电极CNE1可以设置在第三绝缘层30上。第一连接电极CNE1可以经由通过第一绝缘层10、第二绝缘层20和第三绝缘层30限定的接触孔CNT-1连接到信号传输区SCL。
第四绝缘层40可以设置在第三绝缘层30上。第五绝缘层50可以设置在第四绝缘层40上。第四绝缘层40和第五绝缘层50可以均是有机层。第二连接电极CNE2可以设置在第四绝缘层40上。第二连接电极CNE2可以经由通过第四绝缘层40限定的接触孔CNT-2连接到第一连接电极CNE1。信号传输区SCL与第一像素电极AE之间经由第一连接电极CNE1和第二连接电极CNE2的连接关系仅是示例,并且像素电路与发光元件之间的连接关系不必限于所示结构。
发光元件OLED可以设置在第五绝缘层50上。第一像素电极AE(或阳极)可以设置在第五绝缘层50上。第一像素电极AE可以经由通过第五绝缘层50限定的接触孔CNT-3连接到第二连接电极CNE2。像素限定层PDL可以设置有通过其限定的开口OP。第一像素电极AE的至少一部分可以通过像素限定层PDL的开口OP暴露。像素限定层PDL可以是有机层。
如图3中所示,显示区域DP-DA可以包括发光区域PXA和与发光区域PXA相邻的非发光区域NPXA。非发光区域NPXA可以围绕发光区域PXA。在实施例中,发光区域PXA可以与第一像素电极AE的通过开口OP暴露的部分对应。
空穴控制层HCL可以共同地设置在发光区域PXA和非发光区域NPXA中。空穴控制层HCL可以包括空穴传输层,并且还可以包括空穴注入层。发光层EML可以设置在空穴控制层HCL上。发光层EML可以设置在与开口OP对应的区域中。例如,发光层EML可以在被划分成多个部分之后单独地设置在像素PX(参照图2)中的每个中。
电子控制层ECL可以设置在发光层EML上。电子控制层ECL可以包括电子传输层,并且还可以包括电子注入层。空穴控制层HCL和电子控制层ECL可以使用开口掩模共同地遍及像素设置。第二像素电极CE(或阴极)可以设置在电子控制层ECL上。第二像素电极CE可以具有整体形状(例如,可以由单个不间断结构形成),并且可以共同地遍及像素PX(参见图2)设置。如图3中所示,薄膜封装层TFE可以设置在第二像素电极CE上。
薄膜封装层TFE可以包括第一封装无机层IOL1、有机层OL(或封装有机层)和第二封装无机层IOL2。第一封装无机层IOL1和第二封装无机层IOL2可以保护显示元件层DP-OLED免受环境湿气和氧的影响,并且有机层OL可以保护显示元件层DP-OLED免受诸如灰尘颗粒的异物的影响。
图4是根据本公开的实施例的输入传感器ISL的剖视图。输入传感器ISL可以获取外部输入的坐标信息。输入传感器ISL可以具有多层结构。输入传感器ISL可以包括具有单层或多层结构的导电层。输入传感器ISL可以包括具有单层或多层结构的绝缘层。输入传感器ISL可以使用电容方法感测外部输入。在本公开中,输入传感器ISL的操作方法不必限于这里描述的方法。根据实施例,输入传感器ISL可以使用电磁感应方法或压力感测方法来感测外部输入。
如图4中所示,输入传感器ISL可以包括第一绝缘层IS-IL1、第一导电图案层IS-CL1、第二绝缘层IS-IL2、第二导电图案层IS-CL2和第三绝缘层IS-IL3。第一绝缘层IS-IL1和第二绝缘层IS-IL2中的每个可以包括至少一个无机层。第一绝缘层IS-IL1可以直接设置在薄膜封装层TFE上。根据实施例,可以省略第一绝缘层IS-IL1和/或第三绝缘层IS-IL3。
第一绝缘层IS-IL1和第二绝缘层IS-IL2中的每个可以包括氧化硅、氮氧化硅、氮化硅、氧化锆、氧化铝、氧化钛和/或氧化铪。第三绝缘层IS-IL3可以包括丙烯酰类树脂、甲基丙烯酰类树脂、聚异戊二烯类树脂、乙烯基类树脂、环氧类树脂、氨基甲酸乙酯类树脂、纤维素类树脂、硅氧烷类树脂、聚酰亚胺类树脂、聚酰胺类树脂和/或苝类树脂。根据实施例,第三绝缘层IS-IL3不必限于有机层,并且第三绝缘层IS-IL3可以包括无机层,或者可以是粘合层。
第一导电图案层IS-CL1和第二导电图案层IS-CL2中的每个可以具有多个导电图案。导电图案可以具有单层结构或包括在第三方向DR3上堆叠的多个层的多层结构。具有多层结构的导电图案可以包括两层或更多层透明导电层和金属层。具有多层结构的导电图案可以包括包含彼此不同的金属的金属层。透明导电层可以包括氧化铟锡(ITO)、氧化铟锌(IZO)、氧化锌(ZnO)、氧化铟锡锌(ITZO)、PEDOT、金属纳米线和/或石墨烯。金属层可以包括钼、银、钛、铜、铝和/或其合金。
图5A是根据本公开的实施例的输入传感器ISL的平面图。图5B是沿着图5A的线II-II'截取的显示模块DM的剖视图。图5C是有机图案ORP和第一信号线SL1的局部透视图。
参照图5A,输入传感器ISL可以包括感测电极和连接到感测电极的信号线。在实施例中,感测电极可以包括第一电极E1-1至E1-5以及在与第一电极E1-1至E1-5交叉的同时与第一电极E1-1至E1-5绝缘的第二电极E2-1至E2-4。第一电极E1-1至E1-5和第二电极E2-1至E2-4可以布置在显示区域DP-DA中。
信号线可以包括连接到第一电极E1-1至E1-5的第一信号线SL1和连接到第二电极E2-1至E2-4的第二信号线SL2。第一信号线SL1和第二信号线SL2可以至少部分地与外围区域DP-NDA叠置。第一信号线SL1和第二信号线SL2中的一条可以将来自外部电路的发送信号施加到对应的电极以感测外部输入,并且第一信号线SL1和第二信号线SL2中的另一条可以将第一电极E1-1至E1-5与第二电极E2-1至E2-4之间的电容的变化施加到外部电路作为接收信号。
在多条第一信号线SL1之中,可以设置连接到对应的第一电极的一侧的第一信号线SL1和连接到对应的第一电极的另一侧的第一信号线SL1,使得显示区域DP-DA设置在它们之间。当第一信号线SL1被划分并设置在显示区域DP-DA的两侧处时,可以减小外围区域DP-NDA的尺寸。在实施例中,第一信号线SL1仅连接到第一电极E1-1至E1-5的一侧,然而,本公开不必限于此或受此限制。根据实施例,信号线可以连接到第一电极E1-1至E1-5的两端(例如,相对端)。
第一信号线SL1和第二信号线SL2中的每条可以包括第一层的线和第二层的线。第一层的线可以由图4的第一导电图案层IS-CL1形成,并且第二层的线可以由图4的第二导电图案层IS-CL2形成。图5A示出了将第一层的线和第二层的线连接的接触孔TH-O作为代表性示例。接触孔TH-O可以通过第二绝缘层IS-IL2(参照图4)限定。
第一电极E1-1至E1-5和第二电极E2-1至E2-4中的每个可以具有其中限定有多个开口的网格形状。第一电极E1-1至E1-5和第二电极E2-1至E2-4中的每个可以包括限定开口的导电线。开口可以与显示面板DP的发光区域PXA(参照图3)对应。第二电极E2-1至E2-4可以在与第一电极E1-1至E1-5交叉的同时与第一电极E1-1至E1-5绝缘。第一电极E1-1至E1-5和第二电极E2-1至E2-4中的一个可以具有整体形状。在实施例中,具有整体形状的第一电极E1-1至E1-5被示出为代表性示例。第一电极E1-1至E1-5中的每个可以包括感测部SP1和中间部CP1。
第二电极E2-1至E2-4中的每个可以包括感测图案SP2和桥接图案CP2(或连接图案)。彼此相邻的两个感测图案SP2可以连接到两个桥接图案CP2,然而,桥接图案CP2的数量不必限于两个。桥接图案CP2可以通过图案化图4中所示的第一导电图案层IS-CL1来形成,并且第一电极E1-1至E1-5和感测图案SP2可以通过图案化图4中所示的第二导电图案层IS-CL2来形成。
图5A中示出了线图案DMP1和DMP2以及裂纹感测图案CRD,以指示线图案DMP1和DMP2以及裂纹感测图案CRD相对于输入传感器ISL的相对位置。
图5B示出了沿着图5A的线II-II'截取的剖面。参照图3描述了与显示区域DP-DA对应的显示面板DP的剖面,因此图5B的对应元件可以被理解为至少相似地布置。与图3的发光元件OLED相比,在图5B中简要地示出了发光元件OLED。感测部SP1可以设置在显示区域DP-DA中的薄膜封装层TFE上。感测部SP1可以设置在第二绝缘层IS-IL2与第三绝缘层IS-IL3之间。
电压线VL可以设置在外围区域DP-NDA中。电压线VL可以设置在显示面板DP的第二绝缘层20上。电压线VL可以接收低电源电压。低电源电压可以被施加到第二像素电极CE。连接电极VL-E可以设置在电压线VL上,并且连接电极VL-E可以连接到第二像素电极CE。连接电极VL-E可以设置在显示面板DP的第三绝缘层30上。
第一线图案DMP1可以至少部分地与电压线VL叠置。第一线图案DMP1可以与连接电极VL-E接触。第一线图案DMP1可以在形成封装有机层OL的喷墨工艺中具有坝功能。第二线图案DMP2可以设置在第一线图案DMP1的外部,第二线图案DMP2可以具有与第一线图案DMP1的功能基本上相同的功能,并且可以支撑第一线图案DMP1。
第一线图案DMP1可以包括第一层I1、第二层I2和第三层I3。第一层I1可以由与第四绝缘层40的材料相同的材料形成,第二层I2可以由与第五绝缘层50的材料相同的材料形成,第三层I3可以由与像素限定层PDL的材料相同的材料形成。当与第一线图案DMP1相比时,第二线图案DMP2还可以包括包含与第三绝缘层30的材料相同的材料的层。除了存在额外的层之外,第二线图案DMP2可以具有与第一线图案DMP1基本上相同的结构。
第一封装无机层IOL1和第二封装无机层IOL2可以至少部分地与第一线图案DMP1和第二线图案DMP2叠置,并且可以在第一线图案DMP1的外部彼此接触。第一封装无机层IOL1和第二封装无机层IOL2可以将封装有机层OL封装。另外,第一封装无机层IOL1可以与第二线图案DMP2的外部的作为无机层的第二绝缘层20接触。第一封装无机层IOL1和第二绝缘层20可以封装置于其间的有机层。
裂纹感测图案CRD可以设置在第一绝缘层10和第二绝缘层20的外部。裂纹感测图案CRD可以包括包含与第一绝缘层10的材料相同的材料的第一层以及包含与第二绝缘层20的材料相同的材料的第二层。包括无机材料的裂纹感测图案CRD可以感测从显示面板DP的边缘扩展的裂纹。
扫描驱动电路GDC可以设置在电压线VL与晶体管TR-P之间。作为扫描驱动电路GDC的组件的晶体管TR-D和信号线VL-int被示出为代表性示例。扫描驱动电路GDC可以包括多个级电路,级电路中的每个生成扫描信号,级电路可以包括多个晶体管。图5B示出了一个晶体管TR-D作为代表性示例。
扫描驱动电路GDC的晶体管TR-D可以通过与像素电路的晶体管TR-P同一工艺形成。扫描驱动电路GDC的晶体管TR-D可以具有与像素电路的晶体管TR-P相同的叠层结构。信号线VL-int可以接收时钟信号或偏置电压。
根据实施例,有机图案ORP可以设置在薄膜封装层TFE上,并且可以至少部分地与外围区域DP-NDA叠置。由于用于形成封装有机层OL的液体有机材料均匀地设置在显示区域DP-DA中,因此封装有机层OL可以在显示区域DP-DA中提供相对平坦的上表面。当液体有机材料向外扩散时,可以在与第一线图案DMP1相邻的区域中自然地形成倾斜表面。可以固化液体有机材料,因此可以形成具有倾斜表面的封装有机层OL。例如,在外围区域DP-NDA中,封装有机层OL的与显示区域DP-DA相邻的部分的厚度可以大于封装有机层OL的远离显示区域DP-DA的部分的厚度。
由于封装有机层OL没有设置在第一线图案DMP1的外部,因此可以在外围区域DP-NDA与显示区域DP-DA之间形成台阶差或弯曲部分。外围区域DP-NDA与显示区域DP-DA之间的台阶差可以由有机图案ORP补偿。
参照图5A和图5B,第一信号线SL1可以至少部分地与线图案DMP1和DMP2叠置。有机图案ORP可以提供平坦的上表面,并且可以在其中形成有线图案DMP1和DMP2的区域中支撑第一信号线SL1。图5B示出了包括第一层的线SL1-1和经由接触孔TH-O连接到线SL1-1的第二层的线SL1-2的第一信号线SL1作为代表性示例。
与图5B相比,图5C示意性地示出了显示模块DM的组件,并且输入传感器ISL的第二封装无机层IOL2和绝缘层IS-IL1、IS-IL2和IS-IL3被理解为至少与在附图和说明书中其他地方描绘和描述的对应元件相似。另外,第一信号线SL1被示出为单层结构。示意性地示出了电路元件层DP-CL和显示元件层DP-OLED。
参照图5B和图5C,有机图案ORP可以包括:第一部分ORP1,设置在第一线图案DMP1的外部;第二部分ORP2,梯级设置在第一线图案DMP1的内部,并且至少部分地与封装有机层OL叠置。有机图案ORP的至少部分地与第一线图案DMP1叠置的部分可以被定义为第一部分ORP1的一部分或第二部分ORP2的一部分,并且因为它具有相对小的尺寸,所以可以被忽略。
在实施例中,有机图案ORP可以与第二封装无机层IOL2接触。可以在形成第二封装无机层IOL2之后形成有机图案ORP。
第一部分ORP1可以具有比第二部分ORP2的面积大的面积。参照图5B和图5C,第一部分ORP1设置在其中设置有第一信号线SL1的区域中,并且还设置在第一信号线SL1周围的区域中。第二部分ORP2设置在其中设置有封装有机层OL的倾斜表面的区域中。由于第二部分ORP2与支撑第一信号线SL1的桥接器对应,因此足以确保支撑第一信号线SL1的区域。
当第二部分ORP2被图案化并且在第一方向DR1上不连续时,即使当显示模块DM如图1A和图1B中所示地卷曲时产生张力,有机图案ORP上的张力也可以减小。有机图案ORP不仅可以应用于可卷曲显示装置,而且可以应用于其上产生张力的可折叠显示装置。
由于第一部分ORP1设置在其中设置有与第一封装无机层IOL1相比具有相对大的厚度的封装有机层OL的区域中,并且还设置在其中未设置有第二封装无机层IOL2的区域中,因此第一部分ORP1可以具有比第二部分ORP2的厚度大的厚度。第一部分ORP1的平均厚度可以比第二部分ORP2的平均厚度大。
有机图案ORP可以设置在外围区域DP-NDA与显示区域DP-DA之间,以防止在其中设置有第一信号线SL1的层上的外围区域DP-NDA与显示区域DP-DA之间产生高度差。第一信号线SL1可以从感测电极(在图5C中被称为感测部SP1)延伸,并且可以通过有机图案ORP与感测电极平行。因此,在封装有机层OL的倾斜区域中,第二像素电极CE与第一信号线SL1之间的距离可能不会减小。无论封装有机层OL的形状如何,都可以均匀地保持第二像素电极CE与第一信号线SL1之间的结合。
有机图案ORP可以包括负型光敏有机材料,并且可以根据掩模工艺来控制有机图案ORP的形状和厚度。有机层的被完全曝光的部分可以作为第一部分ORP1存在,并且有机层的通过半色调掩模的狭缝区域来调节的有机层的曝光量的部分可以作为第二部分ORP2存在。可以去除有机层的未被暴露的部分。可以以与负型光敏有机材料的方式相反的方式来曝光正型光敏有机材料以形成有机图案ORP。
第一信号线SL1可以包括沿第一方向DR1延伸的第一线部分SL10和从第一线部分SL10沿第二方向DR2延伸的第二线部分SL20。第一线部分SL10可以由第一部分ORP1支撑,第二线部分SL20可以由第二部分ORP2支撑。由于与第二部分ORP2的厚度相比,第一部分ORP1具有大的厚度,因此即使第二部分ORP2至少部分地与封装有机层OL叠置,第二部分ORP2也可以与第一部分ORP1一起提供基本上平坦的表面。
第一线部分SL10可以设置在封装有机层OL的外部。图5B中所示的第一信号线SL1与图5C的第一线部分SL10对应。第一线部分SL10可以不与第二像素电极CE叠置。可以减小第二像素电极CE与第一信号线SL1之间的结合。
参照图5D,输入传感器ISL的第一绝缘层IS-IL1可以具有多层结构。第一绝缘层IS-IL1可以包括第一无机层IS-IL11和设置在第一无机层IS-IL11上的第二无机层IS-IL12。第一无机层IS-IL11和第二无机层IS-IL12中的每个可以包括氧化硅、氮氧化硅、氮化硅、氧化锆、氧化铝、氧化钛和/或氧化铪。有机图案ORP可以设置在第一无机层IS-IL11与第二无机层IS-IL12之间。
根据实施例,有机图案ORP可以设置在图5B的第一层的线SL1-1下面,有机图案ORP可以与第一层的线SL1-1接触并且可以支撑第一层的线SL1-1。在这种情况下,第一绝缘层IS-IL1可以具有单层或多层结构。
图6A至图6C是根据本公开的实施例的有机图案ORP的局部透视图。在这些附图中描绘的在这里未详细描述的元件可以被理解为至少与已经在本公开内的其他地方描述的对应元件相似。
参照图6A至图6C,第一部分ORP1中的每个可以包括在第一方向DR1上布置的曲面图案CSP。曲面图案CSP中的每个可以提供凸曲面。即使当显示模块DM如图1A和图1B中所示地卷曲时产生张力,曲面图案CSP也可以减小有机图案ORP上的张力。曲面图案CSP不仅可以应用于可卷曲显示装置,而且可以应用于其上产生张力的可折叠显示装置。
参照图6A,曲面图案CSP可以提供诸如半圆柱形形状的曲面。图6A中所示的有机图案ORP可以被描述为包括限定在其中的谷区域VA。图6A示出了一个谷区域VA作为代表性示例,然而,多个谷区域VA可以在第一方向DR1上布置。谷区域VA可以沿与第一方向DR1交叉的第二方向DR2延伸。
参照图6B,曲面图案CSP可以提供诸如半球形形状的曲面。参照图6C,第二部分ORP2可以提供凸曲面而不是平坦表面。第二部分ORP2可以具有半圆锥形形状。
如图6A至图6C中所示,有机图案ORP可以包括染料或颜料。具有预定颜色的有机图案ORP可以防止设置在有机图案ORP下面的结构被观察到。
图7A是根据本公开的实施例的显示面板DP的平面图。图7B是图7A的显示面板DP的AA部分的放大平面图。图7C是沿着图7B的线III-III'截取的剖视图。图7D是有机图案ORP和第一信号线SL1的局部透视图。图7E至图7G是输入传感器ISL的至少部分地与图7B中所示的显示面板DP的AA部分叠置的部分的平面图。
参照图7A,扫描驱动电路GDC可以至少部分地与显示区域DP-DA叠置。因此,在外围区域DP-NDA中不需要用于扫描驱动电路GDC的区域,并且可以减小外围区域DP-NDA的面积。
参照图7B,显示区域DP-DA可以包括第一显示区域AA1、在第一显示区域AA1的外部的第二显示区域AA2和在第二显示区域AA2的外部的第三显示区域AA3。外围区域DP-NDA可以被限定在第三显示区域AA3的外部。
第一像素PX1可以设置在第一显示区域AA1中,第二像素PX2可以设置在第二显示区域AA2中。第三像素PX3可以设置在第二显示区域AA2和第三显示区域AA3中。第一像素PX1、第二像素PX2和第三像素PX3中的每个可以设置为多个。第一像素PX1、第二像素PX2和第三像素PX3中的每个可以包括红色像素、绿色像素和蓝色像素,并且还可以包括白色像素。
第一像素PX1可以包括:第一发光元件OLED1,设置在第一显示区域AA1中;以及第一像素电路PC1,电连接到第一发光元件OLED1,并且设置在第一显示区域AA1中。第二像素PX2可以包括:第二发光元件OLED2,设置在第二显示区域AA2中;以及第二像素电路PC2,电连接到第二发光元件OLED2,并且设置在第二显示区域AA2中。第三像素PX3可以包括:第三发光元件OLED3,设置在第三显示区域AA3中;以及第三像素电路PC3,电连接到第三发光元件OLED3,并且设置在第二显示区域AA2中。
第一发光元件OLED1、第二发光元件OLED2和第三发光元件OLED3中的每个可以与图3中所示的发光元件OLED基本上相同,第一像素电路PC1、第二像素电路PC2和第三像素电路PC3中的每个可以包括图3中所示的晶体管TR-P。图7B示出了具有基本上菱形形状的第一像素电极AE作为第一发光元件OLED1、第二发光元件OLED2和第三发光元件OLED3的代表。
通过与第一像素电路PC1、第二像素电路PC2和第三像素电路PC3同一工艺形成的扫描驱动电路GDC可以设置在第三显示区域AA3中。因此,第三像素电路PC3可以不设置在第三显示区域AA3中,并且第三像素电路PC3可以设置在第二显示区域AA2中。
由于第二像素电路PC2和第三像素电路PC3设置在第二显示区域AA2中,因此与第一显示区域AA1相比,第二显示区域AA2可以具有相对低的分辨率。例如,基于相同的参照区域,设置在第二显示区域AA2中的像素的数量小于设置在第一显示区域AA1中的像素的数量。第三显示区域AA3也可以具有比第一显示区域AA1的分辨率相对较低的分辨率。第二显示区域AA2的分辨率可以与第三显示区域AA3的分辨率相同。
第二发光元件OLED2和第三发光元件OLED3可以具有相对大尺寸的发光区域,防止由于第二显示区域AA2和第三显示区域AA3的低分辨率引起的亮度劣化。当第二发光元件OLED2和第三发光元件OLED3的第一颜色的发光区域的尺寸(例如,红色发光尺寸、绿色发光尺寸或蓝色发光尺寸)具有第一尺寸时,第一发光元件OLED1的第一颜色的发光区域的尺寸可以具有比第一尺寸小的尺寸。
由于第三发光元件OLED3的第一像素电极AE与第三像素电路PC3间隔开且设置在至少部分地与扫描驱动电路GDC叠置的位置处,因此第三像素PX3还可以包括将第三发光元件OLED3和第三像素电路PC3连接的连接线TWL。连接线TWL可以将设置在第三显示区域AA3中的第三发光元件OLED3电连接到设置在第二显示区域AA2中的第三像素电路PC3。连接线TWL可以包括诸如金属材料、透明导电氧化物、导电聚合物等的各种材料,然而,本公开不必限于此或受此限制。
参照图7C,一个第一发光元件OLED1、一个第二发光元件OLED2和一个第三发光元件OLED3被示出为代表性示例。分别连接到一个第一发光元件OLED1、一个第二发光元件OLED2和一个第三发光元件OLED3的晶体管TR-P1、TR-P2和TR-P3被示出为代表性示例。第三发光元件OLED3与第三像素电路PC3的晶体管TR-P3之间的连接关系被示出为代表性示例。第一连接电极CNE1可以通过接触孔CNT-1连接到第三像素电路PC3的晶体管TR-P3的源极或漏极,连接线TWL可以通过接触孔CNT-2连接到第一连接电极CNE1。第三发光元件OLED3的第一像素电极可以通过接触孔CNT-3连接到连接线TWL。第三发光元件OLED3可以至少部分地与扫描驱动电路GDC的晶体管TR-D叠置。
参照图7C和图7D,封装有机层OL的至少部分地与第三显示区域AA3叠置的部分可以提供倾斜表面。有机图案ORP的第二部分ORP2可以至少部分地与外围区域DP-NDA和第三显示区域AA3叠置。参照图7D,有机图案ORP的第二部分ORP2可以设置在第三发光元件OLED3之间并且在第一方向DR1上彼此间隔开。有机图案ORP的第二部分ORP2可以不与第三发光元件OLED3叠置,并且可以减少对由第三发光元件OLED3生成的光源的干扰。
参照图7E,第二线部分SL20可以设置在第三发光元件OLED3之间,并且在第一方向DR1上彼此间隔开。另外,第二线部分SL20可以设置在第二发光元件OLED2之间,并且在第一方向DR1上彼此间隔开。第二线部分SL20可能不与第三发光元件OLED3和第二发光元件OLED2叠置,并且可以减少对由第三发光元件OLED3和第二发光元件OLED2生成的光源的干扰。
参照图7E,感测部SP1可以至少部分地与第一显示区域AA1叠置。感测部SP1可以设置有通过其限定的多个第一开口MH1,以与第一发光元件OLED1对应。第一开口MH1中的每个可以具有比与第一发光元件OLED1对应的开口OP(参照图3)的尺寸大的尺寸。感测部SP1可以包括沿与第一方向DR1和第二方向DR2交叉的第一斜线方向CDR1和第二斜线方向CDR2上延伸的导线。
参照图7F,感测部SP1可以至少部分地与第二显示区域AA2叠置。感测部SP1可以设置有通过其限定的多个第二开口MH2,以与第二发光元件OLED2对应。第二开口MH2中的每个可以具有比与第二发光元件OLED2对应的开口OP(参照图3)的尺寸大的尺寸。第二开口MH2可以具有比第一开口MH1的尺寸大的尺寸。
参照图7G,感测部SP1可以至少部分地与第三显示区域AA3叠置。感测部SP1可以设置有通过其限定的多个第三开口MH3,以与第三发光元件OLED3对应。第三开口MH3中的每个可以具有比与第三发光元件OLED3对应的开口OP(参照图3)的尺寸大的尺寸。第三开口MH3可以具有与对应于第三发光元件OLED3的开口OP的尺寸基本上相同的尺寸。
尽管已经描述了本公开的实施例,但将理解的是,本公开不必限于这些实施例,而是在本公开的精神和范围内,可以由本领域普通技术人员进行各种改变和修改。
Claims (10)
1.一种显示装置,其特征在于,所述显示装置包括:
显示面板,包括显示区域和至少部分地围绕所述显示区域的外围区域;
感测电极,设置在所述显示面板上,并且至少部分地与所述显示区域叠置;
信号线,设置在所述显示面板上,至少部分地与所述外围区域叠置,并且连接到所述感测电极;以及
有机图案,设置在所述显示面板上,并且至少部分地与所述信号线叠置,
其中,所述显示面板包括:像素,设置在所述显示区域中;第一线图案,至少部分地与所述外围区域叠置;薄膜封装层,设置在所述显示区域和所述外围区域两者中,
其中,所述有机图案包括:第一部分,设置在所述第一线图案之外;以及第二部分,设置在所述第一线图案内部。
2.如权利要求1所述的显示装置,其特征在于,所述第二部分具有比所述第一部分的尺寸小的尺寸。
3.如权利要求1所述的显示装置,其特征在于,在所述外围区域中,所述薄膜封装层的与所述显示区域相邻的部分具有比所述薄膜封装层的远离所述显示区域的部分的厚度大的厚度。
4.如权利要求1所述的显示装置,其特征在于,所述第一线图案沿第一方向延伸,所述信号线包括沿所述第一方向延伸的第一线部分和从所述第一线部分沿与所述第一方向交叉的第二方向延伸的第二线部分,并且所述第二线部分至少部分地与所述第二部分叠置。
5.如权利要求1所述的显示装置,其特征在于,所述第一线图案沿第一方向延伸,所述第一部分沿所述第一方向延伸,并且所述第一部分包括在所述第一方向上布置并提供凸曲面的多个曲面图案。
6.如权利要求5所述的显示装置,其特征在于,所述第二部分设置为多个,并且所述多个第二部分中的每个在所述第一方向上与所述多个第二部分中的相邻的第二部分间隔开。
7.如权利要求1所述的显示装置,其特征在于,所述显示装置还包括:
第一无机层,设置在所述薄膜封装层上;以及
第二无机层,设置在所述第一无机层上,
其中,所述有机图案设置在所述第一无机层与所述第二无机层之间。
8.如权利要求1所述的显示装置,其特征在于,所述显示区域包括第一显示区域、设置在所述第一显示区域的外部的第二显示区域以及设置在所述第二显示区域的外部的第三显示区域,
其中,所述像素包括:第一像素,包括设置在所述第一显示区域中的第一发光元件和电连接到所述第一发光元件并设置在所述第一显示区域中的第一像素电路;第二像素,包括设置在所述第二显示区域中的第二发光元件和电连接到所述第二发光元件并设置在所述第二显示区域中的第二像素电路;以及第三像素,包括设置在所述第三显示区域中的第三发光元件和电连接到所述第三发光元件并设置在所述第二显示区域中的第三像素电路。
9.如权利要求8所述的显示装置,其特征在于,所述显示面板还包括将扫描信号提供到所述第一像素、所述第二像素和所述第三像素的扫描驱动电路,
其中,所述扫描驱动电路至少部分地与所述第三显示区域叠置,并且所述第三发光元件至少部分地与所述扫描驱动电路叠置。
10.如权利要求8所述的显示装置,其特征在于,所述第一线图案沿第一方向延伸,所述第三发光元件设置为多个,并且所述第二部分设置在所述多个第三发光元件中的两个相邻的第三发光元件之间。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2021-0145131 | 2021-10-28 | ||
KR1020210145131A KR20230061597A (ko) | 2021-10-28 | 2021-10-28 | 표시장치 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN218831209U true CN218831209U (zh) | 2023-04-07 |
Family
ID=85852740
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211268761.6A Pending CN116056522A (zh) | 2021-10-28 | 2022-10-17 | 包括感测电极的显示装置 |
CN202222743244.1U Active CN218831209U (zh) | 2021-10-28 | 2022-10-17 | 包括感测电极的显示装置 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211268761.6A Pending CN116056522A (zh) | 2021-10-28 | 2022-10-17 | 包括感测电极的显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11895896B2 (zh) |
KR (1) | KR20230061597A (zh) |
CN (2) | CN116056522A (zh) |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9336709B2 (en) * | 2014-04-25 | 2016-05-10 | Apple Inc. | Displays with overlapping light-emitting diodes and gate drivers |
KR102250053B1 (ko) | 2015-05-19 | 2021-05-11 | 삼성디스플레이 주식회사 | 플렉시블 디스플레이 장치 및 그 제조방법 |
KR102479918B1 (ko) * | 2016-04-05 | 2022-12-22 | 삼성디스플레이 주식회사 | 표시 장치 |
CN107785402B (zh) | 2017-10-27 | 2021-01-26 | 京东方科技集团股份有限公司 | 一种oled显示面板及其制作方法、显示装置 |
WO2020021654A1 (ja) | 2018-07-25 | 2020-01-30 | シャープ株式会社 | 表示装置 |
KR20200053991A (ko) * | 2018-11-09 | 2020-05-19 | 엘지디스플레이 주식회사 | 표시 장치 |
KR20210046104A (ko) * | 2019-10-17 | 2021-04-28 | 삼성디스플레이 주식회사 | 표시 장치 |
KR20210066373A (ko) * | 2019-11-28 | 2021-06-07 | 엘지디스플레이 주식회사 | 터치 디스플레이 장치 |
KR20210083005A (ko) * | 2019-12-26 | 2021-07-06 | 엘지디스플레이 주식회사 | 터치 디스플레이 패널 |
CN112271203A (zh) * | 2020-10-29 | 2021-01-26 | 京东方科技集团股份有限公司 | 显示面板及显示装置 |
KR20220085418A (ko) * | 2020-12-15 | 2022-06-22 | 엘지디스플레이 주식회사 | 유기발광 표시장치 |
CN112799550B (zh) | 2021-03-04 | 2024-04-09 | 武汉天马微电子有限公司 | 一种触控显示面板及触控显示装置 |
-
2021
- 2021-10-28 KR KR1020210145131A patent/KR20230061597A/ko unknown
-
2022
- 2022-07-12 US US17/812,128 patent/US11895896B2/en active Active
- 2022-10-17 CN CN202211268761.6A patent/CN116056522A/zh active Pending
- 2022-10-17 CN CN202222743244.1U patent/CN218831209U/zh active Active
Also Published As
Publication number | Publication date |
---|---|
US20230132929A1 (en) | 2023-05-04 |
CN116056522A (zh) | 2023-05-02 |
US11895896B2 (en) | 2024-02-06 |
KR20230061597A (ko) | 2023-05-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11864407B2 (en) | Display device with structure for preventing organic material overflow | |
WO2021134985A1 (zh) | 显示面板以及显示装置 | |
WO2021143366A1 (zh) | 显示面板及显示装置 | |
US11849616B2 (en) | Display device | |
CN111613643A (zh) | 透明显示装置 | |
US20240040838A1 (en) | Display panel and display apparatus including the same | |
WO2023115936A1 (zh) | 显示面板及显示装置 | |
KR20210109716A (ko) | 표시장치 | |
CN218831209U (zh) | 包括感测电极的显示装置 | |
US11925072B2 (en) | Display apparatus including organic insulation layer defined opening | |
US11716880B2 (en) | Display device | |
US20220093708A1 (en) | Display panel and electronic device | |
KR20230048188A (ko) | 표시 모듈, 및 이를 포함하는 전자 장치 | |
KR20220097681A (ko) | 표시장치 | |
US20220271096A1 (en) | Display device | |
CN218388534U (zh) | 输入感测面板和显示装置 | |
US11994778B2 (en) | Color filter substrate and display panel | |
US11900869B2 (en) | Display device | |
US20230099140A1 (en) | Color filter substrate and display panel | |
CN219553632U (zh) | 显示装置 | |
US20230350518A1 (en) | Display device | |
US20240147773A1 (en) | Display device and electronic device including the same | |
US20230329051A1 (en) | Display device | |
US20240122039A1 (en) | Display device and method for manufacturing the same | |
US20230200161A1 (en) | Display apparatus and multi-screen display apparatus including the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |