CN204883133U - 一种阵列基板及显示器件 - Google Patents
一种阵列基板及显示器件 Download PDFInfo
- Publication number
- CN204883133U CN204883133U CN201520679430.0U CN201520679430U CN204883133U CN 204883133 U CN204883133 U CN 204883133U CN 201520679430 U CN201520679430 U CN 201520679430U CN 204883133 U CN204883133 U CN 204883133U
- Authority
- CN
- China
- Prior art keywords
- suspension
- tft
- array base
- base palte
- signal wire
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000000758 substrate Substances 0.000 title abstract 3
- 239000000725 suspension Substances 0.000 claims abstract description 103
- 230000002265 prevention Effects 0.000 claims description 22
- 238000010586 diagram Methods 0.000 description 11
- 230000015556 catabolic process Effects 0.000 description 9
- 238000004519 manufacturing process Methods 0.000 description 4
- 238000000034 method Methods 0.000 description 4
- 230000008054 signal transmission Effects 0.000 description 4
- 230000015572 biosynthetic process Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 239000010409 thin film Substances 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 1
- 230000006378 damage Effects 0.000 description 1
- 230000002708 enhancing effect Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000001259 photo etching Methods 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0266—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using field effect transistors as protective elements
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136204—Arrangements to prevent high voltage or static electricity failures
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Nonlinear Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Mathematical Physics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Optics & Photonics (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Semiconductor Integrated Circuits (AREA)
- Liquid Crystal (AREA)
- Thin Film Transistor (AREA)
Abstract
本实用新型实施例提供一种阵列基板及显示器件,涉及显示技术领域,能够在实现对信号线的静电保护的基础上,减少信号线的负载,提高产品的良率。所述阵列基板包括:第一信号线、第二信号线以及静电保护装置,静电保护装置包括悬浮TFT,悬浮TFT的源极与第一信号线连接,悬浮TFT的栅极与第二信号线连接,悬浮TFT的漏极悬空;漏极与栅极具有交叠区域。本实用新型用于显示器件的静电保护。
Description
技术领域
本实用新型涉及显示技术领域,尤其涉及一种阵列基板及显示器件。
背景技术
目前,随着人们生活水平的不断提高,显示产品的应用越来越广泛,人们对显示产品的质量要求也越来越高。然而显示产品在生产、运输及工作中,经常会受到静电的影响,导致显示产品无法提供高质量的显示要求。
现有技术中,在显示装置的阵列基板中,可以在信号线(数据线或者栅线)上设置多个悬浮保护电容,以防止信号线被静电击穿。示例的,如图1所示,可以在数据线103上设置多个悬浮保护电容10。图2为图1沿AA’的截面图,参考图2所示,所述悬浮保护电容由三层结构组成,即悬浮电极101、中间层102以及数据线103。其中,悬浮电极101可以与薄膜晶体管的栅极同步形成,中间层102一般为栅极绝缘层。当数据线103上存在高压静电时,通过悬浮电极101与数据线103之间形成的悬浮保护电容10可以对静电进行分压存储,从而防止数据线103被静电击穿,保证显示装置的显示效果。然而在此种方式中,需要数据线103作为悬浮保护电容10的一个电极,这样会增加数据线103的负载,影响数据线103上信号的正常传输,进而影响产品的良率。
实用新型内容
本实用新型的实施例提供一种阵列基板及显示器件,能够在实现对信号线的静电保护的基础上,减少信号线的负载,提高产品的良率。
为达到上述目的,本实用新型的实施例采用如下技术方案:
一方面,本实用新型实施例提供一种阵列基板,包括:
第一信号线、第二信号线以及静电保护装置;
所述静电保护装置包括悬浮TFT,所述悬浮TFT的源极与所述第一信号线连接,所述悬浮TFT的栅极与所述第二信号线连接,所述悬浮TFT的漏极悬空;
所述漏极与所述栅极具有交叠区域。
可选的,每条所述第一信号线上连接至少两个所述静电保护装置。
可选的,连接同一所述第一信号线的悬浮TFT的漏极电连接。
可选的,连接同一所述第一信号线的悬浮TFT的栅极电连接。
可选的,所述悬浮TFT还包括设置在栅极和漏极之间的有源层,连接同一所述第一信号线的悬浮TFT的有源层电连接。
可选的,相邻两条所述第一信号线上连接的悬浮TFT共用一个所述漏极和一个所述栅极。
可选的,所述静电保护装置同时连接两条相邻的所述第一信号线。
可选的,所述悬浮TFT的源极为U型、L型或W型。
可选的,所述阵列基板还包括公共电极线,所述第二信号线与所述公共电极线电连接。
可选的,所述阵列基板还包括第一防静电单元;
所述第一防静电单元的输入端与所述第二信号线连接,所述第一防静电单元的输出端与所述公共电极线电连接。
可选的,所述第一信号线为栅线或数据线。
可选的,所述阵列基板还包括第二防静电单元和短路环,所述第二防静电单元的输入端与所述第一信号线连接,所述第二防静电单元的输出端与所述短路环连接。
另一方面,本实用新型实施例提供一种显示器件,包括上述任意一种阵列基板。
本实用新型实施例提供的阵列基板及显示器件,所述阵列基板包括第一信号线、第二信号线以及静电保护装置,静电保护装置包括悬浮TFT,悬浮TFT的源极与第一信号线连接,悬浮TFT的栅极与第二信号线连接,悬浮TFT的漏极悬空;漏极与栅极具有交叠区域。相较于现有技术,本实用新型实施例提供的阵列基板通过在第一信号线上连接悬浮TFT,第一信号线向悬浮TFT提供源极电压,第二信号线在特定时间或周期性向悬浮TFT提供栅极开启电压,以开启悬浮TFT;在悬浮TFT开启时间内,当第一信号线上存在静电电荷时,悬浮TFT的源极电压变大,此时悬浮TFT的源极和漏极导通,这样大量静电电荷通过悬浮TFT的源极转移到由悬浮TFT的漏极和栅极形成静电存储电容中,防止了第一信号线的静电击穿。当第二信号线无栅极开启电压时,所述悬浮TFT会断开,此时第一信号线与该悬浮TFT处于断开状态,这样减少了第一信号线的负载,保证了第一信号线上信号的正常传输,进而提高了产品的良率。
附图说明
为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术提供的一种阵列基板局部结构示意图;
图2为现有技术提供的一种悬浮电容结构剖视图;
图3为本实用新型实施例提供的一种阵列基板局部结构示意图;
图4为本实用新型另一实施例提供的一种阵列基板局部结构示意图;
图5为本实用新型又一实施例提供的一种阵列基板局部结构示意图;
图6为本实用新型再一实施例提供的一种阵列基板局部结构示意图;
图7为本实用新型又另一实施例提供的一种阵列基板局部结构示意图;
图8为图7中B区域的等效电路图;
图9为本实用新型又再一实施例提供的一种阵列基板局部结构示意图;
图10为本实用新型再另一实施例提供的一种阵列基板局部结构示意图;
图11为本实用新型再又一实施例提供的一种阵列基板局部结构示意图。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
本实用新型实施例提供一种阵列基板,如图3所示,所述阵列基板包括:第一信号线31、第二信号线32以及静电保护装置,静电保护装置包括悬浮TFT33,悬浮TFT33的源极331与第一信号线31连接,悬浮TFT33的栅极333与第二信号线32连接,悬浮TFT33的漏极332悬空;漏极332与栅极333具有交叠区域。
其中,漏极332与栅极333具有交叠区域表明当漏极332与栅极333上都存在电压时,悬浮TFT33的漏极332和栅极333可以形成静电存储电容。
悬浮TFT33的源极331与第一信号线31连接,即第一信号线31可以向悬浮TFT33的源极331提供源极电压;悬浮TFT33的栅极333与第二信号线32连接,即第二信号线32向悬浮TFT33的栅极333提供栅极电压;悬浮TFT33的漏极332悬空指的是悬浮TFT33的漏极332不与任何导电层电连接。在特定时间或周期性向第二信号线32提供栅极开启电压,开启悬浮TFT33,此时若第一信号线31上存在大量静电电荷,悬浮TFT33的漏极332和栅极333就会形成静电存储电容,所述静电存储电容可以存储第一信号线31上的静电电荷。
相较于现有技术,本实用新型实施例提供的阵列基板通过在第一信号线上连接悬浮TFT,第一信号线向悬浮TFT提供源极电压,第二信号线在特定时间或周期性向悬浮TFT提供栅极开启电压,以开启悬浮TFT;在悬浮TFT开启时间内,当第一信号线上存在静电电荷时,悬浮TFT的源极电压变大,此时悬浮TFT的源极和漏极导通,这样大量静电电荷通过悬浮TFT的源极转移到由悬浮TFT的漏极和栅极形成静电存储电容中,防止了第一信号线的静电击穿。当第二信号线无栅极开启电压时,所述悬浮TFT会断开,此时第一信号线与该悬浮TFT处于断开状态,这样减少了第一信号线的负载,保证了第一信号线上信号的正常传输,进而提高了产品的良率。
本实用新型实施例对第一信号线31上连接的静电保护装置的数量、静电保护装置中包含悬浮TFT33的数量均不做限定,本领域技术人员可以综合考虑静电保护能力、成本、制作工艺等方面因素来设定具体数量。
需要说明的是,所述悬浮TFT可以和阵列基板中的其他薄膜晶体管的至少一种薄膜晶体管具有相同的工艺步骤,例如可以和阵列基板中的开关晶体管和/或驱动晶体管采用光刻工艺同步制作完成;悬浮TFT也可以采用其他工艺,例如打印。本实用新型实施例对于所述悬浮TFT的制作方法不再赘述。
较佳的,每条第一信号线上连接至少两个静电保护装置,这样在没有增加第一信号线的负载的基础上,可以进一步增强对第一信号线的静电保护能力,减小第一信号线被静电击穿的概率。在实际应用中,一般会在每条第一信号线上连接4-6个静电保护装置,来实现对第一信号线的静电保护。
进一步的,如图4所示,连接同一第一信号线31的悬浮TFT的漏极332电连接。
参考图4所示,将连接在同一第一信号线31的静电保护装置包括的悬浮TFT的漏极332连接在一起,可以增大漏极332的面积,进而增大漏极332和栅极333形成的静电存储电容的电荷存储能力。在实际制作中,可以将漏极332的面积做的尽量大一些,这样可以进一步增大静电存储电容的电荷存储能力。需要说明的是,将连接在同一第一信号线31的静电保护装置包括的悬浮TFT的漏极332连接在一起后,整体形成了一个较大漏极,所述较大漏极依然悬空,即所述较大漏极不与任何导电层电连接。
进一步的,如图5所示,连接同一第一信号线31的悬浮TFT的栅极333电连接。
参考图5所示,将连接在同一第一信号线31的静电保护装置包括的悬浮TFT的栅极333连接在一起,可以增大栅极333的面积,进一步增大漏极332和栅极333形成的静电存储电容的电荷存储能力。
进一步的,所述悬浮TFT的源极为U型、L型或W型。
在实际应用中,可以将悬浮TFT的源极设置为U型、L型或W型,本实用新型实施例对此不做限定。示例的,参考图3所示,将悬浮TFT33的源极331设置为U型,可以增加源极331和漏极332之间的导通面积,当第一信号线31上的大量静电电荷需要转移到悬浮TFT33的漏极332和栅极333形成的静电存储电容中时,源极331和漏极332之间可以具备较强的电荷传导能力,这样减少了静电在第一信号线31上滞留的时间,进一步减小了第一信号线31被静电击穿的概率。
进一步的,参考图5所示,阵列基板还包括公共电极线36,第二信号线32与公共电极线36电连接。将第二信号线32与公共电极线36电连接,这样可以通过公共电极线36向悬浮TFT33的栅极333提供栅极电压,实现简单方便。
进一步的,如图6所示,阵列基板还包括第一防静电单元34;第一防静电单元34的输入端与第二信号线32连接,第一防静电单元34的输出端与公共电极线36电连接。
所述第一防静电单元34为ESD(Electro-StaticDischarge,静电放电)结构,所述ESD结构一般包括多个TFT,通过TFT的打开将被保护线路上的静电转移到疏导线上,防止被保护线路的静电击穿。
通过在第二信号线32和公共电极线36之间连接第一防静电单元34,这样在对第一信号线31进行静电保护的同时,也能对第二信号线32进行静电保护。其中,第一信号线31一般包括栅线或数据线。
进一步的,如图7所示,所述阵列基板还包括第二防静电单元35和短路环37,第二防静电单元35的输入端与第一信号线31连接,第二防静电单元35的输出端与短路环37连接。
所述第二防静电单元35为ESD结构,利用ESD对第一信号线31进行静电保护时,由于ESD一般包括多个TFT,当第一信号线31上的静电较大时,容易击穿TFT,造成ESD自身结构的破坏,使得ESD对第一信号线31的保护次数及保护时间等受到限制,影响静电保护效果。因此在设置有悬浮TFT静电保护装置的第一信号线31上再连接第二防静电单元35,这样悬浮TFT和ESD相互配合,进一步增强了对第一信号线31的静电保护能力。
图8为图7中B区域的等效电路图。如图8所示,悬浮TFT可以等效成一个具有开关作用的开关TFT和一个静电存储电容C。当第一信号线31上存在静电电荷时,所述开关TFT被打开,第一信号线31上的一部分静电电荷被转移存储到静电存储电容C中,第一信号线31上的另一部分静电电荷通过ESD被疏导到短路环37上,这样防止了第一信号线被静电击穿。
进一步的,如图9所示,悬浮TFT33还包括设置在栅极333和漏极332之间的有源层334,连接同一第一信号线31的悬浮TFT33的有源层334电连接。这样在制作悬浮TFT33的有源层334时,可以简化制作工艺。
进一步的,如图10所示,相邻两条第一信号线31上连接的悬浮TFT33共用一个漏极332和一个栅极333。这样可以在对相邻两条第一信号线31同时进行静电保护的基础上,节省成本,简化工艺。
进一步的,如图11所示,静电保护装置同时连接两条相邻的第一信号线31。由于每条第一信号线31均连接两个静电保护装置,因此每条第一信号线31都可以得到更好的静电保护效果。
本实用新型实施例提供的阵列基板,包括第一信号线、第二信号线以及静电保护装置,静电保护装置包括悬浮TFT,悬浮TFT的源极与第一信号线连接,悬浮TFT的栅极与第二信号线连接,悬浮TFT的漏极悬空;漏极332与栅极333具有交叠区域。相较于现有技术,本实用新型实施例提供的阵列基板通过在第一信号线上连接悬浮TFT,第一信号线向悬浮TFT提供源极电压,第二信号线在特定时间或周期性向悬浮TFT提供栅极开启电压,以开启悬浮TFT;在悬浮TFT开启时间内,当第一信号线上存在静电电荷时,悬浮TFT的源极电压变大,此时悬浮TFT的源极和漏极导通,这样大量静电电荷通过悬浮TFT的源极转移到由悬浮TFT的漏极和栅极形成静电存储电容中,防止了第一信号线的静电击穿。当第二信号线无栅极开启电压时,所述悬浮TFT会断开,此时第一信号线与该悬浮TFT处于断开状态,这样减少了第一信号线的负载,保证了第一信号线上信号的正常传输,进而提高了产品的良率。
本实用新型另一实施例提供一种显示器件,包括上述任意一种阵列基板。所述显示器件可以为液晶面板、OLED面板、显示器、电视机、笔记本电脑、数码相框、手机、平板电脑、导航仪等任何具有显示功能的产品或者部件,本实用新型实施例对此不做限定。
以上所述,仅为本实用新型的具体实施方式,但本实用新型的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本实用新型揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本实用新型的保护范围之内。因此,本实用新型的保护范围应以所述权利要求的保护范围为准。
Claims (13)
1.一种阵列基板,其特征在于,包括:
第一信号线、第二信号线以及静电保护装置;
所述静电保护装置包括悬浮TFT,所述悬浮TFT的源极与所述第一信号线连接,所述悬浮TFT的栅极与所述第二信号线连接,所述悬浮TFT的漏极悬空;
所述漏极与所述栅极具有交叠区域。
2.根据权利要求1所述的阵列基板,其特征在于,每条所述第一信号线上连接至少两个所述静电保护装置。
3.根据权利要求2所述的阵列基板,其特征在于,连接同一所述第一信号线的悬浮TFT的漏极电连接。
4.根据权利要求2所述的阵列基板,其特征在于,连接同一所述第一信号线的悬浮TFT的栅极电连接。
5.根据权利要求2所述的阵列基板,其特征在于,所述悬浮TFT还包括设置在栅极和漏极之间的有源层,连接同一所述第一信号线的悬浮TFT的有源层电连接。
6.根据权利要求2所述的阵列基板,其特征在于,相邻两条所述第一信号线上连接的悬浮TFT共用一个所述漏极和一个所述栅极。
7.根据权利要求1所述的阵列基板,其特征在于,所述静电保护装置同时连接两条相邻的所述第一信号线。
8.根据权利要求1所述的阵列基板,其特征在于,所述悬浮TFT的源极为U型、L型或W型。
9.根据权利要求1至8中任意一项权利要求所述的阵列基板,其特征在于,所述阵列基板还包括公共电极线,所述第二信号线与所述公共电极线电连接。
10.根据权利要求9所述的阵列基板,其特征在于,所述阵列基板还包括第一防静电单元;
所述第一防静电单元的输入端与所述第二信号线连接,所述第一防静电单元的输出端与所述公共电极线电连接。
11.根据权利要求1至8中任意一项权利要求所述的阵列基板,其特征在于,所述第一信号线为栅线或数据线。
12.根据权利要求1至8中任意一项权利要求所述的阵列基板,其特征在于,所述阵列基板还包括第二防静电单元和短路环,所述第二防静电单元的输入端与所述第一信号线连接,所述第二防静电单元的输出端与所述短路环连接。
13.一种显示器件,其特征在于,包括权利要求1至12中任意一项权利要求所述的阵列基板。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201520679430.0U CN204883133U (zh) | 2015-09-02 | 2015-09-02 | 一种阵列基板及显示器件 |
EP16838019.4A EP3346327B1 (en) | 2015-09-02 | 2016-02-19 | Array substrate and display component |
PCT/CN2016/074118 WO2017036103A1 (zh) | 2015-09-02 | 2016-02-19 | 阵列基板及显示器件 |
US15/507,515 US10312231B2 (en) | 2015-09-02 | 2016-02-19 | Array substate and display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201520679430.0U CN204883133U (zh) | 2015-09-02 | 2015-09-02 | 一种阵列基板及显示器件 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN204883133U true CN204883133U (zh) | 2015-12-16 |
Family
ID=54827489
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201520679430.0U Active CN204883133U (zh) | 2015-09-02 | 2015-09-02 | 一种阵列基板及显示器件 |
Country Status (4)
Country | Link |
---|---|
US (1) | US10312231B2 (zh) |
EP (1) | EP3346327B1 (zh) |
CN (1) | CN204883133U (zh) |
WO (1) | WO2017036103A1 (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2017036103A1 (zh) * | 2015-09-02 | 2017-03-09 | 京东方科技集团股份有限公司 | 阵列基板及显示器件 |
CN107422550A (zh) * | 2017-07-24 | 2017-12-01 | 武汉华星光电技术有限公司 | Pin及其制造方法、显示面板 |
WO2019075779A1 (zh) * | 2017-10-18 | 2019-04-25 | 深圳市华星光电半导体显示技术有限公司 | 一种静电防护电路结构、显示面板及显示装置 |
CN109979371A (zh) * | 2019-04-15 | 2019-07-05 | 武汉华星光电技术有限公司 | 一种显示面板及装置 |
WO2020253397A1 (zh) * | 2019-06-19 | 2020-12-24 | 京东方科技集团股份有限公司 | 阵列基板、显示面板以及显示装置 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113745274A (zh) * | 2020-05-29 | 2021-12-03 | 京东方科技集团股份有限公司 | 显示基板及显示装置 |
CN112614871B (zh) * | 2020-11-30 | 2022-07-01 | 武汉天马微电子有限公司 | 显示面板和显示装置 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4030178B2 (ja) | 1997-06-25 | 2008-01-09 | 東芝松下ディスプレイテクノロジー株式会社 | アクティブマトリクス型表示装置 |
JP4057716B2 (ja) | 1998-09-25 | 2008-03-05 | 東芝松下ディスプレイテクノロジー株式会社 | 保護回路を具えた絶縁ゲート型トランジスタ回路装置 |
KR100286049B1 (ko) * | 1999-01-15 | 2001-03-15 | 윤종용 | 정전기 보호 회로를 가지는 액정 표시 장치 |
CN101192379B (zh) * | 2006-11-23 | 2011-01-19 | 中华映管股份有限公司 | 具有静电放电防护能力的主动元件阵列基板 |
KR101301155B1 (ko) * | 2006-12-12 | 2013-09-03 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판 및 이의 제조방법 |
CN101285974B (zh) * | 2007-04-11 | 2011-08-31 | 北京京东方光电科技有限公司 | 一种tft lcd面板静电放电保护电路及液晶显示器 |
KR101362015B1 (ko) | 2008-12-24 | 2014-02-11 | 엘지디스플레이 주식회사 | 정전기 보호회로를 구비한 평판표시장치 |
CN102629049B (zh) * | 2011-07-18 | 2015-05-20 | 京东方科技集团股份有限公司 | 静电防护结构、阵列基板、液晶面板及显示装置 |
CN204883133U (zh) * | 2015-09-02 | 2015-12-16 | 京东方科技集团股份有限公司 | 一种阵列基板及显示器件 |
-
2015
- 2015-09-02 CN CN201520679430.0U patent/CN204883133U/zh active Active
-
2016
- 2016-02-19 US US15/507,515 patent/US10312231B2/en active Active
- 2016-02-19 WO PCT/CN2016/074118 patent/WO2017036103A1/zh active Application Filing
- 2016-02-19 EP EP16838019.4A patent/EP3346327B1/en active Active
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2017036103A1 (zh) * | 2015-09-02 | 2017-03-09 | 京东方科技集团股份有限公司 | 阵列基板及显示器件 |
US10312231B2 (en) | 2015-09-02 | 2019-06-04 | Boe Technology Group Co., Ltd. | Array substate and display device |
CN107422550A (zh) * | 2017-07-24 | 2017-12-01 | 武汉华星光电技术有限公司 | Pin及其制造方法、显示面板 |
CN107422550B (zh) * | 2017-07-24 | 2020-05-01 | 武汉华星光电技术有限公司 | Pin及其制造方法、显示面板 |
WO2019075779A1 (zh) * | 2017-10-18 | 2019-04-25 | 深圳市华星光电半导体显示技术有限公司 | 一种静电防护电路结构、显示面板及显示装置 |
CN109979371A (zh) * | 2019-04-15 | 2019-07-05 | 武汉华星光电技术有限公司 | 一种显示面板及装置 |
WO2020253397A1 (zh) * | 2019-06-19 | 2020-12-24 | 京东方科技集团股份有限公司 | 阵列基板、显示面板以及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
WO2017036103A1 (zh) | 2017-03-09 |
US20170294433A1 (en) | 2017-10-12 |
US10312231B2 (en) | 2019-06-04 |
EP3346327A4 (en) | 2019-04-17 |
EP3346327B1 (en) | 2024-04-17 |
EP3346327A1 (en) | 2018-07-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN204883133U (zh) | 一种阵列基板及显示器件 | |
CN106886111A (zh) | 一种阵列基板、显示面板及显示装置 | |
CN209150116U (zh) | 一种静电保护电路、阵列基板及显示装置 | |
CN204667021U (zh) | 阵列基板和显示装置 | |
US9220161B2 (en) | Array substrate and panel | |
US9224760B2 (en) | Array substrate and fabrication method thereof, and display device | |
CN104113053B (zh) | 静电放电保护电路、显示基板和显示装置 | |
US10991289B2 (en) | Memory-in-pixel circuit, driving method thereof, array substrate, and display apparatus | |
CN104795428A (zh) | 一种阵列基板及其制作方法以及显示装置 | |
CN109192120B (zh) | 一种显示面板及显示装置 | |
CN106200172B (zh) | 一种阵列基板及显示装置 | |
CN112614871B (zh) | 显示面板和显示装置 | |
US20220069056A1 (en) | Array substrate, display device and electrostatic protection unit | |
CN110010078B (zh) | 移位寄存器单元、栅极驱动电路和显示装置 | |
CN104950540A (zh) | 阵列基板及其制作方法和显示装置 | |
CN103869516B (zh) | 显示面板放电电路及显示装置 | |
CN103869512A (zh) | 一种阵列基板、显示装置 | |
CN210199459U (zh) | 一种阵列基板、显示面板以及显示装置 | |
CN101893791A (zh) | 一种液晶显示阵列基板 | |
CN205067934U (zh) | 阵列基板、显示面板及显示装置 | |
CN109698192B (zh) | 静电保护电路、阵列基板及显示装置 | |
CN112993041A (zh) | 一种液晶显示面板、薄膜晶体管及其制作方法 | |
CN110085644B (zh) | 有机发光二极管显示面板及其制造方法、显示设备 | |
CN101893790A (zh) | 一种液晶显示装置阵列基板 | |
CN109874308B (zh) | 像素记忆电路及其驱动方法、阵列基板和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |