CN1925051B - 用于动态适应读取通道均衡器的读取通道和存储驱动器 - Google Patents

用于动态适应读取通道均衡器的读取通道和存储驱动器 Download PDF

Info

Publication number
CN1925051B
CN1925051B CN2006101154712A CN200610115471A CN1925051B CN 1925051 B CN1925051 B CN 1925051B CN 2006101154712 A CN2006101154712 A CN 2006101154712A CN 200610115471 A CN200610115471 A CN 200610115471A CN 1925051 B CN1925051 B CN 1925051B
Authority
CN
China
Prior art keywords
signal
equalizer
adjusting
assembly
output signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2006101154712A
Other languages
English (en)
Other versions
CN1925051A (zh
Inventor
罗伯特·阿伦·哈钦森
塞达特·奥尔瑟
詹斯·杰利托
伊万杰洛斯·S·埃勒夫塞里奥
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of CN1925051A publication Critical patent/CN1925051A/zh
Application granted granted Critical
Publication of CN1925051B publication Critical patent/CN1925051B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • G11B5/02Recording, reproducing, or erasing methods; Read, write or erase circuits therefor
    • G11B5/027Analogue recording
    • G11B5/035Equalising
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10046Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10046Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
    • G11B20/10212Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter compensation for data shift, e.g. pulse-crowding effects
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/12Formatting, e.g. arrangement of data block or words on the record carriers
    • G11B20/1201Formatting, e.g. arrangement of data block or words on the record carriers on tapes

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Digital Magnetic Recording (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

本发明提供一种包括在存储设备内用来处理从存储介质中读取的信号的读取通道。该读取通道包括均衡器,其均衡输入读取信号,以产生均衡器输出信号。检测器检测调整的均衡器输出信号,以确定包括由该输入读取信号表示的数据的输出值。均衡器适配器接收来自检测器的输出值,以确定用来调整均衡器操作的第一误差信号。一个组件调整发送给检测器的均衡器输出信号,其中通过根据来自检测器的输出值计算的第二误差信号来调整该组件,其中该第一误差信号和第二误差信号是不同的。

Description

用于动态适应读取通道均衡器的读取通道和存储驱动器
技术领域
本发明涉及用于动态适应读取通道均衡器的系统和设备。
背景技术
磁带盒包括用于存储要保存并且在随后时间读取的数据的磁带。磁带驱动器将数据写入到通常作为一组平行磁道的磁带上,并且随后磁带驱动器读取数据。为了读取数据,磁带驱动器通常包括:平行读取头,用于读取每一个平行磁道;驱动系统,用于相对于读取头移动磁带,使得读取头可以检测磁带上的磁信号;和读取通道,用于对读取头所检测的磁信号进行数字采样并且提供磁信号的数字采样。数字采样然后被解码成数据比特,以及来自平行磁道的数据比特被组合成所保存的数据。读取通道通常需要用于每个读取头的均衡器,用以补偿由于写入头、磁带和读取头的磁记录特性所引起的信号变化。磁带可以在带驱动器之间互换,使得在一个带驱动器上写入的磁带将会由另一个带驱动器读取。读取头对不同写入磁带的响应的差异会导致所记录的信号的读取差到不可接受。
在磁带驱动器内实现的自适应均衡器对一组方程求解,以找出降低期望振幅与实际振幅之间的误差的均衡器特性。这组方程会是非常复杂的,并且在计算机上是昂贵的。因此,大都在使用开始时相对磁带计算均衡器,或者在使用期间再计算均衡器多次。此外,期望振幅可以是难以估计的。因此,在许多情况下,期望振幅最好通过采用诸如同步信号或数据组分隔符信号之类的具有已知特性的信号而不是随机数据信号来估计。
在磁带中,记录特性可以不仅因磁道而变化,而且也可以沿着一个或多个磁道以连续方式改变。因此,所选的均衡器特性虽然在磁带的开始处或者在磁带的某些特定磁道位置处是满意的,但可能在沿着磁道的某些点上导致数据读取误差增大。
此外,在磁带中,均衡器通常在异步域中均衡信号,这意味着相对用来将数据写入到磁带上所用的时钟,均衡器处理的数字采样是异步进行的。这使得在异步采样点处确定期望振幅成为一个困难的任务。
Evangelos S.Eleftheriou、Robert A.Hutchins、Glen Jaquette和Sedat Oelcer在2005年1月12日提交的标题为“动态适应磁带读取通道均衡器”(“Dynamically Adapting a Magnetic Tape Read ChannelEqualizer”)的共同未决以及共同转让的专利申请No.11/003,283提供了一种用于动态适应均衡器以改善稳定性和信噪比的技术。在该申请中,均衡器具有至少一个可调抽头并且均衡输入读取信号。检测器检测增益经增益控制环调整之后的均衡器输出信号。接收信号和期望信号通常是不同的,并且用该差异来产生误差信号,该误差信号作为反馈提供给增益控制环,增益控制环调整控制均衡器输出信号的振幅的可变增益放大电路。同一误差信号还提供给均衡器适配器,以将所检测到的与振幅无关的误差反馈给均衡器的可调抽头。此外,如果增益控制环和均衡器自适应环使用来自同一个源的误差信号,则这两个环就会相互作用。相互作用的结果是在均衡器内必须固定更多的抽头用于稳定的均衡器环自适应。然而,固定更多的抽头降低了均衡器适应能力。
发明内容
提供一种包括在存储设备中用来处理从存储介质中读取的信号的读取通道。该读取通道包括一个均衡器,其均衡输入读取信号,以产生均衡器输出信号。检测器检测调整的均衡器输出信号,以确定包括由输入读取信号表示的数据的输出值。均衡器适配器接收来自检测器的输出值,以确定用来调整均衡器操作的第一误差信号。一个组件调整发送给检测器的均衡器输出信号,其中通过根据来自检测器的输出值计算的第二误差信号调整该组件,其中第一误差信号和第二误差信号是不同的。
此外,提供一种包括在存储设备中用来处理从存储介质中读取的信号的读取通道。这种读取通道包括均衡器,其均衡输入读取信号,以产生均衡器输出信号。第一限幅器接收第一调整的均衡器输出信号,以产生包括由输入读取信号表示的数据的第一输出值。均衡器适配器接收第一输出值和第一调整的均衡器输出信号,以确定用来调整均衡器操作的第一误差信号。第二限幅器接收第二调整的均衡器输出信号,以产生包括由输入读取信号表示的数据的第二输出值,第二输出值不同于第一输出值。一个组件处理第一调整的均衡器输出信号以产生第二调整的均衡器输出信号,其中第一调整的均衡器输出信号和第二输出值用来产生用于调整该组件的第二误差信号。
附图说明
图1示出了磁带驱动器的实施例;以及
图2、图3和图4示出了磁带驱动器的读取通道的实施例。
具体实施方式
在以下说明中,将结合附图以优选实施例来对本发明进行说明,在这些附图中,同样的数字表示相同或类似的元件。虽然根据用于实现本发明的目的的最佳方式来说明本发明,但本领域技术人员可以理解,在不背离本发明的精神或范围的情况下,按照这些教示可以实现各种变形。
图1例示了磁带驱动器10的实施例。磁带驱动器10提供用于相对于磁带盒11的磁带14读取和写入信息的装置。磁带盒包括用于存储要保存并且在随后时间读取的数据的磁带存储介质。此外,磁带盒可以在磁带驱动器之间互换,使得在一个磁带驱动器上写入的磁带可以由另一个磁带驱动器来读取。磁带盒11包括缠绕在一个或两个卷盘15、16上的一段磁带14。
所示出的是单卷盘磁带盒11,这种磁带盒的例子是遵从线性磁带开放(LTO)格式的磁带盒。磁带驱动器10的一个例子是基于LTO技术的IBM 3580 Ultrium磁带驱动器。单卷盘磁带驱动器和相关联的盒的另一个例子是IBM 3592 TotalStorage企业磁带驱动器和相关联的磁带盒。双卷盘磁带盒的一个例子是IBM 3570磁带盒和相关联的驱动器。在可替换的实施例中,其他可用的磁带格式包括数字线性带(DLT)、数字音频带(DAT)等。
磁带驱动器10包括记录系统的一个或者多个控制器18,用于按照在接口21上从主机系统20接收到的命令对磁带驱动器进行操作。控制器通常包括逻辑和/或一个或多个带有存储器19的微处理器,存储器19用于存储信息和操作微处理器的程序信息。可以通过诸如软盘或光盘的到控制器18的输入,或者通过从磁带盒读取,或通过任何其他适当的手段,经由接口21将程序信息提供给存储器。磁带驱动器10可以包括一个独立的单元或者包括带库或其他子系统的一部分。磁带驱动器10可以直接耦合到主机系统20上,通过一个库或通过网络耦合到主机系统20上,并且可以在接口21处使用小型计算机系统接口(SCSI)、光纤通道接口等。磁带盒11可以插入磁带驱动器10,并由磁带驱动器装载,使得随着通过旋转卷盘15、16的两个马达25纵向移动磁带14,记录系统的一个或多个读取和/或写入头23相对于磁带14以信号的形式读取和/或写入信息。磁带通常包括多个平行磁道或磁道组。在一些诸如LTO格式之类的带格式中,磁道排列成一些单独缠绕(wrap)的来回缠绕样式,如本技术领域的人员所知道的那样。此外,记录系统可以包括一个缠绕控制系统27,用来电性切换到另一组读取和/或写入头,和/或在磁带的横向上寻找并移动读取和/或写入头23,以将这些头定位在所希望的缠绕上,以及在有些实施例中跟随所希望的缠绕。缠绕控制系统还可以通过马达驱动器28响应于控制器18的指令对马达25的操作进行控制。
控制器18还采用缓存器30和记录通道32提供用于从磁带读取的数据和写入磁带的数据的数据流和格式符,如本技术领域的人员所知道的那样。
磁带驱动器10的系统还包括马达25和卷盘15、16,用以使磁带14相对于读取头23移动,使得读取头可以检测磁带上的磁信号。记录通道32的读取通道对读取头所检测的磁信号进行数字采样,以提供磁信号的数字采样供进一步处理。
图2、图3和图4示出了图1的记录通道32的读取通道的部分的实施例,包括动态适应均衡器的实施例。在读取通道可以同时读取多个平行磁道的实施例中,记录通道32可以包括多个读取通道,其中可以共享一些组件。
图2示出了用于提供读取头23所检测的磁信号的数字采样的读取通道50的一些而不是所有的组件的实施例。均衡器52接收来自模拟到数字转换器(ADC)(未示出)的信号54,模拟到数字转换器将从磁带读取的模拟信号变换成可以由均衡器52处理的数字采样。在一个实施例中,均衡器52可以包括一个具有可调抽头的有限脉冲响应(FIR)滤波器。均衡器52修正数字采样,以补偿由于写入头、磁带和读取头的磁记录特性所引起的信号差异。修正基于其系数可以由均衡器适配器56适应的一系列特定函数。均衡器52输出的经修正的数字采样提供给含有定时电路的内插器58,以将信号隔开成相隔一个比特或符号间隔的单采样。
确定磁信号的信息内容需要确定磁信号的磁转变的定时或位置。通常,取采样信号54相对用来将数据写入到磁带上的时钟是异步的。内插器58将异步采样内插成一组可以被认为是与写入时钟或与磁记录转变的位置同步的采样。定时控制组件60可以包括相位误差产生逻辑、锁相环(PLL)和相位内插逻辑,用来为内插器得出一个基准,以提供同步采样。可以包括专门设计的逻辑电路的可变增益放大电路(VGA)62调整加在来自内插器58的信号上的门(gate),以将同步采样调节到最佳电平。
检测器64接收来自VGA 62的增益调整的同步数字采样,以确定由数字采样表示的数据信息,即0或1。所确定的数据信息作为信号65输出,供进一步处理。在一个实施例中,除确定数据信息以外,检测器64可以将同步的增益调整的均衡器输出与期望值相比较,并且确定最接近的期望值,以及然后选择该最接近的期望值作为检测器64的输出,示为输出值68。来自检测器64的所确定的输出值68,即期望值,和输入到检测器64的信号70一起提供给增益控制66,该增益控制66计算误差信号,以调整VGA电路62,以及由定时控制器60用来调整内插器58。此外,来自检测器64的所确定的输出值68和VGA电路62的输入72提供给均衡器适配器56,用来确定误差信号,用以调整均衡器52所用的系数。在这种方式下,就使均衡器52与VGA电路62解耦,因为用来产生均衡器误差72的信号在增益自适应环之外。因此,从均衡器52到均衡器适配器56形成的环与从VGA电路62通过增益控制66形成的环解耦。已发现,使用不同的误差信号来相对于内插器58和VGA电路62调整均衡器52,以避免收敛问题,改善稳定性和改善信噪比。
均衡器适配器56和组件58、62计算的误差信号可以包括与振幅无关的误差信号。均衡器适配器56可以用误差信号来调整均衡器的一个或多个系数(抽头)。与振幅无关的误差信号可以被认为是表示每个偏移事实的信号,但不反映偏移量。此外,每个信号表示的偏移的极性可以是与振幅无关的误差信号的一部分,因此表明偏移或误差的极性。因此,与振幅无关的误差信号不仅表明了存在误差,而且表明了误差的方向。这种简化的误差信号允许对均衡器进行动态适应,从而允许采用数据信号提供动态适应。
在一个实施例中,均衡器52可以通过使用有限脉冲响应(FIR)滤波器对输入信号54进行调整,有限脉冲响应根据由包括检测器68的输出(期望值)与VGA电路62的输入72之差的误差信号调整的并且由均衡器适配器56所提供的系数(c)来产生输出(Zn)。下面的等式(1)示出了如何通过系数(c)调整输入54(xn)。系数(c)包括在时间常数(i)的n个系数的下标。
Z n = Σ i = 0 N - 1 c i , n x n - i - - - ( 1 )
均衡器适配器56按照根据检测器输出64和VGA电路62的输入72计算出的误差信号(en)来调整系数(c)。可编程参数(α)控制系数收敛的速度,即(α)越大收敛就越快。在一个实施例中,均衡器适配器56通过使用下面的等式(2)所示的最小均方(LMS)算法计算调整的系数(c)。然后,均衡器52在式(1)中使用调整的系数来计算调整的信号。
ci,n+1=ci,n-αenxn-1,其中i=0,1...N-1    (2)
在这种方式下,用来调整均衡器52的误差信号不同于用来调整VGA电路62和内插器58的误差信号,提供了环解耦。利用环解耦,就避免了由于增益调整与自适应均衡器的耦合而引起的稳定性问题。由于均衡器处在“异步时域”(即,内插器前)而且由于均衡器环与定时控制环之间存在少许相互作用,因此可能需要对均衡器的调整算法(LMS算法)加以限制,以避免可能出现的病态收敛问题。这可以通过固定(即不调整)一些均衡器系数(c)来实现。下面的等式(3)示出了可以怎样计算系数(c)使得当某些系数处在为固定系数集(I)的成员的下标(i)时将这些系数固定到它们的当前值。
c i , n + 1 = c i , n - αe n x n - 1 , i ∈ I c i , n , i ∉ I - - - ( 3 )
因此,如果系数是固定系数集(I)的成员,则在时间周期(n+1)的系数ci,n+1就设置为在上个时间周期(n)的系数ci,n,即该系数抽头是固定的。如果系数(ci)不是固定系数集的成员,则对它进行调整。读取通道50的设计者可以根据经验测试确定需固定的系数的数目。
图3示出了读取通道150的一个实施例,它包括许多与读取通道50中的相同的组件,而且引入了延迟电路174和176,图中没有示出定时电路。由于引入了延迟,给用来调整VGA 162的增益控制166的误差信号178包括由于通过检测器延迟了D2的理想信号()减去经延迟了D2以与通过检测器164的延迟匹配的实际的或输入到检测器的信号(uk-D2)。给均衡器适配器156的误差信号180包括理想信号(
Figure S061B5471220060821D000082
)减去延迟了D1以与通过检测器164的延迟匹配的实际或输入到VGA 162的信号(yk-D1)。这种方法利用检测器164的功率来估计理想信号,代价是在两个反馈环内具有附加的延迟。
图4示出了读取通道200的附加实施例,它包括多个与读取通道50中的相同的组件,而且引入了限幅器224和226。限幅器226实现检测器的操作而不需要图3中的延迟电路,以及类似地,限幅器224实现检测器的操作而不需要图3中所示的延迟(D1)。在这种方式下,每个限幅器224、226提供包括由输入读取信号表示的理想信号的输出值。通过使用限幅器所提供的理想采样估计可能不如使用来自检测器的采样估计那样精确,但是不存在与进行估计相关联的延迟。
本领域技术人员将理解,对于在此示出的这些组件可以进行改变。此外,本领域技术人员也将理解,可以使用与在此所示出的不同的特定组件配置。例如,图2的检测器64可以包括一个检测器,其从数据检测器得出期望值;将均衡器输出信号与所述期望值相比较;以及如果存在偏移,就发出存在误差的信号,作为与振幅无关的误差信号。
所说明的读取通道的组件可以包括分立逻辑、ASIC(专用集成电路)、FPGA(现场可编程门阵列)、定制处理器等。所说明的读取通道的组件还可以包括程序内的例行子程序或其他软件实现。
在图2、3和4中作为独立组件示出的组件可以在单个电路器件中实现,或者所例示的一个组件的功能可以在独立的电路器件中实现。

Claims (12)

1.一种读取通道,包括在存储设备内,用来处理从存储介质中读取的信号,包括:
均衡器,其均衡输入读取信号,以产生均衡器输出信号;
检测器,其检测调整的均衡器输出信号,以确定包括由所述输入读取信号表示的数据的输出值;
均衡器适配器,其接收来自所述检测器的所述输出值,以确定用来调整所述均衡器操作的第一误差信号;
调整发送给所述检测器的所述均衡器输出信号的第一组件,其中通过根据来自所述检测器的所述输出值计算的第二误差信号来调整所述第一组件,其中所述第一误差信号和第二误差信号是不同的;以及
第二组件,其在所述第一组件调整所述均衡器输出信号之前调整所述均衡器输出信号,
其中,根据来自所述检测器的所述输出值和在由所述第一组件调整之前由所述第二组件调整的所述均衡器输出信号来计算所述第一误差信号,以及根据来自所述检测器的所述输出值和所述检测器待检测的所述调整的均衡器输出信号来计算所述第二误差信号。
2.根据权利要求1的读取通道,其中所述第一组件包括增益放大器,所述第二组件包括内插器,以及其中所述第二误差信号还用来调整所述内插器。
3.根据权利要求1的读取通道,其中将由所述第一组件调整之前由所述第二组件调整的所述均衡器输出信号作为第一输入信号,以及其中将所述检测器待检测的所述调整的均衡器输出信号作为第二输入信号。
4.根据权利要求3的读取通道,还包括:
第一延迟电路,用于利用第一延迟调整所述第一输入信号,其中所述第一误差信号是使用所述检测器的所述输出值和经延迟调整第一输入信号来计算的,
第二延迟电路,用于利用第二延迟调整所述第二输入信号,其中所述第二误差信号是使用所述检测器的所述输出值和经延迟调整的第二输入信号来计算的。
5.根据权利要求1的读取通道,其中所述均衡器使用有限脉冲响应滤波器来产生所述均衡器输出信号,以及其中所述均衡器适配器通过调整第一组系数并且设定在有限脉冲响应计算中所用的第二组系数来调整所述均衡器的操作。
6.一种读取通道,包括在存储设备内,用来处理从存储介质中读取的信号,包括:
均衡器,其均衡输入读取信号,以产生均衡器输出信号;
第一组件,用于对所述均衡器输出信号进行调整,以得到第一调整的均衡器输出信号;
第一限幅器,其接收第一调整的均衡器输出信号,以产生包括由所述输入读取信号表示的数据的第一输出值;
均衡器适配器,其接收所述第一输出值和所述第一调整的均衡器输出信号,以确定用来调整所述均衡器操作的第一误差信号;
第二限幅器,其接收第二调整的均衡器输出信号,以产生包括由所述输入读取信号表示的数据的第二输出值,所述第二输出值不同于所述第一输出值;以及
第二组件,用于处理所述第一调整的均衡器输出信号以产生所述第二调整的均衡器输出信号,其中所述第二调整的均衡器输出信号和所述第二输出值用来产生用于调整所述组件的第二误差信号。
7.根据权利要求6的读取通道,其中所述第一与第二输出值相差不同的延迟。
8.根据权利要求6的读取通道,其中所述第一组件包括内插器,以及所述第二组件包括增益放大器。
9.一种存储驱动器,用于相对于耦合到该存储驱动器的存储介质执行输入/输出操作,包括:
读取头,用于从所述存储介质中读取数据;以及
根据权利要求1-5任意一个所述的读取通道,与所述读取头进行数据通信,以处理所述读取头从所述存储介质中读取的信号。
10.根据权利要求9的存储驱动器,其中所述存储驱动器包括带驱动器,以及其中所述存储介质包括磁带。
11.一种存储驱动器,用于相对于耦合到该存储驱动器的存储介质执行输入/输出操作,包括:
读取头,用于从所述存储介质中读取数据;以及
根据权利要求6-8任意一个所述读取通道,与所述读取头进行数据通信,以处理所述读取头从所述存储介质中读取的信号。
12.根据权利要求11的存储驱动器,其中所述存储驱动器包括带驱动器,以及其中所述存储介质包括磁带。
CN2006101154712A 2005-08-30 2006-08-10 用于动态适应读取通道均衡器的读取通道和存储驱动器 Expired - Fee Related CN1925051B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/215,409 2005-08-30
US11/215,409 US7589927B2 (en) 2005-08-30 2005-08-30 Dynamically adapting a read channel equalizer

Publications (2)

Publication Number Publication Date
CN1925051A CN1925051A (zh) 2007-03-07
CN1925051B true CN1925051B (zh) 2010-08-25

Family

ID=37803730

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2006101154712A Expired - Fee Related CN1925051B (zh) 2005-08-30 2006-08-10 用于动态适应读取通道均衡器的读取通道和存储驱动器

Country Status (3)

Country Link
US (1) US7589927B2 (zh)
CN (1) CN1925051B (zh)
TW (1) TW200733081A (zh)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2416969A (en) * 2004-07-29 2006-02-08 Hewlett Packard Development Co Equalisers
US7440525B2 (en) * 2004-08-27 2008-10-21 Mindspeed Technologies, Inc. Dynamic range signal to noise optimization system and method for receiver
US7436615B2 (en) * 2005-12-08 2008-10-14 International Business Machines Corporation Using a measured error to determine coefficients to provide to an equalizer to use to equalize an input signal
US7912151B1 (en) 2006-03-31 2011-03-22 Pmc-Sierra, Inc. Post-distortion filter for reducing sensitivity to receiver nonlinearities
US7817366B1 (en) * 2006-05-09 2010-10-19 Marvell International Ltd. Gain adjustment before zero phase start
US7848042B1 (en) * 2007-02-15 2010-12-07 Link—A—Media Devices Corporation Decoupling magneto-resistive asymmetry and offset loops
EP2374239B1 (en) * 2008-12-09 2013-02-20 Telefonaktiebolaget L M Ericsson (PUBL) Symbol-timing recovery techniques for multi-branch receivers
US8625226B2 (en) 2011-11-23 2014-01-07 International Business Machines Corporation Fixing tap coefficients in a programmable finite-impulse-response equalizer
US8929017B2 (en) * 2011-12-12 2015-01-06 Lsi Corporation Systems and methods for SNR measurement using equalized data
US8605380B1 (en) 2012-07-17 2013-12-10 International Business Machines Corporation Technique for fixing tap coefficients in a programmable finite-impulse-response equalizer
US9385897B2 (en) * 2012-07-18 2016-07-05 Avago Technologies General Ip (Singapore) Pte. Ltd. Methods and apparatus for adapting transmitter equalization coefficients based on receiver gain adaptation
US9159358B1 (en) 2014-07-14 2015-10-13 International Business Machines Corporation Asynchronous asymmetry compensation for data read from a storage medium
US9324364B2 (en) 2014-07-17 2016-04-26 International Business Machines Corporation Constraining FIR filter taps in an adaptive architecture
US9236084B1 (en) 2014-07-17 2016-01-12 International Business Machines Corporation Dynamic gain control for use with adaptive equalizers
US10669091B2 (en) 2015-03-06 2020-06-02 International Business Machines Corporation Automated health product dispensary library
US9564168B2 (en) * 2015-04-07 2017-02-07 International Business Machines Corporation Adjustable interpolation sampling interval for tape systems
JP6206545B1 (ja) * 2016-06-17 2017-10-04 Nttエレクトロニクス株式会社 伝送特性補償装置、伝送特性補償方法及び通信装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6054883A (en) * 1997-06-26 2000-04-25 Nec Corporation High accuracy 90° phase shift circuit error detection
CN1453782A (zh) * 2002-04-23 2003-11-05 松下电器产业株式会社 信号处理装置

Family Cites Families (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5068753A (en) * 1988-03-16 1991-11-26 Fujitsu Limited Data reproducing circuit for memory system having an equalizer generating two different equalizing signals used for data reproduction
JP2586169B2 (ja) * 1990-03-06 1997-02-26 日本電気株式会社 復調システム
JP2852165B2 (ja) * 1991-11-12 1999-01-27 三星電子株式会社 ディジタル磁気記録再生装置のピックアップ信号補正装置
US5424881A (en) * 1993-02-01 1995-06-13 Cirrus Logic, Inc. Synchronous read channel
US5355261A (en) * 1993-12-20 1994-10-11 Guzik Technical Enterprises, Inc. Method and apparatus for measuring error rate of magnetic recording devices having a partial response maximum likelihood data detection channel
US5619539A (en) * 1994-02-28 1997-04-08 International Business Machines Corporation Data detection methods and apparatus for a direct access storage device
US5490091A (en) * 1994-03-01 1996-02-06 Guzik Technical Enterprises, Inc. Histograms of processed noise samples for measuring error rate of a PRML data detection channel
US5467370A (en) * 1994-03-24 1995-11-14 Silicon Systems, Inc. Method and apparatus for an adaptive three tap transversal equalizer for partial-response signaling
JPH08329619A (ja) * 1994-10-27 1996-12-13 Hitachi Ltd データ再生方法、データ再生装置、およびデータ再生用回路
US5668678B1 (en) * 1994-11-14 2000-11-28 Cirrus Logic Inc Detecting servo data and servo bursts from discrete time samples of an analog read signal in a sampled amplitude read channel
US6144519A (en) * 1995-02-20 2000-11-07 Fujitsu Limited Library apparatus with a plurality of accessors
JP3499034B2 (ja) * 1995-03-13 2004-02-23 富士通株式会社 非対称信号検出回路
US6819514B1 (en) * 1996-04-30 2004-11-16 Cirrus Logic, Inc. Adaptive equalization and interpolated timing recovery in a sampled amplitude read channel for magnetic recording
EP0831479B1 (en) * 1996-09-24 2001-12-05 Hewlett-Packard Company, A Delaware Corporation Data processing apparatus and methods
US5764695A (en) * 1996-11-26 1998-06-09 Lucent Technologies Inc. Adaptive line equalizer
JP3650984B2 (ja) * 1997-02-25 2005-05-25 ソニー株式会社 情報検出装置および方法
KR100244767B1 (ko) * 1997-06-25 2000-02-15 전주범 디지탈 자기 기록/재생 시스템의 선택적 동기/비동기 부분 응답 채널 데이터 검출 장치
US5880645A (en) * 1997-07-03 1999-03-09 Level One Communications, Inc. Analog adaptive equalizer with gain and filter correction
US6151179A (en) * 1997-07-11 2000-11-21 International Business Machines Corporation Signal processing circuit with feedback extracted from a sampled analog error signal
US6185716B1 (en) * 1998-01-30 2001-02-06 Maxtor Corporation Dual detector read channel with semi-soft detection
US6158027A (en) * 1998-08-31 2000-12-05 International Business Machines Corporation Enhanced noise-predictive maximum likelihood (NPML) data detection method and apparatus for direct access storage device (DASD)
US7012772B1 (en) * 1998-09-02 2006-03-14 Cirrus Logic, Inc. Sampled amplitude read channel employing an adaptive non-linear correction circuit for correcting non-linear distortions in a read signal
US6163420A (en) * 1998-09-17 2000-12-19 International Business Machines Corporation Interleaved analog tracking timing and gain feedback loops for partial response maximum likelihood (PRML) data detection for direct access storage device (DASD)
US6591283B1 (en) * 1998-12-24 2003-07-08 Stmicroelectronics N.V. Efficient interpolator for high speed timing recovery
US6523052B1 (en) * 1998-12-31 2003-02-18 Texas Instruments Incorporated Method and architecture to facilitate achieving a fast EPR4 equalization start-up in a magnetic recording read channel
JP3611472B2 (ja) * 1999-02-02 2005-01-19 松下電器産業株式会社 適応等化回路
US6449110B1 (en) * 1999-02-03 2002-09-10 Cirrus Logic, Inc. Optimizing operation of a disk storage system by increasing the gain of a non-linear transducer and correcting the non-linear distortions using a non-linear correction circuit
US6735724B1 (en) * 1999-04-08 2004-05-11 Texas Instruments Incorporated Detection error estimation and method
JP3683120B2 (ja) * 1999-04-16 2005-08-17 松下電器産業株式会社 クロック再生装置
US6381085B1 (en) * 1999-07-12 2002-04-30 Cirrus Logic, Inc. Zero forcing adaptive equalization in a disk drive read channel
JP4040798B2 (ja) * 1999-07-23 2008-01-30 富士通株式会社 記憶装置及びその記録再生方法
US6580768B1 (en) * 1999-11-09 2003-06-17 International Business Machines Corporation Adaptive maximum likelihood detection
US6791776B2 (en) * 2000-04-26 2004-09-14 Hitachi, Ltd. Apparatus for information recording and reproducing
US6594098B1 (en) * 2000-09-12 2003-07-15 Marvell International Ltd. Acquistion timing loop for read channel
JP2003338133A (ja) 2002-05-21 2003-11-28 Sony Corp 信号処理装置および方法
JP4006294B2 (ja) * 2002-08-07 2007-11-14 富士通株式会社 タイミングリカバリ方法及び記憶装置
JP2004080210A (ja) * 2002-08-13 2004-03-11 Fujitsu Ltd デジタルフィルタ
EP1443512A1 (en) * 2003-01-21 2004-08-04 Thomson Licensing S.A. Electronic circuit for decoding a read signal from an optical storage medium
JP2005135563A (ja) * 2003-10-31 2005-05-26 Sanyo Electric Co Ltd 適応等化器
US7193802B2 (en) * 2004-03-25 2007-03-20 Hitachi Global Storage Technologies Netherlands, B.V. Apparatus for providing dynamic equalizer optimization
US7298570B1 (en) * 2004-10-27 2007-11-20 Marvell International Ltd. Asymmetry correction in read signal

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6054883A (en) * 1997-06-26 2000-04-25 Nec Corporation High accuracy 90° phase shift circuit error detection
CN1453782A (zh) * 2002-04-23 2003-11-05 松下电器产业株式会社 信号处理装置

Also Published As

Publication number Publication date
US7589927B2 (en) 2009-09-15
CN1925051A (zh) 2007-03-07
US20070047127A1 (en) 2007-03-01
TW200733081A (en) 2007-09-01

Similar Documents

Publication Publication Date Title
CN1925051B (zh) 用于动态适应读取通道均衡器的读取通道和存储驱动器
CN1945718B (zh) 在存储读取通道中进行非对称性补偿的动态方法
US5430661A (en) Adaptive decision feedback equalizer apparatus for processing information stored on digital storage media
CN1815607B (zh) 动态自适应磁带读通道均衡器的方法及磁带读通道均衡器
US5132988A (en) Adaptive decision feedback equalizer apparatus for processing information stored on digital storage media
US7515369B2 (en) Information recording and reproducing apparatus and method, and signal decoding circuit for performing timing recovery
CN100559488C (zh) 用于提供动态均衡器最优化的设备
CN1971737B (zh) 读通道、存储驱动器和处理信号的方法
US8094407B2 (en) Servomechanism with adjustable predictor filter
US9019642B1 (en) Synchronization mark detection for multi-dimensional magnetic recording
CN101361133A (zh) 用至少一个伺服信道提供定时恢复和定时信息到数据信道
JPH10106191A (ja) サーボ復調器と同期サーボ復調法
JP2009506469A (ja) 非同期サンプリングおよび同期等化の読み出しチャネル装置
US8406351B1 (en) Method and device to compensate for baseline wander
CN101300634B (zh) 使用测量误差来确定提供给均衡器的用于均衡输入信号的系数
US7573665B2 (en) Magnetic tape read channel signal values developed employing intermediate bits of the path memory of a PRML Viterbi detector
US9971913B1 (en) Adaptively combining waveforms
US5416806A (en) Timing loop method and apparatus for PRML data detection
US7639444B2 (en) Real-time channel adaptation
US8615539B2 (en) Coefficient control for filter in magnetic media read channel
US7230783B2 (en) Mitigation of MR read head distortion
US7729790B1 (en) Phase alignment of audio output data in a multi-channel configuration
US20100172047A1 (en) System, method, and computer program product for characterizing media associated with data storage channels
JP2002334519A (ja) 波形等価装置
JPS59160808A (ja) マルチトラツクデイジタルレコ−ダのデイジタル自動等化器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100825

Termination date: 20200810