CN1909418A - 通用无线接口的时钟分配装置及实现速率切换的方法 - Google Patents
通用无线接口的时钟分配装置及实现速率切换的方法 Download PDFInfo
- Publication number
- CN1909418A CN1909418A CNA2006101039860A CN200610103986A CN1909418A CN 1909418 A CN1909418 A CN 1909418A CN A2006101039860 A CNA2006101039860 A CN A2006101039860A CN 200610103986 A CN200610103986 A CN 200610103986A CN 1909418 A CN1909418 A CN 1909418A
- Authority
- CN
- China
- Prior art keywords
- clock
- radio interface
- vcxo
- general radio
- module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
本发明提出了用时钟在线切换的方式在通用无线接口(CPRI)中实现不同速率切换方案,即提供了通用无线接口的时钟分配装置及实现速率切换的方法,本发明主要包括时钟在线切换支持不同CPRI速率方式以及一些具体实现电路,其中具体实现电路主要包括产生高质量参考时钟的压控晶振,时钟电平转换电路、驱动模块、时钟分频或选择模块、以及速率自适应协商机制模块;本发明使得基于通用无线接口的通信过程中可以在通用无线接口上实现不同接口速率之间的切换处理,从而为应用该通用无线接口进行数据传输的收发设备之间提供了灵活地速率选择功能,进而有效提高了网络配置的灵活性,以及网络系统的兼容性。
Description
技术领域
本发明涉及通信技术领域,尤其涉及一种接口速率适配处理技术领域。
背景技术
CPRI是一种用于在REC(无线设备控制器)和RE(无线设备)之间传输数据的通用无线接口协议。
CPRI主要为WCDMA(宽带码分多址)基站中的无线设备控制部分和射频设备之间开放接口。支持CPRI接口可以使得用户能够更方便地将外设设备与主设备连接起来,从而实现与相关设备的互联互通。由于CPRI接口的开放性,使得可以加速创新周期,同时还可以降低运营商在成本上的投入,因此,CPRI接口将被广泛应用。
为了使接口设计以及实现更加灵活、有效,CPRI接口规范定义了三种接口速率:614.4Mbp/s、1228.8Mbp/s、2457.6Mbp/s。规范要求REC和RE之间传输数据速率至少支持其中一种速率。
基于CPRI接口的系统结构示意图如图1所示,在图1中,对于REC或RE来说,其无法实现在线同时支持CPRI接口定义的双速或全部接口速率,使得在具体应用过程中,必须针对某个接口速率分别配置专门的REC或RE。
在图1中,硬件需要提供给CPRI速率自适应协商机制模块一个与CPRI接口速率相匹配基准时钟,从而使CPRI接口工作在协议中指定三种速率之一。在所述的系统中,CPRI速率自适应协商机制模块在FPGA(现场可编程门阵列)中实现,其中选择FPGA或SERDES(并行转换器)器件能够满足需要支持的CPRI接口速率的范围。
按照CPRI接口规范,现有的时钟分配方案如图2和图3所示,其中:
图2提供了速率为2.5G的CPRI接口速率的时钟分配方案,具体的实现方案是将一路时钟信号经过锁相环及低通滤波处理后,再经过VCXO(压控晶振)产生频率为122.88MHz的基准频率,再经过电压转换及驱动处理后获得相应的时钟信号,进而通过FPGA或SERDES可以获得2.5G的接口速率。
图3提供了速率为1.5G的CPRI接口速率的时钟分配方案,具体的实现方案是将一路时钟信号经过锁相环及低通滤波处理后,再经过VCXO产生频率为61.44MHz的基准频率,再经过电压转换及驱动处理后获得相应的时钟信号,进而通过FPGA或SERDES可以获得1.5G的接口速率。
在上述时钟分配方案下,相应的实现原则是按照不同CPRI接口速率的配置,选用不同的VCXO产生相应的基准频率,进而在FPGA或SERDES获得不同的接口速率。
基于现有技术提供的CPRI接口,当支持固定接口速率的REC或RE需要通过CPRI接口与已有网络设备连接通信时,则可能由于连接的两端之间速率的不匹配导致无法实现无缝的连接。
同时,如果需要对REC或RE的CPRI接口的速率进行升级,即对CPRI接口速率进行改变,则对于对端的RE或REC也必须同时进行升级处理,导致改动量较大。
另外,在网络配置过程中,若采用接口速率固定的CPRI进行连接通信,则根本无法实现根据业务流量、类型进行灵活的配置,即在网络通信过程中无法满足不同速率的通信需求。
发明内容
本发明的目的是提供一种通用无线接口的时钟分配装置及实现速率切换的方法,从而可以在通用无线接口上实现不同接口速率之间的切换处理,从而提高了网络配置的灵活性,以及网络系统的兼容性。
本发明的目的是通过以下技术方案实现的:
本发明提供了一种通用无线接口的时钟分配装置,包括输入经过处理后的时钟信号的压控晶振,以及与其依次连接的电压转换器、驱动模块及速率自适应协商机制模块,且还包括:
产生不同速率参考时钟电路:连接于低通滤波器与速率自适应协商机制模块之间,用于对通路中的频率信号进行处理,并获得不同频率的时钟信号输出给速率自适应协商机制模块。
所述的产生不同速率参考时钟电路包括:
至少一组分频器和驱动模块,所述的分频器的输入端与电压转换模块的输出端连接,分频器的输出经驱动模块处理后输出不同频率的时钟信号;
第一选择处理模块,从不同频率的时钟信号中选择一路输入速率自适应协商机制模块的时钟信号。
所述的第一选择处理模块设置于速率自适应协商机制模块中。
所述的产生不同速率参考时钟电路包括:
至少一个压控晶振,用于产生不同于原压控晶振的基准频率;
第二选择处理模块,通过针对基于用于产生不同基准频率的各压控晶振产生的不同频率信号进行选择控制,实现输出不同频率的时钟信号。
所述的产生不同速率参考时钟电路包括:
至少一个压控晶振,用于产生不同于原压控晶振的基准频率;
第三选择处理模块,其输入与至少两个压控晶振连接,输出为从至少两个压控晶振输入的频率信号中选择出的一路频率信号,并将该一路频率信号传送至电压转换器。
所述的产生不同速率参考时钟电路包括:
至少一个压控晶振,用于产生不同于原压控晶振的基准频率;
至少一个电压转换器,用于对压控晶振输出的信号进行电压转换,并输出至第四选择处理模块;
第四选择处理模块,其输入与至少两个电压转换器连接,输出为从至少两个电压转换器输入的信号中选择出一路信号,并将其传送至驱动模块。
所述的装置还包括:
时钟驱动模块,以及与之依次相连的锁相环及低通滤波器,输入时钟驱动模块的时钟信号依次经驱动、锁相及低通滤波处理后输入压控晶振。
所述的时钟驱动模块的输入信号来源于时钟选择器,所述的时钟选择器从与其连接的主、备时钟信号中选择一路作为输出,传送到时钟驱动模块。
本发明还提供了一种基于通用无线接口通信中实现速率切换的方法,该方法应用的系统包括发送设备和接收设备,且所述的发送设备与接收设备之间通过通用无线接口连接通信,该方法包括:
A、根据发送设备和接收设备之间数据传输需求确定需要通用无线接口提供的指定的传输速率;
B、控制操作通用无线接口的时钟分配装置中的产生不同速率参考时钟电路使通用无线接口工作于所述指定的传输速率;
C、所述的发送设备和接收设备之间基于该工作于指定的传输速率的通用无线接口进行数据传输。
所述的步骤B包括:
控制操作所述产生不同速率参考时钟电路中的第一、第二、第三或第四选择处理模块选择获得指定频率的时钟信号,基于指定频率的时钟信号使所述通用无线接口工作于所述指定的传输速率。
所述的发送设备包括无线设备控制器和/或无线设备,与其对应,所述的接收设备包括无线设备和/或无线设备控制器。
由上述本发明提供的技术方案可以看出,本发明提供了新的通用无线接口的时钟分配装置,使得基于通用无线接口的通信过程中可以在通用无线接口上实现不同接口速率之间的切换处理,从而为应用该通用无线接口进行数据传输的收发设备之间提供了灵活地速率选择功能,进而有效提高了网络配置的灵活性,以及网络系统的兼容性。
因此,本发明的实现可以有效解决现有技术存在的无法在网络中实现根据业务流量、类型进行灵活的配置的问题,即在网络通信过程中可以应要求很好地满足不同速率的通信需求。
附图说明
图1为基于CPRI的系统应用结构示意图;
图2为现有技术中提供2.5G的CPRI接口速率的时钟分配方案示意图;
图3为现有技术中提供1.5G的CPRI接口速率的时钟分配方案示意图;
图4为本发明提供的双接口速率的时钟分配方案具体实现方式示意图一;
图5为本发明提供的双接口速率的时钟分配方案具体实现方式示意图二;
图6为本发明提供的双接口速率的时钟分配方案具体实现方式示意图三。
具体实施方式
本发明的主要目的是利用CPRI接口规范的自协商机制,提供一种新的CPRI时钟分配装置,从而使得CPRI可以灵活地根据需要选择相应的传输速率,以满足不同设备的速率需要,例如,在REC或RE上实现同时支持双速率或三速接口速率时钟在线切换等。
本发明提供的可以实现时钟在线切换的技术方案具体是为CPRI的速率自适应协商机制模块提供不同速率的基准时钟,如提供双速或三速的基准时钟,这样,便可以通过软件配置选择其中一路基准时钟作为CPRI接口基准时钟,从而使得CPRI可以提供不同的传输速率。
为对本发明有进一步的理解,下面将结合具体的应用实例对本发明提供的技术方案进行详细的描述。
本发明提供的通用无线接口的时钟分配装置,包括输入经过处理后的时钟信号的压控晶振,以及与其依次连接的电压转换器、驱动模块及速率自适应协商机制模块,并且,还包括产生不同速率参考时钟电路,该模块连接于低通滤波器与自适应协商机制模块之间,用于对通路中的频率信号进行处理,并获得不同频率的时钟信号输出给速率自适应协商机制模块。
根据所述产生不同速率参考时钟电路的实现方式的不同,本发明所述装置可以有多种具体实现结构,下面将分别进行说明。
本发明提供的第一个具体实施例如图4所示,在该实施例中,所述的产生不同速率参考时钟电路包括:
至少一组分频器和驱动模块,所述的分频器的输入端与电压转换模块的输出端连接,分频器的输出经驱动模块处理后输出不同频率的时钟信号;
第一选择处理模块,从不同频率的时钟信号中选择一路输入速率自适应协商机制模块的时钟信号。
如图4所示,该实施例具体包括:
主备时钟驱动模块,输出主备两路时钟信号,在选择信号的控制下经时钟选择器选择输出一路时钟信号,主、备时钟信号的引入是为了提高系统的可靠性,避免因基准时钟信号的故障导致CPRI接口无法正常工作;
选择输出的一路基准时钟信号再次经时钟驱动模块处理后,再输出给锁相环PLL及低通滤波器LPF的锁相及低通滤波处理后,通过压控晶振产生一个低抖动的单板122.88MHz的全局时钟信号;
所述的全局时钟信号经过电压转换器进行转换处理,具体为经LVTTL(低电压晶体管对晶体管逻辑)到LVPECL(低电压正射极耦合逻辑)转换器将该全局时钟信号转换为LVPECL电平信号;
获得的LVPECL电平信号通过LVPECL驱动,即时钟驱动器送给FPGA(现场可编程门阵列)的高速接口作为输入速率自适应协商机制模块的时钟信号CLK32X0±;
同时,还利用分频器件将LVPECL电平的32倍钟信号进行二分频处理,然后,通过LVPECL驱动,即时钟驱动芯片处理后发送给FPGA的高速接口作为输入速率自适应协商机制模块的时钟信号CLK16X0±;
之后,设置于FPGA中的第一选择处理模块便可以从两路时钟信号中选择一路传送给速率自适应协商机制模块。
在图4所示的结构中,时钟通道各个器件抖动指标如表1所示:
表1
器件 | 抖动要求(p-p) |
LVTTL to LVECL | 7ps |
LVPECL驱动 | 2.6ps |
LVTTL驱动 | 20ps |
而CPRI接口的基准时钟的抖动要求如表2所示:
表2
时钟信号 | 抖动要求(p-p) |
CLK16X0± | 100ps |
CLK32X0± | 50ps |
由上述表1和表2可以看出,表1所示的图4中各个器件的抖动指标均在表2所示的抖动要求范围之内,因此,图4所示结构中的时钟通道能够满足CPRI接口的FPGA的芯片输入时钟抖动的要求。
本发明提供的第二个具体实例中,所述装置的产生不同速率参考时钟电路包括:
至少一个压控晶振VCXO,用于产生不同于原压控晶振的基准频率,该压控晶振与装置结构中的原有压控晶振构成至少两个压控晶振,因而至少可以同时产生两种不同基准频率的信号;
第二选择处理模块,通过针对基于用于产生不同基准频率的各压控晶振产生的不同频率信号进行选择控制,实现输出不同频率的时钟信号。
基于上述第二个具体实施例的思想,在本发明提供的第三个具体实施例中,所述的产生不同速率参考时钟电路包括:
至少一个压控晶振,用于产生不同于原压控晶振的基准频率,该压控晶振与装置结构中的原有压控晶振构成至少两个压控晶振,因而至少可以同时产生两种不同基准频率的信号;
第三选择处理模块,其输入与至少两个压控晶振连接,输出为从至少两个压控晶振输入的频率信号中选择出的一路频率信号,并将该一路频率信号传送至电压转转换器。
该实施例的具体结构如图5所示,具体包括:
主备时钟驱动模块,输出主备两路时钟信号,在选择信号的控制下经时钟选择器选择输出一路时钟信号;
选择输出的一路基准时钟信号再次经时钟驱动模块处理后,再输出给锁相环PLL及低通滤波器LPF的锁相及低通滤波处理后输出给两个压控晶振;
由两个压控晶振分别产生一路低抖动的单板122.88MHz的全局时钟信号和一路61.44MHz的全局时钟信号;
所述的两路全局时钟信号经过第三选择处理模块Clock Mux选择一路输出,输出的信号经电压转换器进行转换处理,转换为LVPECL电平信号;
获得的LVPECL电平信号通过LVPECL驱动,即时钟驱动器送给FPGA的高速接口作为输入速率自适应协商机制模块的时钟信号CLK32X0±或CLK16X0±。
基于上述第二个具体实施例的思想,本发明还提供了第四个具体实施例,在该实例中,所述的产生不同速率参考时钟电路包括:
至少一个压控晶振,用于产生不同于原压控晶振的基准频率,该压控晶振与装置结构中的原有压控晶振构成至少两个压控晶振,因而至少可以同时产生两种不同基准频率的信号;
至少一个电压转换器,用于对相应的压控晶振输出的信号进行电压转换,并输出至第四选择处理模块;
第四选择处理模块,其输入与至少两个电压转换器连接,输出为从至少两个电压转换器输入的信号中选择出一路信号,并将其传送至驱动模块。
该实施例的具体实现如图6所示,具体包括:
主备时钟驱动模块,输出主备两路时钟信号,在选择信号的控制下经时钟选择器选择输出一路时钟信号;
选择输出的一路基准时钟信号再次经时钟驱动模块处理后,再输出给锁相环PLL及低通滤波器LPF的锁相及低通滤波处理后输出给两个压控晶振;
由两个压控晶振分别产生一路低抖动的单板122.88MHz的全局时钟信号和一路61.44MHz的全局时钟信号;
所述的两路全局时钟信号分别经各自的电压转换器进行转换处理过输入第四选择处理模块Clock Mux,并由该模块选择一路输出;
将输出的信号通过LVPECL驱动,即时钟驱动器送给FPGA的高速接口作为输入速率自适应协商机制模块的时钟信号CLK32X0±或CLK16X0±。
本发明还提供了一种基于通用无线接口通信中实现速率切换的方法,该方法应用的系统包括发送设备和接收设备,且所述的发送设备与接收设备之间通过CPRI接口连接通信,所述的发送设备可以为REC或RE,所述的接收设备可以对应为RE或REC,即可以应用于如图1所示的结构中。
本发明提供的方法的具体处理过程包括:
(1)根据RE和REC之间数据传输需求确定需要CPRI接口提供的指定的传输速率;
(2)控制操作CPRI接口的时钟分配装置中的产生不同速率参考时钟电路,使通用无线接口工作于所述指定的传输速率;
该步骤(2)具体为:控制操作所述产生不同速率参考时钟电路中的第一、第二、第三或第四选择处理模块选择获得指定频率的时钟信号,基于指定频率的时钟信号使所述通用无线接口工作于所述指定的传输速率。
(3)所述的RE和REC之间基于该工作于指定的传输速率的通用无线接口进行数据传输。
从上述处理过程可以看出,本发明中,在基于CPRI接口连接的设备之间可以根据需要灵活地设置需要的传输速率,从而可以满足灵活地组网需求。
综上所述,本发明的实现有效提高了基于CPRI接口的网络配置的灵活性,保证了系统兼容性,为组网应用提供了极大地便利。
以上所述,仅为本发明较佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应该以权利要求的保护范围为准。
Claims (11)
1、一种通用无线接口的时钟分配装置,包括输入经过处理后的时钟信号的压控晶振,以及与其依次连接的电压转换器、驱动模块及速率自适应协商机制模块,其特征在于,还包括:
产生不同速率参考时钟电路:连接于低通滤波器与速率自适应协商机制模块之间,用于对通路中的频率信号进行处理,并获得不同频率的时钟信号输出给速率自适应协商机制模块。
2、根据权利要求1所述的通用无线接口的时钟分配装置,其特征在于,所述的产生不同速率参考时钟电路包括:
至少一组分频器和驱动模块,所述的分频器的输入端与电压转换模块的输出端连接,分频器的输出经驱动模块处理后输出不同频率的时钟信号;
第一选择处理模块,从不同频率的时钟信号中选择一路输入速率自适应协商机制模块的时钟信号。
3、根据权利要求2所述的通用无线接口的时钟分配装置,其特征在于,所述的第一选择处理模块设置于速率自适应协商机制模块中。
4、根据权利要求1所述的通用无线接口的时钟分配装置,其特征在于,所述的产生不同速率参考时钟电路包括:
至少一个压控晶振,用于产生不同于原压控晶振的基准频率;
第二选择处理模块,通过针对基于用于产生不同基准频率的各压控晶振产生的不同频率信号进行选择控制,实现输出不同频率的时钟信号。
5、根据权利要求1所述的通用无线接口的时钟分配装置,其特征在于,所述的产生不同速率参考时钟电路包括:
至少一个压控晶振,用于产生不同于原压控晶振的基准频率;
第三选择处理模块,其输入与至少两个压控晶振连接,输出为从至少两个压控晶振输入的频率信号中选择出的一路频率信号,并将该一路频率信号传送至电压转换器。
6、根据权利要求1所述的通用无线接口的时钟分配装置,其特征在于,所述的产生不同速率参考时钟电路包括:
至少一个压控晶振,用于产生不同于原压控晶振的基准频率;
至少一个电压转换器,用于对压控晶振输出的信号进行电压转换,并输出至第四选择处理模块;
第四选择处理模块,其输入与至少两个电压转换器连接,输出为从至少两个电压转换器输入的信号中选择出一路信号,并将其传送至驱动模块。
7、根据权利要求1至6任一项所述的通用无线接口的时钟分配装置,其特征在于,所述的装置还包括:
时钟驱动模块,以及与之依次相连的锁相环及低通滤波器,输入时钟驱动模块的时钟信号依次经驱动、锁相及低通滤波处理后输入压控晶振。
8、根据权利要求7所述的通用无线接口的时钟分配装置,其特征在于,所述的时钟驱动模块的输入信号来源于时钟选择器,所述的时钟选择器从与其连接的主、备时钟信号中选择一路作为输出,传送到时钟驱动模块。
9、一种基于通用无线接口通信中实现速率切换的方法,该方法应用的系统包括发送设备和接收设备,且所述的发送设备与接收设备之间通过通用无线接口连接通信,其特征在于,该方法包括:
A、根据发送设备和接收设备之间数据传输需求确定需要通用无线接口提供的指定的传输速率;
B、控制操作通用无线接口的时钟分配装置中的产生不同速率参考时钟电路使通用无线接口工作于所述指定的传输速率;
C、所述的发送设备和接收设备之间基于该工作于指定的传输速率的通用无线接口进行数据传输。
10、根据权利要求9所述的基于通用无线接口通信中实现速率切换的方法,其特征在于,所述的步骤B包括:
控制操作所述产生不同速率参考时钟电路中的第一、第二、第三或第四选择处理模块选择获得指定频率的时钟信号,基于指定频率的时钟信号使所述通用无线接口工作于所述指定的传输速率。
11、根据权利要求9或10所述的基于通用无线接口通信中实现速率切换的方法,其特征在于,所述的发送设备包括无线设备控制器和/或无线设备,与其对应,所述的接收设备包括无线设备和/或无线设备控制器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200610103986A CN1909418B (zh) | 2006-08-01 | 2006-08-01 | 通用无线接口的时钟分配装置及实现速率切换的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200610103986A CN1909418B (zh) | 2006-08-01 | 2006-08-01 | 通用无线接口的时钟分配装置及实现速率切换的方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1909418A true CN1909418A (zh) | 2007-02-07 |
CN1909418B CN1909418B (zh) | 2010-05-12 |
Family
ID=37700420
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200610103986A Active CN1909418B (zh) | 2006-08-01 | 2006-08-01 | 通用无线接口的时钟分配装置及实现速率切换的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN1909418B (zh) |
Cited By (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2013000201A1 (zh) * | 2011-06-29 | 2013-01-03 | 中兴通讯股份有限公司 | 一种通信接口的多速率自适应方法及系统 |
CN103139899A (zh) * | 2011-11-30 | 2013-06-05 | 上海贝尔股份有限公司 | 一种用于在cpri接口中切换时钟的方法与设备 |
CN103260198A (zh) * | 2012-02-17 | 2013-08-21 | 中兴通讯股份有限公司 | 分布式基站传输速率的动态配置、匹配方法及装置 |
CN104579554A (zh) * | 2013-10-29 | 2015-04-29 | 联发科技股份有限公司 | 数据传输装置与数据传输方法 |
WO2016101410A1 (zh) * | 2014-12-25 | 2016-06-30 | 中兴通讯股份有限公司 | 时钟基准的转换方法及装置、电缆 |
CN106713179A (zh) * | 2017-01-05 | 2017-05-24 | 京信通信技术(广州)有限公司 | 一种自适应速率配置方法及网元 |
CN108418582A (zh) * | 2018-02-11 | 2018-08-17 | 华为技术有限公司 | 传输信号的方法、驱动器及系统 |
CN109215177A (zh) * | 2017-07-03 | 2019-01-15 | 深圳市通达智科技有限公司 | 门禁系统及门禁控制方法 |
WO2019237512A1 (zh) * | 2018-06-14 | 2019-12-19 | 烽火通信科技股份有限公司 | 一种cpri业务线速率动态切换的方法及系统 |
CN111224789A (zh) * | 2019-12-12 | 2020-06-02 | 林丹霞 | 一种多速率接口的互联网设备 |
CN112713965A (zh) * | 2020-12-30 | 2021-04-27 | 网络通信与安全紫金山实验室 | 一种基于cpri协议的速率匹配设计方法、系统及相关装置 |
CN114448566A (zh) * | 2021-12-31 | 2022-05-06 | 华为技术有限公司 | 一种数据交换的方法、交换装置和处理装置 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5371417A (en) * | 1993-07-02 | 1994-12-06 | Tandem Computers Incorporated | Multiple frequency output clock generator system |
GB2389689B (en) * | 2001-02-14 | 2005-06-08 | Clearspeed Technology Ltd | Clock distribution system |
CN1770055A (zh) * | 2004-11-05 | 2006-05-10 | 乐金电子(昆山)电脑有限公司 | 芯片上系统中用于控制动态电压的时钟系统 |
-
2006
- 2006-08-01 CN CN200610103986A patent/CN1909418B/zh active Active
Cited By (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2013000201A1 (zh) * | 2011-06-29 | 2013-01-03 | 中兴通讯股份有限公司 | 一种通信接口的多速率自适应方法及系统 |
CN103139899A (zh) * | 2011-11-30 | 2013-06-05 | 上海贝尔股份有限公司 | 一种用于在cpri接口中切换时钟的方法与设备 |
CN103139899B (zh) * | 2011-11-30 | 2016-08-03 | 上海贝尔股份有限公司 | 一种用于在cpri接口中切换时钟的方法与设备 |
CN103260198A (zh) * | 2012-02-17 | 2013-08-21 | 中兴通讯股份有限公司 | 分布式基站传输速率的动态配置、匹配方法及装置 |
CN104579554A (zh) * | 2013-10-29 | 2015-04-29 | 联发科技股份有限公司 | 数据传输装置与数据传输方法 |
CN104579554B (zh) * | 2013-10-29 | 2018-05-18 | 联发科技股份有限公司 | 数据传输装置与数据传输方法 |
WO2016101410A1 (zh) * | 2014-12-25 | 2016-06-30 | 中兴通讯股份有限公司 | 时钟基准的转换方法及装置、电缆 |
CN106713179A (zh) * | 2017-01-05 | 2017-05-24 | 京信通信技术(广州)有限公司 | 一种自适应速率配置方法及网元 |
CN109215177A (zh) * | 2017-07-03 | 2019-01-15 | 深圳市通达智科技有限公司 | 门禁系统及门禁控制方法 |
WO2019153810A1 (zh) * | 2018-02-11 | 2019-08-15 | 华为技术有限公司 | 传输信号的方法、驱动器及系统 |
CN108418582A (zh) * | 2018-02-11 | 2018-08-17 | 华为技术有限公司 | 传输信号的方法、驱动器及系统 |
CN108418582B (zh) * | 2018-02-11 | 2020-08-25 | 华为技术有限公司 | 传输信号的方法、驱动器及系统 |
US10958413B2 (en) | 2018-02-11 | 2021-03-23 | Huawei Technologies Co., Ltd. | Signal transmission method and system and retimer |
WO2019237512A1 (zh) * | 2018-06-14 | 2019-12-19 | 烽火通信科技股份有限公司 | 一种cpri业务线速率动态切换的方法及系统 |
CN111224789A (zh) * | 2019-12-12 | 2020-06-02 | 林丹霞 | 一种多速率接口的互联网设备 |
CN111224789B (zh) * | 2019-12-12 | 2022-05-10 | 方伟锋 | 一种多速率接口的互联网设备 |
CN112713965A (zh) * | 2020-12-30 | 2021-04-27 | 网络通信与安全紫金山实验室 | 一种基于cpri协议的速率匹配设计方法、系统及相关装置 |
CN112713965B (zh) * | 2020-12-30 | 2023-05-16 | 网络通信与安全紫金山实验室 | 一种适用于cpri协议的速率匹配方法、系统及相关装置 |
CN114448566A (zh) * | 2021-12-31 | 2022-05-06 | 华为技术有限公司 | 一种数据交换的方法、交换装置和处理装置 |
WO2023125124A1 (zh) * | 2021-12-31 | 2023-07-06 | 华为技术有限公司 | 一种数据交换的方法、交换装置和处理装置 |
Also Published As
Publication number | Publication date |
---|---|
CN1909418B (zh) | 2010-05-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1909418A (zh) | 通用无线接口的时钟分配装置及实现速率切换的方法 | |
CN101075145A (zh) | 为低功率设计的动态时钟系统与方法 | |
CN103885919A (zh) | 一种多dsp和fpga并行处理系统及实现方法 | |
CN1976232A (zh) | 在锁相回路中调整阻尼系数的装置与方法 | |
CN1774106A (zh) | 一种便携终端的模块化装置及方法 | |
CN1327354A (zh) | 多模式蜂窝电话终端 | |
CN101030770A (zh) | 频谱扩展时钟控制装置及频谱扩展时钟发生装置 | |
CN1905372A (zh) | 自动频率控制环路 | |
CN1774863A (zh) | 等相位多相时钟信号发生电路及使用该电路的串行数字数据接收电路 | |
CN1677838A (zh) | 带有噪音减少电路的振荡电路 | |
CN1678086A (zh) | 一种基于pci的高速码流播放和接收装置 | |
CN1141541A (zh) | 集成电路以及发送机/接收机 | |
CN1867119A (zh) | 一种射频远端模块中时钟恢复方法和装置 | |
CN1949736A (zh) | 一种报文编辑电路及方法 | |
CN1870613A (zh) | 差动式信号传输系统及其键盘/视频/鼠标/音频切换器 | |
CN1852508A (zh) | 一种调整传输器件接口传输速率的装置及方法 | |
CN101039109A (zh) | 频谱扩展时钟控制装置及频谱扩展时钟发生装置 | |
CN1968026A (zh) | 半导体集成电路及其测试方法 | |
CN1533041A (zh) | 一种收信机内的中频信号处理方法和电路 | |
CN1302629C (zh) | 一种多信号复用处理过程中时钟同步方法和装置 | |
CN1604475A (zh) | 可编程多模数分频器 | |
CN101043226A (zh) | 集成电路无源信号分配 | |
CN1145892C (zh) | 总线选择装置以及具有该装置的半导体集成电路系统 | |
CN1275477C (zh) | 多载波发射数字合路装置 | |
CN1286531A (zh) | 锁相环控制电路和所用的控制方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |