CN1874476A - 适用于高清数字电视的低抖动时钟生成电路 - Google Patents

适用于高清数字电视的低抖动时钟生成电路 Download PDF

Info

Publication number
CN1874476A
CN1874476A CNA200610027437XA CN200610027437A CN1874476A CN 1874476 A CN1874476 A CN 1874476A CN A200610027437X A CNA200610027437X A CN A200610027437XA CN 200610027437 A CN200610027437 A CN 200610027437A CN 1874476 A CN1874476 A CN 1874476A
Authority
CN
China
Prior art keywords
circuit
digital
charge pump
voltage
high resolution
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA200610027437XA
Other languages
English (en)
Other versions
CN100558156C (zh
Inventor
叶凡
陈丹凤
陆平
任俊彦
郑增钰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fudan University
Original Assignee
Fudan University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fudan University filed Critical Fudan University
Priority to CNB200610027437XA priority Critical patent/CN100558156C/zh
Publication of CN1874476A publication Critical patent/CN1874476A/zh
Application granted granted Critical
Publication of CN100558156C publication Critical patent/CN100558156C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明属于集成电路技术领域,具体为一种适用于高清数字电视地面传输芯片的时钟生成电路。该电路由高速鉴频鉴相器、抗抖动电荷泵、低抖动压控振荡器、二分频反馈分频器、二阶RC无源滤波器组成的三阶电荷泵锁相环系统组成。其中,电荷泵抗自身开关的非理想因素以及抗电源电压抖动的能力较强;差分结构对称负载延迟单元构成的环形压控振荡器抗电源/地及共模噪声的能力强,抖动低。本发明芯片面积小,功耗低,具有重要实用价值。

Description

适用于高清数字电视的低抖动时钟生成电路
技术领域
本发明属于集成电路技术领域,具体涉及一种应用于高清数字电视(HDTV)的时钟生成电路。
背景技术
时钟电路是几乎所有系统芯片中必不可少的重要部分。它主要通过核心电路锁相环(PLL)来实现其频率综合、时钟恢复、时滞和噪声抑制等功能。1932年锁相技术被首次应用在同步接收中,为同步检波提供了一个与输入信号载波同频同相的本地参考时钟,揭开了锁相环的研究和应用的序幕。经过七十多年的发展,锁相环电路已经被广泛应用在数字通信系统、无线通信系统、数字电路系统以及磁盘驱动系统等多个领域。PLL工作频率由“兆”赫兹上升到了“千兆”赫兹,工艺上除了CMOS外,其他如BiCMOS、SiGe异质结等也成功地实现了PLL的集成,而结构上的实现方法更是层出不穷。
尽管如此,目前最为广泛使用着的仍然是CMOS工艺的电荷泵锁相环(CPPLL)。其不可代替的优势在于:在理论上,可以证明CPPLL静态相位误差为零;在实践上也证明CPPLL具有低功耗、高速、低抖动和低成本的特性,是设计实现锁相环的一个简单、高效的方法,因而在频率综合器、时钟恢复电路中被广泛采用。
电荷泵锁相环由鉴频鉴相器(PFD),电荷泵(CP),低通滤波器(LP)和压控振荡器(VCO)组成。鉴频鉴相器检测参考信号和压控振荡器输出时钟信号的相差和频差,产生出UP或DOWN控制信号并送入电荷泵,在电荷泵中脉冲信号被转换成电压或电流源,然后对低通滤波器进行充放电。低通滤波器滤掉信号中的高频部分,再将结果送入压控振荡器。压控振荡器将根据控制电压改变振荡频率。整个系统形成一个反馈系统,VCO被锁定到固定频率。
发明内容
本发明的目的在于提出一种适用于高清数字电视(HDTV)的低抖动、低功耗、低成本的时钟生成电路。
本发明提供的适用于HDTV的时钟生成电路,采用高速鉴频鉴相器、抗抖动电荷泵和差分结构对称负载延迟单元环形压控振荡器相结合的三阶无源滤波电荷泵锁相环系统,生成振荡频率为30.4MHz和60.8MHz两个时钟信号。具体来说,该时钟生成电路由高速鉴频鉴相器、抗振动电荷泵、环路滤波器、压控振荡器和反馈分频器经电路连接组成(见图1所示)。
鉴相器的选取对锁相环路性能影响很大。在传统的线性锁相环中,几乎都采用四象限乘法器鉴相。数字锁相环中常用的有异或门鉴相器、边沿触发的J-K触发器鉴相器以及鉴频鉴相器。本发明中采用高速鉴频鉴相器,它由两个结构相同的D触发器、一个用于复位的或非门和两个输出的附加线UP和DOWN组成。它在鉴频性能上优于其他几种鉴相器,即使对最小的频偏也呈现出显著的灵敏度。当工作有一定的频差时,由单一的UP或DOWN信号去控制相应一电荷泵的开启,经反馈后,总是可以把压控振荡器的频率牵引到正确的值上去。
电荷泵为后面的滤波电路提供充放电电流,它由两个受PFD输出信号控制的开关及各自控制的电流源组成。由于开关断开时,两端的电压不同,所以当开关闭合时,两端的电压差就会产生电荷的重新分配现象,导致产生不匹配电流。本发明中,采用改进的单端电荷泵电路,即在基本电荷泵电路上增加了一组互补开关和一个单位增益放大器。单位增益放大器的输入接开关的一端,放大器的输出通过一个互补开关接到开关的另一端。这样开关两端电压在断开时,由于单位增益放大器的电压跟随作用以及互补开关此时是导通的,所以两端电压值也相同,有效改善了电荷重新分配现象。另外,为抵消MOS开关开启时由于栅漏、栅源寄生电容的影响而产生的电荷注入效应,本发明中在开关上下各增加一个dummy管。
电荷泵中上、下两支电流源的匹配也非常重要。如果不匹配,在电流源开关同时开启时,上下两路电流对滤波电容注入的电荷量就不完全一致,环路锁定时就会存在一定的静态相差。本发明中由带隙基准源电路产生两路集团偏置电流,通过Cascode结构电流镜映射后,作为电荷泵的电流源。由于基准电流受温度和电源电压波动的影响很小,以及Cascode结构的高阻抗电流源的恒流特性,使电荷泵具有很稳定的增益特性。
压控振荡器是锁相环的重要组成部分。从低通滤波器送出的控制电压改变延迟单元的延迟时间,从而改变VCO输出的时钟频率。如果VCO对电源噪声抑制能力差,锁相环的输出时钟将会随电源和衬底的抖动产生很大畸偏,造成瞬态相差和频率抖动,这种频率抖动将被直接输出。所以为了减小输出时钟的抖动,VCO对电源和衬底噪声的灵敏度必须尽量降低。
振荡器的类型有张弛振荡器及倒相器环组成的环形振荡器。张弛振荡器,一般是提供两个基准电压,使电容在这两电压之间进行充放电切换。由于存在过充现象及需要内部附加电容,这种振荡器难以满足高频要求。为满足对时钟信号的高速需求,本发明中采用由多级延迟单元构成的差分结构环形压控振荡器。受制于电路的振荡条件,延迟单元的级数应不小于三级。级数同时受速度、功耗、抗噪声能力等要求决定,一般若无多相位时钟输出等特殊要求,级数不宜过多,一般不超过八级。经验表明环形振荡器内部的热噪声大,为降低热噪声影响,就要以增大功耗和面积为代价。
延迟单元可以是单端结构,也可以是差分结构,差分结构对电源噪声及共模热噪声有较强的抑制能力。由差分延迟单元构成的环形振荡器,每个振荡器单元的输出电容是本级单元的输出电容和下一级单元的输入电容决定的,无需在内部节点上加额外电容,容易实现高频振荡。双输出的差分结构延迟单元的另一优越性在于,它不局限于奇数级。双极性输出使得它可以通过把最后一级输出交叉连接到第一级的输入端实现偶数级环路。
本发明中的压控振荡器由半复制偏置生成电路、四级差分环形压控延迟单元和电平转换电路组成。如图(5)所示,偏置生成电路是延迟单元的半复制单元,根据低通滤波器送出的控制电压生成两路偏置信号,作为延迟单元及电平转换电路的统一偏置。电平转换电路由两个输出相反信号的NMOS差分对驱动一个双端变单端的PMOS共源差分运放组成。NMOS差分对与延迟单元结构基本相同,且具有相同的偏置电压,延迟单元彼此级连,前一级的输出作为下一级的反相输入,最后一级的输出不反相地送入第一级,从而形成一个四级环路。每级延迟单元后面串接一个电平转换电路,将双端信号转变为单端信号,同时得到一个满电源幅度的时钟。采用四级是有意义的。如果级数较多,则势必会增加芯片的面积与功耗。而且级数多就意味着器件多,热噪声会相应变大。但是级数也不能太少,如果取为三级,则为了达到同样的振荡频率,每一级延迟单元的延迟时间较长,压摆率较低,会使相位噪声比较大。综合两方面因素,对差分结构延迟单元组成的简单环振,级数取四是比较合适的。
压控振荡器对动态噪声特别是共模噪声的抑制能力很大程度上取决于延迟单元负载的线性度。负载线性度越高,其抑制共模噪声的能力就越强。采用线性电阻的延迟单元虽然具有很强的抗噪声能力,但是无源电阻的引入将大大降低电路的集成度,所以一般都采用MOS管来等效线性电阻。二极管形式的MOS管负载,由于管子始终工作在饱和区,电流和漏源电压成二次关系,所以等效电阻的线性度很差,共模噪声的抑制能力比较差。固定偏置的MOS管负载,可以工作在线性区,且具有很好的线性度,但是管子的工作区域很小,降低了VCO可工作的频率范围。本发明中延迟单元采用差分对称负载结构是对二极管负载和线性负载的改进,它由一个二极管连接形式的管子和一个栅极接固定偏置的MOS管子组成,两个管子并联,它们的源漏端分别相接。其流经的电流随源漏电压的变化是以(Vds/2,Ids/2)为中心对称,使共模噪声通过电路的非线形引入的一阶和高阶奇次项的差模噪声被抵消,而仅剩下高阶偶次项噪声的影响,因此削弱了电源和衬底耦合噪声影响。
压控振荡器的偏置生成电路,本发明中采用了比较简单的电路结构,利用差分延迟单元的半复制单元,为VCO内部的延迟单元及随后的电平转换电路提供偏置电压,唯一决定了VCO的振荡频率。环形VCO中各延迟单元输出的是振幅等于电源电压减去控制电压的模拟信号,为了输出到后面的分频电路,需要将延迟单元的双端模拟输出转化为单端数字信号。通过双端低摆幅输入转化为单端电源电压摆幅的电路,可以得到与VCO等频的50%的占空比输出而无需让PLL工作于芯片工作频率两倍频上。它由两个输出反相信号的NMOS差分对驱动一个双端变单端的PMOS共源差分运放组成。
本发明选用合适的电路结构,充分考虑了时钟的低抖动低功耗低面积要求,为高清数字电视地面传输芯片设计了专用的时钟生成电路,具有重要应用价值。
附图说明
图1为三阶电荷泵锁相环系统框图。
图2为基于D触发器的高速鉴频鉴相器电路。
图3为抗抖动电荷泵电路。
图4为电荷泵中的电流源电路。
图5为环形振荡器模块。
图6为环形振荡器中的偏置生成电路。
图7为环形振荡器中的延迟单元电路。
图8为环形振荡器中的电平转换电路。
图中标号:1为鉴频鉴相器,2为电荷泵,3为环路滤波电路,4为压控振荡器,5为二分频反馈分频器,6为输出驱动器,8-11为时钟信号,12、13为D触发器,14为非门,15为与门,16为或非门,17为输出驱动,18-20为电压。21、22为电流源,23-26为MOS管,27、28为MOS开关。29为单位增益放大器,30-33为节点,34、35为寄生电容,36、37为栅电压,41为半复制偏置生成电路,42为差分结构延迟单元,43为电平转换电路,44-46为电压,47-54为节点,61-66、71-75为MOS管,76为对称负载,81为NMOS差分运放,82为PMOS共源差分运放,83、84为电压,85为输出驱动,86-92为MOS管,92-96为电流。
具体实施方式
下面结合附图1~8对本发明详细描述。
图1是本发明采用的三阶电荷泵锁相环系统框图。用于时钟生成的电荷泵锁相环路,通常包括鉴频鉴相器1、电荷泵2、环路滤波器3、压控振荡器4以及反馈分频器5。因为要产生30.4MHz和60.8MHz两个时钟频率的时钟,这里的反馈分频系数取为2,使VCO振荡在60.8MHz,经过2分频后得到30.4MHz时钟信号,两个时钟经过有较大输出驱动能力的buffer6输出。这里的参考时钟为振荡在30.4MHz的晶振输入,环路滤波器3采用二阶无源RC滤波电路,反馈分频器5采用基于D触发器的简单二分频电路。PFD对输入参考时钟信号8及VCO分频后反馈时钟信号9的频率和相位进行比较,输出脉宽与相位差成正比的控制信号,控制电荷泵中电流的开关及极性。电荷泵2输出电流在滤波阻抗上形成与相位差成正比的电压信号,调整VCO的频率和相位,使之向着靠近参考频率的方向改变,最终使时钟信号8、9的频率相等、相位恒定,有效抑制电路中噪声。
图2是基于D触发器的高速鉴频鉴相器。两个结构相同的D触发器12、13,高有效数据输入端是隐藏的,Reset信号18为复位信号,参考时钟10和反馈时钟11分别为两个触发器的触发信号。如果参考时钟10的相位超前于反馈时钟11的相位,则当参考时钟10上升沿到来时,UP信号19置为“1”,当反馈时钟11上升沿到来时,Reset信号18复位信号有效,UP信号19被复位为“0”;反之,如果参考时钟10的相位滞后于反馈时钟11的相位,则当反馈时钟11上升沿到来时,DOWN信号20置为“1”,当参考时钟10的上升沿到来时DOWN信号20复位为“0”。由于参考时钟10、反馈时钟11到信号19、20仅为一个与门和两级或非门的延迟时间,因此PFD电路的响应速度非常快。当时钟10、11的相差很小时,信号19或20会输出一个很窄的脉冲,如果脉冲宽度太窄,将无法开启电荷泵的电流开关,所以微小相差将无法辨别。为了避免这种“死区”效应,在复位端加有几级驱动延迟单元17,以增加信号19和20的导通脉宽和驱动能力,使时钟10、11间的相差为0时产生的输出脉冲恰好使电荷泵微导通。
图3为抗抖动电荷泵示意图,它由两个受PFD输出信号控制的开关23、24及各自控制的电流源21、22组成。当PFD的输出为UP时,开关24闭合,电流源22为后面的滤波阻抗提供-IP的电流,当PFD的输出为DOWN时,开关23闭合,电流源21为后面的滤波阻抗提供+IP的电流,当UP和DOWN都无效时,处于开路状态。
本发明中,增加了一组互补开关27、28和一个单位增益放大器29。如果没有开关27、28和单位增益放大器29,当开关23或24断开时,节点30与31或与32的电压值则不同。放大器29使节点33跟随节点30的电压值变化。当开关23断开时,开关27闭合,使节点31与33值相同;同样,开关24断开时,开关28闭合,使节点32与33值相同。这样节点31、32始终跟随节点30的电压变化,开关23、24闭合时由电压差引起的电荷重新分配的情况就得到了很好的改善。
另外,本发明中在开关23、24上下增加了dummy管25、26,以抵消开关栅源、栅漏寄生电容的影响。Dummy管25、26的尺寸均为开关管23、24的一半,其源、漏端相连,栅压为开关管栅压的取反。当栅电压36为“1”时,开关24导通,管中形成沟道。当栅电压36由“1”变为“0”的瞬间,由于MOS管存在寄生电容34,为了维持寄生电容34两极板压差不变,节点30电压会瞬间跳动。但是在dummy管26的寄生电容35作用下,由于栅电压37从“0”变为了“1”,使得节点30又向相反方向跳动,两者抵消,减小了控制电压的纹波。从沟道形成的角度分析,dummy管能有效吸收(或放出)开关管沟道形成所放出(或吸收)的电荷,令节点30对外没有多余的吸收电荷。图4为电荷泵中的电流源电路。由带隙基准源电路产生两路基准电流93、94,通过Cascode结构电流镜映射后,作为电荷泵的上拉、下拉两个基准电流源95、96。
图5为压控振荡器模块。它由三大块组成:半复制偏置生成电路41、差分环形压控延迟单元42和电平转换电路43。本发明中采用4级差分延迟结构,最后一级输出交叉连接到第一级的输入端实现偶数级环路。4级差分结构可以在节点47-54上产生8个等相位差的同频时钟,每个延迟单元42后接一个电平转换电路43,电平转换电路43的输入为2个正交的振幅等于VCC-VCTRl的模拟信号,输出为一个单端电源电压摆幅且50%占空比的时钟信号。电压44为整个VCO的输入,它是从低通滤波器送出的控制电压。偏置生成电路41产生两个电压45、46,作为模块42、43的偏置。
图7为延迟单元42的具体电路实现。MOS管73、74为一对差分对。对称负载76由两个PMOS管71和72组成,PMOS管71接成二极管形式,PMOS管72的栅接偏置生成电路41输出的电压45。同时为延迟单元提供偏置电流的NMOS电流源75也接受来自偏置生成电路41的另一路输出电压46控制。对称负载的等效阻抗随电压45的改变而变化,单元延迟也就相应变化。因而VCO的工作频率受控于电压45,由于电压45与46都是相应于VCO工作频率而变化的动态偏置,因此可以很快地补偿电源和地噪声,而不需要相应的外加偏压。
图6为半复制偏置生成电路41的具体实现。其中,MOS管62、63、64、66与延迟单元42中的MOS管71、72、73、75相同,是差分延迟单元的一半,故名为半复制。与延迟单元42中不同的是,MOS管64的栅接电源电压,相当于延迟单元42工作在振荡状态的峰值。输出为两路控制电压45与46。滤波电容上的电压44调节PMOS管61流过的电流,通过电流镜映射后作为差分延迟单元的基准电流。当电压44升高时,PMOS管61流过的电流变小,MOS管65、66中的电流相应变小,由MOS管62、63组成的对称负载中的电流也随之变小,使输出端电压45上升。反之,当电压44降低时,通过电流镜映射,输出端电压45同样跟随电压44的变化。也就是说,电压44唯一决定了流经半差分延迟单元的电流和电压45、46的值。输出电压45、46作用于VCO内部的延迟单元,唯一决定了VCO的振荡频率。而且处于振荡工作状态下的VCO,当某一输入端达最高值即电源电压时,相应的输出端达到最低电平,这正是偏置生成电路中半差分延迟单元的工作状态。因此,通过对VCO半个延迟单元的复制偏置,电压44为VCO电路提供了振荡幅度的下限。随着电压44的上升,环形振荡器的振荡幅度和频率都降低。
图8为电平转换电路43的具体实现。它由两个输出反相信号的NMOS差分对81驱动一个双端变单端的PMOS共源差分运放82组成。差分对81的输入端都接在延迟单元42的输出端上,它们的结构与延迟单元42基本相同且具有相同的偏置电压46,这样可以保证它们能接受正确的共模信号。由于结构完全一致,其延迟特性也完全相同,因此可以在输出端上得到两个精确的反相信号83、84。PMOS共源差分运放82对这两个反相信号进行比较放大,通过一NMOS电流镜将双端输入转变为单端输出信号。

Claims (8)

1、一种适用于高清数字电视的时钟生成电路,其特征在于采用高速鉴频鉴相器、抗抖动电荷泵、环路滤波器、差分结构对称负载延迟单元、压控振荡器和反馈分频器经电路连接组成的三阶无源滤波电荷泵锁相环系统,生成的两个时钟信号振荡频率分别为30.4MHZ和60.8MHZ。
2、根据权利要求1所述的适用于高清数字电视的时钟生成电路,其特征在于所述的高速鉴频鉴相器电路由两个结构相同的D触发器、一个用于复位的或非门和两个输出的附加线组成。
3、根据权利要求1所述的适用于高清数字电视的时钟生成电路,其特征在于所述的抗抖动电荷泵电路是在基本电荷泵电路上增加一个单位增益放大器和一组互补开关,该单位增益放大器的输入端接开关的一端,输出通过互补开关接到开关的另一端。
4、根据权利要求1所述的适用于高清数字电视的时钟生成电路,其特征在于所述的抗抖动电荷泵电路中,在开关上下各增加一个dummy管,以抑制开关开启时由于栅漏、栅源的寄生电容影响而产生的电荷注入效应。
5、根据权利要求3所述的适用于高清数字电视的时钟生成电路,其特征在于所述的抗抖动电荷泵电路的上下两路电流由Cascode结构电流镜从带隙基准源产生的两路偏置电流中映射获得,两路电流匹配度高。
6、根据权利要求1所述的适用于高清数字电视的时钟生成电路,其特征在于所述的压控振荡器采用3-8级差分结构环形压控振荡器。
7、根据权利要求1所述的适用于高清数字电视的时钟生成电路,其特征在于所述的压控振荡器电路由偏置生成电路、延迟单元、电平转换电路三部分组成;其中,延迟单元采用四级差分环形压控延迟单元,偏置生成电路是延迟单元的半复制单元,电平转换电路由两个输出反相信号的NMOS差分对驱动一个双端变单端的PMOS共源差分运放组成,串接在每级延迟单元后面。
8、根据权利要求1所述的适用于高清数字电视的时钟生成电路,其特征在于所述差分结构对称负载延迟单元由一个二极管连接形成的MOS管子和一个栅极接固定偏置的MOS管子组成,两个管子并联,它们的源漏端分别相接。
CNB200610027437XA 2006-06-08 2006-06-08 适用于高清数字电视的低抖动时钟生成电路 Expired - Fee Related CN100558156C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB200610027437XA CN100558156C (zh) 2006-06-08 2006-06-08 适用于高清数字电视的低抖动时钟生成电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB200610027437XA CN100558156C (zh) 2006-06-08 2006-06-08 适用于高清数字电视的低抖动时钟生成电路

Publications (2)

Publication Number Publication Date
CN1874476A true CN1874476A (zh) 2006-12-06
CN100558156C CN100558156C (zh) 2009-11-04

Family

ID=37484698

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB200610027437XA Expired - Fee Related CN100558156C (zh) 2006-06-08 2006-06-08 适用于高清数字电视的低抖动时钟生成电路

Country Status (1)

Country Link
CN (1) CN100558156C (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011054242A1 (zh) * 2009-11-05 2011-05-12 中兴通讯股份有限公司 鉴相器及锁相环电路
CN102522994A (zh) * 2011-12-07 2012-06-27 清华大学 一种用于高速和高精度模数转换器的时钟产生电路
CN104506189A (zh) * 2014-12-12 2015-04-08 苏州文芯微电子科技有限公司 一种高速锁相环环路振荡器电路
CN106385252A (zh) * 2016-09-12 2017-02-08 广东顺德中山大学卡内基梅隆大学国际联合研究院 一种实现高精度相位差控制的多相时钟产生方法和电路
CN107863950A (zh) * 2017-12-11 2018-03-30 许昌学院 一种双路输出频率可调时钟信号发生器
CN110113047A (zh) * 2019-05-06 2019-08-09 东南大学 一种超低抖动耦合式倍频延迟锁相环电路
CN115580297A (zh) * 2022-12-05 2023-01-06 成都芯矩阵科技有限公司 一种极低抖动的锁相环电路及锁相环模块
CN116260405A (zh) * 2023-03-30 2023-06-13 北京安超微电子有限公司 一种nfc读写芯片数字功率放大器的实现方法及系统
CN116979933A (zh) * 2023-09-22 2023-10-31 广东海洋大学 一种与温度和电源无关的高频张弛振荡器及其振荡方法

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011054242A1 (zh) * 2009-11-05 2011-05-12 中兴通讯股份有限公司 鉴相器及锁相环电路
CN102522994A (zh) * 2011-12-07 2012-06-27 清华大学 一种用于高速和高精度模数转换器的时钟产生电路
CN102522994B (zh) * 2011-12-07 2015-01-14 清华大学 一种用于高速和高精度模数转换器的时钟产生电路
CN104506189A (zh) * 2014-12-12 2015-04-08 苏州文芯微电子科技有限公司 一种高速锁相环环路振荡器电路
CN106385252A (zh) * 2016-09-12 2017-02-08 广东顺德中山大学卡内基梅隆大学国际联合研究院 一种实现高精度相位差控制的多相时钟产生方法和电路
CN107863950B (zh) * 2017-12-11 2023-10-27 许昌学院 一种双路输出频率可调时钟信号发生器
CN107863950A (zh) * 2017-12-11 2018-03-30 许昌学院 一种双路输出频率可调时钟信号发生器
CN110113047A (zh) * 2019-05-06 2019-08-09 东南大学 一种超低抖动耦合式倍频延迟锁相环电路
CN110113047B (zh) * 2019-05-06 2022-12-09 东南大学 一种超低抖动耦合式倍频延迟锁相环电路
CN115580297A (zh) * 2022-12-05 2023-01-06 成都芯矩阵科技有限公司 一种极低抖动的锁相环电路及锁相环模块
CN116260405A (zh) * 2023-03-30 2023-06-13 北京安超微电子有限公司 一种nfc读写芯片数字功率放大器的实现方法及系统
CN116260405B (zh) * 2023-03-30 2024-02-13 北京安超微电子有限公司 一种nfc读写芯片数字功率放大器的实现方法及系统
CN116979933A (zh) * 2023-09-22 2023-10-31 广东海洋大学 一种与温度和电源无关的高频张弛振荡器及其振荡方法
CN116979933B (zh) * 2023-09-22 2024-01-09 广东海洋大学 一种与温度和电源无关的高频张弛振荡器及其振荡方法

Also Published As

Publication number Publication date
CN100558156C (zh) 2009-11-04

Similar Documents

Publication Publication Date Title
CN100558156C (zh) 适用于高清数字电视的低抖动时钟生成电路
US7456670B2 (en) Distributed delay-locked-based clock and data recovery systems
CN101309079B (zh) 一种用于锁相环电路(pll)的电荷泵结构
CN102136840B (zh) 自偏置锁相环
CN109639272B (zh) 一种自适应宽带锁相环电路
US6924705B2 (en) Inject synchronous narrowband reproducible phase locked looped
CN103684438A (zh) 延迟锁相环
US8890626B2 (en) Divider-less phase locked loop (PLL)
US8019022B2 (en) Jitter-tolerance-enhanced CDR using a GDCO-based phase detector
CN104579319B (zh) 多相位时钟生成器
CN108768385B (zh) 一种电源抑制比提升的环形压控振荡器
CN114785340A (zh) 一种基于可编程电容阵列的频带锁相环
CN107809240A (zh) 用于锁相环电路的环路滤波器及锁相环电路
US7437137B2 (en) Mixer system
CN102130684B (zh) 压控振荡器的保护电路
CN210007691U (zh) 基于led显示屏芯片的锁相环电路
Lee et al. A 5.4-Gb/s clock and data recovery circuit using seamless loop transition scheme with minimal phase noise degradation
Liu et al. 180.5 Mbps-8Gbps DLL-based clock and data recovery circuit with low jitter performance
Liu et al. A Low-Jitter 10GHz PLL Based on Adaptive Bandwidth Technique for Muti-Rate Serial Link Data Transmitter
CN203014775U (zh) 一种差分延迟单元电路及环形振荡器
Wang et al. A low-jitter PLL with new cross-coupled VCO delay cell for SerDes CDR in 55-nm CMOS technology
Fahmy et al. A 1.52-GHz Super-Harmonic Injection-Locked Ring Oscillator in 130nm CMOS
CN115459762A (zh) 一种高能效奇数分之一速率的时钟数据恢复电路
Lu et al. Charge pump based PLL design for IEEE 1394b PHY
Xin et al. Design of a Low Noise Clock Generator Based on TSMC65nm Process

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20091104

Termination date: 20120608