CN1845304A - 制作金属氧化物半导体晶体管的方法 - Google Patents

制作金属氧化物半导体晶体管的方法 Download PDF

Info

Publication number
CN1845304A
CN1845304A CN 200510063833 CN200510063833A CN1845304A CN 1845304 A CN1845304 A CN 1845304A CN 200510063833 CN200510063833 CN 200510063833 CN 200510063833 A CN200510063833 A CN 200510063833A CN 1845304 A CN1845304 A CN 1845304A
Authority
CN
China
Prior art keywords
annealing process
ion implantation
nmos pass
substrate
low temperature
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN 200510063833
Other languages
English (en)
Other versions
CN100392830C (zh
Inventor
刘毅成
陈文吉
张子云
蓝邦强
黄正同
萧维沧
廖宽仰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
United Microelectronics Corp
Original Assignee
United Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by United Microelectronics Corp filed Critical United Microelectronics Corp
Priority to CNB2005100638333A priority Critical patent/CN100392830C/zh
Publication of CN1845304A publication Critical patent/CN1845304A/zh
Application granted granted Critical
Publication of CN100392830C publication Critical patent/CN100392830C/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

一种制作MOS晶体管的方法。首先,提供一基底,该基底上包括多个NMOS晶体管区与多个PMOS晶体管区,且该基底包括多个栅极结构,分别设置于各该NMOS晶体管区与各该PMOS晶体管区。接着于该基底上形成一高张力薄膜(high tensile thin film),且该高张力薄膜覆盖各该栅极结构的表面,并进行一退火工艺。最后去除该高张力薄膜。

Description

制作金属氧化物半导体晶体管的方法
技术领域
本发明涉及一种制作MOS晶体管的方法,特别是涉及一种利用高张力薄膜改变基底的通道区域的带结构,进而提高MOS晶体管的载流子漂移率(carrier mobility)的方法。
背景技术
随着半导体工艺的线宽的不断缩小,MOS(金属-氧化物-半导体)晶体管的尺寸亦不断地朝向微型化发展,然而目前半导体工艺的线宽已发展至瓶颈的情况下,如何提高载流子迁移率以增加MOS晶体管的速度已成为目前半导体技术领域中的一大课题。在目前已知的技术中,已有使用应变硅(strained silicon)作为基底的MOS晶体管,其利用硅锗层的晶格常数与硅不同的特性,使硅外延在硅锗层上时产生结构上应变而形成应变硅。由于硅锗层的晶格常数(lattice constant)比硅大,这使得硅的带结构(band structure)发生改变,而造成载流子移动性增加,因此可增加MOS晶体管的速度。
然而,上述现有技术仍存在有待克服的缺点。首先,硅锗层以整面晶片沉积,使得NMOS晶体管与PMOS晶体管的个别调整或最佳化较为困难。另一个缺点则是硅锗层具有较差的热传导性,且部分的掺杂物在硅锗层扩散较快,也会导致源极或漏极区域内的掺杂轮廓不尽理想。
有鉴于此,申请人提出一种利用高张力薄膜改变基底的通道区域的带结构,进而提高MOS晶体管的载流子漂移率的方法,可有效提高MOS晶体管的速度。
发明内容
因此,本发明的主要目的在于提供一种制作MOS晶体管的方法,以解决现有技术无法克服的问题。
根据本发明的权利要求,提供一种制作MOS晶体管的方法。首先,提供一基底,该基底上包括多个NMOS晶体管区与多个PMOS晶体管区,且该基底包括多个栅极结构,分别设置于各该NMOS晶体管区与各该PMOS晶体管区。接着于该基底上形成一高张力薄膜(high tensile thin film),且该高张力薄膜覆盖各该栅极结构的表面,并进行一退火工艺。最后去除该高张力薄膜。其中这些栅极结构于形成之初为多晶硅栅极结构,而于形成该高张力薄膜之前本发明的方法还包括进行一预非晶化离子注入工艺,以将各该多晶硅栅极结构转换为一非晶硅栅极结构,而于该退火工艺中,各该非晶硅栅极结构则再结晶为一多晶硅栅极结构。
由于本发明利用一高张力薄膜配合一退火工艺,将非晶硅栅极结构再结晶为多晶硅栅极结构,进而改变基底的通道区域的带结构,故可有效提高MOS晶体管的载流子漂移率。
为了进一步了解本发明的特征及技术内容,请参阅以下有关本发明的详细说明与附图。然而附图仅供参考与辅助说明用,并非用来对本发明加以限制。
附图说明
图1至图5为本发明第一优选实施例制作MOS晶体管的方法示意图。
图6至图10为本发明第二优选实施例制作MOS晶体管的方法示意图。
简单符号说明
10    基底                  12    NMOS晶体管区
14    PMOS晶体管区          16    浅沟槽
18    多晶硅栅极结构        19    非晶硅栅极结构
20    栅极绝缘层            22    衬垫层
24    介电层                26    侧壁子
28    屏蔽图案              30    源极/漏极区域
32    高张力薄膜            34    氧化硅薄膜
36    多晶硅栅极结构        38    屏蔽图案
40    源极/漏极区域         50    基底
52    NMOS晶体管区          54    PMOS晶体管区
56    浅沟槽                58    多晶硅栅极结构
59    非晶硅栅极结构        60    栅极绝缘层
62    衬垫层                64    介电层
66    侧壁子                   68    屏蔽图案
70    源极/漏极区域            72    屏蔽图案
74    源极/漏极区域            76    高张力薄膜
78    氧化硅薄膜               80    多晶硅栅极结构
具体实施方式
请参考图1至图5,图1至图5为本发明第一优选实施例制作MOS晶体管的方法示意图,其中为彰显本发明的特征并简化说明,图1至图5中仅显示出一NMOS晶体管区与一PMOS晶体管区。如图1所示,首先提供一基底10,例如一硅基底。基底10包括多个NMOS晶体管区12与多个PMOS晶体管区14,并利用浅沟槽16加以隔离。此外,基底10还包括多个多晶硅栅极结构18,分别设置于各NMOS晶体管区12与各PMOS晶体管区14,且各多晶硅栅极结构18与基底10之间还包括一栅极绝缘层20。接着利用沉积、光刻与蚀刻等工艺于各多晶硅栅极结构18的侧壁形成一衬垫层22、一介电层24与一侧壁子26。
如图2所示,接着进行一预非晶化离子注入(preamorphizing implantation,PAI)工艺,以将各多晶硅栅极结构18转换为一非晶硅栅极结构19。随后于PMOS晶体管区14的表面形成一屏蔽图案28,例如一光致抗蚀剂图案,接着对NMOS晶体管区12进行一第一离子注入工艺,利用N型掺杂物,如磷或砷,以于NMOS晶体管区12内的非晶硅栅极结构19外侧的基底10中形成源极/漏极区域30。如图3所示,去除屏蔽图案28,随后于基底10的表面全面沉积一高张力薄膜(high tensile thin film)32,例如一氮化硅薄膜,且于沉积氮化硅薄膜之前亦可先于基底10的表面形成一氧化硅薄膜34。接着进行一低温退火工艺,例如一低温氧气退火工艺或一低温氮气退火工艺,使非晶硅栅极结构19的再结晶为多晶硅栅极结构36,藉此拉大多晶硅栅极结构36下方的基底10的晶格排列,进而提高载流子漂移率。其中低温退火工艺的工艺温度约介于100℃至1000℃之间,且于本实施例中低温退火工艺的工艺温度以525℃为优选。另外,预非晶化离子注入工艺与第一离子注入工艺的进行顺序亦可视效果加以调换。
如图4所示,去除高张力薄膜32与氧化硅薄膜34,并于NMOS晶体管区12的表面形成另一屏蔽图案38,接着对PMOS晶体管区14进行一第二离子注入工艺,利用P型掺杂物,如硼,以于PMOS晶体管区14内的多晶硅栅极结构36外侧的基底10中形成源极/漏极区域40。如图5所示,去除屏蔽图案38,随后进行一高温退火工艺,例如一快速热工艺(RTP),去驱入NMOS晶体管区12的源极/漏极区域30与PMOS晶体管区14的源极/漏极区域40。
请参考图6至图10,图6至图10为本发明第二优选实施例制作MOS晶体管的方法示意图。如图6所示,首先提供一基底50,例如一硅基底。基底50包括多个NMOS晶体管区52与多个PMOS晶体管区54,并利用浅沟槽56加以隔离。此外,基底50还包括多个多晶硅栅极结构58,分别设置于各NMOS晶体管区52与各PMOS晶体管区54,且各多晶硅栅极结构58与基底50之间还包括一栅极绝缘层60。接着利用沉积、光刻与蚀刻等工艺于各多晶硅栅极结构58的侧壁形成一衬垫层62、一介电层64与一侧壁子66。
如图7所示,接着进行一预非晶化离子注入工艺,以将各多晶硅栅极结构58转换为一非晶硅栅极结构59。随后于PMOS晶体管区54的表面形成一屏蔽图案68,例如一光致抗蚀剂图案,接着对NMOS晶体管区52进行一第一离子注入工艺,利用N型掺杂物,如磷或砷,以于NMOS晶体管区52内的非晶硅栅极结构59外侧的基底50中形成源极/漏极区域70。如图8所示,去除屏蔽图案68,并于NMOS晶体管区52的表面形成另一屏蔽图案72,并对PMOS晶体管区54进行一第二离子注入工艺,利用P型掺杂物,如硼,以于PMOS晶体管区54内的非晶硅栅极结构59外侧的基底50中形成源极/漏极区域74。其中预非晶化离子注入工艺亦可适效果于第二离子注入工艺之后进行。
如图9所示,去除屏蔽图案72,接着于基底50的表面全面沉积一高张力薄膜76,例如一氮化硅薄膜,且于沉积氮化硅薄膜之前亦可先于基底50的表面形成一氧化硅薄膜78。随后进行一二阶段退火工艺,包括一低温退火工艺,用以使非晶硅栅极结构59再结晶为多晶硅栅极结构80,以及一高温退火工艺,用以驱入NMOS晶体管区52的源极/漏极区域70与PMOS晶体管区54的源极/漏极区域74。其中多晶硅栅极结构80可拉大其下方的基底50的晶格排列,进而提高载流子漂移率,另外于本实施例中,低温退火工艺可选用一低温氧气退火工艺或一低温氮气退火工艺,其中低温氧气退火工艺或低温氮气退火工艺的工艺温度约介于100℃至1000℃之间,且于本实施例中工艺温度以525℃为优选。最后如图10所示,去除高张力薄膜76与氧化硅薄膜78。
以上所述为本发明制作MOS晶体管的方法的二优选实施例,然而本发明的应用并不限于此。举例来说,第一离子注入工艺与第二离子注入工艺亦可于低温退火工艺之后再进行,以分别于NMOS晶体管区与PMOS晶体管区形成源极/漏极区域。此外低温退火工艺与高温退火工艺亦可视其效果分别进行,而不限于利用二阶段方式进行。另外值得注意的是由于形成高张力薄膜(氮化硅薄膜)的沉积工艺常利用氢化硅(SiH)作为前驱物(precusor),因此氢离子容易进入基底中,并在高温下造成硼渗透至基底中,进而导致PMOS晶体管产生贯通(punch through)。而本发明利用低温氧气退火工艺或低温氮气退火工艺,能有效抑制硼的渗透。特别是于本发明第一优选实施例中,第二离子注入工艺于低温退火工艺之后进行,因此不会产生硼渗透的问题。
本发明制作MOS晶体管的方法的特点在于利用高张力薄膜配合低温退火工艺,使非晶硅栅极结构再结晶为多晶硅栅极结构,藉以拉大基底的通道区域的晶格排列,进而提高载流子漂移率。而值得注意的是本发明的制作MOS晶体管的方法并非只限于应用于一般半导体基底,如硅基底或硅覆绝缘(SOI)基底,亦可配合应变硅基底的使用以更进一步提高载流子漂移率,以提高MOS晶体管的速度。
以上所述仅为本发明的优选实施例,凡依本发明所做的均等变化与修饰,皆应属本发明的涵盖范围。

Claims (17)

1.一种制作MOS晶体管的方法,包括:
提供一基底,该基底上包括多个NMOS晶体管区与多个PMOS晶体管区,该基底还包括多个栅极结构,分别设置于各该NMOS晶体管区与各该PMOS晶体管区;
于该基底上形成一高张力薄膜(high tensile thin film),且该高张力薄膜覆盖各该栅极结构的表面;
进行一退火工艺;以及
去除该高张力薄膜。
2.如权利要求1所述的方法,其中这些栅极结构为多晶硅栅极结构。
3.如权利要求2所述的方法,还包括于形成该高张力薄膜之前先进行一预非晶化离子注入(preamorphizing implantation,PAI)工艺,以将各该多晶硅栅极结构转换为一非晶硅栅极结构。
4.如权利要求3所述的方法,另包括于形成该高张力薄膜之前,分别进行一第一离子注入工艺与一第二离子注入工艺,以分别于各该NMOS晶体管区与各该PMOS晶体管区形成一源极/漏极区域。
5.如权利要求4所述的方法,其中该退火工艺为一二阶段退火工艺,包括一低温退火工艺,用以使各该非晶硅栅极结构再结晶为一多晶硅栅极结构,以及一高温退火工艺,用以驱入这些NMOS晶体管区的这些源极/漏极区域与这些PMOS晶体管区的这些源极/漏极区域。
6.如权利要求5所述的方法,其中该低温退火工艺为一低温氧气退火工艺。
7.如权利要求5所述的方法,其中该低温退火工艺为一低温氮气退火工艺。
8.如权利要求3所述的方法,其中该退火工艺为一低温退火工艺,用以使各该非晶硅栅极结构再结晶为一多晶硅栅极结构。
9.如权利要求8所述的方法,其中该低温退火工艺为一低温氧气退火工艺。
10.如权利要求8所述的方法,其中该低温退火工艺为一低温氮气退火工艺。
11.如权利要求8所述的方法,还包括于去除该高张力薄膜之后,分别进行一第一离子注入工艺与一第二离子注入工艺,以分别于各该NMOS晶体管区与各该PMOS晶体管区形成一源极/漏极区域。
12.如权利要求11所述的方法,还包括于该第一离子注入工艺与该第二离子注入工艺之后,进行一高温退火工艺,用以驱入这些NMOS晶体管区的这些源极/漏极区域与这些PMOS晶体管区的这些源极/漏极区域。
13.如权利要求8所述的方法,还包括于形成该高张力薄膜之前,进行一第一离子注入工艺,以于各该NMOS晶体管区形成一源极/漏极区域。
14.如权利要求11所述的方法,还包括于去除该高张力薄膜之后,进行一第二离子注入工艺,以于各该PMOS晶体管区形成一源极/漏极区域。
15.如权利要求14所述的方法,还包括于该第二离子注入工艺之后,进行一高温退火工艺,用以驱入这些NMOS晶体管区的这些源极/漏极区域与这些PMOS晶体管区的这些源极/漏极区域。
16.如权利要求1所述的方法,其中该高张力薄膜为一氮化硅薄膜。
17.如权利要求16所述的方法,还包括形成该氮化硅薄膜之前,先于该基底上形成一氧化硅薄膜。
CNB2005100638333A 2005-04-08 2005-04-08 制作金属氧化物半导体晶体管的方法 Active CN100392830C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2005100638333A CN100392830C (zh) 2005-04-08 2005-04-08 制作金属氧化物半导体晶体管的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2005100638333A CN100392830C (zh) 2005-04-08 2005-04-08 制作金属氧化物半导体晶体管的方法

Publications (2)

Publication Number Publication Date
CN1845304A true CN1845304A (zh) 2006-10-11
CN100392830C CN100392830C (zh) 2008-06-04

Family

ID=37064231

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2005100638333A Active CN100392830C (zh) 2005-04-08 2005-04-08 制作金属氧化物半导体晶体管的方法

Country Status (1)

Country Link
CN (1) CN100392830C (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102412149A (zh) * 2011-08-22 2012-04-11 上海华虹Nec电子有限公司 低噪声的锗硅异质结双极晶体管制作方法
CN102437119A (zh) * 2011-08-15 2012-05-02 上海华力微电子有限公司 增强应力记忆技术效果的方法
CN103378007A (zh) * 2012-04-26 2013-10-30 联华电子股份有限公司 半导体元件的制作方法
CN103489781A (zh) * 2012-06-13 2014-01-01 中芯国际集成电路制造(上海)有限公司 一种采用应力记忆技术制造半导体器件的方法
CN103779281A (zh) * 2012-10-19 2014-05-07 德州仪器公司 制作晶体管的方法
CN110164978A (zh) * 2018-02-14 2019-08-23 联华电子股份有限公司 半导体装置以及其制作方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100784603B1 (ko) * 2000-11-22 2007-12-11 가부시키가이샤 히타치세이사쿠쇼 반도체 장치 및 그 제조 방법
JP2003086708A (ja) * 2000-12-08 2003-03-20 Hitachi Ltd 半導体装置及びその製造方法
KR100500451B1 (ko) * 2003-06-16 2005-07-12 삼성전자주식회사 인장된 채널을 갖는 모스 트랜지스터를 구비하는반도체소자의 제조 방법
US7342289B2 (en) * 2003-08-08 2008-03-11 Taiwan Semiconductor Manufacturing Co., Ltd Strained silicon MOS devices

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102437119A (zh) * 2011-08-15 2012-05-02 上海华力微电子有限公司 增强应力记忆技术效果的方法
CN102437119B (zh) * 2011-08-15 2014-08-06 上海华力微电子有限公司 增强应力记忆技术效果的方法
CN102412149A (zh) * 2011-08-22 2012-04-11 上海华虹Nec电子有限公司 低噪声的锗硅异质结双极晶体管制作方法
CN103378007A (zh) * 2012-04-26 2013-10-30 联华电子股份有限公司 半导体元件的制作方法
CN103378007B (zh) * 2012-04-26 2017-07-28 联华电子股份有限公司 半导体元件的制作方法
CN103489781A (zh) * 2012-06-13 2014-01-01 中芯国际集成电路制造(上海)有限公司 一种采用应力记忆技术制造半导体器件的方法
CN103779281A (zh) * 2012-10-19 2014-05-07 德州仪器公司 制作晶体管的方法
CN110164978A (zh) * 2018-02-14 2019-08-23 联华电子股份有限公司 半导体装置以及其制作方法
CN110164978B (zh) * 2018-02-14 2022-06-21 联华电子股份有限公司 半导体装置以及其制作方法

Also Published As

Publication number Publication date
CN100392830C (zh) 2008-06-04

Similar Documents

Publication Publication Date Title
US8168501B2 (en) Source/drain strained layers
US9805942B2 (en) Method of modifying epitaxial growth shape on source drain area of transistor
KR100856437B1 (ko) 반도체 디바이스 제조 방법 및 반도체 장치
US9159629B2 (en) High performance CMOS device design
JP2848299B2 (ja) 半導体装置及びその製造方法
US20080142841A1 (en) Bulk non-planar transistor having strained enhanced mobility and methods of fabrication
US10211341B2 (en) Tensile strained high percentage silicon germanium alloy FinFETS
US20090166725A1 (en) Vertical transistor and method for forming the same
CN106328538A (zh) 自对准硅锗鳍式fet
JP2004538634A (ja) ひずみ層を有する半導体基板及びその形成方法
CN101076924A (zh) 在soi晶片中包括凹陷的源/漏区的半导体制造工艺
CN1794433A (zh) 异质结构沟道绝缘栅极场效应晶体管的制造方法及晶体管
CN1845304A (zh) 制作金属氧化物半导体晶体管的方法
JP2007281038A (ja) 半導体装置
US20070045610A1 (en) Transistor device with strained germanium (Ge) layer by selectively growth and fabricating method thereof
CN1956214A (zh) 场效应晶体管及其制造方法
US9484412B1 (en) Strained silicon—germanium integrated circuit with inversion capacitance enhancement and method to fabricate same
CN1979786B (zh) 制作应变硅晶体管的方法
US9496341B1 (en) Silicon germanium fin
US11121254B2 (en) Transistor with strained superlattice as source/drain region
US8080826B1 (en) High performance active and passive structures based on silicon material bonded to silicon carbide
US9818761B2 (en) Selective oxidation for making relaxed silicon germanium on insulator structures
US10269900B2 (en) Semiconductor film with adhesion layer and method for forming the same
CN1949538A (zh) 半导体器件以及半导体器件的制造方法
CN1466175A (zh) 具有伸张应变的信道层的场效晶体管结构及其制造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant