CN1768478A - 用于频率合成器的校准技术 - Google Patents
用于频率合成器的校准技术 Download PDFInfo
- Publication number
- CN1768478A CN1768478A CNA038051060A CN03805106A CN1768478A CN 1768478 A CN1768478 A CN 1768478A CN A038051060 A CNA038051060 A CN A038051060A CN 03805106 A CN03805106 A CN 03805106A CN 1768478 A CN1768478 A CN 1768478A
- Authority
- CN
- China
- Prior art keywords
- oscillator
- frequency
- signal
- calibration
- expression
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 61
- 239000003990 capacitor Substances 0.000 claims description 21
- 230000000052 comparative effect Effects 0.000 claims description 16
- 238000004088 simulation Methods 0.000 claims description 10
- 239000013078 crystal Substances 0.000 claims description 6
- 230000003213 activating effect Effects 0.000 claims description 3
- 238000012360 testing method Methods 0.000 claims description 3
- 238000004891 communication Methods 0.000 abstract description 8
- 230000015572 biosynthetic process Effects 0.000 abstract description 3
- 238000003786 synthesis reaction Methods 0.000 abstract description 3
- 238000005516 engineering process Methods 0.000 description 12
- 230000000630 rising effect Effects 0.000 description 12
- 238000010586 diagram Methods 0.000 description 10
- 230000007613 environmental effect Effects 0.000 description 7
- 230000010355 oscillation Effects 0.000 description 6
- 239000012190 activator Substances 0.000 description 4
- 238000006243 chemical reaction Methods 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 3
- 230000001105 regulatory effect Effects 0.000 description 3
- 238000001228 spectrum Methods 0.000 description 3
- 238000001914 filtration Methods 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 238000005259 measurement Methods 0.000 description 2
- 238000010606 normalization Methods 0.000 description 2
- 230000004913 activation Effects 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 230000001413 cellular effect Effects 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000002035 prolonged effect Effects 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
- 230000002123 temporal effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/089—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
- H03L7/0891—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
- H03L7/0895—Details of the current generators
- H03L7/0898—Details of the current generators the source or sink current values being variable
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/10—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
- H03L7/113—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using frequency discriminator
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
- H03L7/197—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
- H03L7/199—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division with reset of the frequency divider or the counter, e.g. for assuring initial synchronisation
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
在一个实施例中,本发明描述了一个用于无线通信设备中或用于要求频率精确且噪声小的类似设备中的频率合成器。更具体而言,该频率合成器可以包括一个锁相环(PLL)以及一个集成压控振荡器(VCO)。该频率合成器可以执行一种或多种校准技术,从而快速准确地校准VCO。按照这种方法,可以显著降低VCO的模拟增益,从而可以提高无线通信设备的性能。此外,可以改善PLL的初始状态以减少PLL的锁定时间,从而增强无线通信设备的性能。
Description
技术领域
本发明涉及频率合成器,更具体而言,涉及可以灵活实现的频率合成器。
背景技术
频率合成器一般用于发送和接收已编码射频(RF)信号的无线通信设备中。目前,已经开发了许多不同的无线通信技术,包括频分多址(FDMA)、时分多址(TDMA)和各种扩频技术。一种在无线通信中常用的扩频技术是码分多址(CDMA)信号调制,其中在一个扩频的射频(RF)信号上可同时发送多个通信。一些结合了一种或多种无线通信技术的无线通信设备实例,包括蜂窝无线电话、插入在便携式计算机中的PCMCIA卡、配备无线通信能力的个人数字助理(PDA)等等。
在RF信号的接收和发送过程中都可以使用无线通信设备的频率合成器。例如,在CDMA编码信号的RF信号接收过程中,通常将RF信号下混频成基带信号,该基带信号可以被转换成数字信号。在该下混频过程中,通过一个频率合成器产生参考波形,其中该频率合成器将无线通信设备的本地时钟用作参考时序。在将RF信号下混频成基带信号后,该基带信号通常经过一个模/数(A/D)转换器产生可跟踪和解调的数字值。例如,可利用RAKE接收机来跟踪和解调CDMA系统的多径信号。目前,已经开发出了多种不同的CDMA体系架构,如包括一个中频(IF)部分和一个RF部分的外差架构,又如一个零中频(IF)架构,其将输入RF信号直接转化为基带信号,而无需先将该RF信号转换成IF信号。依照该体系架构,可以使用任何数目的频率合成器来向混频器提供参考波形。
在RF信号的发送过程中也使用频率合成器。在这种情况下,基带信号上混频为RF信号。在该上混频过程中,频率合成器产生RF载波。随后在无线发送之前,对载波和基带信号进行编码。此外,频率合成器通常将该无线通信设备的本地时钟用作参考时序。例如,RF载波可以由一个压控振荡器(VCO)生成,该VCO的频率由一个锁相环(PLL)确定。用于该PLL的参考时序则由一个高精度低频晶体振荡器产生,比如一个压控温度补偿晶体振荡器(VCTCXO)。该VCO可以在芯片外,也可以选用集成在芯片上。提供该振荡器闭环模拟控制的锁相环(PLL),可以集成到与VCO相同的芯片上,或者也可以是分离的片外元件。
VCO的频率变化是一个主要关注的问题。频率变化可能是由一个或多个因素导致的,该因素包括制造过程变化、工艺变化,以及诸如温度等周围环境条件的改变所引起的频率变化。为了解决频率误差,可以改变施加在VCO上的模拟电压,但该VCO的模拟增益是有限的。而且,为了限制引入系统的噪声,常常期望降低VCO的增益。在将VCO与锁相环集成在同一芯片上的集成频率合成器中,频率变化是很突出的问题。具体而言,片上VCO的变容二极管呈现出的平均电容的变化,超出了VCO在压控电容中所能补偿的范围。
发明内容
在一个实施例中,一个频率合成器包括一个振荡器和一个校准单元。该振荡器可以是一个压控振荡器(VCO),其包括一个可配置电路,对于给定的输入电压可有选择地激活该可配置电路以调节该振荡器的频率。例如,该可配置电路可以包括一组开关电容器。基于表示VCO振荡频率的信号和表示参考频率的信号的比较结果,该频率合成器的校准单元可以有选择地激活该VCO的可配置电路。更具体地,该校准单元可以几乎同时地初始化用于提供表示VCO频率和表示参考频率的信号的分频器,从而使得所产生信号的频率在校准开始时基本同相。按照这种方法,可以迅速校准频率合成器,保证该频率合成器的模拟增益足以用来调谐该VCO。
下面所要详细阐述的各实施例及其技术,可以用硬件、软件、固件,或其任何组合来实现。在附图和下面的描述中阐明了这些以及其他实施例的其他细节。通过说明书和附图,以及权利要求书,本发明的其他特点、目标和优点将变得清晰明了。
附图简述
图1是使用频率合成器的用于RF信号接收的无线通信设备的方框图;
图2是使用频率合成器的用于RF信号发送的无线通信设备的方框图;
图3是根据一个实施例的频率合成器实例的具体方框图;
图4是一个压控振荡器实例的电路图,该压空振荡器包括开关电容器形式的可配置电路;
图5是一组并联的开关电容器的具体电路图,其中,该开关电容器可有选择地被激活以校准一个压控振荡器;
图6是根据本发明一个实施例的流程图,其说明了一种频率合成器的校准技术;
图7是用于说明表示参考频率和振荡器频率的信号的生成过程的时序图;
图8A-8C是用于说明表示振荡器频率信号和表示参考频率信号的比较结果的时序图;
图9是根据另一个实施例的另一个流程图。
发明详述
总体来讲,本发明旨在用于无线通信设备中的,或用于需要高精度频率合成且噪声小的类似设备中的频率合成器。具体而言,该频率合成器可以使用一个锁相环(PLL),来提供一个集成振荡器,如一个集成压控振荡器(VCO)的模拟调谐控制。
另外,在实施模拟调谐控制之前,频率合成器可以执行开环离散校准。具体而言,该频率合成器可以实施在下文中更详细论述的离散校准技术,以使在经由锁相环(PLL)实施模拟控制之前快速准确地校准VCO。按照这种方法,可以显著地降低VCO的模拟增益,从而可以通过降低与大增益值相关的噪声来提高无线通信设备的性能。
在一个实施例中,一个频率合成器包括一个与锁相环(PLL)集成的压控振荡器(VCO)。该频率合成器可以调用一个校准程序,以校准该VCO。例如,一个校准单元可以将在所定义的参考电压下的VCO频率与一个已知参考频率进行比较。然后该校准单元调整该VCO的初始电容,从而确保该VCO已经被校准到该PLL的调谐范围之内。更具体地,在校准过程中,该校准单元可以初始化提供VCO频率和参考频率测量的分频器
按照以下更为详细的论述,通过几乎同时初始化该分频器,可以避免表示VCO频率的信号和表示参考频率的信号之间的实际相位误差。并且,通过避免表示VCO频率的信号和表示参考频率的信号之间的实际相位误差,可以更快更精确地完成校准。
图1和2是无线通信设备10的方框图,无线通信设备10在RF信号接收和发送过程中分别使用频率合成器20A和20B。在以上二者中任一情况下,频率合成器20可以使用以下所述的一项或多项技术来改进无线通信设备10的工作。
具体地,图1是一个采用了零IF架构的无线通信设备(WCD)实例10的方框图,但是本发明并不局限于此。在该例中,WCD 10将输入的RF信号直接转换成基带信号,并且,尤其是,无需先将RF信号转化成中频(IF)信号。然而,应该理解的是,这里描述的技术可以很容易地应用于使用一个或多个频率合成器的任何架构中。
WCD 10包括接收输入RF信号的天线12。例如,输入RF信号可以包括从一个码分多址(CDMA)基站发出的CDMA调制信号。由天线12接收到的RF信号由RF接收机14进行处理,比如使该信号通过低噪声放大器(LNA)和一个或多个滤波器。然后,由下混频器15将该RF信号下混频为基带信号。具体地,下混频器15可以接收由频率合成器20A产生的参考波形。频率合成器20A可以使用一个在下文将做更详细描述的校准程序,用以将频率合成器校准到接近于准确(correct)的工作频率。校准程序可以改进该频率合成过程,降低系统噪声,并允许简化频率合成器20A中的各个元件。
下混频器15产生基带信号,模数(A/D)转换器17对该基带信号由进行滤波和采样,从而产生与该信号相应的数字值。一个或多个放大器18,比如数字电压增益放大器(VGA),根据从自动增益控制单元(未示出)接收的增益值,通过放大或者衰减所述数字值,用来缩放该数字基带信号。在由放大器18缩放之后,将缩放后的数字基带信号提供给RAKE接收机19,RAKE接收机19分离和跟踪来自不同源,即不同基站的接收信号,或者来自同源但经由多个传播途径的接收信号,即多径信号。例如RAKE接收机19可以包括一些“支路(fingers)”,这些支路用于执行解扩、Walsh码分离(decovering)和累加、导频时间跟踪和频率跟踪。RAKE接收机19的每一支路对于相应的路径输出导频和数据符号。然后,对该导频和数据符号进行符号解调和/或其他信号处理。按照需要,WCD 10也可以包含附加部件(未示出),如滤波器和各种数字或模拟信号处理元件。
图2是WCD 10的另一方框图,用于说明在RF信号发送过程中所使用的元件。在该例中,基带发射机24可以产生基带信号,并将其传送给上混频器25。频率合成器20B向上混频器25提供RF载波。频率合成器20B可以是与频率合成器20A(图1)相同的合成器,或者是与用于信号接收过程的合成器不同的合成器。在以上二者中任一情况下,频率合成器20B执行如下所述的校准技术,以自行校准,从而在准确的工作频率上产生振荡信号。上混频器25将基带信号调制到RF载波上,并将已调RF信号传送给用于缩放信号的放大器26。放大器26可以包括一个或多个电压增益放大器(VGA)、驱动放大器(DA)以及功率放大器(PA)。不同的放大器可以属于同一集成电路芯片,或属于多个不同的芯片。一旦已调RF信号被充分放大或衰减,RF发射机28就可以将已调RF信号经由天线12从无线通信设备10发送出去。
图3是根据一个实施例的频率合成器20的具体方框图。例如,频率合成器20可以分别对应于如图1和图2所示的频率合成器20A或20B。频率合成器20可以包括一个振荡器,如一个与锁相环(PLL)31集成的压控振荡器(VCO)30。例如,PLL 31可以经由一个输入控制电压来提供VCO 30的模拟闭环控制。PLL 31可以包括多个元件,如包括分频器32和33、鉴相器34、充电泵35以及环路滤波器36。例如,分频器32和33可以分别缩放一个参考频率(比如由温度补偿晶体振荡器(TCXO)提供)和一个VCO频率,使得鉴相器34可以确定两个频率间的频率差。然后充电泵35就可以根据需要,调节VCO 30的输入电压,以提高或降低振荡器的频率。环路滤波器36可以对输入到VCO 30的输入信号进行滤波,从而提高频率合成器20的性能,并且可以降低系统噪声。
然而,PLL 31的模拟增益是有限的。换言之,充电泵35能够在一个有限的电压范围内产生VCO 30的输入电压。而且,大增益常常导致频率合成器20提供的系统噪声增大。因此,一般来说需要降低充电泵35提供给振荡器30的增益范围。
为了解决由PLL 31中的大增益所带来的问题,VCO 30可具有相对较大的频率变化,这是由诸如制造过程变化、工艺变化和周围环境条件变化导致的频率变化等因素带来的。改变由充电泵34施加给VCO 30的模拟电压可补偿这些频率误差,但如上所述,该VCO的模拟增益是有限的。由于片上VCO的变容二极管在平均电容上的变化,可能超出VCO在压控电容上所能补偿的范围,在将VCO 30和PLL 31片上集成的集成频率合成器中,频率变化可能会带来很突出的问题。
由于这些和其他的原因,频率合成器20包括了一个校准单元38,用以在激活VCO 30的模拟闭环电压控制之前校准VCO 30。例如,对于一个定义的电压,比如,该定义的电压对应于充电泵35所产生的可用电压的中心,校准单元38可以校准VCO 30以使其工作在最优或接近最优的频率上。通过这种办法,可以减少PLL 31的所需增益,这样可以减少频率合成器20引入的噪声从而提高WCD 10(图1和图2)的性能。
VCO 30是可以配置的,从而使得其在闭环模拟控制之前可以进行校准。例如,VCO 30包括一些开关电容器。校准单元38可以有选择地激活VCO 30中的一些开关电容器,从而恰当地将VCO 30校准至一个最佳或者近似最佳的工作频率。校准后的VCO 30可以经由PLL 31进行控制。
频率合成器20可以包括一个校准开关41,用于将频率合成器20设置在校准状态或者正常工作状态。例如,在校准过程中,开关41可以选择“校准参考电压”42作为对振荡器30的输入。校准参考电压42可以由一个运算放大器(op amp)提供,并且该校准参考电压可选择为对应于充电泵35提供的可用电压的中值。在校准过程中可以对校准参考电压42进行测试或检查,以确保它是所需的参考电压。
另外,在某些情况下,校准参考电压42可以偏移,以补偿诸如温度等周围环境条件的变化。例如,如果外界温度低于正常工作温度,就可能需要将校准参考电压42向充电泵35提供的电压范围的下边界偏移。同样,如果外界温度高于正常工作温度,就可能需要将校准参考电压42向充电泵35提供的电压范围的上边界偏移。例如,可以在产生参考电压42的电路中执行温度补偿算法,执行该温度补偿算法产生的电压与绝对温度(PTAT)成正比。按照这个方法,在正常工作时,可以减小PLL控制电压超出充电泵可以提供的电压范围的可能性。在任何情况下,校准参考电压42使得VCO 30在一个初始频率上起振。
第一分频器32缩放振荡器的频率,比如将频率除以一个整数。同样,第二分频器33缩放参考频率43,比如将参考频率除以一个整数。可以通过一个具有比VCO 30更高精度、更低频率的时钟,如一个温度补偿晶体振荡器(TCXO)来提供参考频率43。分频器32、33的输出分别包括一个表示振荡频率(本例中,VCO 30的频率)的信号和一个表示参考频率43的信号。对分频器32和33的输出信号进行缩放,从而使得信号间的相位差的测量可以提供VCO 30中误差的测量。
通过广泛使用各种不同的硬件配置,包括乘法电路,除法电路,移位寄存器以及计数器等,来实现分频器32和33。在一个相对简单的配置中,分频器32、33包括用以对振荡脉冲的上升或下降沿进行计数的计数器,并且每当检测到的脉冲个数为某一整数时,就提供一个信号。按照这种方法,就可以产生表示VCO 30频率和参考频率43的信号,并将其提供给校准单元38,校准单元38利用这些信号来校准VCO 30。
为了大大改善校准处理,校准单元38几乎同时地(如图所示通过控制信号45和46)初始化分频器32、33。按照这种方法,几乎同时地缩放表示VCO 30的频率和参考频率43的信号。换言之,通过几乎同时地初始化分频器32、33,分频器32、33产生的信号可基本同相。因此,校准单元38只需在一个信号周期之后便能够确定分频器32、33产生的频率差。按照这种方法,校准单元38无需为了确定频率差,而累加和跟踪那些在时间扩展期内产生的信号。相反,通过几乎同时地初始化分频器32、33,校准单元38可以确定信号间的频率差,并可更迅速地调节VCO 30。换言之,几乎同时地初始化分频器32、33可以显著地减少校准VCO 30的耗时。
图4是一个说明VCO 30实例的电路图,虽然参照VCO详细描述了各个实施例,但本发明并不仅仅局限于该方面。其他实施例,如在频率合成器中使用各种不同的振荡器,比如电流控制振荡器等的实施例,也可使用与这里所具体描述的例子相同的技术。
如图4所示,VCO 30包括一个耦合至尾电流(tail current)源58的振荡盒57。VCO 30的振荡盒57可以包括一个包含由电压源52抽头的电感51的LC电路(电感-电容电路)。VCO 30的振荡盒57还可以包含一个或多个变容二极管53,以及晶体管54A和54B。例如,变容二极管53可以由一些反偏二极管构成,这些反偏二极管在一起表现为一个电容。并且,VCO 30的振荡盒57包括一个可配置电路,该可配置电路形式上是开关电容器56的阵列。在校准过程中,开关电容56可以被有选择地激活,从而将VCO 30校准至一个可接受的工作频率。
图5是开关电容器56阵列实例的一个更详细的电路图。总体来讲,开关电容56阵列可以包括多(N)个并联的电容,但是也可以使用其他配置。在图示的例子中,每个开关(S1-SN)可以用于激活两个串联电容。也就是说,每个开关电容包括串联的一个激活开关(S)和两个电容(C和C′)。在图5的实施例中,当越多的开关被激活时,越多的电容就加入到电路中,并且电路的总体电容值增加。因此,校准单元38可以通过有选择地激活或关闭一定数量的开关来对VCO30进行校准,使其足以补偿测得的在表示振荡器频率的信号和表示参考频率的信号之间的频率差。应该理解的是,图5只是一个开关电容器的配置实例,并且在本发明的指引下,其他可选配置也是显而易见的。
图6是一个用于阐明频率合成器的校准技术的流程图。具体地,图6中的技术可以看作是在激活模拟闭环控制之前,作为用于校准VCO 30的开环校准使用。如图所示,校准单元38使锁相环(PLL)31(61)失效,比如通过激活开关41来将校准参考电压42作为输入提供给VCO 30。在该处,若有需要,校准单元38可以等待一小段时间,用以确保VCO 30的初始振荡频率达到稳态。也就是说,在校准参考电压42输入到VCO 30之后,可能需要允许频率合成器20的各元件预热一小段时间。
一旦系统预热后,校准单元38开始初始化分频器32、33(62),如发出一个或多个控制信号45、46。具体地,校准单元38可以几乎同时地初始化分频器32、33。在一个实施例中,分频器32、33包括计数振荡脉冲的上升或下降沿的计数器。在这种情况下,通过几乎同时启动计数器来初始化分频器32、33。第一分频器32产生一个振荡信号(63),即一个表示VCO 30初始频率的信号。同样,第二分频器33产生一个参考信号(64),即一个表示参考频率43的信号。按照这种方法,分频器32、33产生同相的、表示VCO 30的初始频率的信号和表示参考频率的信号。分频器32、33可以分别缩放各自的输入频率,使得产生的信号彼此归一化。
校准单元38对振荡器信号与参考信号(65)进行比较,从而确定VCO 30是否在一个可接受的频率上振荡。具体地,校准单元38可以测量由分频器32、33产生的信号的上升沿之间的时间差,用以确定两个信号间的频率差。校准单元38可以包含一个用于此目的比较电路。按照这种方法,校准单元可以确定VCO 30是否在一个可接受的频率上振荡。
然后校准单元38可以相应地调节VCO 30(66)。例如,校准单元38可以包括一个用于控制VCO 30的可配置电路的数字状态机。如图4和5所示,VCO 30的可配置电路可以包括一组开关电容器56。因此,校准单元38可以有选择性地激活或关闭一个或多个开关,从而将VCO 30校准在最佳或者近似最佳的振荡频率上。在一些情况下,开关的一个子集可以同时被激活或关闭。在其他情况下,开关的激活可以在校准过程中增加。在任何情况下,一旦VCO 30被正确调节(66),就可以启动PLL 31(67),比如通过激活开关41将PLL的输出作为电压控制输入提供给VCO 30。按照这种方法,在离散校准后就启动VCO 30的模拟控制。
如有需要,可以周期性重复校准程序。具体地,在正常工作过程中测试或检查用作VCO 30的电压控制输入的PLL控制电压(在图3中标注但未标附图标记),以确定在下一个可能的时机是否应当重复校准。一个表明应该重复进行校准的条件可以对应于PLL控制电压超出了充电泵在不降低其性能时所能供给的电压范围的条件。该电压范围可以合成一个小的安全域,使得相对于充电泵可以提供的电压范围内的一小段电压,对PLL控制电压进行检查。
图7是说明分频器32、33产生的振荡信号和参考信号时序的时序图。如图所示,当时间=初始化时,分频器32、33中的计数器同时被复位。分频器32和33中的计数器分别对各自信号脉冲的上升沿进行计数,并且在各自数出所定义数量的脉冲后,分别产生一个参考信号脉冲和一个振荡信号脉冲。例如,如图所示,TCXO提供的参考频率可以被3整除。在此种情况下,分频器33对TCXO脉冲的上升沿进行计数,并在3个数后产生一个参考信号脉冲。同样,VCO提供的振荡器频率可以被4整除。在此种情况下,分频器32对VCO脉冲的上升沿进行计数,并在4个脉冲后产生一个振荡器信号。然后,比较振荡器信号和参考信号,以确认是否存在相位差,从而确认VCO30的频率是太高,还是太低,或是在一个可接受的范围内。出于说明的目的,对图7进行了简化。在工作过程中,TCXO的频率通常比VCO的频率低很多。因此,在产生各自信号前,通常,分频器33计数的脉冲数目远小于分频器32计的脉冲数目。
定义用于规定分频器32和33所计的脉冲数目的整数,从而使得产生的参考信号和振荡器信号近似归一化。而且,由于两信号同相,所以能够很快确定两个产生的信号之间的频率差。具体而言,产生的两个信号间的频率差可以在仅仅一个信号周期后得到确定。按照这种方法,可以避免对累加器或更复杂的比较电路的需求。而且,由于所产生的两个信号同相,因而可以显著缩短校准时间。
图8A-8C是另一个时序图,说明了一个校准单元38如何比较振荡器信号和参考信号的实例。在该例中,校准单元38检查振荡器信号和参考信号,以确定VCO的振荡频率是否可以接受。该参考信号提供一个用于检查振荡器信号的参考。参考分频器33也可以在参考信号脉冲的上升沿附近定义一个可接受窗。如果该振荡器信号的上升沿落到该窗口中,它就是可以接受的。如果没有落到该窗口内,就调节VCO 30。该窗口的大小,可以根据校准程序需要的精度进行选择。
在图8A中,振荡器信号的上升沿在窗口之前到来。在此种情况下,VCO 30工作在一个过高(或“太快”)的频率上。因此,在此种情况下,校准单元38可以激活电容开关以降低VCO 30的频率。如图8B所示,振荡器信号的上升沿在窗口之后到来,在此种情况下,VCO工作在一个过低(或“太慢”)的频率上。因此,在此种情况下,校准单元38可以关闭电容开关以提高VCO 30的频率。如图8C所示,振荡器信号的上升沿落在窗口之内,在此种情况下,VCO工作在一个可接受的频率上。因此,在此种情况下,校准单元38无需激活或关闭VCO的电容开关。图8C标注“恰好”是因为振荡器信号的上升沿正好与参考信号的窗口对齐。
所述实施例能够提供许多优点。具体地,在调用用于模拟控制的PLL 31之前执行VCO 30的离散校准,可以通过减小PLL 31的必要增益来降低系统的噪声。而且,降低PLL的必要增益可以简化充电泵35的元件,并可能得到一个更先进的环路滤波器36的设计,因此进一步降低噪声。
此外,几乎同时地初始化分频器33、34,通过给校准单元38提供同相信号,可以显著地减少校准的耗时。当信号同相时,可以极大地简化信号比较。而且,该优点还可延及到实际提高校准之后的PLL31的性能。例如,由于同时初始化分频器32、33,PLL 31的鉴相器34也能够更迅速地检测到信号之间的相位差。换言之,可以缩短PLL31的锁定时间。
在一些实施例中,校准单元38在校准程序后重新初始化分频器32和33。换言之,校准单元38在激活开关41以启动PLL 31后,重新初始化分频器32和33。尤其是由于分频器32和33提供给鉴相器34的信号在PLL 31的工作之初同相,该重新初始化可以进一步降低PLL 31的锁定时间。另外,由于经过校准过程,在PLL启动时可具有可忽略的相位差和非常小的频率误差,因此可以进一步改善PLL的锁定时间。
此处,所述实施例的另一个优点是,同样的分频器32和33可以用于离散校准环路和PLL 31的模拟控制环路。在这两种情况下,分频器32和33可以同时被初始化,使得所产生的信号同相。通过在离散校准开始时初始化分频器32和33,可以降低校准的耗时,并且通过在离散校准之后初始化分频器,可以缩短PLL 31的锁定时间。而且,通过在离散校准环路和PLL 31的模拟控制环路中使用相同的分频器,可以减少频率合成器20的电路整体数量。
基于在校准过程中得到的信息,可以实施更多的附加特点以提高PLL的性能。换言之,校准的结果可以提供有关VCO模拟增益的有关信息。通过使用这些信息,当PLL启动的时候,可以调节充电泵的模拟增益,使得PLL的总体增益保持相对恒定。
更具体而言,当校准程序已经确定一个具体开关电容设置后,该确定的设置可用于初始化PLL充电泵的增益。例如,开关电容设置可以以一个数值的形式出现,即在1和32之间的一个数值。通过仿真,可以确定的是,如果频率校准环路的最终设置是16,那么对于该振荡器的额定频率,VCO(Kv)的模拟增益应该是X。然而,假如校准环路的最终设置为17,则VCO的模拟增益可能会增加,比如,达到X+5%*X。同样,如果设置为15,则VCO的模拟增益可能会减少,比如,减小到X-5%*X。
为了使PLL的环增益保持相对恒定,充电泵的模拟增益(Kφ)可基于在频率校准期间得到的有关信息进行初始化,即,电容设置或VCO模拟增益(Kv)。由此,如果充电泵的额定增益(Kφ)是Y,则当最终校准设置为17时,可将Kφ调节为Y/(1+5%)。同样,若最终设置为15,Kφ可以被调节为Y/(1-5%)。总之,最终校准设定提供VCO的模拟增益的相关信息。这些信息可以用来调节PLL的不同部分的模拟增益(如充电泵的增益),从而将总体模拟增益保持为一个常量。由于整体增益与Kv*Kφ成正比,保持Kv*Kφ恒定同样可以确保整体增益保持相对恒定。
如上所述,通过在校准过程中使用的附加技术,可以应对诸如温度等周围环境条件的变化。例如,在一个集成片上VCO中,温度的改变可能会引起变容二极管电容值的变化。为此,需要偏移校准输入电压42用以补偿诸如温度等周围环境条件的变化。如果与温度无关,校准输入电压可选择为与充电泵35可供电压的中心值相对应。然而,由于温度变化将导致VCO 30中的变容二极管的电容变化,就需要调节校准输入电压,以应对温度中将来可能发生的变化。
例如,若环境温度小于正常工作温度,就需要将校准参考电压42向充电泵35可提供的电压范围的下边界偏移。同样,若环境温度大于正常工作温度,就需要将校准参考电压42向充电泵35可提供的电压范围的上边界偏移。使用一个温度补偿算法来生成校准参考电压42,该温度补偿算法将能产生一个正比于绝对温度(PTAT)的电压。例如,在生成校准参考电压42时,使用温度补偿电路来执行PTAT算法。
图9是根据实施例的另一个流程图。如图所示,选择一个校准输入参数(91)。例如,频率合成器20可以包括一个温度补偿电路,用以执行一个算法来选择与绝对温度(PTAT)成正比的校准参考电压42。然后就可以依照上面所述的方法对VCO 30进行校准(92)。在校准之后,启动PLL 31(93),通过根据环境条件,如温度,选择校准输入参数的方法,可使环境条件的变化对频率合成器20的工作产生负面影响的可能性得到降低。
例如,如果在较低温度下执行校准,模拟调谐电压就已经向可能达到的电压范围的下边界偏移。如果温度增加,并且不能再次进行校准,充电泵35将具备一个更大的可用电压提升的范围,用以调谐VCO30。可用的电压降低的范围将会减少,而在低温条件下进行校准,则不可能大幅降低电压。
同样,如果在较高温度下进行校准,参考电压从充电泵35可供电压的上边界开始。由此,充电泵35将具备一个更大的可用电压降低的范围,用以调谐VCO 30。在这种情况下,可用电压提升的范围将会减少,如果在高温条件下进行校准,则大幅升高电压将是不可能的。
已经描述了许多实施例。例如,描述了在激活闭环模拟控制之前使用振荡器的离散校准技术。然而,在本发明范畴以内可以做多种修正。例如,相同或类似的技术可以使用到无线通信设备以外的设备中。而且,相同或类似的技术中也可以应用到压控振荡器以外的振荡器中。例如,相似的技术可以用于校准电流控制振荡器等。
此外,虽然各种实施例中的许多细节方面都描述为以硬件来实现,但是相同或类似的技术也可以通过在一个可编程的数字信号处理器(DSP)上执行的软件来实现,或者通过固件来实现,以及通过硬件、软件和固件相结合的方法实现。因此,这些和其他实施例都在下述权利要求的范围之内。
Claims (41)
1、一种用于校准振荡器的方法,包括:
产生针对于一个输入参数的第一信号,该第一信号表示该振荡器的初始频率;
产生表示参考频率的第二信号,其中,产生该第一和该第二信号,包括几乎同时缩放该振荡器的该初始频率和该参考频率,从而使得该产生的信号基本同相;以及
基于该第一和该第二信号的比较结果,调整该振荡器的该初始频率。
2、如权利要求1所述的方法,其中,所述振荡器包括一个压控振荡器,并且所述输入参数包括一个校准电压输入,其中产生所述第一信号,包括将所述校准电压输入施加到所述压控振荡器上,以产生所述振荡器的所述初始频率,并且缩放所述振荡器的所述初始频率。
3、如权利要求2所述的方法,进一步包括:基于温度产生所述校准电压输入。
4、如权利要求1所述的方法,进一步包括:在调整所述初始频率之后启动一个锁相环,并且测试从该锁相环输入至所述振荡器的一个电压控制输入,以确定是否应当再次执行校准。
5、如权利要求1所述的方法,其中,产生所述第二信号,包括接收来自一个温度补偿晶体振荡器的所述参考频率,并且缩放所述参考频率。
6、如权利要求1所述的方法,其中,几乎同时缩放所述振荡器的所述初始频率和所述参考频率,包括几乎同时初始化针对所述振荡器的所述初始频率和所述参考频率的分频器电路。
7、如权利要求1所述的方法,其中所述振荡器包括一个压控振荡器,该压控振荡器具有多个开关电容器,并且其中基于所述第一和所述第二信号的比较结果而调整所述振荡器的所述初始频率包括:基于所述第一和所述第二信号的比较结果来激活该开关电容器的一个子集。
8、如权利要求1所述的方法,进一步包括:在校准所述振荡器之后启动一个锁相环,并且基于所述振荡器的校准设置,调整所述锁相环充电泵的初始增益。
9、一种频率合成器,包括:
一个振荡器,包括一个可配置电路,该可配置电路针对于一个初始输入参数,定义该振荡器的初始频率;以及
一个校准单元,基于表示该振荡器的信号和表示一个参考的信号的比较结果,调整该可配置电路,其中该校准单元初始化表示该振荡器的信号和表示该参考的信号,以使表示该振荡器的信号和表示该参考的信号基本上同相。
10、如权利要求9所述的频率合成器,其中所述振荡器包括一个压控振荡器,并且所述初始输入参数是一个初始输入电压,其中所述可配置电路具有多个开关电容器,其中所述校准单元,通过基于表示所述振荡器的信号和表示所述参考的信号的比较结果,激活所述开关电容器的一个子集,来调整所述可配置电路。
11、如权利要求10所述的频率合成器,进一步包括一个基于温度产生所述初始输入电压的电路。
12、如权利要求9所述的频率合成器,进一步包括第一分频器,用于通过缩放由所述初始输入参数定义的一个振荡器频率来生成表示所述振荡器的信号,以及第二分频器,用于通过缩放一个参考频率来生成表示所述参考的信号。
13、如权利要求12所述的频率合成器,其中所述校准单元几乎同时初始化所述第一和所述第二分频器,以初始化表示所述振荡器的信号和表示所述参考的信号,从而使得表示所述振荡器的信号和表示所述参考的信号基本同相。
14、如权利要求12所述的频率合成器,进一步包括一个在校准以后提供所述振荡器的模拟控制的锁相环。
15、如权利要求14所述的频率合成器,其中所述锁相环和所述振荡器被集成为集成电路,其中用于缩放所述参考和所述振荡器频率的所述分频器也用于所述锁相环中。
16、如权利要求14所述的频率合成器,其中所述振荡器是一个压控振荡器,并且其中所述锁相环包括一个充电泵,用于在校准之后、生成所述压控振荡器的输入电压,该校准是基于表示所述振荡器的信号和表示一个参考的所述频率的比较结果而进行的。
17、一种设备,包括
一个电路,用于产生针对于一个输入参数的第一信号,该第一信号表示振荡器初始频率;
一个电路,用于产生表示一个参考频率的第二信号,其中产生该第一和该第二信号的电路,几乎同时缩放该振荡器的初始频率和参考频率,从而使得该产生的信号基本上同相;以及
一个电路,用于基于该第一和该第二信号的比较结果来调整该振荡器的初始频率。
18、如权利要求17所述的设备,其中所述振荡器包括一个压控振荡器,并且所述输入参数包括一个校准电压输入,其中用于产生所述第一信号的电路将该校准电压输入施加到该压控振荡器上,以产生所述振荡器的初始频率,并且缩放所述振荡器的初始频率。
19、如权利要求17所述的设备,进一步包括一个基于温度产生所述校准电压输入的电路。
20、如权利要求17所述的设备,其中用于产生所述第二信号的所述电路接收来自一个温度补偿晶体振荡器的所述参考频率,并且缩放所述参考频率。
21、如权利要求17所述的设备,其中,几乎同时缩放所述振荡器的所述初始频率和所述参考频率的所述电路,几乎同时初始化针对所述振荡器的所述初始频率和所述参考频率的分频器电路。
22、如权利要求17所述的设备,其中所述振荡器包括一个压控振荡器,该压控振荡器具有多个开关电容器,并且其中基于所述第一和所述第二信号的比较结果而调整所述振荡器初始频率的电路,基于所述第一和所述第二信号的比较结果来激活所述开关电容器的一个子集。
23、一种频率合成器,包括:
一个振荡器,包括一个可配置电路,该可配置电路针对于一个初始输入参数定义该振荡器初始频率;以及
一个装置,用于基于表示该振荡器的信号和表示一个参考的信号的比较结果来调整该可配置电路,其中用于调整的该装置初始化表示该振荡器的信号和表示该参考的信号,从而使表示该振荡器的信号和表示该参考的信号基本上同相。
24、如权利要求23所述的频率合成器,其中所述振荡器包括一个压控振荡器,并且所述初始输入参数是一个初始输入电压,其中所述可配置电路具有多个开关电容器,其中用于调整的所述装置,基于表示所述振荡器的信号和表示所述参考的信号的比较结果,通过激活所述开关电容器的一个子集来调整所述可配置电路。
25、如权利要求24所述的频率合成器,进一步包括一个基于温度产生所述初始输入电压的装置。
26、如权利要求23所述的频率合成器,进一步包括:第一分频装置,用于通过缩放由所述初始输入参数定义的一个振荡器频率而生成表示所述振荡器的所述信号,以及第二分频装置,用于通过缩放一个参考频率而生成表示所述参考的所述信号。
27、如权利要求26所述的频率合成器,其中用于调整的所述装置,通过对一个用于所述振荡器初始频率的分频器电路和一个用于所述参考频率的分频器电路几乎同时进行初始化,来初始化表示所述振荡器的信号和表示所述参考的信号。
28、如权利要求23所述的频率合成器,进一步包括一个在校准之后用于所述振荡器的模拟控制的装置。
29、如权利要求28所述的频率合成器,其中用于模拟控制的所述装置和所述振荡器被集成为集成电路。
30、如权利要求28所述的频率合成器,其中所述振荡器是一个压控振荡器,并且其中用于模拟控制的所述装置包括一个在校准之后、生成用于所述压控振荡器的输入电压的装置,该校准是基于表示所述振荡器的所述信号和表示一个参考的所述信号的比较结果而进行的。
31、一种无线通信设备,包括:
一个用于产生波形的频率合成器,其中该频率合成器包括一个振荡器,该振荡器包括一个可配置电路,该可配置电路针对于一个初始输入参数定义该振荡器的初始频率,以及一个校准单元,该校准单元,基于表示该振荡器的信号和表示一个参考的信号的比较结果来调整该可配置电路,其中该校准单元初始化表示该振荡器的信号和表示该参考的信号,以使表示该振荡器的信号和表示该参考的信号基本上同相;以及
一个混频器,用于使该波形混频。
32、如权利要求31所述的无线通信设备,进一步包括一个用于接收RF波形的接收机,其中所述混频器利用由所述频率合成器产生的波形作为参考时序,将所述接收到的RF波形下混频至基带信号。
33、如权利要求31所述的无线通信设备,进一步包括一个用于发送所述波形的发射机,其中在发送之前,所述混频器将基带信号调制成所述波形。
34、一种方法,包括:
基于温度选择一个振荡器的校准输入参数;以及
在该校准输入参数下,基于该振荡器的频率来校准该振荡器。
35、如权利要求34所述的方法,进一步包括经由一个锁相环在校准之后控制所述振荡器的频率。
36、如权利要求34所述的方法,其中,所述振荡器是一个压控振荡器,并且其中选择所述校准输入参数,包括基于温度选择一个校准输入电压。
37、如权利要求34所述的方法,其中,校准所述振荡器,包括校准所述振荡器的开关电路。
38、一种设备,包括
一个振荡器,包括一个可配置电路,该可配置电路在一个校准参数下,定义该振荡器的初始频率;以及
一个温度补偿电路,用于基于温度产生该校准参数。
39、如权利要求38所述的设备,进一步包括一个校准单元,用于基于表示所述振荡器的信号和表示一个参考的信号的比较结果,有选择地激活所述可配置电路。
40、如权利要求38所述的设备,其中,所述振荡器是一个压控振荡器,并且其中所述校准参数是一个初始输入电压,其中所述温度补偿电路基于温度选择该初始输入电压。
41、如权利要求38所述的设备,进一步包括一个锁相环,该锁相环在校准之后、经由所述振荡器的闭环模拟控制,调整振荡器频率。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/092,669 | 2002-03-06 | ||
US10/092,669 US7546097B2 (en) | 2002-03-06 | 2002-03-06 | Calibration techniques for frequency synthesizers |
PCT/US2003/006955 WO2003077422A2 (en) | 2002-03-06 | 2003-03-04 | Calibration techniques for frequency synthesizers |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2010101367452A Division CN101917186B (zh) | 2002-03-06 | 2003-03-04 | 用于频率合成器的校准技术 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1768478A true CN1768478A (zh) | 2006-05-03 |
CN1768478B CN1768478B (zh) | 2011-05-25 |
Family
ID=27804175
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2010101367452A Expired - Lifetime CN101917186B (zh) | 2002-03-06 | 2003-03-04 | 用于频率合成器的校准技术 |
CN038051060A Expired - Lifetime CN1768478B (zh) | 2002-03-06 | 2003-03-04 | 用于频率合成器的校准技术 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2010101367452A Expired - Lifetime CN101917186B (zh) | 2002-03-06 | 2003-03-04 | 用于频率合成器的校准技术 |
Country Status (5)
Country | Link |
---|---|
US (2) | US7546097B2 (zh) |
CN (2) | CN101917186B (zh) |
AU (1) | AU2003220074A1 (zh) |
MX (1) | MXPA04008636A (zh) |
WO (1) | WO2003077422A2 (zh) |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101287194B (zh) * | 2007-04-09 | 2011-04-20 | 中兴通讯股份有限公司 | 采用零中频方案的移动终端的校准方法 |
CN101098141B (zh) * | 2006-06-29 | 2012-05-30 | 日本电波工业株式会社 | 频率合成器 |
CN102647186A (zh) * | 2011-02-17 | 2012-08-22 | 联发科技股份有限公司 | 信号产生电路、增益估测装置与信号产生方法 |
CN102812640A (zh) * | 2010-03-17 | 2012-12-05 | 德州仪器公司 | 具有模拟及数字反馈控制的锁相环路(pll) |
CN103095291A (zh) * | 2011-11-04 | 2013-05-08 | 美国博通公司 | 快速锁相环设置 |
CN105720975A (zh) * | 2014-12-17 | 2016-06-29 | 意法半导体国际有限公司 | 具有跨工艺、电压和温度被补偿的带宽的锁相环(pll) |
CN102812640B (zh) * | 2010-03-17 | 2016-11-30 | 德州仪器公司 | 具有模拟及数字反馈控制的锁相环路(pll) |
CN107251454A (zh) * | 2015-02-19 | 2017-10-13 | 瑞典爱立信有限公司 | 用于波束成形和mimo的本地振荡器相位同步 |
CN108809304A (zh) * | 2017-05-03 | 2018-11-13 | 创意电子股份有限公司 | 时脉数据回复装置及方法 |
CN109714049A (zh) * | 2019-02-27 | 2019-05-03 | 上海创远仪器技术股份有限公司 | 针对集成频率合成器实现频率快速校准和扫描的电路结构及方法 |
Families Citing this family (40)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3612506B2 (ja) * | 2001-09-04 | 2005-01-19 | Necアクセステクニカ株式会社 | 移動携帯端末装置 |
US7062229B2 (en) * | 2002-03-06 | 2006-06-13 | Qualcomm Incorporated | Discrete amplitude calibration of oscillators in frequency synthesizers |
US7546097B2 (en) * | 2002-03-06 | 2009-06-09 | Qualcomm Incorporated | Calibration techniques for frequency synthesizers |
US7103337B2 (en) * | 2002-05-31 | 2006-09-05 | Hitachi, Ltd. | PLL circuit having a multi-band oscillator and compensating oscillation frequency |
GB2389254B (en) * | 2002-05-31 | 2005-09-07 | Hitachi Ltd | Semiconductor integrated circuit device for communication |
DE602005015355D1 (de) | 2004-11-18 | 2009-08-20 | Research In Motion Ltd | Verfahren und vorrichtung zur präzisen abstimmung in offener schleife der referenzfrequenz innerhalb einer drahtlosen einrichtung |
KR100611512B1 (ko) * | 2004-12-07 | 2006-08-11 | 삼성전자주식회사 | 적응 주파수 조절기, 적응 주파수 조절기를 포함한 위상고정 루프 |
US7148760B2 (en) * | 2004-12-30 | 2006-12-12 | Nokia Corporation | VCO gain tuning using voltage measurements and frequency iteration |
US7590387B2 (en) * | 2005-03-18 | 2009-09-15 | Broadcom Corp. | High accuracy voltage controlled oscillator (VCO) center frequency calibration circuit |
US7323944B2 (en) * | 2005-04-11 | 2008-01-29 | Qualcomm Incorporated | PLL lock management system |
CN1956337B (zh) * | 2005-10-24 | 2011-03-30 | 北京六合万通微电子技术股份有限公司 | 锁相环频率综合器中寄生参考频率的消除方法及装置 |
EP2267900A1 (en) | 2005-11-04 | 2010-12-29 | Skyworks Solutions, Inc. | High resolution auto-tuning for a voltage controlled oscillator |
US20110260761A1 (en) * | 2008-10-17 | 2011-10-27 | Freescale Semiconductor, Inc. | Temperature compensation in a phase-locked loop |
US20100225402A1 (en) * | 2009-03-09 | 2010-09-09 | Qualcomm Incorporated | Vco tuning with temperature compensation |
US8188802B2 (en) * | 2009-05-13 | 2012-05-29 | Qualcomm Incorporated | System and method for efficiently generating an oscillating signal |
TWI470937B (zh) * | 2009-09-04 | 2015-01-21 | Mstar Semiconductor Inc | 鎖相迴路之頻率校正裝置及頻率校正方法 |
CN102118160B (zh) * | 2009-12-30 | 2013-10-23 | 意法半导体研发(深圳)有限公司 | 产生时钟信号的电路和方法 |
US8698565B2 (en) | 2010-06-02 | 2014-04-15 | Skyworks Solutions, Inc. | Dynamic voltage-controlled oscillator calibration and selection |
US8275336B2 (en) * | 2010-06-23 | 2012-09-25 | Richwave Technology Corp. | Apparatus and method for digitally controlling capacitance |
US8669816B2 (en) | 2010-09-27 | 2014-03-11 | Mediatek Singapore Pte. Ltd. | Integrated circuit device, electronic device and method therefor |
US8570107B2 (en) | 2011-04-01 | 2013-10-29 | Mediatek Singapore Pte. Ltd. | Clock generating apparatus and frequency calibrating method of the clock generating apparatus |
US8868056B2 (en) * | 2011-08-18 | 2014-10-21 | Qualcomm Incorporated | Systems and methods of device calibration |
US8531245B2 (en) | 2011-10-28 | 2013-09-10 | St-Ericsson Sa | Temperature compensation in a PLL |
EP2951935B1 (en) * | 2013-01-30 | 2017-11-22 | Telefonaktiebolaget LM Ericsson (publ) | Method and apparatus for calibrating multiple antennas |
US8885788B1 (en) * | 2013-05-15 | 2014-11-11 | Intel IP Corporation | Reducing settling time in phase-locked loops |
US20150048839A1 (en) * | 2013-08-13 | 2015-02-19 | Broadcom Corporation | Battery fuel gauge calibration |
US20150118980A1 (en) * | 2013-10-29 | 2015-04-30 | Qualcomm Incorporated | Transmitter (tx) residual sideband (rsb) and local oscillator (lo) leakage calibration using a reconfigurable tone generator (tg) and lo paths |
CN104242928B (zh) * | 2014-08-20 | 2017-04-19 | 北京遥测技术研究所 | 锁频环中一种基于叉积算法的频率锁定检测器处理方法 |
US10693527B2 (en) | 2014-12-30 | 2020-06-23 | Solid, Inc. | Distributed antenna system including crest factor reduction module disposed at optimum position |
WO2016108651A1 (ko) * | 2014-12-30 | 2016-07-07 | 주식회사 쏠리드 | 분산 안테나 시스템에서의 cfr 배치 방법 |
US9601101B1 (en) * | 2015-09-08 | 2017-03-21 | The Florida International University Board Of Trustees | Frequency calibration for audio synthesizers |
CN108736888B (zh) * | 2017-04-18 | 2021-10-08 | 博通集成电路(上海)股份有限公司 | 用于补偿分数n频率综合器中的量化噪声的电路 |
US10461695B2 (en) | 2017-05-31 | 2019-10-29 | Qualcomm Incorporated | Planar differential inductor with fixed differential and common mode inductance |
US10615809B2 (en) * | 2017-09-28 | 2020-04-07 | Stmicroelectronics International N.V. | Calibration of a voltage controlled oscillator to trim the gain thereof, using a phase locked loop and a frequency locked loop |
JP6644204B2 (ja) * | 2017-10-17 | 2020-02-12 | 三菱電機株式会社 | 信号源 |
US20210392600A1 (en) * | 2017-12-18 | 2021-12-16 | Intel IP Corporation | Method and apparatus for calibrating a clock |
KR102528561B1 (ko) * | 2018-05-09 | 2023-05-04 | 삼성전자주식회사 | 클락 생성을 위한 장치 및 방법 |
US10637487B1 (en) * | 2019-02-11 | 2020-04-28 | Inphi Corporation | Tunable voltage controlled oscillators |
CN112653459A (zh) * | 2020-12-28 | 2021-04-13 | 成都美数科技有限公司 | 一种可实时校准的射频信号源 |
US11870451B1 (en) * | 2022-12-20 | 2024-01-09 | Viavi Solutions Inc. | Frequency synthesizer using voltage-controlled oscillator (VCO) core of wideband synthesizer with integrated VCO |
Family Cites Families (72)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US535365A (en) * | 1895-03-12 | Portable car-seat bridge | ||
US4087750A (en) | 1968-05-23 | 1978-05-02 | The United States Of America As Represented By The Secretary Of The Army | Receiver for detecting and analyzing amplitude or angle modulated waves in the presence of interference |
US4313209A (en) | 1980-07-14 | 1982-01-26 | John Fluke Mfg. Co., Inc. | Phase-locked loop frequency synthesizer including compensated phase and frequency modulation |
US4454483A (en) | 1982-03-25 | 1984-06-12 | Cubic Corporation | Temperature compensation of an oscillator by fractional cycle synthesis |
US4746879A (en) * | 1986-08-28 | 1988-05-24 | Ma John Y | Digitally temperature compensated voltage-controlled oscillator |
DE3822407A1 (de) | 1987-07-02 | 1989-02-02 | Seiko Electronic Components | Oszillatorschaltung mit digitaler temperaturkompensation |
US4792768A (en) | 1987-11-06 | 1988-12-20 | Hewlett-Packard Company | Fast frequency settling signal generator utilizing a frequency locked-loop |
US4789996A (en) * | 1988-01-28 | 1988-12-06 | Siemens Transmission Systems, Inc. | Center frequency high resolution digital phase-lock loop circuit |
US4940950A (en) | 1988-08-12 | 1990-07-10 | Tel-Instrument Electronics Corporation | Frequency synthesis method and apparatus using approximation to provide closely spaced discrete frequencies over a wide range with rapid acquisition |
GB2237157A (en) | 1989-10-20 | 1991-04-24 | Marconi Instruments Ltd | Control of frequency modulators |
US5023572A (en) | 1989-12-20 | 1991-06-11 | Westinghouse Electric Corp. | Voltage-controlled oscillator with rapid tuning loop and method for tuning same |
IL96351A (en) | 1990-11-14 | 1994-01-25 | Zuta Marc | Frequency synthesizer having microcomputer supplying analog and digital control signals to vco |
US5335365A (en) | 1991-07-08 | 1994-08-02 | Motorola, Inc. | Frequency synthesizer with VCO output control |
US5493710A (en) | 1991-08-02 | 1996-02-20 | Hitachi, Ltd. | Communication system having oscillation frequency calibrating function |
US5150082A (en) | 1992-02-21 | 1992-09-22 | Hewlett-Packard Company | Center frequency calibration for DC coupled frequency modulation in a phase-locked loop |
JPH05268078A (ja) | 1992-03-24 | 1993-10-15 | Fujitsu Ltd | 周波数監視機能を有するpllキャリブレーション回路 |
FI95334C (fi) | 1992-04-02 | 1996-01-10 | Nokia Telecommunications Oy | Oskillaattoriyksikkö digitaalisen solukkoradioverkon tukiasemaa tai vastaavaa varten |
JP2581398B2 (ja) * | 1993-07-12 | 1997-02-12 | 日本電気株式会社 | Pll周波数シンセサイザ |
US5382922A (en) | 1993-12-23 | 1995-01-17 | International Business Machines Corporation | Calibration systems and methods for setting PLL gain characteristics and center frequency |
US5509034A (en) * | 1994-02-14 | 1996-04-16 | Beukema; Troy J. | Frequency synchronizing method for a reference oscillator |
US5774555A (en) * | 1994-08-12 | 1998-06-30 | Samsung Electronics Co., Ltd. | Switched capacitor bandpass filter for detecting pilot signal |
US5787134A (en) * | 1994-09-12 | 1998-07-28 | Analog Devices, Inc. | Switched capacitance phase locked loop system |
US5539351A (en) * | 1994-11-03 | 1996-07-23 | Gilsdorf; Ben | Circuit and method for reducing a gate volage of a transmission gate within a charge pump circuit |
FI98577C (fi) | 1995-03-28 | 1997-07-10 | Nokia Mobile Phones Ltd | Oskillaattorin keskitaajuuden viritysmenetelmä |
US5604465A (en) | 1995-06-07 | 1997-02-18 | International Business Machines Corporation | Adaptive self-calibration for fast tuning phaselock loops |
FR2737626B1 (fr) | 1995-07-31 | 1997-09-05 | Sgs Thomson Microelectronics | Dispositif et procede pour regler la frequence d'accord d'un demodulateur pll |
US5926515A (en) | 1995-12-26 | 1999-07-20 | Samsung Electronics Co., Ltd. | Phase locked loop for improving a phase locking time |
US5604468A (en) * | 1996-04-22 | 1997-02-18 | Motorola, Inc. | Frequency synthesizer with temperature compensation and frequency multiplication and method of providing the same |
US5870001A (en) | 1996-10-22 | 1999-02-09 | Telefonaktiebolaget L M Ericsson (Publ) | Apparatus, and associated method, for calibrating a device |
IL120119A0 (en) * | 1997-01-31 | 1997-04-15 | Binder Yehuda | Method and system for calibrating a crystal oscillator |
US6130891A (en) * | 1997-02-14 | 2000-10-10 | Advanced Micro Devices, Inc. | Integrated multiport switch having management information base (MIB) interface temporary storage |
WO1999004495A1 (en) | 1997-07-18 | 1999-01-28 | Microchip Technology Incorporated | Phase-locked loop with phase and frequency comparators |
US6064947A (en) | 1997-08-27 | 2000-05-16 | Texas Instruments Incorporated | Time base generator internal voltage-controlled oscillator calibration system and method |
US5831485A (en) | 1997-09-04 | 1998-11-03 | Tektronix, Inc. | Method and apparatus for producing a temperature stable frequency using two oscillators |
US6334173B1 (en) * | 1997-11-17 | 2001-12-25 | Hyundai Electronics Industries Co. Ltd. | Combined cache with main memory and a control method thereof |
US6308055B1 (en) * | 1998-05-29 | 2001-10-23 | Silicon Laboratories, Inc. | Method and apparatus for operating a PLL for synthesizing high-frequency signals for wireless communications |
US6150891A (en) | 1998-05-29 | 2000-11-21 | Silicon Laboratories, Inc. | PLL synthesizer having phase shifted control signals |
DE69826835T2 (de) | 1998-05-29 | 2006-02-23 | Motorola Semiconducteurs S.A. | Frequenzsynthetisierer |
US6137372A (en) * | 1998-05-29 | 2000-10-24 | Silicon Laboratories Inc. | Method and apparatus for providing coarse and fine tuning control for synthesizing high-frequency signals for wireless communications |
US6473607B1 (en) | 1998-06-01 | 2002-10-29 | Broadcom Corporation | Communication device with a self-calibrating sleep timer |
US6070200A (en) * | 1998-06-02 | 2000-05-30 | Adaptec, Inc. | Host adapter having paged data buffers for continuously transferring data between a system bus and a peripheral bus |
US6023198A (en) | 1998-06-08 | 2000-02-08 | Motorola, Inc. | Self-tuning and temperature compensated voltage controlled oscillator |
US6157198A (en) | 1998-06-10 | 2000-12-05 | Anritsu Company | Automatic timebase calibration for synchronizing a timebase frequency with a frequency reference standard |
DE69812379T2 (de) * | 1998-06-25 | 2004-02-05 | Pavis Varese S.R.L. | Elastischer rückenstützgürtel mit querversteifungen und schnürvorrichtung zum einstellen der spannung |
US6016081A (en) | 1998-07-17 | 2000-01-18 | O'shaughnessy; Timothy G. | Tunable oscillator using a reference input frequency |
US6133793A (en) * | 1998-07-27 | 2000-10-17 | Motorola, Inc. | Circuit and method of amplifying a signal for a receiver |
US6175280B1 (en) | 1998-07-30 | 2001-01-16 | Radio Adventures Corporation | Method and apparatus for controlling and stabilizing oscillators |
JP3254427B2 (ja) | 1998-10-09 | 2002-02-04 | インターナショナル・ビジネス・マシーンズ・コーポレーション | Vco特性のキャリブレーション方法 |
US6010651A (en) * | 1998-10-22 | 2000-01-04 | Hsu; Chin-Chao | Latex leather sheet fabrication method |
US6426680B1 (en) * | 1999-05-26 | 2002-07-30 | Broadcom Corporation | System and method for narrow band PLL tuning |
US6211745B1 (en) * | 1999-05-03 | 2001-04-03 | Silicon Wave, Inc. | Method and apparatus for digitally controlling the capacitance of an integrated circuit device using mos-field effect transistors |
US6133797A (en) | 1999-07-30 | 2000-10-17 | Motorola, Inc. | Self calibrating VCO correction circuit and method of operation |
US6463266B1 (en) * | 1999-08-10 | 2002-10-08 | Broadcom Corporation | Radio frequency control for communications systems |
US6406806B1 (en) * | 1999-11-09 | 2002-06-18 | General Motors Corporation | Fuel cell voltage monitoring and system control |
US6480745B2 (en) * | 1999-12-24 | 2002-11-12 | Medtronic, Inc. | Information network interrogation of an implanted device |
US20030191876A1 (en) * | 2000-02-03 | 2003-10-09 | Fallon James J. | Data storewidth accelerator |
JP2001230667A (ja) | 2000-02-16 | 2001-08-24 | Nec Corp | 位相調整回路 |
US6316991B1 (en) * | 2000-03-29 | 2001-11-13 | Cirrus Logic, Inc. | Out-of-calibration circuits and methods and systems using the same |
JP3488180B2 (ja) | 2000-05-30 | 2004-01-19 | 松下電器産業株式会社 | 周波数シンセサイザ |
US6545547B2 (en) | 2000-08-18 | 2003-04-08 | Texas Instruments Incorporated | Method for tuning a VCO using a phase lock loop |
US6542044B1 (en) | 2000-09-11 | 2003-04-01 | Rockwell Collins, Inc. | Integrated frequency source |
EP1193879A1 (fr) * | 2000-09-29 | 2002-04-03 | Koninklijke Philips Electronics N.V. | Synthétiseur de fréquences à faible bruit et à réponse rapide, et procédé de synthèse de fréquences correspondant |
US6486745B1 (en) | 2000-10-03 | 2002-11-26 | Delphi Technologies, Inc. | Adjustable voltage controlled oscillator |
US6549078B1 (en) * | 2000-11-18 | 2003-04-15 | Ashvattha Semiconductor Inc. | Method and system for directly modulating a voltage controlled oscillator for use in frequency/phase modulated systems |
JP4270339B2 (ja) | 2000-12-27 | 2009-05-27 | 富士通株式会社 | Pll回路及びこれに用いられる自動バイアス調整回路 |
EP1235403B1 (en) * | 2001-02-22 | 2012-12-05 | Panasonic Corporation | Combined frequency and amplitude modulation |
US6760577B2 (en) * | 2001-03-29 | 2004-07-06 | Maxim Integrated Products, Inc. | Alignment methods and apparatus for I/Q phase and amplitude error correction and image rejection improvement |
US6933788B2 (en) * | 2001-05-16 | 2005-08-23 | Kyocera Wireless Corp. | Reference oscillator |
US6850125B2 (en) * | 2001-08-15 | 2005-02-01 | Gallitzin Allegheny Llc | Systems and methods for self-calibration |
US20030046492A1 (en) * | 2001-08-28 | 2003-03-06 | International Business Machines Corporation, Armonk, New York | Configurable memory array |
US20030050029A1 (en) * | 2001-09-06 | 2003-03-13 | Yaron Kaufmann | Fast locking wide band frequency synthesizer |
US7546097B2 (en) * | 2002-03-06 | 2009-06-09 | Qualcomm Incorporated | Calibration techniques for frequency synthesizers |
-
2002
- 2002-03-06 US US10/092,669 patent/US7546097B2/en not_active Expired - Lifetime
-
2003
- 2003-03-04 MX MXPA04008636A patent/MXPA04008636A/es active IP Right Grant
- 2003-03-04 WO PCT/US2003/006955 patent/WO2003077422A2/en not_active Application Discontinuation
- 2003-03-04 CN CN2010101367452A patent/CN101917186B/zh not_active Expired - Lifetime
- 2003-03-04 AU AU2003220074A patent/AU2003220074A1/en not_active Abandoned
- 2003-03-04 CN CN038051060A patent/CN1768478B/zh not_active Expired - Lifetime
-
2008
- 2008-06-17 US US12/140,523 patent/US8019301B2/en not_active Expired - Lifetime
Cited By (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101098141B (zh) * | 2006-06-29 | 2012-05-30 | 日本电波工业株式会社 | 频率合成器 |
CN101287194B (zh) * | 2007-04-09 | 2011-04-20 | 中兴通讯股份有限公司 | 采用零中频方案的移动终端的校准方法 |
CN102812640B (zh) * | 2010-03-17 | 2016-11-30 | 德州仪器公司 | 具有模拟及数字反馈控制的锁相环路(pll) |
CN102812640A (zh) * | 2010-03-17 | 2012-12-05 | 德州仪器公司 | 具有模拟及数字反馈控制的锁相环路(pll) |
CN102647186A (zh) * | 2011-02-17 | 2012-08-22 | 联发科技股份有限公司 | 信号产生电路、增益估测装置与信号产生方法 |
CN102647186B (zh) * | 2011-02-17 | 2014-12-03 | 联发科技股份有限公司 | 信号产生电路、增益估测装置与信号产生方法 |
CN103095291A (zh) * | 2011-11-04 | 2013-05-08 | 美国博通公司 | 快速锁相环设置 |
CN105720975A (zh) * | 2014-12-17 | 2016-06-29 | 意法半导体国际有限公司 | 具有跨工艺、电压和温度被补偿的带宽的锁相环(pll) |
CN107251454A (zh) * | 2015-02-19 | 2017-10-13 | 瑞典爱立信有限公司 | 用于波束成形和mimo的本地振荡器相位同步 |
CN107251454B (zh) * | 2015-02-19 | 2020-11-20 | 瑞典爱立信有限公司 | 用于波束成形和mimo的本地振荡器相位同步 |
CN108809304A (zh) * | 2017-05-03 | 2018-11-13 | 创意电子股份有限公司 | 时脉数据回复装置及方法 |
CN108809304B (zh) * | 2017-05-03 | 2022-01-21 | 创意电子股份有限公司 | 时脉数据回复装置及方法 |
CN109714049A (zh) * | 2019-02-27 | 2019-05-03 | 上海创远仪器技术股份有限公司 | 针对集成频率合成器实现频率快速校准和扫描的电路结构及方法 |
CN109714049B (zh) * | 2019-02-27 | 2024-04-19 | 上海创远仪器技术股份有限公司 | 针对集成频率合成器实现频率快速校准和扫描的电路结构及方法 |
Also Published As
Publication number | Publication date |
---|---|
MXPA04008636A (es) | 2005-01-11 |
WO2003077422A2 (en) | 2003-09-18 |
CN101917186B (zh) | 2013-01-23 |
US7546097B2 (en) | 2009-06-09 |
US8019301B2 (en) | 2011-09-13 |
US20080248771A1 (en) | 2008-10-09 |
CN101917186A (zh) | 2010-12-15 |
WO2003077422A3 (en) | 2004-09-23 |
CN1768478B (zh) | 2011-05-25 |
US20030171105A1 (en) | 2003-09-11 |
AU2003220074A1 (en) | 2003-09-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1768478A (zh) | 用于频率合成器的校准技术 | |
US7190933B2 (en) | Method and apparatus for automatic tuning of a resonant loop antenna in a transceiver circuit | |
US7058372B1 (en) | Method and apparatus for automatic tuning of a resonant loop antenna | |
US6741846B1 (en) | Method and apparatus for operating a PLL with a phase detector/sample hold circuit for synthesizing high-frequency signals for wireless communications | |
US7099643B2 (en) | Analog open-loop VCO calibration method | |
US6900700B2 (en) | Communication semiconductor integrated circuit and radio communication system | |
CN101272142B (zh) | 频率合成器 | |
US7020444B2 (en) | High frequency semiconductor integrated circuit and radio communication system | |
US8073416B2 (en) | Method and apparatus for controlling a bias current of a VCO in a phase-locked loop | |
US20090002079A1 (en) | Continuous gain compensation and fast band selection in a multi-standard, multi-frequency synthesizer | |
US20050266817A1 (en) | Method and apparatus for operating a PLL for synthesizing high-frequency signals for wireless communications | |
US20030001684A1 (en) | System for controlling the amplitude of an oscillator | |
US20100283551A1 (en) | Overlapping, two-segment capacitor bank for vco frequency tuning | |
JP2006506832A (ja) | 通信測位装置における周波数管理 | |
CN1819447A (zh) | 用在通信系统中的对于晶体的频率偏移校正技术 | |
US7103127B2 (en) | System for controlling the frequency of an oscillator | |
US20020039396A1 (en) | Method and circuit for deriving a second clock signal from a first clock signal | |
CN101459465A (zh) | 一种支持多频段工作方式的本振装置 | |
KR0149126B1 (ko) | 혼합형 주파수 합성기 | |
CN113933791A (zh) | 无晶振fmcw雷达收发机装置及频率校准方法 | |
US8731025B2 (en) | Offset phase-locked loop transmitter and method thereof | |
CN117081589A (zh) | 集成温度补偿技术的自动频率校准的频率综合器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
REG | Reference to a national code |
Ref country code: HK Ref legal event code: DE Ref document number: 1086675 Country of ref document: HK |
|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
REG | Reference to a national code |
Ref country code: HK Ref legal event code: WD Ref document number: 1086675 Country of ref document: HK |
|
CX01 | Expiry of patent term | ||
CX01 | Expiry of patent term |
Granted publication date: 20110525 |