FI98577C - Oskillaattorin keskitaajuuden viritysmenetelmä - Google Patents
Oskillaattorin keskitaajuuden viritysmenetelmä Download PDFInfo
- Publication number
- FI98577C FI98577C FI951471A FI951471A FI98577C FI 98577 C FI98577 C FI 98577C FI 951471 A FI951471 A FI 951471A FI 951471 A FI951471 A FI 951471A FI 98577 C FI98577 C FI 98577C
- Authority
- FI
- Finland
- Prior art keywords
- voltage
- frequency
- controlled oscillator
- correction information
- oscillator
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 20
- 230000015654 memory Effects 0.000 claims description 8
- 238000004519 manufacturing process Methods 0.000 claims description 5
- 238000013100 final test Methods 0.000 claims description 3
- 238000001914 filtration Methods 0.000 claims 1
- 238000012360 testing method Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
- 239000000523 sample Substances 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000003786 synthesis reaction Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
- H03L7/183—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number
- H03L7/187—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number using means for coarse tuning the voltage controlled oscillator of the loop
- H03L7/189—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number using means for coarse tuning the voltage controlled oscillator of the loop comprising a D/A converter for generating a coarse tuning voltage
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Oscillators With Electromechanical Resonators (AREA)
Description
98577
Oskillaattorin keskitaajuuden viritysmenetelmä - Förfarande for avstämning av en oscillators medelfrekvens Tämä keksintö liittyy menetelmään jänniteohjatun oskillaattorin taajuuden ohjaamiseksi vaihelukitussa silmukassa, erityisesti menetelmään matkapuhelimessa käytet-5 tävän jänniteohjatun oskillaattorin (VCO, Voltage Controlled Oscillator) keskitaajuuden virittämiseksi.
Matkapuhelimissa käytetään nykyisin taajuussignaalien muodostamiseksi taajuus-syntesointia vaihelukitussa silmukassa. Kyseeseen tulevat taajuudet eli taajuussig-naalit ovat esimerkiksi vastaanottimen paikallisoskillaattorin ja lähetinsignaalin taa-10 juudet. Kuvassa 1 on esitetty esimerkkinä matkapuhelimen taajuussyntesoijan 10 tyypillinen lohkokaavio. Lohkokaaviossa viitenumerolla 3 merkitty integroitu syn-tesoijapiiri (Synth. IC) sisältää piirissä tarvittavat jakajat ja vaihevertailijan. Tässä oletetaan, että taajuussyntesoijan 10 yleinen rakenne on alan ammattilaisen hyvin tuntema, joten sen tarkempaa selitystä ei tässä esitetä. Lämpötilaltaan säädetty, ki-15 deohjattu oskillaattori 1 (TCXO) toimii referenssioskillaattorina, jonka tuottamaan referenssitaajuuteen fref taajuussyntesoijan lähtö eli taajuussignaali fosc lukitaan. Mikroprosessori 2 (mP), joka tässä tapauksessa on matkapuhelimen muitakin toimintoja ohjaava prosessori, huolehtii haluttua radiopuhelinkanavaa varten vastaavien jakolukujen muodostamisesta, ja mikroprosessori syöttää jakoluvut dataväylää 20 myöten IC-piirille 3. Syntesoijapiiri eli vertailupiiri vertaa ensimmäisellä jakoluvulla jaettua lähtötaajuutta f0sc toisella jakoluvulla jaettuun referenssitaajuuteen fref ja muodostaa vertailun tuloksena säätösignaalin se. Syntesoijapiirin 3 lähtö eli säätö-signaali se johdetaan alipäästösuodattimen 4 kautta jänniteohjatulle oskillaattorille 5 (VCO). Tämän oskillaattorin lähtösignaali on samalla taajuussyntesoijapiirin lähtö-25 taajuus f0sc- Lähtötaajuus viedään myös takaisinkytkentäsignaalina IC-piirille 3, kuten kuvassa 1 on esitetty.
Kuvan 1 sinänsä tunnetussa jänniteohjatussa oskillaattoripiirissä 5 joudutaan tavallisesti käyttämään jotain keskitaajuuden viritysmenetelmää komponenttiarvojen hajonnan vaikutuksen eliminoimiseksi. Tunnetaan sekä mekaanisia keinoja, kuten 30 trimmerikondensaattorit ja resonaattorin mekaanisten mittojen muuttaminen, että sähköisiä keinoja, kuten esimerkiksi kapasitanssi- tai pin-diodien käyttämiseen perustuvat viritystavat. Tällaisissa tapauksissa viritys on tehtävä joko komponenttivalmistajan toimesta esimerkiksi VCO-moduuleilla tai oskillaattorin sisältävän laitteen tuotannon yhteydessä, esimerkiksi matkapuhelimen tuotannossa, edullisesti 35 loppukoestuksen yhteydessä. Jälkimmäisessä tapauksessa laitevalmistaja käyttää 2 98577 esimerkiksi diskreeteistä komponenteista itse kokoamiansa oskillaattoreita. Mekaaninen viritys on tunnetusti hankalaa ja aikaa vievää.
Keksinnön tavoitteena on esittää yksinkertainen menetelmä vaihelukitun silmukan oskillaattorin taajuuden, erityisesti keskitaajuuden, ohjaamiseksi sähköisin keinoin.
5 Eräs sähköinen viritysmenetelmä tunnetaan esimerkiksi US-patentista 4,810,974.
Siinä käytetään analogia/digitaali-muunninta, jonka avulla VCO-piirin ryömintää korjataan. Siinä ei kuitenkaan käsitellä keskitaajuuden virittämistä. Lisäksi mainitussa US-patentissa takaisinkytketty silmukka ei ole suljettu asian varsinaisessa merkityksessä, vaan taajuutta korjataan ja kompensoidaan silloin tällöin takaisinkytken-10 nällä saatujen datatietojen perusteella.
Edellä asetettu tehtävä ratkaistaan keksinnössä patenttivaatimuksen 1 tunnusmerkkien avulla. Muita edullisia suoritusmuotoja on esitetty epäitsenäisissä patenttivaatimuksissa.
Jänniteohjatun oskillaattorin lähtötaajuutta säädetään keksinnön mukaisessa mene-15 telmässä niin, että syötetään vertailupiirille haluttua lähtötaajuutta vastaavat jakolu-vut, mitataan säätöjännitteen arvo, johon verrannollinen korjaustieto tallennetaan ohjauspiirin muistiin, luetaan muistista koijaustieto, johon verrannollisella korjaus-signaalilla ohjataan jänniteohjattua oskillaattoria niin, että säätösignaali asettuu oleellisesti vakioarvoon. Vakioarvo on oleellisesti säätösignaalin säätöalueen kes-20 kellä. Edullisessa tapauksessa menetelmällä viritetään jänniteohjatun oskillaattorin keskitaajuus, joka tehdään oskillaattoripiirin valmistuksen, edullisesti loppukoestuk-sen yhteydessä.
Keksinnön mukaista menetelmää voidaan keskitaajuuden virittämisen lisäksi käyttää myös lämpötilan muutoksen aiheuttaman komponenttiarvojen muutoksen kompen-25 soimiseen. Komponenttiarvojen muutos havaitaan säätösignaalin jännitearvon muutoksena. Tällöin ohjauspiirin muistiin ohjataan toinen korjaustieto, edullisesti vain, jos sen absoluuttinen arvo ylittää ennalta määrätyn kynnysarvon. Sen jälkeen ohjauspiirissä muodostetaan ensimmäisen koijaustiedon ja toisen korjaustiedon summa, johon verrannollisella koijaussignaalilla ohjataan jänniteohjattua oskillaattoria. Tällä 30 tavalla saadaan sekä keskitaajuus että lämpötilakompensointi hoidettua samalla pii-rijärjestelyllä. Tällöin varsinaista lämpötila-arvoa ei tarvitse mitata.
Keksinnön mukaista menetelmää sovelletaan edullisesti matkapuhelimessa.
Tässä keksinnössä VCO:n keskitaajuus viritetään jännitesäätöisesti mikroprosessorin, analogia/digitaali-muuntimen ja digitaali/analogia-muuntimen avulla. Keksin- 3 98577 nössä perusajatuksena on siis se, että tieto vaihelukitun silmukan säätöjännitearvosta johdetaan analogia/digitaali-muuntimen kautta keskitaajuuden virityksen suorittavalle mikroprosessorille. Näin toimimalla saadaan virityksestä täysin automaattinen ja ohjelmallinen viritys, jota ohjaava ohjelma voidaan sisällyttää laitetta, esimerkiksi 5 matkapuhelinta, ohjaavan mikroprosessorin muistiin. Lisäetuna on se, että esimerkiksi nykyisissä matkapuhelimissa mikroprosessoripiirit sisältävät jo valmiiksi keksinnössä tarvittavat analogia/digitaali-ja digitaali/analogia-muuntimet.
Keksinnön mukaista menetelmää voidaan keskitaajuuden virittämisen lisäksi käyttää muihin kompensointeihin, esimerkiksi lämpötilan vaihtelun aiheuttaman VCO:n taa-10 juusryöminnän kompensoimiseksi, kuten edellä mainittiin. Edullisena lisäpiirteenä keksinnössä saavutetaan merkittävä virransäästö matkapuhelimessa, koska VCO-säädön säätöjännitteen arvo voidaan pitää lähes vakiona valitusta kanavasta riippumatta. Tällöin tarvittava jännitealue voidaan minimoida, ja siten voidaan myös minimoida laitteen virtalähteenä toimivien akkujen kennomäärä.
15 Keksintöä selitetään seuraavassa oheiseen kuvaan 2 viitaten, jossa on esitetty keksinnön edullinen suoritusmuoto matkapuhelimen oskillaattoripiiriin sovellettuna.
Edellä kuvassa 1 esitettyyn oskillaattoripiiriin 10 verrattuna kuvan 2 piirissä 100 on muodostettu yhteys alipäästösuodattimen 4 lähdöstä mikroprosessoriin 2 analogia/-digitaali-muuntimen 7 kautta. Toisaalta mikroprosessorilta 2 ohjataan digitaali/ana-20 logia-muuntimen 6 kautta VCO.ta 5. Oskillaattoripiirin 100 käytettävissä oleva sää-töjännitealue määräytyy käytössä olevan käyttöjännitteen VB arvosta. Käyttöjännitteen VB ja piirin maapotentiaalin GND kytkentä on esitetty vain kuvainnollisesti, koska se on toteutettu alan ammattilaisen tuntemalla tavalla. Jos esimerkiksi synte-soijapiirille 3 johdettu käyttöjännite VB on 4,5 V, syntesoijapiirin käytettävissä ole-25 va säätöjännitteen ala voisi olla välillä 1,0 ... 3,3 V, jolloin alaraja 1,0 V vastaa matkapuhelimen alakanavaa ja yläraja 3,3 V yläkanavaa. Käyttöjännitteen VB ja ylärajan, ja toisaalta maapotentiaalin ja alarajan, välille on jätettävä tietty toleranssi, tässä 1 ... 1,2 V, jotta voidaan mahdollistaa toisaalta säätöjännitteessä tapahtuvat ylitykset ja vastaavasti alitukset nopeassa säätötapahtumassa, ja jotta toisaalta voidaan varau-30 tua mahdolliseen lämpötilaryömintään. Tässä esitetyillä jännitearvoilla keskikana-van jännitearvoksi asetettaisiin järkevästi 2,15 V. Kun sallitaan pieni toleranssi kes-kikanavan säätöjännitteen tavoitearvolle, sen voitaisiin antaa vaihdella toleranssira-joissa 2,1 ... 2,2 V. Keskitaajuuden virityksessä syntesoija asetettaisiin keskikana-valle, ja lukemalla analogia/digitaali-muuntimelta 7 jännitearvo sl alipäästösuodatti-35 men 4 lähdössä, sitä verrattaisiin mikroprosessorilla 2 tavoitearvoon, minkä jälkeen mikroprosessori muodostaisi lähtösignaalin s2 digitaali/analogia-muuntimen 6 kautta jänniteohjatun oskillaattorin 5 lähtötaajuuden f0sc ohjaamista varten.
4 98577
Edellä mainitun keskitaajuuden virityksen lisäksi kuvassa 2 esitettyä keksinnön mukaista järjestelyä voidaan käyttää lämpötilan muutoksen aiheuttaman, oskillaattorin lähtötaajuuden muutoksen kompensoimista varten. Tavallisissa tapauksissa vaihelukittu silmukka 5-3-4-5 itsessään korjaa pienet lämpötilan muutokset, mutta tämä ai-5 heuttaa säätöjännitearvon muutoksen. Esimerkiksi äänikanavien osalta säätöjännite-arvon se muutos voi olla liian suuri eli se ylittää normaalit toimintarajat. Tämän ylityksen estämiseksi voidaan hyödyntää keksinnön mukaista piiriä, kuten seuraavassa selitetään.
Muuttunut lähtötaajuus f0sc ohjaa syntesoijaa 3 ja sen lähtöjännitettä se, joka suo-10 datetaan (4) ja johdetaan analogia/digitaali-muuntimen 7 kautta mikroprosessorille 2. Mikroprosessori vertaa lukemaansa muuttunutta, lähtötaajuuteen verrannollista jännitearvoa asetusarvoonsa ja muodostaa korjauksen, joko alas- tai ylöspäin, joka koijaus johdetaan ohjaussignaaliin lisättynä digitaali/analogia-muuntimen 6 kautta oskillaattorille VCO 5. Tämä takaisinkytketty silmukka korjaa lähtötaajuuden f0sc 15 asetusarvoa vastavaksi ja samalla korjataan oskillaattorin säätöjännite normaaleihin rajoihin. Keksinnön mukaisessa ratkaisussa on huomattava, että säätöpiiriin ei tarvitse missään vaiheessa johtaa varsinaista lämpötila-arvoa, vaan tarvittavat säätötiedot saadaan analogia/digitaali-muuntimella 7 ilmaistusta oskillaattorin ohjausjännitteen muutoksesta.
20 Kuten yleisessä osassa mainittiin, kannettavissa matkapuhelimissa pyritään akkujen kennomäärän minimoimiseen painon ja koon vuoksi. Tästä on seurauksena käyttö-jännitteen minimoiminen. Kun myös virran säästäminen on matkapuhelinalalla eräänä päätavoitteena, pyritään niin sanottuun päällekkäiskytkentään, jolloin piirit jakavat saman virran, mutta erillisen piirin käytössä oleva käyttöjännite tulee yhä pie-25 nemmäksi. Kuvan 2 piirissä voitaisiin piirit kytkeä päällekkäin, jolloin esimerkiksi syntesoija-IC joutuu toimimaan erittäin pienellä käyttöjännitteellä. Tämä on kuitenkin mahdollista keksinnön avulla, sillä digitaali/analogia-muuntimella varustettu VCO-säätö voi pitää VCO:n säätöjännitteen eli syntesoijapiirin 3 alipäästösuodatti-mella 4 suodatetun jännitteen lähes vakiona matkapuhelimen käyttöön valitusta ka-30 navasta riippumatta. Tällöin säätöjännite mitataan analogia/digitaali-muuntimella 7, ja säätöjännitteeseen tarvittava korjaus johdetaan digitaali/analogia-muuntimen 6 kautta oskillaattorille 5, kuten edellä jo selitettiin, jolloin säätöjännitettä ei tarvitse muuttaa, vaikka kanavaa vaihdetaankin. Näin ollen myös syntesoija-IC:n 3 sisältämän vaihevertailijan ja näin myös koko syntesoija-IC:n tarvitsema jännitealue voi-35 daan minimoida, niin että jännitealueella kuitenkin katetaan vaihelukituksen ylläpitoon tarvittava jännitealue.
Claims (10)
1. Menetelmä jänniteohjatun oskillaattorin (5) taajuuden ohjaamiseksi vaihelukitussa silmukassa, jossa vertailupiirille (3) syötetään referenssitaajuus (fref) ja jänniteohjatun oskillaattorin (5) lähtötaajuus (fosc) sekä ohjauspiiristä (2) jakoluvut, jol-5 loin vertailupiiri (3) vertaa ensimmäisellä jakoluvulla jaettua lähtötaajuutta toisella jakoluvulla jaettuun referenssitaajuuteen ja muodostaa vertailun tuloksena säätösig-naalin (se), joka suodatuksen (4) kautta ohjaa jänniteohjattua oskillaattoria (5) muodostamaan halutun lähtötaajuuden (f0sc)> tunnettu siitä, että - syötetään vertailupiirille (3) haluttua lähtötaajuutta (fosc) vastaavat jakoluvut, 10. mitataan säätöjännitteen (s 1) arvo, johon verrannollinen korjaustieto tallennetaan ohjauspiirin (2) muistiin, - luetaan muistista korjaustieto, johon verrannollisella korjaussignaalilla (s2) ohjataan jänniteohjattua (5) oskillaattoria niin, että säätösignaali (se) asettuu oleellisesti vakioarvoon.
2. Patenttivaatimuksen 1 mukainen menetelmä, tunnettu siitä, että mainittu va kioarvo on oleellisesti säätösignaalin (se) säätöalueen keskellä.
3. Patenttivaatimuksen 1 tai 2 mukainen menetelmä, tunnettu siitä, että haluttu lähtötaajuus (fosc) on jänniteohjatun oskillaattorin (5) keskitaajuus ja että sitä vastaa ensimmäinen korjaustieto.
4. Patenttivaatimuksen 3 mukainen menetelmä, tunnettu siitä, että jänniteohjatun oskillaattorin (5) keskitaajuuden viritys ja ensimmäisen koijaustiedon tallentaminen muistiin tehdään oskillaattoripiirin valmistuksen, edullisesti loppukoestuksen, yhteydessä.
5. Patenttivaatimuksen 1 tai 2 mukainen menetelmä, tunnettu siitä, että korjaus-25 tieto tallennetaan toisena koijaustietona ohjauspiirin (2) muistiin vain, jos sen absoluuttinen arvo ylittää ennalta määrätyn kynnysarvon.
6. Jonkin edellisen patenttivaatimuksen 3-5 mukainen menetelmä, tunnettu siitä, että ohjauspiirissä (2) muodostetaan ensimmäisen koijaustiedon ja toisen korjaustie-don summa, johon verrannollisella koijaussignaalilla (s2) ohjataan jänniteohjattua os- 30 killaattoria (5).
7. Jonkin edellisen patenttivaatimuksen mukainen menetelmä, tunnettu siitä, että ohjauspiiri (2) käsittää mikroprosessorin muisteineen, että säätöjännitteen arvo (sl) mitataan digitaali/analogia-muuntimella (7), jonka tuottama digitaalinen korjaustieto tallennetaan mikroprosessorin (2) muistiin, ja että korjaustieto johdetaan digitaali/- 98577 analogia-muuntimen (6) tuottamana analogisena korjaussignaalina (s2) jänniteohja-tulle oskillaattorille (5).
8. Matkapuhelin, tunnettu siitä, että siinä sovelletaan jonkin edellisen patenttivaatimuksen mukaista menetelmää.
9. Patenttivaatimuksen 8 mukainen matkapuhelin, tunnettu siitä, että matkapuhe limen ohjauspiirin (2) muistiin tallennetaan valmistuksen loppukoestuksen yhteydessä kutakin kanavaa vastaavat korjaustiedot, jolloin muistista haettu valittua kanavaa vastaava korjaustieto ohjaa (s2) jännitesäätöisen oskillaattorin lähtötaajuuden (fosc) halutuksi niin, että säätösignaali (se) pysyy oleellisesti säätöalueen keskellä.
10 Patentkrav
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FI951471A FI98577C (fi) | 1995-03-28 | 1995-03-28 | Oskillaattorin keskitaajuuden viritysmenetelmä |
EP96302108A EP0735693A1 (en) | 1995-03-28 | 1996-03-27 | A voltage controlled oscillator circuit |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FI951471 | 1995-03-28 | ||
FI951471A FI98577C (fi) | 1995-03-28 | 1995-03-28 | Oskillaattorin keskitaajuuden viritysmenetelmä |
Publications (4)
Publication Number | Publication Date |
---|---|
FI951471A0 FI951471A0 (fi) | 1995-03-28 |
FI951471A FI951471A (fi) | 1996-09-29 |
FI98577B FI98577B (fi) | 1997-03-27 |
FI98577C true FI98577C (fi) | 1997-07-10 |
Family
ID=8543139
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FI951471A FI98577C (fi) | 1995-03-28 | 1995-03-28 | Oskillaattorin keskitaajuuden viritysmenetelmä |
Country Status (2)
Country | Link |
---|---|
EP (1) | EP0735693A1 (fi) |
FI (1) | FI98577C (fi) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2330258B (en) * | 1997-10-07 | 2001-06-20 | Nec Technologies | Phase locked loop circuit |
FI106757B (fi) | 1999-03-15 | 2001-03-30 | Nokia Networks Oy | Menetelmä ja järjestely ohjaussignaalin muodostamiseksi |
DE10106941C2 (de) | 2001-02-15 | 2003-05-08 | Texas Instruments Deutschland | Phasen- und Frequenznachlaufsynchronisationsschaltungen |
US7546097B2 (en) | 2002-03-06 | 2009-06-09 | Qualcomm Incorporated | Calibration techniques for frequency synthesizers |
US7116183B2 (en) | 2004-02-05 | 2006-10-03 | Qualcomm Incorporated | Temperature compensated voltage controlled oscillator |
DE102004014204B4 (de) * | 2004-03-23 | 2006-11-09 | Infineon Technologies Ag | Phasenregelkreis und Verfahren zur Phasenkorrektur eines frequenzsteuerbaren Oszillators |
EP2353059A1 (en) * | 2008-11-12 | 2011-08-10 | Anagear B.V. | Power supply management controller integrated circuit, power management circuit for electrically powered systems, and method of managing power to such systems |
FR2946488B1 (fr) * | 2009-06-03 | 2012-05-04 | St Ericsson Sa | Correction de decalage de frequence |
US9906230B2 (en) * | 2016-04-14 | 2018-02-27 | Huawei Technologies Co., Ltd. | PLL system and method of operating same |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4847569A (en) * | 1987-02-20 | 1989-07-11 | Wavetek Corporation | Automatic calibration system for a voltage control oscillator |
CA1325251C (en) * | 1988-09-02 | 1993-12-14 | Shigeki Saito | Frequency synthesizer |
KR910019345A (ko) * | 1990-04-06 | 1991-11-30 | 정용문 | 디스플레이장치의 자기주파수 자동동기 제어회로 |
IL96351A (en) * | 1990-11-14 | 1994-01-25 | Zuta Marc | Frequency synthesizer having microcomputer supplying analog and digital control signals to vco |
-
1995
- 1995-03-28 FI FI951471A patent/FI98577C/fi active
-
1996
- 1996-03-27 EP EP96302108A patent/EP0735693A1/en not_active Withdrawn
Also Published As
Publication number | Publication date |
---|---|
FI951471A0 (fi) | 1995-03-28 |
FI951471A (fi) | 1996-09-29 |
EP0735693A1 (en) | 1996-10-02 |
FI98577B (fi) | 1997-03-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7301414B2 (en) | PLL circuit, radio-communication equipment and method of oscillation frequency control | |
US6512419B1 (en) | Method and apparatus to tune and calibrate an on-chip oscillator in a wireless transceiver chip | |
US7579919B1 (en) | Method and apparatus for compensating temperature changes in an oscillator-based frequency synthesizer | |
US6670861B1 (en) | Method of modulation gain calibration and system thereof | |
US7298219B2 (en) | Phase-locked loop circuit | |
US5604468A (en) | Frequency synthesizer with temperature compensation and frequency multiplication and method of providing the same | |
US6844763B1 (en) | Wideband modulation summing network and method thereof | |
US7142062B2 (en) | VCO center frequency tuning and limiting gain variation | |
EP1475885B9 (en) | Temperature compensation type oscillator | |
US20100259332A1 (en) | Compensation circuit for voltage controlled oscillator | |
JP2001522185A (ja) | Agc及びオンチップチューニング付水晶発振器 | |
US12119788B2 (en) | Oscillator with frequency variation compensation | |
JP2002208857A (ja) | Pll回路及びその制御方法 | |
FI98577C (fi) | Oskillaattorin keskitaajuuden viritysmenetelmä | |
US20140105343A1 (en) | Circuit, method and mobile communication device | |
US6104252A (en) | Circuit for automatic frequency control using a reciprocal direct digital synthesis | |
CN1685614A (zh) | 压控振荡器预设定电路 | |
US6157821A (en) | Voltage step up for a low voltage frequency synthesizer architecture | |
US6091281A (en) | High precision reference voltage generator | |
US20110260761A1 (en) | Temperature compensation in a phase-locked loop | |
US20010002804A1 (en) | Control circuit for programmable frequency synthesizer | |
US7456694B2 (en) | Self-calibrated constant-gain tunable oscillator | |
KR100918860B1 (ko) | 루프필터 보상회로를 구비하는 주파수 합성기 | |
US20100079214A1 (en) | Temperature compensation method and apparatus for an output frequency signal based on successive approximation | |
KR20050085506A (ko) | 집적 튜너 회로 및 lc 동조 대역 통과 필터의 트랙킹방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
BB | Publication of examined application |