CN1539093B - 具有静电放电保护的电子器件 - Google Patents

具有静电放电保护的电子器件 Download PDF

Info

Publication number
CN1539093B
CN1539093B CN028154835A CN02815483A CN1539093B CN 1539093 B CN1539093 B CN 1539093B CN 028154835 A CN028154835 A CN 028154835A CN 02815483 A CN02815483 A CN 02815483A CN 1539093 B CN1539093 B CN 1539093B
Authority
CN
China
Prior art keywords
discharge
arresting
transistor
voltage
row
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN028154835A
Other languages
English (en)
Other versions
CN1539093A (zh
Inventor
J·R·赫克托
N·C·比尔德
S·C·迪恩
T·奥莫托
H·瓦塔纳贝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TPO Hong Kong Holding Ltd
Original Assignee
TPO Hong Kong Holding Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TPO Hong Kong Holding Ltd filed Critical TPO Hong Kong Holding Ltd
Publication of CN1539093A publication Critical patent/CN1539093A/zh
Application granted granted Critical
Publication of CN1539093B publication Critical patent/CN1539093B/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136204Arrangements to prevent high voltage or static electricity failures
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Optics & Photonics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Engineering & Computer Science (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Liquid Crystal (AREA)
  • Thin Film Transistor (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Elimination Of Static Electricity (AREA)

Abstract

一种电子器件(10)包括以行和列(14,16)布置的像素(12)的阵列,具有用于寻址每个像素(12)的行和列地址线(18,20)。每一行和列地址线经过放电电路(38)连接至两个放电线(30,32)。电路在地址线的电势低于第一放电线的电势时允许在地址线和第一放电线(30)之间电荷通过,并在地址线的电势高于第二放电线的电势时允许在地址线和第二放电线(32)之间电荷通过。这在器件制造期间提供了防止在行或列地址线上的电压升高或降低的静电放电保护。通过在制造的器件的工作期间在两个放电线上提供合适电压,可以阻止放电电路工作,由此节省功率。

Description

具有静电放电保护的电子器件
技术领域
本发明涉及用于包括像素阵列的电子器件的静电放电保护。
背景技术
静电放电(ESD)损伤是在半导体器件例如金属氧化物半导体(MOS)结构的制造中出现的众所周知的现象。特别是,ESD损伤能够引起栅绝缘层击穿、阈值电压的较大漂移和在晶体管电极之间的较大漏电流。
已经发现在制造使用薄膜晶体管(TFT)阵列的器件过程中ESD损伤是一个特殊问题,而这些薄膜晶体管例如用作像素化器件中的像素开关元件。这些晶体管的阵列用在例如有源矩阵液晶显示器和其它有源矩阵显示器件,以及用在例如辐射成像检测器的感测阵列器件中。在制造过程中,可以在TFT的源电极和漏电极上形成大量的电荷。特别是,用于在阵列中寻址各个像素的行和列导体提供长导体,静电电荷在该长导体上被采集,然后迁移到TFT电极。
静电荷可以导致栅绝缘层击穿,并可以导致在栅和源电极或者栅和漏电极之间的电压差,这又引起TFT的阈值电压漂移。
ESD损伤的问题不限制于TFT阵列器件,在使用可替换类型的开关元件的阵列器件中也可以发现,例如,诸如薄膜二极管的两终端器件或其它非线性器件。
广泛认识到需要防止ESD损伤,并且已经研发了多种不同的方法。一个例子是使用围绕TFT阵列的短路棒,它把各个TFT的所有源线和栅线连接在一起。在制备栅和源线的同时也制备短路线,使得栅和源电极在整个制造过程中保持相同的电势。这防止了晶体管的电极之间出现任何电压差,从而防止了TFT器件内的ESD损伤。
然而,在可以使用开关阵列之前必须从器件中去掉短路线。这要求切割工艺,这通常在测试TFT开关之后但在TFT阵列连接外围电路之前执行。这引起额外的处理步骤,同时也意味着在将外围电路连接TFT阵列的操作过程中不能得到ESD保护。
提供ESD损伤保护电路也是已知的,该电路甚至在器件工作期间保持原位。这些电路通常在电压差过大时允许电荷在公共电极和行或列线之间流过。这些电路的问题在于它们可以消耗器件的总功率预算的相当大的比例。例如,在低功率的有源矩阵LCD应用中,保护电路的消耗可以多于总显示功率预算的50%。因此,虽然这些电路在TFT阵列的制造期间以及外围电路的连接期间可以提供保护,但同时在制造的器件的工作期间会引起不可接受的高水平功率损耗。
发明内容
根据本发明,可以提供一种电子器件,包括:在衬底上提供的并且以行和列布置的像素阵列,每一像素包括薄膜晶体管;用于寻址每个像素的多条行和列地址线;每一行地址线经过其对应的第一放电器件连接至第一放电元件并且经过其对应的第二放电器件连接至第二放电元件,每一列地址线经过其对应的第一放电器件连接至第一放电元件并且经过其对应的第二放电器件连接至第二放电元件,其中在地址线的电势低于第一放电元件的电势时,第一放电器件允许在地址线和第一放电元件之间电荷的通过,和在地址线的电势高于第二放电元件的电势时,第二放电器件允许在地址线和第二放电元件之间电荷的通过。于在所述电子器件工作期间,所述放电元件被施加电压,以在所述电子器件工作期间针对行和列地址线的所有正常工作电压而在所述第一和第二放电元件上提供引起所有放电器件反偏的电压。
第一和第二放电元件的每一个都可以包括所有行和列经过相应的放电器件所连接的导电轨迹。这两个轨迹可以围绕像素阵列的外围布置。
每一个放电元件可以包括至少一个连接成二极管的晶体管。在该器件的制造期间,不对放电元件施加外部电压,任何引起足以超过有效二极管的导通电压的电压变化的静电电荷将引起连接成二极管的晶体管的正向偏置,使得电荷能够被耗散给一个或其它放电元件。然而,在器件工作期间,给放电元件施加电压,使得连接成二极管的晶体管总是反向偏置。
因此,优选的,第一放电元件被连接到电源电压线用于提供第一最低电压给像素,第二放电元件被连接到电源电压线用于提供第二最高电压给像素。
在器件的制造期间,优选将两个放电元件耦接在一起。这可以通过在第一和第二放电元件之间的临时短路电路来提供,该短路电路可以在制造的器件工作前被断开。或者,可以在第一和第二放电元件之间提供二极管梯。该二极管梯将具有足够大的电阻,使得当向放电元件施加电源电压时,即便在器件工作期间原位保留该二极管梯,也得到低功耗。
作为另一个选择,可以在第一和第二放电元件之间提供保护电路,保护电路在第一和第二放电元件之间提供第一和第二路径,每一路径具有晶体管,
其中,在没有外部电压施加给第一和第二放电元件的情况下,第一路径提供静电保护,并且在第二路径中的晶体管关断,在有外部电压施加给第一和第二放电元件的情况下,第一路径中的晶体管关断,第二路径中的晶体管导通并且在第一和第二放电元件之间提供高阻抗。
该保护电路在没有施加外部电压的情况下允许电荷在两个放电元件之间流动,但是在施加外部电压的情况下在两个放电元件之间提供更大的阻抗,关断第一路径中的晶体管。而外部电压可以包括由器件(其连接至第一放电元件)所要求的最低驱动电压,和由器件(其连接至第二放电元件)所要求的最高电压。
特别是,保护电路可以包括在第一和第二放电元件之间的第一路径,包括第一晶体管,
在第一和第二放电元件之间的第二路径,包括串联的第二晶体管和电阻器,
其中,第一晶体管的栅极连接至该电阻器和第二晶体管之间的结,并且其中第二晶体管具有使其导通或关断的栅控制线。
该电路被布置成,在没有信号施加给栅控制线的情况下,关断第二晶体管,和当第二晶体管导通时,在结处的电压关断第一晶体管。
本发明的器件通常可以包括液晶显示器。
尽管本发明特别有用于其像素包括TFT的像素化器件,但本发明也可以应用到使用可替换类型的开关元件,诸如例如薄膜二极管元件的两终端非线性器件,的阵列器件。
附图说明
本发明的例子将通过参考附图来详细说明,其中:
图1示出了根据本发明的电子器件;
图2示出了和图1的器件中的每一个行和列导体相关的第一和第二放电器件的一个例子;
图3示出了当放电元件连接在一起时的图2的等效电路;
图4示出了怎样为放电元件推导出电压;
图5示出了用于耦接第一和第二放电元件的第一布置;
图6示出了用于耦接放电元件的第二布置;
图7示出了耦接放电元件的第三可能布置;
图8示出了根据本发明的电子器件的第二例子。
这些图仅仅是示意性的,没有按比例画出。全篇附图中的相同标号用于表示相同或相似部分。
具体实施方式
图1示出了电子器件10,其包括以行14和列16布置的像素12的阵列。每一行14的像素共享公共行导体18,每一列像素共享公共列导体20。因此,每一像素12与行和列导体的唯一组合相关,使得各个像素可被寻址。
如图1示意性所示,每一像素包括驱动晶体管22和像素电极24。每一像素的驱动晶体管22的栅极连接相关的行导体18。这样,提供给行导体18的信号使得像素晶体管导通或关断。当像素晶体管22导通时,它允许电流在列导体20和像素电极24之间通过。
上面描述的结构是常规的,各种类型的电子器件都可以包括这种结构。例如,器件可以包括有源矩阵液晶显示器件,在此情况下,像素电极24用于调制液晶材料层的一部分,或者可以包括其它有源矩阵显示器件,例如电泳显示器件和有源矩阵LED显示器件,其中晶体管用于控制通过LED显示元件的电流。或者,器件可以包括例如辐射成像器件的感测阵列器件,在这种情况下,像素电极24可以包括光电二极管的光接收电极,或者其它光敏元件。在每一种情况中,每一像素可以包括附加元件,例如电容器,图1中的表示纯粹是示意性的。
本发明是与所有类型的器件有关,其中在公共衬底上制造有源开关元件,例如晶体管,特别是薄膜晶体管的阵列。基于该原因,每一像素12仅简单地表示为晶体管22和电极24,尽管应该理解,其它类型的开关元件也可以使用。
如上面所述,当允许在行和列导体18,20上积累静电电荷时,在制造这种类型的阵列器件中会出现问题,因为这些电荷能够引起对形成晶体管22的层的损伤。
根据本发明,每一行和列导体18,20耦接至作为在像素阵列的外围周围延伸的导电线方式的两个放电元件30,32。每一行和列导体通过第一放电器件34耦接至第一放电线30并且通过第二放电器件36耦接至第二放电线32。
每一放电器件34,36提供了类似二极管的特征,即当行或列导体18,20与相关放电线30,32之间的电压超过导通阈值时允许电荷通过。
图2更详细地示出了图1中的圈出的区域38。相同的电路和每一行和列导体相关。
如图所示,第一放电器件34包括薄膜晶体管40,其是使用与像素晶体管22所要求的相同处理步骤形成的。晶体管40的漏极连接第一放电线30,其源极连接行导体18。漏极耦接栅极以便提供类似二极管的工作特征。换句话说,如果漏极上的电压是充分大于源极上的电压的电平,晶体管40就导通。这样,当行导体18的电势充分低于第一放电线30的电势时,即至少低连接成二极管的晶体管的导通电压,第一放电器件34导通。第二放电器件36还包括晶体管42,其栅极和漏极耦接在一起。当行导体18的电势充分高于第二放电线32的电势时,第二晶体管导通。图2还示出了等效电路,将连接成二极管的晶体管表示为二极管44。
如果在任何单行或列导体18,20上积累静电电荷,这将引起导体上的电势变化(相对于其它行和列导体的电势),使得其中一个放电器件导通以便将过量电荷耗散到线30,32的其中之一上。在线30,32之间需要一些耦接形式以防止这两条线30,32上的电压随行和列导体18,20上的电压的变化而浮动。
一种可能性是电连接这两个放电线30,32。这提供了图3所示的等效电路。在这种情况下,行导体18上的电压变化不能仅再加上共享的放电线45,因为与其它行和列相关的放电器件34,36将导通,使得共享的放电线45将总是保持电压在所有行和列导体18,20上的平均电压附近。然而,当使用该器件时,使用如图3所示的单一放电线45导致很大的功耗。特别是,行和列导体18,20上的电压将在像素晶体管22的栅和源电压的最大值和最小值之间变化。结果,该像素的正常工作将在放电器件中引起部分电流,产生无用的功耗。
本发明不但能在阵列制造过程中提供ESD损伤保护,而且同样在器件使用期间能使保护电路的功耗显著减少。为实现这一点,在器件工作期间,放电线30被驱动到等于或低于在行和列导体18,20上所预期的最小像素晶体管栅(行)或漏(列)电压的电压。第二放电线32被驱动到电压等于或大于最大栅或源电压的电压。结果,在器件工作期间,在行和列导体上的电压中的任何正常波动将不足以导通放电器件34,36之一,由此消除了功率损耗(除了漏电流引起的之外)。
一种可能性是仅仅将驱动外围IC(行和列地址电路)的最大和最小功率轨信号(power rail signal)施加给这两个放电线。如图4所示,由高功率轨52和低功率轨54驱动外围IC50,由电路50提供的这些电压作为连接放电线30,32的输出56,58。或者,外围IC50可以自己产生电压输出56,58。
如上所述,期望放电线30,32连接在一起以便在制造阵列期间改善ESD保护,但是这种连接在器件使用时应不被维持。
如图5所示,可以在放电线30,32之间提供临时短路电路60,布置成将两个放电线耦接在一起的轨迹。该轨迹可以沿图5所示的虚线64延伸至衬底的区域62,该区域62在制造之后被去掉。这样,在制造晶体管阵列期间提供短路电路,但是该短路电路在器件将要工作之前被断开。
为避免需要物理去掉部分衬底,两个放电线30,32可以用连接成二极管的TFT梯来连接在一起,如图6所示。这被布置成在工作期间提供最小电流通过它,这样就不需要去掉它。为使通过梯的电流最小,为特定一组放电线选择每一晶体管的宽长比和串联器件数量。
使用临时短路电路的一个问题是一旦去掉短路电路,ESD保护就不再有效。通常,在制作过程之后但是在将外围电路连接至阵列之前去掉该短路电路。因此,虽然在制作过程期间提供了ESD保护,但是在IC安装期间仍然可产生损伤。
图7示出了在放电线30,32之间提供的附加保护电路70,其可以和像素阵列一起集成制作。或者,在IC安装之前可以单独制作附加保护电路70并将其连接到像素阵列上。该保护电路可以用来补充临时短路电路60以便在去掉短路电路之后的IC安装期间提供保护。或者,保护电路可以用来在制作期间以及IC安装期间提供ESD损伤保护。在这种情况下,不需要去掉电路部分。
保护电路70提供在第一和第二放电线30,32之间的第一放电路径72和第二放电路径74。第一放电路径72具有低阻抗,在IC安装期间提供两个放电线30,32的耦接。第二放电路径74具有高阻抗,并且在器件工作期间使用。这产生低功耗。
块76表示用于外围电路的电源。该电源提供高电压轨线78,低电压轨线80和中等电压轨线82。
第一放电路径包括第一晶体管83,第二放电路径74包括串联的第二晶体管84和电阻元件86。通过施加给栅极的中等功率电平82来导通或关断第二晶体管84。
在IC安装期间,电源关闭,使得在轨线78,80,82上不提供电压。结果,第二晶体管84关断,由此断开放电路径74。电阻元件86和晶体管83作为连接成二极管的晶体管有效工作,并且提供放电线30,32之间的耦接。特别是,如果在第二放电线32上的电压提高或者如果在第一放电线30上的电压降低,晶体管83提供在放电线之间的连接。这样,在外围电路安装期间提供ESD保护。
在器件工作期间,电源76接通。这具有导通第二晶体管84的作用。这将充分牵引第一晶体管83上的栅极电压以便关断第一晶体管83,并且由此断开放电路径72。为实现这一点,晶体管84的通导电阻远远低于元件86的电阻。因此,放电线30,32之间的连接经过高电阻放电路径74,使得大幅度减少保护电路70的功耗。
图7示出了另一个电阻元件88,它是可选的,但是它确保在电源76关断时晶体管84关断。
保护电路70的所有元件可以使用薄膜晶体管来实施。特别是,电阻元件86,88可以形成为单一或多个连接成二极管的晶体管,它在反偏方向上提供了确定电阻。
在上面的描述中,已经示出放电线30,32为在所有行和列导体之间的共享。相反,也可以提供单独的行和列放电条。图8示出了器件10,其中提供了单独的行放电线90,92和列放电线94,96。放电器件已经被示意性表示为电路98,它恰好以与上面描述的相同方式工作。然而,使用单独的行和列放电线能够使放电电路被设计用于在器件的正常工作期间在行和列线上所预期的特定电压。例如,液晶显示器的行驱动器通常在行导体上提供在大约+20V和-20V之间的电压电平,以便为像素晶体管提供所要求的导通和关断特性。然而,列驱动器通常在列导体上提供的电压具有仅大约5V的电压摆动。
在图8中所示的例子,在每一行和列导体的每一端处提供放电电路98。这使得单个像素电路和最近的放电电路之间的路径长度最小。
在这些行的一端处的成对放电线94,96可以或者可以不连接到在这些行的相对端处的成对放电线94,96,相似的,在这些列的一端处的成对放电线90,92可以或者可以不连接到在这些列的相对端处的成对放电线。
在上面的例子中,放电器件被表示为单一的连接成二极管的晶体管。当然,多个连接成二极管的晶体管可以用来形成每一个放电器件34,36。
上面已经描述了辐射传感器和液晶显示器的具体例子。没有给出对这些类型器件的每一个的精确像素布局的详细描述,因为这对本领域的技术人员来说是众所周知的。本发明可以用来防止在任何阵列器件的制造期间的损伤。
各种修改对于本领域的技术人员来说是很明显的。

Claims (14)

1.一种电子器件(10),包括:
在衬底上提供的并且以行(14)和列(16)布置的像素(12)阵列,每一像素包括薄膜晶体管(22);
用于寻址每个像素(12)的多条行和列地址线(18,20);
其中每一行地址线经过其对应的第一放电器件(34)连接至第一放电元件(30)并且经过其对应的第二放电器件(36)连接至第二放电元件(32),每一列地址线经过其对应的第一放电器件(34)连接至第一放电元件(30)并且经过其对应的第二放电器件(36)连接至第二放电元件(32),
其中在地址线的电势低于第一放电元件(30)的电势时,第一放电器件(34)允许在地址线和第一放电元件(30)之间电荷的通过,和
在地址线的电势高于第二放电元件(32)的电势时,第二放电器件(36)允许在地址线和第二放电元件(32)之间电荷的通过,
其特征在于,在所述电子器件工作期间,所述放电元件被施加电压,以在所述电子器件工作期间针对行和列地址线的所有正常工作电压而在所述第一和第二放电元件上提供引起所有放电器件反偏的电压。
2.根据权利要求1的器件,其中第一放电元件(30)包括所有行和列地址线(18,20)通过相应的第一放电器件(34)与其连接的导电轨迹。
3.根据权利要求2的器件,其中导电轨迹围绕像素阵列的外围布置。
4.根据前面的任一权利要求的器件,其中第二放电元件(32)包括所有行和列地址线经过相应的第二放电器件(36)与其连接的导电轨迹。
5.根据权利要求4的器件,其中导电轨迹围绕像素阵列的外围布置。
6.根据权利要求1的器件,其中每一放电器件(34,36)包括至少一个连接成二极管的晶体管。
7.根据权利要求1的器件,其中用于施加电压的装置包括连接,这些连接把第一放电元件连接到电源电压线用于提供第一低电压给像素,把第二放电元件连接到电源电压线用于提供第二高电压给像素。
8.根据权利要求1的器件,其中二极管梯被提供在第一和第二放电元件(30,32)之间。
9.根据权利要求1的器件,其中临时短路电路(60)被提供在第一和第二放电元件(30,32)之间。
10.根据权利要求1的器件,其中在第一和第二放电元件(30,32)之间提供保护电路(70),该保护电路(70)在第一和第二放电元件之间提供第一和第二放电路径(72,74),每一放电路径具有晶体管(83,84),
其中,在没有外部电压施加给第一和第二放电元件的情况下,第一放电路径(72)提供静电保护,并且第二放电路径中的晶体管(84)关断,在有外部电压施加给第一和第二放电元件的情况下,第一放电路径(72)中的晶体管(83)关断,第二放电路径(74)中的晶体管(84)导通并且在第一和第二放电元件(30,32)之间提供高阻抗。
11.根据权利要求10的器件,其中保护电路还包括用于连接第一低外部电压至第一放电元件(30)的第一连接(80)和用于连接第二高电压至第二放电元件(32)的第二连接(78)。
12.根据权利要求1的器件,其中保护电路(70)被提供在第一和第二放电元件之间,该保护电路包括:
在第一和第二放电元件之间的第一放电路径(72),包括第一晶体管(83),
在第一和第二放电元件之间的第二放电路径(74),包括串联的第二晶体管(84)和电阻器(86),
其中,第一晶体管(83)的栅极连接至电阻器(86)和第二晶体管(84)之间的结,和其中第二晶体管(84)与使其被导通或关断的中等电压轨线连接。
13.根据权利要求12的器件,其中在没有信号施加给中等电压轨线的情况下,关断第二晶体管,并且其中如果第二晶体管导通,在结处的电压关断第一晶体管。
14.根据权利要求1的器件,包括液晶显示器。
CN028154835A 2001-08-08 2002-07-31 具有静电放电保护的电子器件 Expired - Fee Related CN1539093B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
GBGB0119299.6A GB0119299D0 (en) 2001-08-08 2001-08-08 Electrostatic discharge protection for pixellated electronic device
GB0119299.6 2001-08-08
PCT/IB2002/003235 WO2003014809A2 (en) 2001-08-08 2002-07-31 Electrostatic discharge protection for pixellated electronic device

Publications (2)

Publication Number Publication Date
CN1539093A CN1539093A (zh) 2004-10-20
CN1539093B true CN1539093B (zh) 2010-08-11

Family

ID=9919997

Family Applications (1)

Application Number Title Priority Date Filing Date
CN028154835A Expired - Fee Related CN1539093B (zh) 2001-08-08 2002-07-31 具有静电放电保护的电子器件

Country Status (9)

Country Link
US (1) US6696701B2 (zh)
EP (1) EP1428064B1 (zh)
JP (1) JP4260622B2 (zh)
KR (1) KR100831344B1 (zh)
CN (1) CN1539093B (zh)
AT (1) ATE343153T1 (zh)
DE (1) DE60215528T2 (zh)
GB (1) GB0119299D0 (zh)
WO (1) WO2003014809A2 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI485588B (zh) * 2011-11-03 2015-05-21 Innolux Corp 具靜電放電保護之觸控面板及使用其之電子裝置
US9196633B2 (en) 2008-09-19 2015-11-24 Semiconductor Energy Laboratory Co., Ltd. Display device

Families Citing this family (61)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3794368B2 (ja) * 2002-10-29 2006-07-05 セイコーエプソン株式会社 El表示装置
JP2004246202A (ja) * 2003-02-14 2004-09-02 Koninkl Philips Electronics Nv 静電放電保護回路を有する電子装置
JP2004311593A (ja) * 2003-04-03 2004-11-04 Sharp Corp 電磁波検出器およびアクティブマトリクス基板
KR100528697B1 (ko) * 2003-05-06 2005-11-16 엘지.필립스 엘시디 주식회사 액정표시장치의 검사방법 및 장치
JP4574158B2 (ja) * 2003-10-28 2010-11-04 株式会社半導体エネルギー研究所 半導体表示装置及びその作製方法
US7297979B2 (en) * 2003-12-18 2007-11-20 Samsung Electronics Co., Ltd. Thin film transistor array panel for a display
WO2005073792A1 (en) * 2004-01-05 2005-08-11 Koninklijke Philips Electronics N.V. Liquid crystal display device having esd protection circuit and method for manufacturing the same
CN1560688B (zh) * 2004-03-10 2010-04-28 友达光电股份有限公司 静电放电引导结构及具有静电放电引导结构的液晶显示器
KR20050104892A (ko) * 2004-04-30 2005-11-03 엘지.필립스 엘시디 주식회사 액정 표시 장치 및 그의 프리차지 방법
US8355015B2 (en) * 2004-05-21 2013-01-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device and electronic device including a diode electrically connected to a signal line
JP4207858B2 (ja) * 2004-07-05 2009-01-14 セイコーエプソン株式会社 半導体装置、表示装置及び電子機器
DE102005004841B4 (de) * 2004-12-30 2009-10-29 Königsee Implantate und Instrumente zur Osteosynthese GmbH Osteosyntheseplatte mit einer Vielzahl von Bohrungen zur Aufnahme von Knochenschrauben
KR20060086178A (ko) 2005-01-26 2006-07-31 삼성전자주식회사 액정 표시 장치
JP4300203B2 (ja) * 2005-06-30 2009-07-22 Tdk株式会社 透明導電フィルム製造方法およびタッチパネル製造方法
TWI261920B (en) * 2005-07-07 2006-09-11 Au Optronics Corp Active device matrix substrate
US7477333B2 (en) * 2005-08-30 2009-01-13 Chunghwa Picture Tubes, Ltd. Liquid crystal display panel with electrostatic discharge protection
TWI308248B (en) * 2005-11-09 2009-04-01 Au Optronics Corp Display device and configuration of common electrode thereof
KR101197054B1 (ko) * 2005-11-14 2012-11-06 삼성디스플레이 주식회사 표시 장치
US7625783B2 (en) 2005-11-23 2009-12-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor element and method for manufacturing the same
TWI346807B (en) * 2006-10-20 2011-08-11 Au Optronics Corp Electrostatic discharge protection structure and method for manufacturing an electrostatic discharge protection device thereof
TWI352963B (en) * 2006-11-08 2011-11-21 Chunghwa Picture Tubes Ltd Active device array substrate having electrostatic
KR101304416B1 (ko) * 2006-11-10 2013-09-05 삼성디스플레이 주식회사 액정 표시 장치 및 그의 제조 방법
KR101301155B1 (ko) * 2006-12-12 2013-09-03 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조방법
TWI347479B (en) * 2006-12-19 2011-08-21 Prime View Int Co Ltd Electronic ink display device and active device array substrate
KR100993420B1 (ko) * 2006-12-29 2010-11-09 엘지디스플레이 주식회사 액정표시장치
JP4301297B2 (ja) * 2007-01-19 2009-07-22 エプソンイメージングデバイス株式会社 電気光学装置
KR100835282B1 (ko) 2007-01-23 2008-06-05 삼성전자주식회사 정전기 방전 보호 장치
TW200839400A (en) * 2007-03-27 2008-10-01 Prime View Int Co Ltd An active matrix device or flat panel display with electrostatic protection
TWI342611B (en) * 2007-08-14 2011-05-21 Chunghwa Picture Tubes Ltd Active device array substrate
JP5080172B2 (ja) * 2007-08-23 2012-11-21 富士フイルム株式会社 画像検出装置
US7705282B2 (en) * 2007-09-10 2010-04-27 Fujifilm Corporation EDS protection for an image detecting device
JP5125356B2 (ja) 2007-09-27 2013-01-23 ソニー株式会社 電子デバイスおよび電子デバイスの製造方法ならびに電子機器
KR100952827B1 (ko) * 2007-12-04 2010-04-15 삼성모바일디스플레이주식회사 화소 및 그를 이용한 유기전계발광표시장치
EP2073255B1 (en) * 2007-12-21 2016-08-10 Semiconductor Energy Laboratory Co., Ltd. Diode and display device comprising the diode
JP4502003B2 (ja) * 2007-12-26 2010-07-14 エプソンイメージングデバイス株式会社 電気光学装置及びその電気光学装置を備えた電子機器
TWI357146B (en) * 2008-04-07 2012-01-21 Chunghwa Picture Tubes Ltd Flat display panel
DE102008019897A1 (de) * 2008-04-21 2009-12-31 Siemens Aktiengesellschaft Gradientenspule
JP2009290171A (ja) * 2008-06-02 2009-12-10 Epson Imaging Devices Corp 固体撮像装置
JP2009302092A (ja) * 2008-06-10 2009-12-24 Epson Imaging Devices Corp 固体撮像装置
CN101625462B (zh) * 2008-07-07 2012-09-05 奇美电子股份有限公司 液晶显示模组及液晶显示器
CN102160102B (zh) 2008-09-19 2013-11-06 株式会社半导体能源研究所 显示装置
WO2010038819A1 (en) * 2008-10-03 2010-04-08 Semiconductor Energy Laboratory Co., Ltd. Display device
EP2172804B1 (en) * 2008-10-03 2016-05-11 Semiconductor Energy Laboratory Co, Ltd. Display device
CN101719493B (zh) 2008-10-08 2014-05-14 株式会社半导体能源研究所 显示装置
KR101042347B1 (ko) * 2009-07-21 2011-06-17 정성권 케이블 접속용 터미널 블록
KR101291434B1 (ko) * 2009-07-31 2013-08-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 디바이스 및 그 형성 방법
KR101015357B1 (ko) * 2009-08-20 2011-02-16 삼성모바일디스플레이주식회사 정전파괴 방지구조를 갖는 마스터 글래스
JP5724623B2 (ja) * 2011-05-23 2015-05-27 ソニー株式会社 信号伝達装置および撮像表示システム
US10002968B2 (en) 2011-12-14 2018-06-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and display device including the same
US10090374B2 (en) * 2012-06-18 2018-10-02 Samsung Display Co., Ltd. Organic light-emitting display device
CN103943611B (zh) 2013-02-22 2016-11-23 上海天马微电子有限公司 一种阵列基板及面板
DE102013226671B4 (de) * 2013-12-19 2017-03-23 Siemens Healthcare Gmbh Röntgenstrahlungsdetektor
US10290573B2 (en) 2015-07-02 2019-05-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic device
KR102485431B1 (ko) * 2015-12-30 2023-01-04 엘지디스플레이 주식회사 어레이기판과 이를 포함하는 표시장치
CN105739206B (zh) * 2016-02-18 2018-12-21 深圳市华星光电技术有限公司 阵列基板及液晶显示装置
WO2018116263A1 (en) * 2016-12-24 2018-06-28 Indian Institute Of Science Low power electrostatic discharge protection circuit
US10690787B2 (en) * 2018-07-16 2020-06-23 Vieworks Co., Ltd. Radiation imaging system
WO2020039554A1 (ja) * 2018-08-23 2020-02-27 シャープ株式会社 アクティブマトリクス基板、表示装置及び母基板
CN208795966U (zh) * 2018-10-29 2019-04-26 北京京东方技术开发有限公司 一种显示基板、显示装置
CN109856875B (zh) * 2019-02-28 2022-06-21 京东方科技集团股份有限公司 阵列基板、显示面板、显示装置
JP2020161678A (ja) * 2019-03-27 2020-10-01 シャープ株式会社 撮像パネル及び撮像パネル用基板

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3315829B2 (ja) * 1994-11-17 2002-08-19 株式会社東芝 半導体装置
WO1997005654A1 (en) * 1995-07-31 1997-02-13 Litton Systems Canada Limited Semiconductor switch array with electrostatic discharge protection and method of fabricating
US5973658A (en) 1996-12-10 1999-10-26 Lg Electronics, Inc. Liquid crystal display panel having a static electricity prevention circuit and a method of operating the same
TW446831B (en) 1997-09-25 2001-07-21 Samsung Electronics Co Ltd Liquid crystal display having an electrostatic discharge protection circuit and a method for testing display quality using the circuit

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9196633B2 (en) 2008-09-19 2015-11-24 Semiconductor Energy Laboratory Co., Ltd. Display device
TWI485588B (zh) * 2011-11-03 2015-05-21 Innolux Corp 具靜電放電保護之觸控面板及使用其之電子裝置
US9134858B2 (en) 2011-11-03 2015-09-15 Innolux Corporation Touch panel for electrostatic discharge protection and electronic device using the same

Also Published As

Publication number Publication date
DE60215528D1 (de) 2006-11-30
JP4260622B2 (ja) 2009-04-30
EP1428064B1 (en) 2006-10-18
ATE343153T1 (de) 2006-11-15
DE60215528T2 (de) 2007-08-02
US6696701B2 (en) 2004-02-24
JP2004538512A (ja) 2004-12-24
CN1539093A (zh) 2004-10-20
WO2003014809A3 (en) 2003-06-05
GB0119299D0 (en) 2001-10-03
EP1428064A2 (en) 2004-06-16
KR100831344B1 (ko) 2008-05-22
WO2003014809A2 (en) 2003-02-20
KR20040032887A (ko) 2004-04-17
US20030030054A1 (en) 2003-02-13

Similar Documents

Publication Publication Date Title
CN1539093B (zh) 具有静电放电保护的电子器件
CN100498890C (zh) 具有静电放电保护电路的电子设备
US11296125B2 (en) Array substrate and display panel
US10256226B2 (en) Display device including electrostatic discharge circuit
JP4080384B2 (ja) 静電気防止のための液晶パネル
KR100911972B1 (ko) 유기전계발광 표시장치
ATE322702T1 (de) Anzeige und verfahren zu ihrer ansteuerung
US8003988B2 (en) Thin film transistor array panel and method for manufacturing the same
KR20130024032A (ko) 정전 보호 회로를 가지는 표시 장치 및 그것의 제조 방법
EP0075651B1 (en) Flat panel display devices
EP1352428B1 (en) A method of manufacturing an active matrix substrate
KR20050067379A (ko) 액정 표시 장치의 입출력 보호 회로
JPH07191301A (ja) 表示装置及び表示装置の駆動方法
JP2002099224A (ja) 表示装置用電極基板及びその検査方法
KR100234860B1 (ko) Cmos 반도체 장치
KR20120081458A (ko) 표시 장치
KR20030032201A (ko) 플라즈마 디스플레이 패널의 구동 회로 및 그 방법
KR101126448B1 (ko) 폴리 실리콘 액정 표시 장치
KR100731725B1 (ko) 전자계방지수단을 포함하는 능동소자표시장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
ASS Succession or assignment of patent right

Owner name: TONGBAO HONG KONG CO., LTD.

Free format text: FORMER OWNER: KONINKLIJKE PHILIPS ELECTRONICS N.V.

Effective date: 20070316

C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20070316

Address after: Floor two, PHILPS tower, 5 East Science Avenue, Sha Tin, Hongkong Science Park, Hongkong

Applicant after: Tpo Hong Kong Holding Ltd.

Address before: Holland Ian Deho Finn

Applicant before: Koninklijke Philips Electronics N.V.

C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100811

Termination date: 20190731

CF01 Termination of patent right due to non-payment of annual fee