CN1514378A - 提高光学存储转移性能的装置、系统和方法 - Google Patents

提高光学存储转移性能的装置、系统和方法 Download PDF

Info

Publication number
CN1514378A
CN1514378A CNA2003101182367A CN200310118236A CN1514378A CN 1514378 A CN1514378 A CN 1514378A CN A2003101182367 A CNA2003101182367 A CN A2003101182367A CN 200310118236 A CN200310118236 A CN 200310118236A CN 1514378 A CN1514378 A CN 1514378A
Authority
CN
China
Prior art keywords
memory device
transfer command
data transfer
optical memory
master controller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2003101182367A
Other languages
English (en)
Other versions
CN100336043C (zh
Inventor
Լɪ��A�����߿�
约瑟夫·A·贝内特
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN1514378A publication Critical patent/CN1514378A/zh
Application granted granted Critical
Publication of CN100336043C publication Critical patent/CN100336043C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/32Handling requests for interconnection or transfer for access to input/output bus using combination of interrupt and burst mode transfer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0659Command handling arrangements, e.g. command buffers, queues, command scheduling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0674Disk device
    • G06F3/0677Optical disk device, e.g. CD-ROM, DVD

Abstract

本发明提供了用于提高光学存储转移性能的装置、系统和方法。一个实施例涉及使处理器将数据转移命令写到可高速缓存的系统存储器。然后,该处理器进行写处理来将“包”命令传送到光学存储器件。光学存储器件一旦对包命令进行了处理,就通过发出中断来响应该包命令。中断的发出指示光学存储器件已准备好接收数据转移命令。通过串行互连设备耦合到光学存储器件的主控制器接收该中断。然后,主控制器使DMA转移发生,这就读出了位于系统存储器中的数据转移命令,并且将数据转移命令传送到光学存储器件。在对中断的服务中没有涉及处理器,处理器从而被释放以执行其他任务,整个系统的性能得到了提高。

Description

提高光学存储转移性能的装置、系统和方法
技术领域
本发明属于计算机系统领域。更具体地,本发明属于用于数据转移的编程光学存储器件领域。
背景技术
一般的计算机系统利用磁盘驱动器进行大容量存储。磁盘驱动器通常被耦合到位于系统逻辑器件中的主控制器(host controller)。磁盘驱动器通过互连设备被耦合到主控制器。一种这样的互连设备是高级技术附加装置(AT Attachment,ATA)互连设备。主控制器通过ATA互连设备与磁盘驱动器通信。
一类大容量存储器件包括光学存储器件。光学存储器件的例子包括数字化视频光盘(DVD)、只读光盘(CD-ROM)等。一般的计算机系统通过ATA包接口(ATAPI)与这些光学存储器件通信。当处理器希望使数据从光学存储器件转移时,它首先发出“包(packet)”命令到光学存储器件。该包命令是符合ATA协议的命令,并且通知光学存储器件处理器希望传送数据块到光学存储器件,该数据块包括用于数据转移的命令编程信息。一旦光学存储器件处理了该包命令,它将发出中断指示存储器件已准备好接收实际的数据转移命令信息。然后,处理器将数据转移命令信息传送到光学存储器件。为了将数据转移命令传送到光学存储器件,它将执行一系列的字写入循环(word write cycle)(可达12个字节)。
因此,为了启动从光学存储器件的数据转移而对光学存储器件进行编程是具有两个步骤的过程,其包括首先发出包命令,然后传送数据转移命令。在现有系统中,在这两个步骤中都涉及处理器。处理器花费大量的时间来为每次光学存储器件数据转移都出现的中断进行服务,整个系统的性能降低了。
发明内容
根据本发明的一个方面,提供一种装置,包括:存储器件主控制器,其通过互连设备将从处理器接收的包命令传送到光学存储器件,其后存储器件主控制器从所述光学存储器件接收中断信号;和直接存储器存取单元,其响应于所述存储器件主控制器接收所述中断信号,从系统存储器检取数据转移命令,接着该存储器件主控制器将所述数据转移命令传送到所述光学存储器件。
根据本发明的另一个方面,提供一种系统,包括:处理器;存储器控制中心,其被耦合到所述处理器;系统存储器,其被耦合到所述存储器控制中心;光学存储器件;和系统逻辑器件,其被耦合到所述存储器控制中心,并且所述系统逻辑器件通过互连设备被耦合到所述光学存储器件,该系统逻辑器件包括:存储器件主控制器,其通过互连设备将从所述处理器接收的包命令传送到所述光学存储器件,其后所述存储器件主控制器从所述光学存储器件接收中断信号;和直接存储器存取单元,其响应于所述存储器件主控制器接收所述中断信号,从所述系统存储器检取数据转移命令,接着所述存储器件主控制器将所述数据转移命令传送到所述光学存储器件。
根据本发明的另一个方面,提供一种方法,包括:在系统存储器中存储数据转移命令;将包命令传送到光学存储器件上;在存储器件主控制器处从所述光学存储器件接收中断信号;以及执行直接存储器存取事务处理,以将所述数据转移命令从所述系统存储器传送到所述光学存储器件。
附图说明
从下面所给出的更加详细的描述和本发明实施例的附图中,可以更加充分地理解本发明,但是不应该用这些描述和附图将本发明限制在所描述的具体实施例中,它们仅仅是为了解释和理解。
图1是包括输入/输出控制器中心的计算机系统的框图,该控制器中心包括直接存储器存取(DMA)单元和耦合到光学存储器件的主控制器。
图2是用于改善ATAPI编程时间的方法的流程图。
具体实施方式
总的说来,一个实施例涉及使处理器将数据转移命令写到可高速缓存的系统存储器。然后,该处理器执行写事务处理来将“包”命令传送到光学存储器件。光学存储器件一旦对包命令进行了处理,就通过发出中断来响应该包命令。中断的发出指示光学存储器件已准备好接收数据转移命令。通过串行互连设备耦合到光学存储器件的主控制器接收该中断。然后,主控制器使DMA转移发生,这就读出了位于系统存储器中的数据转移命令,并且将数据转移命令传送到光学存储器件。在对中断的服务(将数据转移命令传送到光学存储器件)中没有涉及处理器,处理器从而被释放以执行其他任务,整个系统的性能得到了提高。
图1是计算机系统100的框图,该系统100包括输入/输出控制器中心(input/output controller hub)140,该中心140包括直接存储器存取(directmemory access,DMA)单元144和存储器件主控制器142,以及存储系统存储器地址的基寄存器(base register)146。系统100还包括处理器110、存储器控制中心(memory controller hub)120和系统存储器130。处理器110通过存储器控制中心120与输入/输出中心140或系统存储器130进行通信。一个实施例可以包括属于Intel公司的奔腾处理器家族的处理器。其他的实施例可以使用其他类型的处理器或微控制器。
系统100还包括通过互连设备155耦合到存储器件主控制器142的光学存储器件150。虽然其他的实施例可能使用其他类型的互连设备,但是对于该实施例,互连设备155是串行ATA互连设备。在该例实施例中的光学存储器件150可以是DVD驱动器、CD-ROM驱动器或几种类型的光学存储器件中的任何一种。对该例子,存储器件主控制器142使用ATAPI协议,通过串行ATA互连设备155与光学存储器件150进行通信。
系统100的构造仅仅是很多可能的构造中的一种。
在本实施例中,当为了启动数据转移而需要对光学存储器件150进行编程时,处理器110首先写数据转移命令到系统存储器130中的一个位置。该数据转移命令可以包括多达12字节的信息,虽然其他实施例可能使用其他的长度。处理器110还根据指示数据转移命令在系统存储器130中的位置的地址,对输入/输出控制器中心140中的基寄存器146进行编程。接着,处理器110写“包”命令到光学存储器件150。光学存储器件150处理包命令,接着通过互连设备155发出中断消息来指示光学存储器件150已准备好接收数据转移命令。
来自光学存储器件150的中断消息由存储器件主控制器142接收。主控制器142响应该中断使用DMA单元144执行DMA处理,DMA单元144从由基寄存器146的内容所指示的系统存储器130中的位置读出数据转移命令,并将数据转移命令传送到光学存储器件150,光学存储器件150接着对数据转移命令进行处理。
图2是用于改善ATAPI器件编程时间的方法的一个实施例的流程图。该方法从框210开始。在框220,处理器写数据转移命令到系统存储器。接着,在框230,处理器将包命令传送到光学存储器件。在框240,主控制器接收来自光学存储器件的中断消息。在框250,响应该中断消息,主控制器执行来自系统存储器的DMA事务处理,以将数据转移命令传送到光学存储器件。程序在框260结束。
在前面的说明中,已经参照其具体示例性的实施例对本发明进行了描述。但是,应该清楚的是,在不背离所附的权利要求确定的本发明更宽的精神和范围的情形下,可以对这些实施例进行多种修改和变化。因此,这些说明和附图被视为说明性的,而非限制性的。
在说明中,引用“实施例”、“一个实施例”、“一些实施例”或“其他实施例”意味着与实施例结合的描述中的具体特征、结构或特点被包括在至少一些实施例中,但是不一定被包括在本发明的所有实施例中。多次出现的“实施例”、“一个实施例”、“一些实施例”或“其他实施例”不一定都指代相同的实施例。

Claims (15)

1.一种装置,包括:
存储器件主控制器,其通过互连设备将从处理器接收的包命令传送到光学存储器件,其后存储器件主控制器从所述光学存储器件接收中断信号;和
直接存储器存取单元,其响应于所述存储器件主控制器接收所述中断信号,从系统存储器检取数据转移命令,接着该存储器件主控制器将所述数据转移命令传送到所述光学存储器件。
2.如权利要求1所述的装置,其中,所述互连设备是串行互连设备。
3.如权利要求2所述的装置,包括数据转移命令基寄存器,其存储数据转移命令地址,该地址指示在系统存储器中的位置。
4.如权利要求3所述的装置,所述数据转移命令包括多达12字节的命令信息。
5.如权利要求4所述的装置,其中,所述互连设备是串行ATA互连设备。
6.一种系统,包括:
处理器;
存储器控制中心,其被耦合到所述处理器;
系统存储器,其被耦合到所述存储器控制中心;
光学存储器件;和
系统逻辑器件,其被耦合到所述存储器控制中心,并且所述系统逻辑器件通过互连设备被耦合到所述光学存储器件,该系统逻辑器件包括:
存储器件主控制器,其通过互连设备将从所述处理器接收的包命令传送到所述光学存储器件,其后所述存储器件主控制器从所述光学存储器件接收中断信号;和
直接存储器存取单元,其响应于所述存储器件主控制器接收所述中断信号,从所述系统存储器检取数据转移命令,接着所述存储器件主控制器将所述数据转移命令传送到所述光学存储器件。
7.如权利要求6所述的系统,其中,所述互连设备是串行互连设备。
8.如权利要求7所述的系统,包括数据转移命令基寄存器,其存储数据转移命令地址,该地址指示在系统存储器中的位置。
9.如权利要求8所述的系统,所述数据转移命令包括多达12字节的命令信息。
10.如权利要求9所述的系统,其中,所述互连设备是串行ATA互连设备。
11.一种方法,包括:
在系统存储器中存储数据转移命令;
将包命令传送到光学存储器件上;
在存储器件主控制器处从所述光学存储器件接收中断信号;以及
执行直接存储器存取事务处理,以将所述数据转移命令从所述系统存储器传送到所述光学存储器件。
12.如权利要求11所述的方法,其中,执行所述直接存储器存取事务处理包括从由数据转移命令基寄存器的内容所指示的所述系统存储器内的位置检取所述数据转移命令。
13.如权利要求12所述的方法,还包括处理器根据系统存储器中所述数据转移命令的所述位置对所述数据转移命令寄存器进行编程。
14.如权利要求13所述的方法,其中,执行直接存储器存取处理包括所述存储器件主控制器管理该直接存储器存取处理。
15.如权利要求14所述的方法,其中,将包命令传送到所述光学存储器件包括所述处理器启动所述包命令到所述光学存储器件的所述传送。
CNB2003101182367A 2002-12-31 2003-12-08 提高光学存储转移性能的装置、系统和方法 Expired - Fee Related CN100336043C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/335,049 2002-12-31
US10/335,049 US6810443B2 (en) 2002-12-31 2002-12-31 Optical storage transfer performance

Publications (2)

Publication Number Publication Date
CN1514378A true CN1514378A (zh) 2004-07-21
CN100336043C CN100336043C (zh) 2007-09-05

Family

ID=32655244

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2003101182367A Expired - Fee Related CN100336043C (zh) 2002-12-31 2003-12-08 提高光学存储转移性能的装置、系统和方法

Country Status (10)

Country Link
US (1) US6810443B2 (zh)
EP (1) EP1579336B1 (zh)
JP (1) JP4664077B2 (zh)
KR (1) KR100840433B1 (zh)
CN (1) CN100336043C (zh)
AT (1) ATE338980T1 (zh)
AU (1) AU2003291169A1 (zh)
DE (1) DE60308225T2 (zh)
TW (1) TWI239508B (zh)
WO (1) WO2004061688A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102460405A (zh) * 2009-06-03 2012-05-16 美光科技公司 用于通过存储器装置来控制主机存储器存取的方法及系统
CN110519740A (zh) * 2019-09-04 2019-11-29 大唐半导体科技有限公司 一种链路层处理装置
CN110572387A (zh) * 2019-09-04 2019-12-13 大唐半导体科技有限公司 一种链路层处理方法

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060075164A1 (en) * 2004-09-22 2006-04-06 Ooi Eng H Method and apparatus for using advanced host controller interface to transfer data
US20070233821A1 (en) * 2006-03-31 2007-10-04 Douglas Sullivan Managing system availability
KR100843199B1 (ko) 2006-08-10 2008-07-02 삼성전자주식회사 고속 아이.디.이. 인터페이스 장치 및 그 방법
US11036633B2 (en) * 2019-08-22 2021-06-15 Micron Technology, Inc. Hierarchical memory apparatus

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62226257A (ja) 1986-03-27 1987-10-05 Toshiba Corp 演算処理装置
US5432801A (en) * 1993-07-23 1995-07-11 Commodore Electronics Limited Method and apparatus for performing multiple simultaneous error detection on data having unknown format
US5664224A (en) * 1993-07-23 1997-09-02 Escom Ag Apparatus for selectively loading data blocks from CD-ROM disks to buffer segments using DMA operations
US5689726A (en) * 1995-05-03 1997-11-18 United Microelectronics Corporation Computer system interface adapter capable of automatic self-configuration and self-diagnosis before operating system initiation
AU6334496A (en) * 1995-06-15 1997-01-15 Intel Corporation Architecture for an i/o processor that integrates a pci to pci bridge
US5819112A (en) * 1995-09-08 1998-10-06 Microsoft Corporation Apparatus for controlling an I/O port by queuing requests and in response to a predefined condition, enabling the I/O port to receive the interrupt requests
US5890002A (en) * 1996-12-31 1999-03-30 Opti Inc. System and method for bus master emulation
US6085278A (en) 1998-06-02 2000-07-04 Adaptec, Inc. Communications interface adapter for a computer system including posting of system interrupt status
US6651113B1 (en) * 1999-12-22 2003-11-18 Intel Corporation System for writing data on an optical storage medium without interruption using a local write buffer

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102460405A (zh) * 2009-06-03 2012-05-16 美光科技公司 用于通过存储器装置来控制主机存储器存取的方法及系统
CN102460405B (zh) * 2009-06-03 2015-11-25 美光科技公司 用于通过存储器装置来控制主机存储器存取的方法及系统
CN110519740A (zh) * 2019-09-04 2019-11-29 大唐半导体科技有限公司 一种链路层处理装置
CN110572387A (zh) * 2019-09-04 2019-12-13 大唐半导体科技有限公司 一种链路层处理方法
CN110519740B (zh) * 2019-09-04 2022-07-22 大唐半导体科技有限公司 一种链路层处理装置

Also Published As

Publication number Publication date
US6810443B2 (en) 2004-10-26
ATE338980T1 (de) 2006-09-15
US20040128409A1 (en) 2004-07-01
CN100336043C (zh) 2007-09-05
KR100840433B1 (ko) 2008-06-20
DE60308225T2 (de) 2007-01-04
KR20050085884A (ko) 2005-08-29
JP4664077B2 (ja) 2011-04-06
TWI239508B (en) 2005-09-11
DE60308225D1 (de) 2006-10-19
TW200414130A (en) 2004-08-01
WO2004061688A1 (en) 2004-07-22
EP1579336B1 (en) 2006-09-06
JP2006512674A (ja) 2006-04-13
EP1579336A1 (en) 2005-09-28
AU2003291169A1 (en) 2004-07-29

Similar Documents

Publication Publication Date Title
CN102171649B (zh) 用于用单个命令对多个不连续地址范围的传送进行排队的方法和系统
US5073854A (en) Data processing system with search processor which initiates searching in response to predetermined disk read and write commands
US20050108448A1 (en) Hardware assisted ATA command queuing
CN102945215A (zh) 信息处理设备和方法
JP2006294022A (ja) ユニバーサルストレージバスアダプタ
WO2007005702A2 (en) Multi-threaded transmit transport engine for storage devices
JPH10207637A (ja) コンピュータをデータ記憶装置と通信させる方法及び構成
CN1831777A (zh) 用于管理多个热插拔操作的系统和方法
JP3250861B2 (ja) ディスク装置システム
CN1051383C (zh) Cd-rom驱动器接口控制系统
CN100336043C (zh) 提高光学存储转移性能的装置、系统和方法
US7676604B2 (en) Task context direct indexing in a protocol engine
US7600058B1 (en) Bypass method for efficient DMA disk I/O
US6065083A (en) Increasing I/O performance through storage of packetized operational information in local memory
CN1099080C (zh) 采用带有pico码的智能桥接器改进中断响应的系统和方法
CN1848101A (zh) 可快速地于不同储存装置间传输数据的计算机系统
CN100419724C (zh) 中断处理方法及中断处理装置
CN100440181C (zh) 计算机外围设备联机处理方法及系统
CN111258661A (zh) 一种基于uefi scsi的raid卡驱动设计方法
US20060149864A1 (en) Data packet queue handling method and system
CN1299212C (zh) 可以动态存取外接式存储装置的计算机系统
EP2682870B1 (en) Data control system, data control method, and data control program
CN113127399B (zh) 一种通用串列汇流排装置以及存取方法
CN1206596C (zh) 控制集成器件电子装置的方法和系统
CN1127080C (zh) Atapi接口控制电路及使用该电路的dvd播放装置及播放方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20070905

Termination date: 20141208

EXPY Termination of patent right or utility model