CN1427352A - 总线使用请求的调整方法及其系统 - Google Patents

总线使用请求的调整方法及其系统 Download PDF

Info

Publication number
CN1427352A
CN1427352A CN02157014A CN02157014A CN1427352A CN 1427352 A CN1427352 A CN 1427352A CN 02157014 A CN02157014 A CN 02157014A CN 02157014 A CN02157014 A CN 02157014A CN 1427352 A CN1427352 A CN 1427352A
Authority
CN
China
Prior art keywords
mentioned
main device
arbiter
bus
slave unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN02157014A
Other languages
English (en)
Other versions
CN1271534C (zh
Inventor
藤原隆史
加藤勝則
横山登
伊達厚
前田忠昭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Publication of CN1427352A publication Critical patent/CN1427352A/zh
Application granted granted Critical
Publication of CN1271534C publication Critical patent/CN1271534C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/362Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control
    • G06F13/3625Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control using a time dependent access
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/362Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control
    • G06F13/364Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control using independent requests or grants, e.g. using separated request and grant lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)

Abstract

提供一种总线使用请求的调整方法及其系统。在和总线相连接的多个主装置中,某个主装置从产生使用总线需求的时候开始,经过预定的时间间隔之后,把要求使用总线的请求信号发送给判优器;其他的主装置在产生使用总线需求的时候立即把要求使用总线的请求信号发送给判优器。判优器对从各个主装置发出的请求信号进行公平处理后,赋予总线使用权。同时还要准备一些表示总线通信量的信号作为备用,在通信量多的时候,在时间间隔后发出请求信号,在通信量少的时候则立即发出请求信号。这样,可以根据时间间隔的有无和长度来对总线使用权的实质的优先度进行细微地调整和动态的变更。

Description

总线使用请求的调整方法及其系统
技术领域
本发明涉及一种多个主装置通过总线和从属装置相连接的系统中的总线使用要求的调整方法。
背景技术
到目前为止,在产生使用总线的需求时,和总线相连的主装置立即发出实际要求总线使用权的请求信号。总线使用权的优先度的调整是由判优器来执行的。
但是,在由判优器来进行总线使用权的优先度的调整中,难以进行细微的调整,而且将优先度动态地变化也是很难的。更进一步说,判优器的逻辑非常复杂。
发明内容
本发明的目的是提供一种能够细微地调整总线使用权的优先度的方法及其系统。
本发明的另外一个目的是提供能够将总线使用权的优先度进行动态变化的方法及其系统。
根据第一个目的,本发明的主装置,由它来构成具有如下装置的系统,即该系统具备通过公用线路与从属装置连接的多个主装置和调整该线路使用要求的判优器,它包括:
计算从产生使用上述线路需求的时刻开始的预定的时间间隔的计时装置;以及经过上述所规定的时间间隔后,把要求使用上述线路的请求信号发送给上述判优器的发送装置。
根据另外的目的,本发明的具有如下装置的系统的调整方法,该系统具有通过公用线路与从属装置连接的多个主装置和调整该线路使用要求的判优器,该方法包括以下步骤:
上述多个主装置中的至少一个计算从产生使用上述线路的需求的时刻开始的预定的时间间隔,经过预定的时间间隔之后,将要求使用上述线路的请求信号发送到上述判优器中,上述判优器对上述多个主装置发出的请求信号进行公平处理后,调整上述线路的使用要求。
除了上述几点,其他的用途和优点将从下面具体化的发明描述中明显地体现出来。在描述中,使用了附图举例说明,但是这样的例子不能详尽地表现本发明的各种用途,因此在描述中使用了声明来决定发明的使用范围。
附图说明
图1为第1实施例的系统框图。
图2为第1实施例的主装置的总线接口部详细图。
图3为第1实施例的信号波形示意图。
图4为第2实施例的系统框图。
图5为第3实施例的系统框图。
图6为第3实施例的主装置的总线接口部详细图。
图7为第4实施例的主装置的总线接口部详细图。
具体实施方式
下面,我们参照附图对与本发明相关的适当的例子进行详细的说明。
(实施例1)
以下,参照附图对本发明的实施例1进行说明。
图1为本发明的实施例1的系统框图。主装置A101、主装置B102、从属装置103是通过系统总线105连接在一起的,判优器104调整从主装置A101和主装置B102发出的总线使用权的请求。
在请求总线使用权时,主装置A101断言(assert)请求信号A106,在赋予主装置A101总线使用权时,判优器104断言接地信号A107。同样,在请求总线使用权时,主装置B102断言请求信号B108,在赋予主装置B102总线使用权时,判优器104断言接地信号B109。判优器104用无请求信号110来通知那些从主装置A101和主装置B102发出的请求信号中没有一个被断言的情况。
在这里判优器104公平处理所有的请求,总线使用权的优先度对所有的主装置也是平等的。判断方式为普通的循环方式。
图2为主装置A101的总线接口部周边的框图。总线接口A201上连着时间间隔计时器A202。事务处理开始信号A203将主装置A101的内部逻辑发出的使用总线且开始业务处理的命令传达给总线接口A201。
时间间隔计时器A202计算从事务处理开始信号A203被断言后到实际断言请求信号A106之间的间隔时间。时间间隔计时器A202根据加载信号A204装入时间间隔设定值A206。该值可根据寄存器设定而变化。时间间隔计时器A进行递减计数的结果,由呼出信号A205来通知呼出情况。
设事务处理开始信号A203被主装置A101的内部逻辑所断言。这里,在无请求信号110没有被断言的情况下,为了插入时间间隔,将加载信号A204送到时间间隔计时器A202。时间间隔计时器A202装入时间间隔设定值A206,并开始递减计数。如果时间间隔计时器A202达到0的话,呼出信号A205将被断言。总线接口A201等到该情况后对判优器A104断言请求信号A106。
在无请求信号110没有被断言的情况下,为了不插入时间间隔,一旦事务处理开始信号A203被断言,立即断言请求信号A106。
判优器104进行判断,在把总线使用权赋予了主装置A101之后,断言接地信号A107。接收到总线使用权之后,总线接口A201在系统总线105上开始事务处理。
图3为主装置A101和主装置B102两个主装置连续请求总线使用时的信号波形示意图。
这里,设主装置A101具备时间间隔的插入功能,其设定值为15周期。
各个主装置用事务处理开始信号来表示从内部逻辑发出的事务处理开始的请求。主装置B102立即对判优器104断言请求信号B。主装置A101经过15周期之后断言请求信号A。最初,由于请求信号只被主装置B102断言,所以由判优器104断言接地信号B,并赋予主装置B102总线使用权,由此主装置B102开始事务处理。在这里,事务处理周期需要为10周期。在事务处理过程中总线繁忙信号B被断言。事务处理结束后,主装置B102的内部逻辑再次请求事务处理的开始,并根据请求信号B再次进行总线使用权的请求。这时候,由于从主装置A101发出的请求信号A还未被断言,所以主装置B将再次使用总线。
这之后,请求信号A终于被主装置A101断言。在主装置B第二次的事务处理结束之后,判优器104这回断言接地信号A,并将总线使用权赋予主装置A101。主装置A101开始事务处理。
事务处理结束之后,虽然主装置A的内部逻辑再次请求事务处理的开始,但还是要经过15周期后才断言信号A。因此,主装置B102需要再次连续2次进行事务处理。
综上所述,随着主装置A的时间间隔设定为15周期,总线的使用频率在主装置A101中为1次,在主装置B102中为2次。这样可以随着时间间隔的设定而调整总线使用权的优先度。例如,随着主装置A101的时间间隔的设定值的增大,主装置B102的总线使用权的优先度也将会上升。
如果主装置的数量增加,随着对各个主装置的时间间隔的设定,可以更详细地设定总线使用权的优先度。
(实施例2)
本发明不仅适用于和图1那样的总线相连接的主装置上,也适用于如图4所示的和多路转换开关相连接的主装置上。在图4中,多路转换开关401将主装置A101和主装置B102连接到从属装置103上。判优器402从主装置A101和主装置B102接收请求、进行调整,在对各自的主装置发送接地信号的同时,对多路转换开关401的切换进行控制。控制信号403从判优器402至多路转换开关401的切换控制。主装置的动作和用总线连接时的情况相同。
(实施例3)
图5是实施例3的系统框图。主装置A501、主装置B502、从属装置A503、从属装置B504和多路转换开关505相连接。多路转换开关505把主装置A501连接到从属装置A503或从属装置B504上,把主装置B502连接到从属装置A503或从属装置B504上。
主装置A501在请求和从属装置A503相连接的时候,断言从属装置A请求信号A520;在请求和从属装置B504相连接的时候,断言从属装置B请求信号A521。主装置B502在请求和从属装置A503相连接的时候,断言从属装置A请求信号B522;在请求和从属装置B504相连接的时候,断言从属装置B请求信号B523。
判优器506接收从主装置A501和主装置B502发出的请求,控制多路转换开关505,并和从属装置A503或从属装置B504相连接。判优器506在赋予主装置A501从属连接权时,断言接地信号A524;在赋予主装置B502从属连接权时,断言接地信号B525。判优器506根据开关控制信号510来控制多路转换开关505。从属装置A空信号526表示主装置A501和主装置B502都没有和从属装置A503相连接的状态。
该例中,主装置A501以及主装置B502在对从属装置A503进行事务处理时,插入时间间隔并断言请求信号,但在对从属装置B504进行事务处理时,却不插入时间间隔而断言请求信号。各主装置根据地址来决定是对从属装置A503还是对从属装置B504来进行事务处理。
图6是主装置A501的总线接口部的周边框图。地址解码器A601、时间间隔计时器A603与总线接口A602相连接。事务处理开始信号A610和事务处理的目标地址A611被输入到地址解码器A601中。事务处理开始信号A610传达由主装置A501的内部逻辑发出的使用总线并开始事务处理的命令。
时间间隔计时器A603计算从事务处理开始信号A610被断言之后到实际断言请求信号A520之间的时间间隔。时间间隔计时器A603根据加载信号A614装入时间间隔设定值A616。该值可根据寄存器设定而变化。时间间隔计时器A603进行递减计数的结果,呼出信号A615通知呼出情况。
当从内部逻辑发出的事务处理请求是针对从属装置A503的请求时,从属装置A事务处理开始信号A612将被断言;当从内部逻辑发出的事务处理请求是针对从属B504的请求时,从属装置B事务处理开始信号A613将被断言。
根据主装置A501的内部逻辑事务处理开始信号A610被断言。在这里,如果目标地址A611为从属装置A503的地址的话,地址解码器A601将目标地址A611进行解码,并断言从属装置A事务处理信号A612。为了插入时间间隔,总线接口A602把加载信号A614送到时间间隔计时器A603中。时间间隔计时器A603装入时间间隔设定值A616,并开始递减计数。当时间间隔计时器A603达到0时,呼出信号A615被断言。总线接口A602等到该情况后对判优器506断言从属装置A请求信号A520。
一方面,目标地址A611为从属装置B的地址,且从属装置B事务处理开始信号A613被断言时,总线接口A602不需插入时间间隔,立即断言从属装置B请求信号A521。
并且,从属装置A空信号526表示不存在和从属装置A503相连接的主装置,在它被判优器506断言时,即使从属装置A事务处理开始信号A612已被断言,总线接口从属装置A602仍立即断言从属装置A请求信号A520。
(实施例4)
作为本发明的应用例,在主装置中,通过把可变更时间间隔计时器设定值的装置引入到每个成为目标的从属装置中,可以在每个从属装置中插入不同的时间间隔。图7所示为该应用例的总线接口部的周边框图。
针对从属装置A503进行事务处理时,从属装置A加载信号A701被断言;针对从属装置B504进行的事务处理时,从属装置B加载信号A702被断言。从属装置A加载信号A701被断言时,从属装置A时间间隔设定值A703被装入到时间间隔计时器603中;从属装置B加载信号A702被断言时,从属装置B时间间隔设定值A704被装入到时间间隔计时器603中。这种构成,可以使根据目标装入不同的时间间隔设定值成为可能。
根据以上说明的实施例,与总线或多路转换器相连接的主装置在执行事务处理开始的请求时,尽管是根据插入预定长的时间间隔来使用单纯的判优器,但还是可以详细地进行总线使用权的优先度的调整。此外,由于可以调整时间间隔的长度,动态地进行优先度的变更也变得容易了。再有,在总线不在使用时不插入时间间隔,这样可以防止在通信量较少时执行时间降低的情况。
存在多个从属装置时,可以将时间间隔只插入到对特定的从属装置所进行的事务处理中,这样,就可以在每个从属装置中设定不同的优先度。
尽管本发明已经从相当程度上被详细地描述,但是在不脱离其灵魂和范围的情况下,本发明还是可以有许多明显的不同的具体体现。可以理解为,本发明的详细具体使用不仅仅限于在添加声明中所提及的。

Claims (8)

1、一种构成如下系统,即包含有通过公用线路与从属装置连接的多个主装置和调整该线路使用要求的判优器的系统的主装置,包括:
计算从产生使用上述线路需求时刻开始的预定的时间间隔的计时装置;以及经过上述预定的时间间隔后,把要求使用上述线路的请求信号发送给上述判优器的发送装置。
2、根据权利要求1所述的主装置,其特征在于:上述线路为总线。
3、根据权利要求1所述的主装置,其特征在于:上述线路为多路转换开关。
4、根据权利要求1所述的主装置,其特征在于:它具有控制装置,该控制装置进行控制,使得如果表示没有接收到上述请求信号的情况的信号由上述判优器正在接收中,则抑制根据上述计时装置的计时,在产生使用上述线路的需求时,由上述发送装置立即发出上述请求信号。
5、根据权利要求1所述的主装置,其特征在于:它还具有切换装置,该切换装置可对多个从属装置进行访问,并进行由上述发送装置根据成为访问目标的从属装置的、将上述请求信号在上述时间间隔后发送还是直接发送的切换。
6、根据权利要求1所述的主装置,其特征在于:可对多个从属装置进行访问,上述计时装置将根据作为访问目标的从属装置而变更上述时间间隔的长度。
7、一种包含有如下装置,即通过公用线路与连接从属装置连接的多个主装置和调整该线路使用要求的判优器的系统中的调整方法,包括以下步骤:
上述多个主装置中的至少一个计算从产生使用上述线路的需求的时刻开始的预定的时间间隔,经过预定的时间间隔之后,将要求使用上述线路的请求信号发送到上述判优器中,上述判优器对上述多个主装置发出的请求信号进行公平处理后,调整上述线路的使用要求。
8、根据权利要求7所述的调整方法,其特征在于:上述多个主装置中的至少另外一个在产生使用总线需求时刻立即把要求使用上述线路的请求信号发送给上述判优器。
CNB021570140A 2001-12-18 2002-12-18 总线使用请求的调整方法及其系统 Expired - Fee Related CN1271534C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2001384698A JP2003186824A (ja) 2001-12-18 2001-12-18 バス使用権優先度調整装置およびシステム
JP384698/2001 2001-12-18

Publications (2)

Publication Number Publication Date
CN1427352A true CN1427352A (zh) 2003-07-02
CN1271534C CN1271534C (zh) 2006-08-23

Family

ID=19187747

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB021570140A Expired - Fee Related CN1271534C (zh) 2001-12-18 2002-12-18 总线使用请求的调整方法及其系统

Country Status (3)

Country Link
US (2) US6952747B2 (zh)
JP (1) JP2003186824A (zh)
CN (1) CN1271534C (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100375448C (zh) * 2005-11-04 2008-03-12 北京和利时系统工程股份有限公司 一种避免冗余主站对串行总线链路访问冲突的方法
CN102693202A (zh) * 2011-03-24 2012-09-26 三星电子株式会社 改善数据流量的片上系统及其操作方法
CN106598888A (zh) * 2016-12-22 2017-04-26 广东威创视讯科技股份有限公司 一种采用rs485协议的多板卡通讯系统及方法

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003186824A (ja) * 2001-12-18 2003-07-04 Canon Inc バス使用権優先度調整装置およびシステム
JP4217452B2 (ja) * 2002-09-30 2009-02-04 キヤノン株式会社 プロセッサシステム
JP4181839B2 (ja) * 2002-09-30 2008-11-19 キヤノン株式会社 システムコントローラ
JP2004126646A (ja) 2002-09-30 2004-04-22 Canon Inc バス制御方法
JP2005063358A (ja) * 2003-08-20 2005-03-10 Matsushita Electric Ind Co Ltd 命令供給制御装置および半導体装置
JP2007334641A (ja) 2006-06-15 2007-12-27 Sony Corp 情報処理装置および方法、並びにプログラム
DE102009027625A1 (de) * 2009-07-10 2011-01-13 Robert Bosch Gmbh Elektrische Schaltung zur Übertragung von Signalen zwischen zwei Mastern und einem oder mehreren Slaves
JP5503365B2 (ja) * 2010-03-25 2014-05-28 キヤノン株式会社 デバイス管理システム、管理装置、デバイス管理方法及びプログラム
US8386682B2 (en) * 2010-06-30 2013-02-26 Intel Corporation Method, apparatus and system for maintaining transaction coherecy in a multiple data bus platform
JP2014016730A (ja) * 2012-07-06 2014-01-30 Canon Inc バス調停装置、バス調停方法、及びコンピュータプログラム
US10496577B2 (en) 2017-02-09 2019-12-03 Hewlett Packard Enterprise Development Lp Distribution of master device tasks among bus queues
JP6985810B2 (ja) * 2017-04-27 2021-12-22 キヤノン株式会社 転送装置、転送方法および複合機
US11520725B2 (en) * 2020-05-15 2022-12-06 Nxp Usa, Inc. Performance monitor for interconnection network in an integrated circuit

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3820081A (en) * 1972-10-05 1974-06-25 Honeywell Inf Systems Override hardware for main store sequencer
US3821709A (en) * 1972-10-05 1974-06-28 Honeywell Inf Systems Memory storage sequencer
US4759965A (en) * 1985-08-06 1988-07-26 Canon Kabushiki Kaisha Ceramic, preparation thereof and electronic circuit substrate by use thereof
JP2529720B2 (ja) 1988-06-17 1996-09-04 富士通株式会社 ダイレクトメモリアクセス装置
US4972313A (en) * 1989-08-07 1990-11-20 Bull Hn Information Systems Inc. Bus access control for a multi-host system using successively decremented arbitration delay periods to allocate bus access among the hosts
JPH03263159A (ja) 1990-03-13 1991-11-22 Nec Corp バス獲得要求生成方式
JP2986176B2 (ja) * 1990-05-11 1999-12-06 株式会社日立製作所 バス権制御方式およびバスシステム
JPH10510135A (ja) * 1994-11-28 1998-09-29 アナロジック コーポレーション 医療用画像作成システムのためのups
US5572686A (en) * 1995-06-05 1996-11-05 Apple Computer, Inc. Bus arbitration scheme with priority switching and timer
US5862353A (en) * 1997-03-25 1999-01-19 International Business Machines Corporation Systems and methods for dynamically controlling a bus
US6189076B1 (en) * 1997-11-14 2001-02-13 Lucent Technologies, Inc. Shared synchronous memory with a switching circuit controlled by an arbiter and method for glitch free switching of a clock signal
US6275890B1 (en) * 1998-08-19 2001-08-14 International Business Machines Corporation Low latency data path in a cross-bar switch providing dynamically prioritized bus arbitration
JP2000211210A (ja) * 1999-01-25 2000-08-02 Canon Inc 複合機器の制御装置及び方法
US6772254B2 (en) * 2000-06-21 2004-08-03 International Business Machines Corporation Multi-master computer system with overlapped read and write operations and scalable address pipelining
US6745273B1 (en) * 2001-01-12 2004-06-01 Lsi Logic Corporation Automatic deadlock prevention via arbitration switching
JP4916059B2 (ja) 2001-07-31 2012-04-11 キヤノン株式会社 画像処理装置
JP2003186824A (ja) * 2001-12-18 2003-07-04 Canon Inc バス使用権優先度調整装置およびシステム
US6880028B2 (en) * 2002-03-18 2005-04-12 Sun Microsystems, Inc Dynamic request priority arbitration
US20030229743A1 (en) * 2002-06-05 2003-12-11 Brown Andrew C. Methods and structure for improved fairness bus arbitration

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100375448C (zh) * 2005-11-04 2008-03-12 北京和利时系统工程股份有限公司 一种避免冗余主站对串行总线链路访问冲突的方法
CN102693202A (zh) * 2011-03-24 2012-09-26 三星电子株式会社 改善数据流量的片上系统及其操作方法
CN102693202B (zh) * 2011-03-24 2016-08-10 三星电子株式会社 改善数据流量的片上系统及其操作方法
CN106598888A (zh) * 2016-12-22 2017-04-26 广东威创视讯科技股份有限公司 一种采用rs485协议的多板卡通讯系统及方法
CN106598888B (zh) * 2016-12-22 2019-07-12 广东威创视讯科技股份有限公司 一种采用rs485协议的多板卡通讯系统及方法

Also Published As

Publication number Publication date
US7380034B2 (en) 2008-05-27
US20050188139A1 (en) 2005-08-25
CN1271534C (zh) 2006-08-23
JP2003186824A (ja) 2003-07-04
US20030115392A1 (en) 2003-06-19
US6952747B2 (en) 2005-10-04

Similar Documents

Publication Publication Date Title
CN1271534C (zh) 总线使用请求的调整方法及其系统
US7577780B2 (en) Fine-grained bandwidth control arbiter and the method thereof
US7996846B2 (en) Allocation of system resources among applications using predefined entitlement values and weight associated with each of the applications
US5564062A (en) Resource arbitration system with resource checking and lockout avoidance
CN1143514C (zh) 采用负载预测的系统优化装置
EP1054323A3 (en) File server load distribution system and method
EP1403773A3 (en) Resource management device
ATE300763T1 (de) Vorrichtung und verfahren zur effizienten zuteilung von speicherbandbreite in einem netzwerkprozessor
AU4327800A (en) A host adapter for combining i/o completion reports and method of using the same
EP0867814A3 (en) System and method for controlling a bus
EP0923248A3 (en) Multimedia server
CN1684055A (zh) 用于中断源信号分配的装置和方法
CN103428100A (zh) 一种基于数据分类的动态流量控制方法及装置
US20110179206A1 (en) Bus controller, bus communication system, and bus control method
US7234012B2 (en) Peripheral component interconnect arbiter implementation with dynamic priority scheme
EP1003108A1 (en) Apparatus and method for providing round-robin arbitration
CN111210286A (zh) 一种基于税控服务器的发票高效开具方法及系统
DE69840546D1 (de) Verfahren und Vorrichrung zur Bandbreitezuordnung in sowohl einem funk als auch einem PON-ATM P-MP System
CN114860397B (zh) 一种任务调度方法、装置及设备
US20040010646A1 (en) Method and apparatus for arbitrating common bus by using urgent channel
TW201200104A (en) Beam scheduler and beam allocation method for beam scheduler
CN101064550A (zh) 一种基于主导因子法的网络共享带宽动态分配方法
CN100361107C (zh) 一种直接存储器访问控制器及传输数据的方法
JPS61848A (ja) 分散制御システムのバス選択方式
CN116137102B (zh) 交通信号控制方法、嵌入式设备、终端设备以及存储介质

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20060823

Termination date: 20131218