JPS61848A - 分散制御システムのバス選択方式 - Google Patents

分散制御システムのバス選択方式

Info

Publication number
JPS61848A
JPS61848A JP12225384A JP12225384A JPS61848A JP S61848 A JPS61848 A JP S61848A JP 12225384 A JP12225384 A JP 12225384A JP 12225384 A JP12225384 A JP 12225384A JP S61848 A JPS61848 A JP S61848A
Authority
JP
Japan
Prior art keywords
processor
communication channel
device number
system bus
bus
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP12225384A
Other languages
English (en)
Inventor
Tadashi Ihara
井原 忠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP12225384A priority Critical patent/JPS61848A/ja
Publication of JPS61848A publication Critical patent/JPS61848A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/368Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control
    • G06F13/374Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control using a self-select method with individual priority code comparator
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/362Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)
  • Small-Scale Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、バス選択方式、特にプロセッサ間通信をつか
さどるシステムバスな、いずれのプロセッサに使用させ
るかを選択するバス選択方式(二関する。
さらに具体的には、複数のプロセッサが共通なシステム
バスで接続されている分散制御システムにおいて、いず
れかのプロセッサが、データを送出するのに先立って、
送信要求のある複数のプロセッサのいずれに、前記シス
茅ムバスを使用させるかの選択を行なうバス選択方式に
係る。
〔従来技術〕
上述の分散制御システムの一例を第1図に示す。
第1図に示す分散制御システムは、メインプロセッサ(
1)および複数のサブプロセッサ(2)がそれぞれ、プ
ロセッサコミニュケーションチャネル(6)を介して共
通なシステムバス(5)に接続されている。このシステ
ムバス(5)は、ポーリング信号線(6)、ビジー信号
線(7)およびデータ線(8)を含んで構成されており
、メインプロセッサ(1)の制御に従って動作するバス
マスターコントローラ(4)で制御される。
以下に、従来のバス選択方式について詳細に説明する。
従来のバス選択制御方式は、メインプロセッサ(1)に
よって制御されるバスマスターコントローラ(4)によ
り、ビジー信号線(7)がオンか否か、すなわち、シス
テムバス(5)が使用中であるか否かを検出し、未使用
中の時に、システムバス(5)内のポーリング信号線(
6)をオンとしてポーリング信号を供給する。
そして各プロセッサコミニュケーションチャネル(6)
は、自プロセッサ〔メインプロセッサ(1)。
サブプロセッサ(2)〕から送信要求があるか否かを検
出して、送信要求の有る場合、ポーリング信号線(6)
のオン、すなわちポーリング信号を検出した時、選択動
作を開始して、システムバス(5)内のデータ線(8)
に、各プロセッサコミニュケーションチャネル(3)ご
とに割り付けられた装置番号を送出する。
同時にデータ線(8)に、自装置番号より優先度の高い
装置番号をもったプロセッサコミニュケーションチャネ
ル(3)が、バス選択動作を行なっているか否かを判断
し、優先度の高いプロセッサコミニュケーションチャネ
ル(6)がバス選択動作な行なっていなければ、ビジー
信号線(7)をオンとするとともに、システムバス(5
)内のデータ線(8)へデータの送出を開始する。もし
、自プロセッサコミニュケーVヨンチャネル(6)より
優先度の高いプロセッサコミニュケーションチャネル(
3)が、選択動作を行なっていれば、送信要求を取り下
げるという方式でシステムバス(5)の使用の選択を行
なっていた。
このため、従来のバス選択方式は、優先度の低いプロセ
ッサコミニュケーションチャネルを有するプロセッサの
送信要求が、優先度の高い他のプロセッサと重なった場
合、必ず送信要求を取り下げるため、他プロセツサへの
データ送信が遅れるという欠点があった。
〔発明の目的〕
本発明の目的は、システムバスの処理能力ヲ向上できる
バス選択方式を提供することにある。すなわち、本発明
の目的は、優先度の低いプロセッサコミニュケーション
チャネルに接続されたプロセッサが、許容限度以上に待
たされることのないバス選択方式を提供することにある
〔発明の構成〕
本発明は、1組のシステムバス、1つのメインプロセッ
サ及び1つ以上のサブプロセッサを有し、該システムバ
スの制御をメインプロセッサの管理のもとに行なうバス
マスターコントローラを有L、該システムバスと各プロ
セッサ間の通信を司どり、固有の装置番号を有するプロ
セッサコミ、ニュケーションテヤネルを有する分散制御
通信システムにおいて、前記バスマスターコントローラ
がポーリング信号を送出し、前記メイン、プロセッサの
管理下ζ二あるプロセッサコミニュケーションチャネル
が前記システムバス上に自装置番号を送出し、前記シス
テムバスの使用権を確保し、他サブプロセッサ下やコミ
ニュケーションチャネルの現在の装置番号と新しい装置
番号を前記システムバネ上に送出し、前記サブプロセッ
サ下のコミニュケーションチャネルは、前記新装置番号
を受信し、その後のバス選択シーケンスにおいて、前記
新装置番号な使用して、バス選択要求を行なうことを特
徴とするバス選択方式である。
〔実施例の説明〕
次に図面を参照して本発明の実施例について説明する。
第2因は、本発明の一実施例を説明するための分散制御
システムのブロック図である。
メインプロセッサ(MP)ならびにサブプロセッサ(8
P 1 、 SP 2)は、プロセッサコミニュケーシ
ョンチャネル(PCHO,PCHI、 PCH2)を経
由して、システム/(ス(SB)−二接続されている。
プロセッfコミ=ユケーションチャネル(PCHO、P
CH1。
PCH2)は、現在、(DNO,DNI、DN2)なる
固有の装置番号をそれぞれもっており、(DNO,DN
I。
DN 2 )の順に優先度が高いものと想定する。
メインプロセッサ(MP)は、サブプロセッサ(SP2
)からのデータ転送が、一定時間以上遅れたと認識する
と、次の様に、サブプロセッサ(SP 2)のプロセッ
サコミニュケーションチャネル(PCH2)の装置番号
(DN 2 )を薔き換える操作を行なう。
メインプロセッサ(MP)のプロセッサコミニュケーシ
ョンチャネル(pci o )は、システムバス(SR
)の使用権な得ると、システムバス(SB) 内のデー
タ線(DATA) 1m、プロセッサコミニュケーショ
ンチャネル(PCH2’)の現在の装置番号(DN2)
と、新しい装置番号(DN2’)とを送出する。この時
、新しい装置番号(DN2’)は、プロセッサコミニュ
ケーションチャネル(PC)l 1 )の装置番号(D
Nl)よりも優先度が高いものとする。
プロセッサコミニュケーションチャネル(PCH2)は
、前記、新装置番号(DN 2’ )を受信すると、自
装置番号(DN 2 )を(DN2’)に書き換え、処
理を終了する。
その後、サブプロセッサ(SF3)から送信要求があっ
た場合、バス選択動作において、新装置番号(DN2’
)を送出する。この時、サブプロセッサ(SPI)のプ
ロセッサコミニュケーションチャネル(PCH1’)が
、バス選択動作を行なっていても、プロセッサコミニュ
ケーションチャネル(PCH2)のほうが優先度が高く
なっているので、サブプロセッサ(SF3)のデータ転
送が実行される。
〔発明の効果〕
本発明は、以上説明したように、各プロセッサコミニュ
ケーションチャネルの装置番号を動的に書き換えること
により、優先度の低いプロセッサの送信遅延も少なくな
り、分散制御通信システムにおけるシステムバスの使用
率が向上するという効果がある。
【図面の簡単な説明】
第1図は、従来のバス選択方式で使用する分散制御シス
テムの一例を示すブロック図、第2図は、本発明の一実
施例を説明するためのブロック図である。 MP・・・メインプロセッサ、 SPI、SF3・・・サブプロセッサ、PCHO、PC
HI 、PCH2・・・プロセッサコミニュケーション
チャネル、 8B・・・システムバス、 DNO、DNI 、DN2・・・装置番号、DN2’・
・・新装置番号、 DATA・・・データ線、 BMC・・・バスマスターコントローラ。

Claims (1)

  1. 【特許請求の範囲】 少なくとも、メインプロセッサならびに複数のサブプロ
    セッサを有し、これらプロセッサはそれぞれ、プロセッ
    サコミニュケーションチャネルを経由して、システムバ
    スに接続され、これらプロセッサコミニュケーションチ
    ャネルは、固有の装置番号をそれぞれ有してバス選択要
    求を行なう分散制御システムにおいて、 上記メインプロセッサが、上記サブプロセッサからのデ
    ータ転送が一定時間以上遅れたと認識すると共に、該メ
    インプロセッサのプロセッサコミニュケーションチャネ
    ルが、上記システムバスの使用権を得ると、対象となる
    上記サブプロセッサのプロセッサコミニュケーションチ
    ャネルの装置番号を、書き換えるようにしたことを特徴
    とするバス選択方式。
JP12225384A 1984-06-14 1984-06-14 分散制御システムのバス選択方式 Pending JPS61848A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12225384A JPS61848A (ja) 1984-06-14 1984-06-14 分散制御システムのバス選択方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12225384A JPS61848A (ja) 1984-06-14 1984-06-14 分散制御システムのバス選択方式

Publications (1)

Publication Number Publication Date
JPS61848A true JPS61848A (ja) 1986-01-06

Family

ID=14831372

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12225384A Pending JPS61848A (ja) 1984-06-14 1984-06-14 分散制御システムのバス選択方式

Country Status (1)

Country Link
JP (1) JPS61848A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04154900A (ja) * 1990-10-19 1992-05-27 Asahi Chem Ind Co Ltd アクリロニトリル―芳香族ビニル系高分子物質の洗浄法
JPH05278041A (ja) * 1992-03-31 1993-10-26 Hoya Corp ポリウレタン除去剤
US6569491B1 (en) * 2000-08-09 2003-05-27 Enthone Inc. Platable dielectric materials for microvia technology
JP2008269177A (ja) * 2007-04-18 2008-11-06 Ntt Docomo Inc 情報処理装置及び制御方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04154900A (ja) * 1990-10-19 1992-05-27 Asahi Chem Ind Co Ltd アクリロニトリル―芳香族ビニル系高分子物質の洗浄法
JPH05278041A (ja) * 1992-03-31 1993-10-26 Hoya Corp ポリウレタン除去剤
US6569491B1 (en) * 2000-08-09 2003-05-27 Enthone Inc. Platable dielectric materials for microvia technology
JP2008269177A (ja) * 2007-04-18 2008-11-06 Ntt Docomo Inc 情報処理装置及び制御方法

Similar Documents

Publication Publication Date Title
US5473762A (en) Method and system for pipelining bus requests
JP2633900B2 (ja) 共通バス制御方法
JPS61848A (ja) 分散制御システムのバス選択方式
US5557755A (en) Method and system for improving bus utilization efficiency
JP3531469B2 (ja) トランザクション制御方法およびその実施中継装置
JP2526399B2 (ja) 並列計算機における負荷分散方法
US6938078B1 (en) Data processing apparatus and data processing method
CN1155892C (zh) 控制存储器存取分配的方法
KR100253790B1 (ko) 중대형 컴퓨터 컨트롤러 보드의 인터페이스 방법
JP2002140201A (ja) データベース更新方法及びそれを用いたデータベース管理システム
JP2881234B2 (ja) 疎結合マルチプロセッサシステム
JPS59177638A (ja) メツセ−ジ優先送出制御方式
JPH0981402A (ja) マルチプロセッサシステム
JPH10507548A (ja) データ処理システムおよび方法およびこのようなシステムとの通信システム
JPH04329443A (ja) タスク制御方式
JPH01147763A (ja) 端末集信装置の入出力制御方式
JP3050131B2 (ja) アービトレーション方式
JPH01251267A (ja) データ転送システム
JPH05265920A (ja) 拡張記憶装置データ転送方式
JPH0575141B2 (ja)
JPH058901B2 (ja)
JPH0582617B2 (ja)
JPS62286155A (ja) マルチcpu制御方式
JPS61143863A (ja) バス分割制御方式
JPH0784916A (ja) 通信制御装置