CN1390389A - 灵活位率时钟恢复单元 - Google Patents
灵活位率时钟恢复单元 Download PDFInfo
- Publication number
- CN1390389A CN1390389A CN00815619A CN00815619A CN1390389A CN 1390389 A CN1390389 A CN 1390389A CN 00815619 A CN00815619 A CN 00815619A CN 00815619 A CN00815619 A CN 00815619A CN 1390389 A CN1390389 A CN 1390389A
- Authority
- CN
- China
- Prior art keywords
- signal
- data signal
- clock
- input data
- recovery unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000011084 recovery Methods 0.000 title claims abstract description 58
- 239000000284 extract Substances 0.000 claims description 8
- 230000005540 biological transmission Effects 0.000 claims description 3
- 238000000034 method Methods 0.000 claims description 3
- 239000003990 capacitor Substances 0.000 claims description 2
- 230000010355 oscillation Effects 0.000 claims description 2
- 230000001172 regenerating effect Effects 0.000 description 6
- 238000004891 communication Methods 0.000 description 4
- 230000003287 optical effect Effects 0.000 description 4
- 238000009825 accumulation Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000003321 amplification Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 239000013307 optical fiber Substances 0.000 description 1
- 230000008929 regeneration Effects 0.000 description 1
- 238000011069 regeneration method Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/07—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop using several loops, e.g. for redundant clock signal generation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/027—Speed or phase control by the received code signals, the signals containing no special synchronisation information extracting the synchronising or clock signal from the received signal spectrum, e.g. by using a resonant or bandpass circuit
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
- H04L7/0337—Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
本发明提供的灵活位率时钟恢复单元(30)是专为从输入数据信号来恢复时钟信号的,其中输入数据信号能以不同的位率传输。该灵活位率时钟恢复单元包括几个固定位率时钟恢复单元(32),其中每个固定位率时钟恢复单元工作于不同的位率,从输入数据信号里提取一个中间时钟信号;用于根据每个中间时钟信号的振幅特征产生编码数据信号的比较器(34),其中编码数据信号指示与输入数据信号有关的时钟信号;以及根据编码数据信号选择中间时钟信号中的一个信号的选择器,从而从输入数据信号恢复时钟信号。
Description
发明背景
1.发明领域
本发明一般涉及光网络中的再生装置,尤其涉及用于再生装置中的灵活位率时钟恢复单元。
2.技术背景
光通信系统一般采用再生器防止信号失真的积累。再生器一般对输入数据信号执行再放大、再成形和再计时的功能。为了执行再计时功能,必须提取与输入数据信号有关的时钟信号。
常用的时钟恢复单元仅有有限的调谐范围(例如,一般是少于时钟率的1%)。这类时钟恢复单元不会为以单一位率操作的光通信系统提出问题。然而,当今的光通信系统必须支持在一种种不同的位率下可传输的输入数据信号。
所以,最好能提供用于从在种种不同的位率下可传输的输入数据信号中恢复时钟信号的时钟恢复单元。时钟恢复单元应识别输入数据信号的位率并从中提取时钟信号,以致该输入数据信号能为再传输准确地重新定时。
发明内容
本发明的一个方面是用于从输入数据信号恢复时钟信号的灵活位率时钟恢复单元,其中输入数据信号可在不同的位率下传输。该灵活位率时钟恢复单元包括多个固定率时钟恢复单元,其中每个固定率时钟恢复单元工作于不同的位率,从输入数据信号中提取一个中间时钟信号;用于根据每个中间时钟信号的振幅特征产生编码数据信号的比较器,其中编码数据信号指示与输入数据信号有关的时钟信号;以及用于根据编码数据信号选择一个中间时钟信号的选择器,由此从输入数据信号恢复时钟信号。
在以下详细描述中将给出本发明的附加特征和优点,通过该描述部分对于本领域熟练的技术人员是显而易见的,或者通过实施以下详细描述,权利要求和附图中所述的发明,而理解本发明的部分。
要知道以上一般描述和以下详细描述都仅仅是本发明的示范实例,它们试图提供概述和框架用于理解如权利要求所述本发明的特性和特征。所包括的附图用于对本发明的进一步理解,并构成说明书的一部分。附图说明了本发明的各种特点和实施例,它和描述一起用于为解释本发明的原理和操作。
附图简述
图1是根据本发明的示例性光-电子再生器的方框图;
图2是本发明的灵活位率时钟恢复单元的第一较佳实施例的方块图;
图3是本发明的灵活位率时钟恢复单元的第二较佳实施例的方块图;
图4是本发明的灵活位率时钟恢复单元的第三较佳实施例的方块图。
较佳实施例详述
现在将详细地引用本发明的较佳实施例,其中的例子都图示于附图中。在整个附图中尽可能用相同的标号指示相同的或类似的部分。
再生装置在光通信系统中用于防止信号失真的积累。再生装置一般对输入数据信号执行再放大、再成形和再计时功能。示例性光-电子再生器10示于图1。再生器10包括光-电(O/E)转换器12、放大器14、时钟恢复单元16、判定电路18和电-光(E/O)转换器20。
在运行时,输入的光数据信号由O/E转换器12接收,并把它转换成电数据信号。具有自动电平控制的高速限定或可变增益放大器14用来把电数据信号放大到特定的幅值。然后,该放大信号的一部分被馈到时钟恢复电路16和判定电路18。
时钟恢复电路16用来从输入数据信号中提取时钟信号。于是,判定电路18采用时钟信号对放大器14提供的数据信号执行再计时和再成形功能。最后,判定电路再生的电信号通过E/O转换器20再被转换到光信号。
为了支持能以种种不同的位率传输的输入数据信号,再生装置中要求使用灵活的位率时钟恢复单元。本发明的灵活位率时钟恢复单元30的一个示例性实施例示于图2。虽然本发明并不限于再生装置,但是,使用灵活位率时钟恢复单元30仍示例性应用于光-电子再生装置。
按照本发明,灵活位率时钟恢复单元30包括几个固定位率时钟恢复单元32、比较器34和选择器36。输入数据信号40被馈入一组常用固定位率时钟恢复单元32。固定位率时钟恢复单元32是为本发明所支持的每个位率提供的。这样,每个固定位率时钟恢复单元32从输入数据信号中提取中间时钟信号。然而,正确的时钟信号是被工作于输入数据信号位率的固定位率时钟恢复单元32提取的。
正如在图2中所示,每个固定位率时钟恢复单元32可能包括放大器42、异或门44以及狭带滤波器46。在运作中,输入数据信号被馈入放大器42,该放大器依次提供两个已放大的信号到异或门44。其中一个放大的数据信号相对于另一数据信号延迟了半个位周期。通过利用狭带滤波器46,从来自异或门44的输出数据信号中提取一个间时钟信号。在这个实施例中,可以预见到有可能用混合器来代替异或门44。虽然这个实施例在目前对于固定位率时钟恢复单元32是较佳的,但是,这并不试图对本发明较广宽的方面作为一限制。相反,固定位率时钟恢复单元的其它实施例可能适用于该灵活位率时钟恢复单元30。
然后,用比较器34产生编码数据信号,该信号指示与输入数据信号有关的时钟信号。尤其是,比较器34接收每个中间时钟信号,并比较每个中间时钟信号的振幅。一个用于具有最大振幅的中间时钟信号的指示符被编码成数字数据信号,这个信号由比较器输出。例如,如果灵活位率时钟恢复单元30支持16个不同的位率即16个固定位率时钟恢复单元),那末,一个四位字可能被用作编码数字数据信号。因此,该编码数据信号指示与输入数据信号有关的时钟信号。
最后,用选择器36选择合适的时钟信号。要做到这点,选择器36接收来自固定位率时钟恢复单元32的每个中间时钟信号。选择器36根据接收来自比较器34的编码数据信号,通过中间时钟信号中的一个信号,从而,从输入数据信号恢复时钟信号。选择器36可以被具体化或为一个模拟或数字开关。对本领域中熟练的技术人员来说,将会容易地认识到,选择器36也可工作成将所选的中间时钟信号再成形为恢复的时钟信号。
根据本发明的另一灵活位率时钟恢复单元50的实施例示于图3。在这个实施例中,锁相环电路52被设置在每个固定位率时钟恢复单元32和选择器36之间。正如在本领域中熟知的,每个锁相环电路52包括相位探测器54、滤波器56和压控振荡器58。这个实施例的元件不是与以前和图2有关的那样讨论。
在运作中,锁相时钟源的频率稳定性被用作为标准,通过这个标准选择出中间时钟信号中的一个信号。频率稳定性是由与压控振荡器58有关的控制电压的起伏(即,噪音)决定的。起伏通过整流交流耦合控制电压来测量。要做到这点,整流电路60被设置在锁相环电路52的滤波器56和比较器34之间。虽然本发明并不限于该实施例,但是示例性整流电路60可能包括电容器62、二极管64和低通滤波器66,正如图3所示。这样替代实施例可能不象和图2有关的讨论那样操作。
采用字组码(诸如4B5B或8B10B)的数据信号可以通过以字码率(blockratc)寻找强频率分量被认出。例如,快以太网(Fast Ethernct)或FDDI信号能通过寻找相当于字码率的25MHz音调被认出。相似地,千兆位以太网(Gigabit Ethernet)信号能通过寻找相当于字码率为8B10B的125MHz音调被认出。如果信号音调的相对振荡大于一预定的阈值,那末,对于输入数据信号,对应的字码率从而信号的位率能被决定,图4图示说明了本发明采用字码音调来决定信号类型的又一实施例。
在该实施例中,几个字码音调恢复单元72也被结合到灵活位率时钟恢复单元70中。每个字码音调恢复单元72包括滤波器74和放大器76,用来滤波和放大对应于输入信号的字码率的信号音调。此外,根据这些音调的振荡特性,比较器34可识别出正确的信号格式,从而位率。在这情况下,几个常用的固定位率时钟恢复单元32仍被用来对数据信号再计时。对这个实施例操作的元件和模式不是与和图2有关的那样讨论。
对本领域的熟练技术人员是显而易见的,在不背离本发明的精神和范围的情况下,可对本发明作出各种修改和改动。因此,本发明试图覆盖对本发明的修改和改动,只要它们包括在所附的权利要求书及其等效技术方案的范围之中。
Claims (9)
1.一种用于从输入数据信号恢复时钟信号的灵活位率时钟恢复单元,所述输入数据信号能以不同位率传输,其特征在于,它包括:
几个固定位率时钟恢复单元,每个单元接收输入数据信号,每个所述固定位率时钟恢复单元工作于不同的位率,从输入数据信号中提取一个中间时钟信号;
一比较器,接收每个中间时钟信号,并产生一个指示与输入数据信号有关的时钟信号的编码数据信号;以及
一选择器,从所述比较器接收编码数据信号,并从所述几个固定位率时钟恢复单元接收每个中间时钟信号,所述选择器工作时根据编码数据信号选择中间时钟信号中的一个信号,从而从输入数据信号恢复时钟信号。
2.如权利要求1所述的灵活位率时钟恢复单元,其特征在于,所述比较器根据每个中间时钟信号的振荡特性决定编码数据信号。
3.如权利要求1所述的灵活位率时钟恢复单元,其特征在于,它还包括设置在每个所述几个时钟恢复单元和所述选择器之间的锁相环电路。
4.如权利要求3所述的灵活位率时钟恢复单元,其特征在于,所述锁相环电路包括连接到所述时钟恢复单元之一的相位探测器、连接到所述相位探测器的滤波器,以及连接到所述相位探测器和所述选择器的压控振荡器。
5.如权利要求4所述的灵活位率时钟恢复单元,其特征在于,每个所述锁相环电路的滤波器还连接到所述比较器。
6.如权利要求5所述的灵活位率时钟恢复单元,其特征在于,它还包括设置在每个所述锁相环电路的滤波器和所述比较器之间的整流电路,每个整流电路包括电容器、二极管和低通滤波器。
7.如权利要求1所述的灵活位率时钟恢复单元,其特征在于,每个所述固定位率时钟恢复单元包括放大器、异或门和狭带滤波器。
8.一种用于从输入数据信号恢复时钟信号的方法,该输入数据信号能以不同的位率传输,其特征在于,它包括如下步骤:
将输入数据信号接收入几个固定率时钟恢复单元;
从输入数据信号中,提取几个中间时钟信号,每个所述时钟恢复单元工作于不同的位率,以从输入数据信号里提取一个中间时钟信号;以及
根据中间时钟信号的振幅特征选择几个中间时钟信号中的一个信号,从而从输入数据信号恢复时钟信号。
9.如权利要求8所述的方法,其特征在于,它还包括下列步骤:
将每个中间时钟信号接收入比较器;
根据中间时钟信号的振荡特征产生编码数据信号,该编码数据信号指示与输入数据信号有关的时钟信号;
将编码数据信号和每个中间时钟信号接收入选择器;以及
根据编码数据信号,所述选择器通过几个中间时钟信号中的一个信号。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/441,602 | 1999-11-17 | ||
US09/441,602 US6304622B1 (en) | 1999-11-17 | 1999-11-17 | Flexible bit rate clock recovery unit |
Publications (1)
Publication Number | Publication Date |
---|---|
CN1390389A true CN1390389A (zh) | 2003-01-08 |
Family
ID=23753536
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN00815619A Pending CN1390389A (zh) | 1999-11-17 | 2000-10-10 | 灵活位率时钟恢复单元 |
Country Status (7)
Country | Link |
---|---|
US (1) | US6304622B1 (zh) |
EP (1) | EP1236279A4 (zh) |
JP (1) | JP2003514480A (zh) |
CN (1) | CN1390389A (zh) |
AU (1) | AU8004100A (zh) |
CA (1) | CA2389224A1 (zh) |
WO (1) | WO2001037431A1 (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6973147B2 (en) * | 2002-09-04 | 2005-12-06 | Intel Corporation | Techniques to adjust a signal sampling point |
US20070183552A1 (en) * | 2006-02-03 | 2007-08-09 | Sanders Anthony F | Clock and data recovery circuit including first and second stages |
US7929654B2 (en) * | 2007-08-30 | 2011-04-19 | Zenko Technologies, Inc. | Data sampling circuit and method for clock and data recovery |
JP5378248B2 (ja) * | 2010-01-26 | 2013-12-25 | 株式会社東芝 | 通信装置 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4419759A (en) * | 1980-08-05 | 1983-12-06 | Communications Satellite Corporation | Concurrent carrier and clock synchronization for data transmission system |
GB8429921D0 (en) * | 1984-11-27 | 1985-01-03 | British Telecomm | Flexible regenerator |
US5642386A (en) * | 1994-06-30 | 1997-06-24 | Massachusetts Institute Of Technology | Data sampling circuit for a burst mode communication system |
US5828250A (en) * | 1994-09-06 | 1998-10-27 | Intel Corporation | Differential delay line clock generator with feedback phase control |
JP3311517B2 (ja) * | 1994-10-20 | 2002-08-05 | 富士通株式会社 | 位相比較型ビット同期確立回路 |
US5974086A (en) * | 1995-07-31 | 1999-10-26 | Motorola, Inc. | Method and apparatus in a communication receiver for adjusting an operating attribute at a predetermined boundary of a protocol |
US5920600A (en) * | 1995-09-18 | 1999-07-06 | Oki Electric Industry Co., Ltd. | Bit phase synchronizing circuitry for controlling phase and frequency, and PLL circuit therefor |
JP2806863B2 (ja) * | 1996-02-27 | 1998-09-30 | 日本電気エンジニアリング株式会社 | ビット同期回路 |
JP3209943B2 (ja) * | 1997-06-13 | 2001-09-17 | 沖電気工業株式会社 | 電圧制御遅延回路、直接位相制御型電圧制御発振器、クロック/データ再生回路及びクロック/データ再生装置 |
US5939912A (en) * | 1997-06-18 | 1999-08-17 | Lsi Logic Corporation | Recovery circuit having long hold time and phase range |
JP3109588B2 (ja) * | 1998-03-12 | 2000-11-20 | 日本電気株式会社 | オーバーサンプリング型クロックリカバリ回路 |
US5952888A (en) * | 1998-03-25 | 1999-09-14 | Cypress Semiconductor Corp. | Roving range control to limit receive PLL frequency of operation |
US6211741B1 (en) * | 1998-10-16 | 2001-04-03 | Cypress Semiconductor Corp. | Clock and data recovery PLL based on parallel architecture |
-
1999
- 1999-11-17 US US09/441,602 patent/US6304622B1/en not_active Expired - Fee Related
-
2000
- 2000-10-10 JP JP2001537874A patent/JP2003514480A/ja not_active Withdrawn
- 2000-10-10 EP EP00970702A patent/EP1236279A4/en not_active Withdrawn
- 2000-10-10 WO PCT/US2000/027908 patent/WO2001037431A1/en not_active Application Discontinuation
- 2000-10-10 AU AU80041/00A patent/AU8004100A/en not_active Abandoned
- 2000-10-10 CN CN00815619A patent/CN1390389A/zh active Pending
- 2000-10-10 CA CA002389224A patent/CA2389224A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
JP2003514480A (ja) | 2003-04-15 |
EP1236279A1 (en) | 2002-09-04 |
EP1236279A4 (en) | 2003-02-12 |
CA2389224A1 (en) | 2001-05-25 |
AU8004100A (en) | 2001-05-30 |
US6304622B1 (en) | 2001-10-16 |
WO2001037431A1 (en) | 2001-05-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0407031B1 (en) | Apparatus for transmitting digital data in analog form | |
CN1149758C (zh) | 与比特率无关的光接收机及其接收方法 | |
KR100336496B1 (ko) | 무직류, 최소대역폭특성을 갖는 선로부호의 설계방법 및 부호화/복호화 장치 | |
WO2001039414A1 (en) | Method of intrinsic continuous management data transmission in fiber optic communications | |
US5103463A (en) | Method and system for encoding and decoding frequency shift keying signals | |
JPH10313277A (ja) | ビットレート自動識別器、ビットレート選択型タイミング抽出器、ビットレート選択型識別再生器、ビットレート選択型光再生中継器およびビットレート自動識別方法 | |
CN1211117A (zh) | 提取定时信号的方法和设备 | |
US4791407A (en) | Alternate mark/space inversion line code | |
JPH09233030A (ja) | 光送受信回路 | |
US6819878B1 (en) | Packet-based optical communications networks | |
CN1390389A (zh) | 灵活位率时钟恢复单元 | |
US6271777B1 (en) | Data transmission system employing clock-enriched data coding and sub-harmonic de-multiplexing | |
JP2801093B2 (ja) | データのサンプリング装置及びデジタルデータ伝送システム | |
EP2260595B1 (en) | System and method for dual speed passive optical networks | |
CN100591002C (zh) | 从数据信号中提取时钟信号的时钟信号提取设备和方法 | |
JP3055604B2 (ja) | 光受信器及びそれに用いられる自動周波数検知型クロック抽出回路 | |
US6473469B1 (en) | Local communication system and apparatus for use therein | |
EP1286493B1 (en) | Instrument for measuring characteristic of data transmission system with high accuracy and clock reproducing circuit used therefor | |
JP2000040960A (ja) | ビットレート可変光受信器及び可変光送受信システム | |
US5058131A (en) | Transmitting high-bandwidth signals on coaxial cable | |
EP0266359A1 (en) | Encoding and decoding signals for transmission over a multi-access medium | |
US5706221A (en) | Mehtod and apparatus for recovering digital data from baseband analog signal | |
JP5924705B2 (ja) | マルチレート再生装置 | |
JPH05501185A (ja) | 光学的通信装置のアクセスノードのコードワード認識ユニット | |
WO2002011354A1 (en) | Synchronizer for rz-wdm signals and method for synchronization |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |