CN100591002C - 从数据信号中提取时钟信号的时钟信号提取设备和方法 - Google Patents

从数据信号中提取时钟信号的时钟信号提取设备和方法 Download PDF

Info

Publication number
CN100591002C
CN100591002C CN02829734A CN02829734A CN100591002C CN 100591002 C CN100591002 C CN 100591002C CN 02829734 A CN02829734 A CN 02829734A CN 02829734 A CN02829734 A CN 02829734A CN 100591002 C CN100591002 C CN 100591002C
Authority
CN
China
Prior art keywords
signal
clock signal
data
phase difference
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN02829734A
Other languages
English (en)
Other versions
CN1685656A (zh
Inventor
安东尼·桑德斯
爱德华多·普雷特
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Germany Holding GmbH
Original Assignee
Infineon Technologies AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Infineon Technologies AG filed Critical Infineon Technologies AG
Publication of CN1685656A publication Critical patent/CN1685656A/zh
Application granted granted Critical
Publication of CN100591002C publication Critical patent/CN100591002C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/087Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using at least two phase detectors or a frequency and phase detector in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/07Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop using several loops, e.g. for redundant clock signal generation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/091Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector using a sampling device

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明提出了一种从周期数据信号中提取时钟信号的时钟信号提取设备,包括:相位检测器(104,106),用于检测所述数据信号和上升沿时钟信号的上升沿之间的第一相位差,并且检测所述数据信号和下降沿时钟信号的下降沿之间的第二相位差;以及时钟发生器(110,112),用于产生所述上升沿时钟信号,从而使所述第一相位差最小,产生所述下降沿时钟信号,从而使所述第二相位差最小,并且根据所述第一相位差和第二相位差来产生所述时钟信号。本发明还提出了一种从周期数据信号中提取时钟信号的方法。

Description

从数据信号中提取时钟信号的时钟信号提取设备和方法
技术领域
本发明涉及数字通信系统中从数据信号中提取时钟信号数据,例如光通信系统中的光数据信号。特别地,本发明涉及一种从数据信号中提取时钟信号的时钟信号提取设备和方法。
背景技术
串行通信系统需要从串行流中提取抽样时钟,其中时钟谐波并非信号自身中所固有的。通过被称为时钟和数据恢复(CDR)单元的非线性电路来执行该提取。该CDR负责通过观察信号的过渡并执行平均来跟踪信号中的低频相位改变。
图2示出了使用锁相环(PLL)从数据信号中恢复时钟信号和数据的典型时钟和数据恢复(CDR)电路200。所述CDR电路200包括相位检测器202,用于产生其持续时间与已恢复时钟信号和数据信号之间的相位误差成正比的上升或下降脉冲。将相位检测器202的输出与相位泵(充电泵)204相连。相位泵204通过环路滤波器206与电压控制振荡器(VCO)208相连,用于通过控制电压,将电压控制振荡器208充电为“上”或“下”。这允许对由电压控制振荡器208提供的控制信号的相位校正。将电压控制振荡器208的时钟信号反馈回相位检测器202的时钟输入,形成锁相环。还将时钟信号或已恢复时钟信号反馈回数据抽样器210,所述数据抽样器210以已恢复时钟信号的速率对数据信号进行抽样,并在其数据输出处提供已恢复数据。已恢复时钟信号是与从通信系统中的发射机中发射原始数据脉冲的速率同步产生的定时信号。优选地,数据抽样器210包括D型触发器,具有数据输入、时钟输入和数据输出。优选地,相位检测器也包括D型触发器。
例如,在光通信系统中,设计CDR,以便根据过渡的长时间平均来找到光信号的低电平和高电平之间的过渡的平均相位。图3示出了在通信系统的接收机处接收到的、且具有理想过渡特性和服从信号的理想交迭的未失真幅度的发射数据信号302、304的重叠示例。虚曲线302’、304’还示出了抖动306的效果,例如与信号的过渡行为有关的时钟或相位抖动。为了检测从高电平状态到低电平状态的信号过渡,或反之亦然,在由重叠信号形成的眼图的中间的判决电平处对该过渡进行抽样。图3的下半部分示出了检测到的经过了抖动的信号过渡的概率分布函数(PDF)308。从该分布中,容易获得已检测过渡的平均过渡值,以获得用于数据信号中所包含的数据的抽样的平均抽样点。
然而,在长距离光通信系统中,信号失真导致了对于CDR并非最佳的接收数据信号的眼图。例如,光信号的失真由传输光纤的光色散引起和由诸如激光器等发射机的导通/断开行为引起。
图4示出了失真光信号402、404的重叠示例。信号的下降和上升沿的交迭不再位于所述眼图的峰到峰幅度的中间,而是朝向光信号的零电平。在这样的情况下,利用眼图中间的判决电平的已检测过渡的概率分布函数408包括两个峰值。每一个峰值分别与下降沿的已抖动过渡和信号上升沿的已抖动过渡相关联。在406处示出了该抖动。容易看到,这里的平均过渡值的确定是不可行的。当然,过渡的分布引起了不工作区,其中CDR不再能够找到数据信号的平均过渡值。由于来自数据信号的数据抽样基于对平均过渡值的正确预测,因此不稳定的相位值将引起数据眼图的错误抽样,由此,导致了链路的误比特率的恶化。
通常,仅对信号的上升沿或下降沿的过渡进行平均将解决该问题。既然仅检测单一沿,概率分布函数不再具有不工作区且显示为与信号相同的分布,其中判决电平位于交迭处。然而,该方法遇到了提供给锁相环的相位误差信息量的减少的问题。如上所述,CDR必须跟踪低频偏移,并且其实现这一点的能力是可用相位误差信息量的函数。仅使用数据的一个沿,失去了一半对CDR可用的信息,从而导致了跟踪能力的恶化和接收机的误比特率的增加。
图5示出了上述问题的另一通常解决方案,其中将CDR的判决电平简单地调节到重叠数据信号502、504的交迭处。然而,该解决方案遭受到过渡幅度的信号噪声比的减小的问题,导致了对过渡的伪检测和对信号的伪跟踪。减小的信号噪声比(S/N)由以下事实引起:由于信号的失真,信号的交迭位于接近于较强经受噪声的低信号电平处。
发明内容
本发明的一个目的是提出一种用于从周期数据信号中提取时钟信号的时钟信号提取设备和方法,能够精确确定数据信号的平均过渡值并且能够减小数据传输系统中的误比特率。
根据本发明的第一方案,提出了一种时钟信号提取设备,用于从周期数据信号中提取出所要提取的时钟信号,所述时钟信号提取设备包括:
-用于产生上升沿时钟信号的第一时钟发生器和用于检测在第一相位检测器的第一输入处接收到的周期数据信号的上升沿和在第一相位检测器的第二输入处接收到的上升沿时钟信号的上升沿之间的第一相位差的第一相位检测器,第一时钟发生器包括用于形成第一环路的、与第一相位检测器的第二输入相连的输出,所述第一时钟发生器和第一相位检测器通过第一环路相连;
-用于产生下降沿时钟信号的第二时钟发生器和用于检测在第二相位检测器的第一输入处接收到的所述数据信号的下降沿和在第二相位检测器的第二输入处接收到的下降沿时钟信号的下降沿之间的第二相位差的第二相位检测器,第二时钟发生器包括用于形成第二环路的、与第二相位检测器的第二输入相连的输出,所述第二时钟发生器和第二相位检测器通过第二环路相连;
-用于产生所提取的时钟信号的第三时钟发生器;和
-控制器,用于处理第一相位差和第二相位差,以及控制所述第一时钟发生器和所述第二时钟发生器,以使所述第一相位差和所述第二相位差最小,所述控制器包括相位泵和环路滤波器,所述控制器还用于根据所述第一相位差和第二相位差的平均值来控制所述第三时钟发生器,所述控制器的相应输入与第一和第二相位检测器的相应输出相连,以及所述控制器的相应输出与第一时钟发生器、第二时钟发生器和第三时钟发生器的相应输入相连。
根据本发明的第二方案,提出了一种通过时钟信号提取设备从周期数据信号中提取出所提取的时钟信号的方法,包括:
(a1)产生上升沿时钟信号,
(a2)检测在第一相位检测器的第一输入处接收到的周期数据信号的上升沿和在第一相位检测器的第二输入处接收到的上升沿时钟信号的上升沿之间的第一相位差;
(a3)通过经由形成在第一时钟发生器的输出和第一相位检测器的第二输入之间的第一环路、将上升沿时钟信号反馈回第一相位检测器、以使所检测的第一相位差最小的方式,来产生上升沿时钟信号;
(b1)产生下降沿时钟信号;
(b2)检测在第二相位检测器的第一输入处接收到的周期数据信号的下降沿和在第二相位检测器的第二输入处接收到的下降沿时钟信号的下降沿之间的第二相位差;
(b3)通过经由形成在第二时钟发生器的输出和第二相位检测器的第二输入之间的第二环路、将下降沿时钟信号反馈回第二相位检测器、以使所检测的第二相位差最小的方式,来产生下降沿时钟信号;
(c)利用包括相位泵和环路滤波器的控制器,控制第三时钟发生器,以产生所提取的时钟信号。
本发明的基本思想是通过使用两个独立的锁相环对数据信号的上升和下降沿的概率分布函数单独进行平均(见图4),同时使用在接收机处接收到的数据信号的两个沿。
本发明涉及一种从周期数据信号中提取时钟信号的时钟信号提取设备,包括:相位检测器,用于检测所述数据信号和上升沿时钟信号的上升沿之间的第一相位差,并且检测所述数据信号和下降沿时钟信号的下降沿之间的第二相位差;以及时钟发生器,用于产生所述上升沿时钟信号,从而使所述第一相位差最小,产生所述下降沿时钟信号,从而使所述第二相位差最小,并且根据所述第一相位差和第二相位差来产生所述时钟信号。
本发明还涉及一种从周期数据信号中提取时钟信号的方法,包括:检测所述数据信号和上升沿时钟信号的上升沿之间的第一相位差,并且检测所述数据信号和下降沿时钟信号的下降沿之间的第二相位差;以及产生所述上升沿时钟信号,从而使所述第一相位差最小,产生所述下降沿时钟信号,从而使所述第二相位差最小,并且根据所述第一相位差和第二相位差来产生所述时钟信号。
根据本发明设备的优选改进,所述时钟发生器根据所述第一相位差和第二相位差的平均值来产生所述时钟信号。
根据该设备的另一改进,所述时钟发生器包括:第一时钟发生器,用于产生所述上升沿时钟信号;第二时钟发生器,用于产生所述下降沿时钟信号;第三时钟发生器,用于产生所述时钟信号;以及控制器,用于处理所述第一相位差和所述第二相位差,并且控制所述第一、第二和第三时钟发生器。
根据该设备的另一改进,所述相位检测器包括:第一相位检测器,用于检测所述数据信号和所述上升沿时钟信号的所述上升沿之间的所述第一相位差;以及第二相位检测器,用于检测所述数据信号和所述下降沿时钟信号的所述下降沿之间的所述第二相位差。
根据该设备的另一改进,所述第一、第二和第三时钟发生器中的每一个均包括电压控制振荡器。
根据该设备的另一改进,所述控制器包括相位泵和环路滤波器。
根据该设备的另一改进,所述设备用于数据提取设备中,用于根据所述时钟信号的速率从所述数据信号中提取数据。
根据该设备的另一改进,所述控制器控制所述时钟发生器产生所述时钟信号,从而使所提取出的数据的差错率最小。
根据该设备的另一改进,所述数据提取设备包括用于抽样所述数据信号的数据抽样器。
根据该设备的另一改进,所述数据抽样器包括D型触发器。
根据本发明方法的一个改进,所述产生步骤包括根据所述第一相位差和所述第二相位差的平均值来产生所述时钟信号。
根据该方法的另一改进,所述产生步骤还包括:处理所述第一相位差和所述第二相位差;以及产生并控制所述上升沿时钟信号、所述下降沿时钟信号和所述时钟信号。
根据该方法的另一改进,所述方法还包括:根据所述时钟信号的速率从所述数据信号中提取数据。
根据该方法的另一改进,所述产生步骤还包括产生所述时钟信号,从而使所述提取出的数据的差错率最小。
根据本发明的设备和方法的另一改进,所述数据信号是光数据信号。
附图说明
在附图中示出了本发明的优选实施例,其中:
图1示出了根据本发明的设备的优选实施例;
图2示出了典型时钟和数据恢复电路;
图3示出了在通信系统中具有理想过渡特性的接收信号的重叠;
图4示出了光通信系统中的失真接收信号的重叠;以及
图5示出了使用信号交迭处的判决电平进行过渡检测的失真接收信号的重叠。
具体实施方式
图1示出了根据所提取的时钟信号的速率从数据信号中提取数据的数据提取设备100。数据提取设备100包括时钟信号提取设备的优选实施例,所述时钟信号提取设备根据本发明,从周期数据信号中提取时钟信号。所述时钟信号提取设备使用来自接收数据信号的上升沿和下降沿的相位信息,以产生提供给独立时钟发生器或相位发生器的跟踪指示。
根据本发明的时钟信号提取设备包括接收机102,用于接收从通信系统的通信链路中接收到的数据信号。优选地,所述时钟信号是从光通信链路,例如从光通信系统的光纤接收到光基带数据信号。优选地,所述光通信系统是SONET(=同步光网络)系统。
所述时钟信号提取设备还包括第一相位检测器104和第二相位检测器106,以其相应的输入与接收机02的输出相连;控制器108,以其相应的输入与第一相位检测器104和第二相位检测器106的相应输出相连;以及第一时钟发生器110、第二时钟发生器112和第三时钟发生器114,以其相应的输入与控制器108的相应输出相连。第一时钟发生器110包括用于形成第一环路的、与第一相位检测器104的另一输入相连的输出。第二时钟发生器112包括用于形成第二环路的、与第二相位检测器106的另一输入相连的输出。
第一相位检测器104检测数据信号和由第一时钟发生器110所产生的上升沿时钟信号的上升沿过渡或上升沿检测点之间的第一相位差。第二相位检测器106检测数据信号和由第二时钟发生器112所产生的下降沿时钟信号的下降沿过渡或下降沿检测点之间的第二相位差。优选地,第一、第二和第三时钟发生器110、112和114包括电压控制振荡器(VCO)。
控制器108处理由第一相位检测器104提供的第一相位差和由第二相位检测器106提供的第二相位差,并且控制第一时钟发生器110和第二时钟发生器112,从而使第一和第二相位差最小。另外,控制器108控制第三时钟发生器114,用于根据第一和第二相位差来产生所提取的时钟信号。优选地,控制器根据第一相位差和第二相位差的平均值来控制第三时钟发生器。优选地,控制器108包括与第一、第二和第三时钟发生器110、112和114的每一个关联的相位泵和环路滤波器。
除了时钟信号提取设备之外,数据提取设备100包括数据抽样器116,与接收器102的输出、第三时钟发生器114的输出(用于接收所提取出的时钟信号)、以及控制器108的另一输入相连。优选地,数据抽样器116包括由所提取的时钟信号控制的D型触发器,用于对数据信号进行抽样并相应地提取数据。
在本发明的另一实施例中,控制器108还根据由数据抽样器116提供给控制器108的相位差来控制第三时钟发生器。在本发明的另一实施例中,控制器108控制第三时钟发生器114,从而使所提取数据的差错率最小。
在根据本发明的方法中,从周期数据信号中提取时钟信号。在该方法的第一步骤中,检测数据信号和上升沿时钟信号的上升沿之间的第一相位差,并且检测数据信号和下降时钟信号的下降沿之间的第二相位差。在该方法的第二步骤中,产生上升沿时钟信号,从而使第一相位差最小,并且产生下降沿时钟信号,从而使第二相位差最小,并且根据第一相位差和第二相位差来产生时钟信号。优选地,根据第一相位差和第二相位差之间的平均值来产生时钟信号。在本发明的另外的步骤中,根据所提取出的时钟信号的速率,从数据信号中提取数据。优选地,产生时钟信号,从而使所提取出的数据的差错率最小。优选地,在数字信号处理器(DSP)中实现本发明的方法。
本发明的一个优点在于:通过单独地找到数据信号的平均过渡值,不再存在任何不工作区。数据信号的上升和下降沿的单独平均过渡值可以用来定义接收数据眼图的理想抽样点,从而使数据抽样具有最低可能的差错率。
参考符号列表
图1
100数据提取设备
102接收机
104第一相位检测器
106第二相位检测器
108控制器
110第一时钟发生器
112第二时钟发生器
114第三时钟发生器
116数据抽样器
图2
200时钟和数据恢复电路
202相位检测器
204相位泵
206环路滤波器
208电压控制振荡器
210数据抽样器

Claims (12)

1、一种时钟信号提取设备,用于从周期数据信号中提取出所要提取的时钟信号,所述时钟信号提取设备包括:
-用于产生上升沿时钟信号的第一时钟发生器(110)和用于检测在第一相位检测器(104)的第一输入处接收到的周期数据信号的上升沿和在第一相位检测器(104)的第二输入处接收到的上升沿时钟信号的上升沿之间的第一相位差的第一相位检测器(104),第一时钟发生器(110)包括用于形成第一环路的、与第一相位检测器(104)的第二输入相连的输出,所述第一时钟发生器(110)和第一相位检测器(104)通过第一环路相连;
-用于产生下降沿时钟信号的第二时钟发生器(112)和用于检测在第二相位检测器(106)的第一输入处接收到的所述数据信号的下降沿和在第二相位检测器(106)的第二输入处接收到的下降沿时钟信号的下降沿之间的第二相位差的第二相位检测器(106),第二时钟发生器(112)包括用于形成第二环路的、与第二相位检测器(106)的第二输入相连的输出,所述第二时钟发生器(112)和第二相位检测器(106)通过第二环路相连;
-用于产生所提取的时钟信号的第三时钟发生器(114);和
-控制器(108),用于处理第一相位差和第二相位差,以及控制所述第一时钟发生器(110)和所述第二时钟发生器(112),以使所述第一相位差和所述第二相位差最小,所述控制器(108)包括相位泵和环路滤波器,所述控制器(108)还用于根据所述第一相位差和第二相位差的平均值来控制所述第三时钟发生器(114),所述控制器(108)的相应输入与第一和第二相位检测器(104,106)的相应输出相连,以及所述控制器(108)的相应输出与第一时钟发生器(110)、第二时钟发生器(112)和第三时钟发生器(114)的相应输入相连。
2、根据权利要求1所述的设备,其特征在于:
所述第一、第二和第三时钟发生器(110,112,114)中的每一个均包括电压控制振荡器。
3、根据权利要求1或2所述的设备,其特征在于:
所述设备用于数据提取设备(100)中,用于根据所提取的时钟信号的速率从所述数据信号中提取数据。
4、根据权利要求3所述的设备,其特征在于:
所述控制器(108)控制所述第一、第二和第三时钟发生器(110,112,114),以产生所提取的时钟信号,从而使所提取出的数据的差错率最小。
5、根据权利要求3所述的设备,其特征在于:
所述数据提取设备(100)包括用于抽样所述数据信号的数据抽样器(116),其中将所述周期数据信号和所提取的时钟信号馈入所述数据抽样器(116)的输入端子。
6、根据权利要求5所述的设备,其特征在于:
所述数据抽样器(116)包括D型触发器。
7、根据权利要求1所述的设备,其特征在于:
所述数据信号是光数据信号。
8、一种通过时钟信号提取设备从周期数据信号中提取出所要提取的时钟信号的方法,包括:
(a1)产生上升沿时钟信号,
(a2)检测在第一相位检测器(104)的第一输入处接收到的周期数据信号的上升沿和在第一相位检测器(104)的第二输入处接收到的上升沿时钟信号的上升沿之间的第一相位差;
(a3)通过经由形成在第一时钟发生器(110)的输出和第一相位检测器(104)的第二输入之间的第一环路、将上升沿时钟信号反馈回第一相位检测器(104)、以使所检测的第一相位差最小的方式,来产生上升沿时钟信号;
(b1)产生下降沿时钟信号;
(b2)检测在第二相位检测器(106)的第一输入处接收到的周期数据信号的下降沿和在第二相位检测器(106)的第二输入处接收到的下降沿时钟信号的下降沿之间的第二相位差;
(b3)通过经由形成在第二时钟发生器(112)的输出和第二相位检测器(106)的第二输入之间的第二环路、将下降沿时钟信号反馈回第二相位检测器(106)、以使所检测的第二相位差最小的方式,来产生下降沿时钟信号;
(c)利用包括相位泵和环路滤波器的控制器,控制第三时钟发生器(114),以产生所提取的时钟信号。
9、根据权利要求8所述的方法,其特征在于:
所述步骤(c)还包括:
-处理所述第一相位差和所述第二相位差。
10、根据权利要求8或9所述的方法,其特征在于:
所述方法还包括:
-根据所提取的时钟信号的速率从所述数据信号中提取数据。
11、根据权利要求10所述的方法,其特征在于:
所述步骤(c)还包括:产生所提取的时钟信号,从而使所述提取出的数据的差错率最小。
12、根据权利要求8所述的方法,其特征在于:
所述数据信号是光数据信号。
CN02829734A 2002-10-10 2002-10-10 从数据信号中提取时钟信号的时钟信号提取设备和方法 Expired - Fee Related CN100591002C (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/EP2002/011366 WO2004034631A1 (en) 2002-10-10 2002-10-10 Clock signal extraction device and method for extracting a clock signal from a data signal

Publications (2)

Publication Number Publication Date
CN1685656A CN1685656A (zh) 2005-10-19
CN100591002C true CN100591002C (zh) 2010-02-17

Family

ID=32087936

Family Applications (1)

Application Number Title Priority Date Filing Date
CN02829734A Expired - Fee Related CN100591002C (zh) 2002-10-10 2002-10-10 从数据信号中提取时钟信号的时钟信号提取设备和方法

Country Status (4)

Country Link
US (1) US7532695B2 (zh)
CN (1) CN100591002C (zh)
AU (1) AU2002337152A1 (zh)
WO (1) WO2004034631A1 (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW589831B (en) * 2002-12-05 2004-06-01 Via Tech Inc Multi-port network interface circuit and related method for triggering transmission signals of multiple ports with clocks of different phases
KR100513275B1 (ko) * 2003-08-29 2005-09-09 이디텍 주식회사 데이터의 위치 정보 탐색을 통한 데이터 복원 방법 및상기 알고리즘을 적용한 직렬 데이터 수신기
US7106655B2 (en) * 2004-12-29 2006-09-12 Micron Technology, Inc. Multi-phase clock signal generator and method having inherently unlimited frequency capability
DE502006004321D1 (de) * 2006-09-21 2009-09-03 Siemens Ag Verfahren zur Taktsynchronisation eines elektrischen Geräts auf einen Referenztakt und elektrisches Gerät
JP2009231896A (ja) * 2008-03-19 2009-10-08 Fujitsu Ltd 受信装置および受信方法
US8015429B2 (en) 2008-06-30 2011-09-06 Intel Corporation Clock and data recovery (CDR) method and apparatus
US9596074B2 (en) * 2015-05-01 2017-03-14 Tektronix, Inc. Clock recovery for data signals
JP6536347B2 (ja) * 2015-10-20 2019-07-03 富士通株式会社 周波数検出方法
FR3066338A1 (fr) * 2017-05-15 2018-11-16 Stmicroelectronics Sa Attenuateur de signal radiofrequence
CN110417536B (zh) * 2018-04-27 2021-12-31 华为技术有限公司 相位检测方法及相位检测电路

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR900001593B1 (ko) 1985-03-30 1990-03-15 가부시끼가이샤 도오시바 디지탈신호 재생회로
US5745468A (en) * 1995-01-11 1998-04-28 Olympus Optical Co., Ltd. Mark edge recorded signal reproducing device for use in optical disk apparatus
JP3072833B2 (ja) * 1997-05-23 2000-08-07 日本電気株式会社 ディジタルpll回路
US6307906B1 (en) * 1997-10-07 2001-10-23 Applied Micro Circuits Corporation Clock and data recovery scheme for multi-channel data communications receivers
US6166606A (en) * 1999-02-10 2000-12-26 Zilog, Inc. Phase and frequency locked clock generator

Also Published As

Publication number Publication date
US20060023827A1 (en) 2006-02-02
US7532695B2 (en) 2009-05-12
CN1685656A (zh) 2005-10-19
WO2004034631A1 (en) 2004-04-22
AU2002337152A1 (en) 2004-05-04

Similar Documents

Publication Publication Date Title
US9025715B1 (en) Systems and methods for compensating a phase of a local clock of a storage device
US6628112B2 (en) System and method for detecting phase offset in a phase-locked loop
US7983368B2 (en) Systems and arrangements for clock and data recovery in communications
US4380815A (en) Simplified NRZ data phase detector with expanded measuring interval
US20120307949A1 (en) Burst Mode Clock and Data Recovery Circuit and Method
CN100591002C (zh) 从数据信号中提取时钟信号的时钟信号提取设备和方法
US7683685B2 (en) System and method for implementing a digital phase-locked loop
CN101622814A (zh) 数据通信系统的快速上电
CN106656168B (zh) 时钟数据恢复装置及方法
US6850584B2 (en) Clock regeneration circuit and optical signal receiver using the same
US10432203B2 (en) Signal recovery circuit, optical module, and signal recovery method
EP1271785A1 (en) Noise-resistive, burst-mode receiving apparatus and method for recovering clock signal and data therefrom
EP1286493B1 (en) Instrument for measuring characteristic of data transmission system with high accuracy and clock reproducing circuit used therefor
CN113541915B (zh) 一种宽动态范围的快速时钟恢复实现方法及装置
CN101860362B (zh) 低抖动高频差锁频锁相双环调节方法及其电学架构
KR100287887B1 (ko) 데이터/클럭 복원 회로
CN100413245C (zh) 提高通信网络中抖动容限的方法、定时恢复系统及接收器系统
JP2005086789A (ja) クロックデータリカバリ回路
KR100261287B1 (ko) 신호 천이 방식에 의한 위상 비교 검출기 및 검출방법
CN101873133A (zh) 应用于通信时钟恢复的频率锁定方法及其电学器件结构
US6680991B1 (en) Detection of frequency differences between signals
Shuang et al. Research and implementation of clock recovery method based on software PLL
KR100901170B1 (ko) 동기 무선통신시스템의 기준동기 신호발생장치
KR101276727B1 (ko) 위상 주파수 검출 방법 및 장치
CN101290655A (zh) 一种数字通信系统的位同步恢复方法和装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: INFINEON TECHNOLOGIES WIRELESS SOLUTIONS AB

Free format text: FORMER OWNER: INFINEON TECHNOLOGIES AG

Effective date: 20110415

Owner name: LANTIQ DEUTSCHLAND GMBH

Free format text: FORMER OWNER: INFINEON TECHNOLOGIES WIRELESS SOLUTIONS AB

Effective date: 20110415

C41 Transfer of patent application or patent right or utility model
C56 Change in the name or address of the patentee

Owner name: INFINEON TECHNOLOGIES AG

Free format text: FORMER NAME: INFINRONG SCIENCE AND TECHNOLOGY CO., LTD.

CP03 Change of name, title or address

Address after: German Neubiberg

Patentee after: Infineon Technologies AG

Address before: Munich, Germany

Patentee before: INFINEON TECHNOLOGIES AG

TR01 Transfer of patent right

Effective date of registration: 20110415

Address after: German Neubiberg

Patentee after: Lantiq Deutschland GmbH

Address before: German Neubiberg

Patentee before: Infineon Technologies Wireless Solutions Ltd.

Effective date of registration: 20110415

Address after: German Neubiberg

Patentee after: Infineon Technologies Wireless Solutions Ltd.

Address before: German Neubiberg

Patentee before: Infineon Technologies AG

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20180521

Address after: German Neubiberg

Patentee after: LANTIQ BETEILIGUNGS GmbH & Co.KG

Address before: German Neubiberg

Patentee before: Lantiq Deutschland GmbH

CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100217

Termination date: 20181010

CF01 Termination of patent right due to non-payment of annual fee