CN1387645A - 通讯处理器的总线结构和共享总线判优方法 - Google Patents

通讯处理器的总线结构和共享总线判优方法 Download PDF

Info

Publication number
CN1387645A
CN1387645A CN 00815233 CN00815233A CN1387645A CN 1387645 A CN1387645 A CN 1387645A CN 00815233 CN00815233 CN 00815233 CN 00815233 A CN00815233 A CN 00815233A CN 1387645 A CN1387645 A CN 1387645A
Authority
CN
China
Prior art keywords
bus
level
links
digital signal
processor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN 00815233
Other languages
English (en)
Other versions
CN100353349C (zh
Inventor
罗耐尔·R·哈德魏尔
保罗·D·克里瓦斯克
乔恩·索雷森
玻乐·伯克
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MediaTek Inc
Original Assignee
Analog Devices Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Analog Devices Inc filed Critical Analog Devices Inc
Publication of CN1387645A publication Critical patent/CN1387645A/zh
Application granted granted Critical
Publication of CN100353349C publication Critical patent/CN100353349C/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7839Architectures of general purpose stored program computers comprising a single central processing unit with memory
    • G06F15/7842Architectures of general purpose stored program computers comprising a single central processing unit with memory on one IC chip (single chip microcontrollers)
    • G06F15/7846On-chip cache and off-chip main memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W74/00Wireless channel access
    • H04W74/04Scheduled access

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Bus Control (AREA)
  • Memory System Of A Hierarchy Structure (AREA)
  • Information Transfer Systems (AREA)
  • Multi Processors (AREA)

Abstract

多级总线结构包括多个处理器以及一个或多个共享周边设备;如存储器。这种结构含有多个总线主控设备,每个主控设备都与各自的总线相连,这种结构还包括多个总线伺服设备,每个伺服设备也与各自的总线相连。一个总线判优模块有选择地与一些总线相连,这就使多个总线主控设备分别接入同一总线的伺服设备时,不会发生阻塞;当多个总线主控设备分别接入同一总线的伺服设备时,不会发生带宽不足。总线判优方法支持这种结构。这一判优方法包含基于中断信号方法的分级应用,中断法是一种预定位置转动方法和一种循环方法。在总线处于持续争用期间,这种判优方法可以避免带宽不足和锁死现象发生。

Description

通讯处理器的总线结构和共享总线判优方法
背景
1、发明领域
本发明基本上涉及小型多处理器系统,如带有控制处理器和信号处理器的移动电话系统。更具体地讲,本发明涉及含有一个或多个处理器的系统,处理器执行某种软件程序或一些有顺序的步骤,这些程序和步骤有时可以改变、修正或升级。
2、相关技术
通讯设备,如移动电话系统,进行各种信号和数据处理。在以前的系统中,数字信号处理器对数字化的音频信号进行处理;微处理器控制单元控制整个系统的运行,其中包括单个设备单元间通讯的建立和取消。在最简单的常规系统中,数字信号处理器和微处理器控制单元之间的相互通讯是通过单口和多口共享存储器、控制信号等实现的。然而,当允许数字信号处理器和微处理器控制单元之间相互通讯时,其他方法和控制方案也是可行的,例如通过共享存储器来实现。虽然有些通讯系统的数字信号处理器和微处理器控制单元之间没有相互通讯,但单元间通讯的发展愈来愈需要数字信号处理器和微处理器控制单元之间相互进行通讯;单元间通讯包括数据通讯以及音频通讯。
通讯标准也在不断的发展,并且这种发展将继续下去。标准通常被设计成是可以扩展的,新的功能被设计成可向后兼容,这样,新功能可以推广使用,而不必更换现场的每件设备。为了与标准的发展相适应,淘汰数字信号处理器或微处理器控制单元中所使用的只读存储住存软件或硬件势在必行。对只读存储住存软件或硬件进行修改是相当困难的;因为除了在初次生产制造时,只读存储器基本上是不能改写的。
上述提到的种种需求最终导致开发出了集数字信号处理器、微处器控制单元、只读存储器和随机存储器于一体的集成电路,将随机存储器添加到集成电路中所耗费的成本迫使数字信号处理器和微处理器控制单元在任何可能的情况下共享随机存储器。为了方便数字信号处理器和微处理器控制单元之间的通讯;并且避免浪费非常宝贵的存储空间,数字信号处理器和微处理器控制单元共享随机存储器。为了与不断发展的通讯标准保持一致,需要对系统进行重新设置,为了使这种重新设置的能力及灵活性达到最大程度,系统软件被加载在随机存储器之中。然而,当共享存储器时,例如使用图1所示的结构时,访问存储器的带宽则变成一个严重问题。
本发明的概述
本发明的基本目的是提供一种更好的总线结构;尤其是为通讯处理器提供一种更好的总线结构;当然这种更好的总线结构并不只是专用于通讯处理器。在满足更好的总线结构需求的同时,发明者发现还需要一种新的总线判优方法。
根据本发明的一个方面,集成电路由第一级数据处理子系统、第二级数据处理子系统、第一级伺服子系统,第二级伺服子系统和第一、二、三、四级总线组成。第一级数据处理与子系统包括一级处理器,该处理器做为总线主控装置与第一级总线相连;第二级数据处理子系统包括二级处理器,该处理器做为总线主控装置与第二级总线相连;第一级伺服子系统包括存储单元,该存储单元可为一级处理器也可为二级处理器所用,第二级伺服子系统还包括第四级总线;第一、二、三、四级总线通过总线判优模块彼此相连;总线判优模块在连接第一级、二级总线主控装置和第一、二级伺服子系统时不会出现阻塞情况。
本发明的这一方面可能会有几种变化。例如,第一级伺服子系统可能包含共享存储器,该存储器与第三级总线相连,由一级处理器通过第三级总线其享。可能还有与一级处理器相连的本地存储器,一级处理器直接与本地存储器进行通讯。集成电路可能还包括存储器直接访问控制器和存储器直接访问总线,该总线与第三、四级总线相连;这样,数据可在第一级伺服子系统和第二级伺服子系统间交换,这种交换不受一级或二级处理器的干扰。另外还可能有存储器访问界面,这一界面将第三级或第四级总线中的连接到本地存储器上。第四级总线可能含有与外部装置相连的接口;外部装置有可能是存储装置。
根据本发明的另一方面,集成电路由数据通讯元件、监控系统、第一级伺服元件系统、第二级伺服元件系统、存储器直接访问系统和第一、二、三、四、五级内部总线组成。其中数据通讯元件由带有一级内部总线的通讯系统组成;监控系统含有二级内部总线;第一级伺服元件系统包含第三级内部总线;第三级伺服元件系统含有第四级内部总线;存储器直接访问系统含有第五级内部总线;第一、二、三、四、五级内部总线通过总线判优模块彼此相连。根据本发明的这一方面,这一集成电路可能还包括系统存储器;数据通讯系统和监控系统通过总线判优模块和第三级内部总线可以访问系统存储器。
通过对电路元件进行设置,存储直接访问系统可直接在系统存储器和第二级伺服元件系统之间交换数据。第二级伺服元件系统可以包括系统支持元件、通讯支持元件和输入/输出元件。系统支持元件可以含有中断信号控制器;通讯支持元件和输入/输出元件可以含有通用串行口。通讯系统可以含有数字信号处理器,而监控单元通过第一、二级内部总线之上的内部电路元件进行相互通讯;通过总线判优模块和第三级内部总线与系统存储器进行通讯。第四级总线可以带有与外部装置进行连接的接口,外部装置可以是存储装置。
在本发明与电讯系统有关的一个方面,有一种集成电路装置用于电话听筒中。该集成电路装置由以下部分组成:数字信号处理器;微处理器控制单元,共享系统存储器,与数字信号处理器相连的数字信号处理器总线;与微处理器控制单元相连的微处理器控制单元总线;周边单元以及与周边单元相连的周边总线;与系统共享存储器相连的存储器总线;有选择地将数字信号处理器总线及微处理器控制单元总线与存储器总线及周边总线相连的总线判优模块。当数字信号处理器和微处理器控制单元需要访问不同的总线时,访问不会出现阻塞情况。在一种变通中,该装置还可以含有存储器直接访问控制器和由该控制器控制的存储器直接访问总线;其中总线判优模块将进一步有选择地将存储器直接访问总线与存储器总线和周边总线连接。周边单元系统可能还包括一个或多个支持单元;其中包括系统支持单元、通讯支持单元和输入/输出单元。在这些变化中,数字信号处理器和微处理器控制单元通过数字信号处理器及微处理器控制单元的本地总线分别与本地装置进行通讯;通过总线判优模块和存储器总线与系统存储器进行通讯。还可以有一条外部总线,该总线带有与存储装置这样外部设备进行的连接的接口。
根据本发明的再一方面,有一些方法满足优先访问总线的要求。在没有高级别中断信号的情况下,满足优先访问总线要求的方法会允许提出高级别访问请求的请求方访问总线,同意拥有当前请求位置的要求方访问总线的要求。依据这一方法,当处理器在暂停期间处于等机状态时,正在处理实时信号的处理器可以访问总线。暂停期间可由程序进行设定。显示处理器待机状态超过暂停期间可以是一种高级别中断信号要求。当目前请求位置拥有者的要求被满足时,请求位置占用者的列表可以被更新。按照循环表,当最高级别的接入请求被满足时,循环表和请求位置占用者表格都要加以更新。
根据本发明的再一方面,有可以进行编程的电路元件;这一元件由多级主控装置总线、多个总线主控装置、多级伺服总线、多资源和总线判优模块组成。其中每个总线主控装置都与相应的主控装置总线相连;多级资源为多个总线主控装置中的第一级及第二级主控装置所用,每一个资源都与相应的多级伺服总线相连;总线判优模块将多级主控装置总线和多级伺服总线相互连接起来;总线判优模块保证向每个总线主控装置分配访问多级资源所需的最小预定数量的带宽;第一级总线主控装置不需要的带宽被重新分配给了需要带宽的第二级总线主控装置。在这样一个电路元件中,资源可由存储器组成;存储器至少为多个总线主控装置中的第一级和第二级主控装置所使用。总线判优模块还包括存储器直接访问总线;该总线有选择地将多级伺服总线中的两条相连,多级资源可以包括一个或多个支持单元;其中包括系统支持单元、通讯支持单元和输入/输出支持单元;系统支持单元用做为中断信号控制器,通讯支持单元可以是全球移动通讯系统支持单元,输入/输出支持单元是通用串行口。第一级总线主控装置还可包括数字信号处理器。第二级总线主控装置还可包括微处理器控制单元。该电路元件还可包括一条外部伺服总线;这条外部总线含有与外部装置进行连接的接口;外部装置可以是存储装置。
本发明附图简介
在图示中,相同的参考文字表明相同的单元。
图1是常规总线结构的模块示意图,其中包括共享内存。
图2是体现本发明各个方面的总线结构模块示意简图。
图3是图2所示总线结构的详细模块图
图4判优方法的流程图,该判优方法体现了本发明的各个方面。
本发明的详细说明
通过阅读下面具体应用情况的详细说明可以更好地理解本发明。
本发明各个方面具体应用实例的结构总貌在图2中给出。
在下述说明中,当提到总线时,意思是指本说明中的一组将电路中的各种功能单元、系统或电路元件连接起来的信号路径。总线可能包括寻址元件和数据传输元件;而有些时候,这二种元件可独自构成总线。最普遍的情况是,虽然串行总线也是已知的,但总线被设计成带有二条或多条平行信号路径;这些路径传输多比特宽度的数据和地址信息。
图2中包括装置200,例如,它可制成集成电路。该装置包括数字信号处理器子系统201和微处理器控制单元202。在数字信号处理器子系统201内,有一条本地总线(未画出)与处理器相连。总线203设有装置200内其他元件与数字信号处理器子系统201相连的外部接口,总线203还可以做为数字信号处理器子系统201内部的本地总线。微处理器控制单元202同样含有本地的微处理器控制单元总线204;这一总线设有装置200内其他元件与微处理器控制单元子系统202相连的外部接口。由于子系统201和202各有一个处理器,所以装置200有多个处理器可用。为了改进每个处理器的性能,每个处理器都拥有自己的子系统(201,202)以及自己的本地总线(分别为203,204)。下面将对此进行更详细的讨论说明。如上所述,数字信号处理子系统201和微处理器控制单元子系统202(将在以后说明)分别包含数字信号处理器和微处理器控制单元。数字信号处理器和微处理器控制单元都是总线主控装置,就是说它们都可以请求通过各自的本地总线访问装置200的其他单元。如果这种结构可以更好地满足设计要求,则这二个子系统中每个子系统还可带有多条内部总线。
装置200还包括另外三条总线205、206和207,与这些总线相连的是一些附加单元。装置200的其余单元是总线伺服器,它们对来自总线主控装置的访问请求做出反应。例如,静态随机访问存储器就与总线205相连;该存储器可以用做为系统共享存储器。装置200通过各种周边装置完成它的基本功能,这些周边装置包含在周边子系统209之中,并与周边总线206相连。最后,外部电路元件210,如瞬时只读存储器,与外部总线207相连。在上述各种装置和总线中,设计人员可以针对具体用途对功能的分配进行更适合地优化。在图示所描述的具体情况中,装置200可有多种优化选择,这些选择适于用做无线移动通讯设施的核心;如用于全球移动通讯电话系统、支持其他通讯协议如分区多级接口协议的电话系统或支持无线应用协议的设施。
上述的总线203、204、205、206和207通过总线判优模块211彼此相连,判优模块211包括存储器直接访问子系统(未画出)。总线判优模块211的设置及操作将在下面进行更详细的描述。这一设置和操作决定着何时、哪些总线可以相互通讯。总线判优模块211被进行优化以保证数字信号处理器子系统201和微处理器控制单元子系统202访问其他系统单元所需的最小接口带宽;并保证一处的子系统201、202不会闭锁他处的子系统201、202。
在所示的装置200具体应用中,所有的总线主控装置,包括数字信号处理器子系统201和微处理器控制单元子系统201在内,都使用共同的、统一的地址空间。使用统一的地址空间可以带来许多重要益处。例如,只通过传送所要交换数据或编码的地址计数器;将地址计数器写到共知的位置上,数字信号处理器子系统201和微处理器控制单元子系统202就可以交换静态随机访问存储器中的数据或编码。利用统一的地址空间还有一个优点,既总线判优模块211中的地址解码逻辑得到了明显地简化;因为在具体操作中,无论是涉及总线主控装置还是涉及总线伺服装置,所用的解码方法是相同的。统一地址空间的另一优点是可以形成非常对称的系统。由于数字信号处理器和微处理器控制单元使用同一地址空间,所以编码可以很容易地从某一装置传送到另一装置。因此,设计人员可以更好地在数字信号得理器和微处理器控制单元之间分配程序编码,从而避免严重的路径阻塞及处理器过载。
结合图3可以对所示的具体应用进行更加详细的描述。首先描述数字信号处理器子系统201。
数字信号处理器子系统201的核心部分是一模拟装置218X数字信号处理器内核301。其他类型的数字信号处理器内核也可使用,包括那些可执行微处理器控制单元功能或其他可完成数字信号处理器软、硬件功能的装置。数字信号处理器子系统201还包括存储器管理系统302;系统302包括下载控制器、超高速缓冲存储器和暂时存储器的控制器及超高速缓冲存储器、数字信号处理器专用周边设施;周边设施包括维特比共处理器303和通用编码引擎304。数字信号处理器专用周边设施的功能可以在数字信号处理器或外部硬件和/或软件中实现。
值得注意的是,数字信号处理器子系统201没有内部只读存储器。取而代之的是,数字信号处理器程序编码被动态地下载或贮存到数字信号处理器的超高速缓冲存储器305中。使用超高速缓冲存储器305,数字信号处理器程序编码的下载对于用户是透明的。通过使用常规的贮存技术,在某一时间点,像语音编码功能这样具体功能所需的所有数字信号处理器程序编码并非都要下载。相反,只是被数字信号处理器当前所用的那部分编码才需要下载。这样,数字信号处理器子系统201就会需要更小的存储空间。虽然前面的讨论中提到数字信号处理器子系统201不需要内部只读存储器,但如果希望的话,也可以带有这样的存储器,这并不背离本发明的思想。
数字信号处理器程序编码既可从内部系统存储器208也可从外部存储器加载到超高速缓冲储器中,外部存储器可以是瞬时存储器,它做为外部装置210与总线207相连。由于这样的灵活性,数字信号处理器子系统201与微处理器控制单元子系统202间在访问存储器方面的冲突被降到了最低程度。程序编码的关键部分应当放置在系统实际工作时总体及等待时间最短的地方。
由于在软件分配方面具体最大程度的灵活性,所以数字信号处理器子系统201可通过数字信号处理器总线203和总线判优模块211访问所有总线系统204、205、206和207。
数字信息处理器子系统201还可带有内部静态随机存储器305,它可以被数据及含有关键定时要求的程序编码所使用。微处理器控制单元子系统202还可以经存储器访问界面模块306访问内部静态随机存储器305;模块306与外部总线206相连。
微处理器控制单元子系统202包括ARM7TDMI微处理器控制单元核心307(由美国ARM有限公司生产)或其他相配的微处理器控制单元接口。微处理器控制单元子系统202还包括时钟电路308和小型只读存储器309;存储器309含有加载储存在外部的软件所需的引导指令编码。
当前这一具体应用中的存储器208是用于储存数据和编码的内部静态随机存储器。当数字信号处理器子系统201和微处理器控制单元子系统202通过总线判优模块211与存储器总线205相连后,经过各自的总线203和204就可访问存储器208,为了与数字信号处理器子系统的主要定时编码分开,微处理器控制单元子系统的主要定时编码可以存放在这一存储器中。少部分数字信号处理器主要定时编码也可储存在静态随机存储器208中。
外围子系统209包括通用中断信号控制器310、通用定时器311、通用串行口312、普通用途的输入/输出口313和全球通讯系统输入/输出系统314。通用中断信号控制器收集系统收到的所有中断信号,把信号组合起来并判定出它们的优先级别。这样,就实现了全程序化的中断信号级别判定方案。在当前所述的具体应用中,还有三个独立的中断信号控制器(未画出),用于数字信号处理器子系统201,用于微处理器控制单元子系统202,最后一个用于总线判优模块。通用计时模块311是全软件设置的定时模块,用于系统的计时。定时模块可以产生间断信号,并能建立和撤销与装置200的外部连接。通用串行口312是全软件编程的顺序器,它带有专门硬件,可执行串行口标准。通用串行口312可以被编程以便适应大多数已知的串行标准。因此,装置200的每个用户可以建立单一的硬件专用串行界面,不用改变装置200的任何内部结构。通用输入/输出313的功能可使各种外围装置与装置200建立连接,以适应于某一特殊软、硬件专用界面的要求。
外部总线207提供与装置200的高速连接,这适于连接像瞬时只读存储器这样的单元;外部总线207需要平行界面。
如上所述,所有的总线203、204、205、206和207都是通过总线判优模块211而彼此连在一起的。总线判优模块包括三个判优单元314、315和316以及存储器直接访问子系统;存储器直接访问子系统包括存储直接访问总线317和存储直接访问控制器318,下面将会对317和318进行描述。正如下面将要描述的,在一定程度上,由于各伺服总线带有独立的判优单元,所以总线判优模块211在多个总线主控装置各自要求访问与不同伺服总线相连的资源时,可以避免发生阻塞。
三个总线判优单元314、315和316各自分别对应三个主系统总线,即存储总线205、周边总线206和外部总线207。三个判优单元314、315、和316在结构上是相同的(判优方法可能不同),但每个判优单元都专用于自己的主线,即205、206和207。
第一判优单元314有选择性地将存储总线205与数字信号处理器总线203、微处理器控制单元总线204、存储直接访问总线(在以后讨论)或数字信号处理器高速缓冲存储器中的一个相连。
第二判优单元315有选择性地将周边总线206与数字信号处理器总线203、微处理器控制单元总线204和存储器直接访问总线(在以后讨论)中的一个相连。
第三判优单元316有选择性地将存储总线207与数字信号处理器总线203、微处理器控制单元总线204、存储器直接访问及数字信号处理器高速缓冲存储器中的一个相连。
很明显,图3所示的是无阻塞结构。总线主控装置,如数字信号处理器核心301和微处理器控制单元307各自与它们的总线相连。某一总线主控装置在其自己总线上进行的本地通讯完全独立于另一总线主控装置在其自身总线上所进行的本地通讯。像总线伺服装置这样的资源分布在伺服总线205、206和207之间。当某一总线主控装置要求通过某一伺服总线访问某一资源而另一总线装置要求经另一伺服总线访问另一资源时,因为有单独的判优单元处理不同的请求,所以不会发生阻塞情况。因此,根据哪一总线主控装置是某一资源的主用方,设计人员可通过分配共享资源来优化资源结构。其他的无阻塞结构也可使用,例如可使用多口、无阻塞平行开关结构。
共享资源的分配可按如下进行。如果数字信号处理器核心301使用的一级资源比微处理器控制单元307使用的多,而微处理器控制单元307使用的二级资源比数字信号处理器核心301使用的多,则一级和二级资源应该连接到不同的伺服总线上。
根据下述的方法,判优单元314、315和316可各自访问自己的总线205、206和207。从请求方到判优单元314、315、316的工作总线选择信号表示一个访问和判优的请求。判优单元314、315、316或返回一个延迟访问的等待信号,或允许访问。当请求方被允许访问的总线选择信号失效时,则表明可以开始判优单元的下一轮判优循环。
为了使装置200的性能发挥到最大限度,访问数字信号处理器高速缓冲存储器可以以模块方式进行,(例如)一次可读12个字节。在图示说明的情况中,字节长度为16比特。根据本领域所知的特殊总线结构的需求,其他长度也可使用。因此可以充分利用如瞬时只读存储器所提供的带宽,瞬时只读存储器做为外部装置与外部总线207相连。下面将更详细地讨论判优方法。
总线判优模块的存储器直接访问子系统包括一条存储器直接访问总线317和多通道存储器直接访问控制器318。在图示说明的情况中,使用的是16通道控制器,存储器直接访问控制器318像数字信号处理器核心301和微处理器控制单元307一样,是总线主控装置。存储器直接访问总线317与三个判优单元314、315、316彼此相连,这样在与这三条总线及存储总线205、周边总线206和外部总线207相连的装置之间可实现存储器直接访问。数据和程序编码可以从总线205、206、207中一条总线上的任何地址位置传送到这三条总线中另一条总线上的任何地址位置。存储器直接访问控制器318包括字节传输存储器,该存储器被用来执行上面提到的和下面将要讨论的传递。存储器直接访问控制器还包括用于本技术领域已知目的的其他存储器。如果有特殊用途需要,可以使其他容量的存储器。在首次存储循环过程中,存储器直接访问控制器318进行单字节读取,然后在第二次及以后的存储循环中将字节写到目标位置上去。
存储器直接访问控制器318管理存储器直接访问总线317的操作。存储器直接访问控制器318为中断信号驱动的输入/输出装置及存储装置处理数据传递。存储器直接访问控制器318包括独立的具有相同功能的全双工通道。微处理器控制单元子系统202或数字信号处理器子系统201通过周边总线206对每条通道进行控制和设置。在存储器直接访问控制器318传递可编程的地址位置数量之后,它向中断信号控制器310发出中断信号。
存储器直接访问控制器318可以完成下列任务,使系统增加了额外的功能。在输入/输出装置和如微处理器控制单元子系统202之间可以创立随机存储缓冲区。因此,处理输入/输出数据所需的中断信号数量就会降低。在这种情况下,存储器直接访问控制器在存储模块之间传递一组预定的或可编程的数据字节量;比如在周边子系统209内的静态随机存储器208和输入/输出周边存储器之间传递。存储器直接访问控制器可将一组数据,如一份表格或程序,从内部装置200中的瞬时只读存储器上移到内部数字信号处理器子系统的数据存储器上、或程序存储器或高速缓冲存储器上。最后,存储器直接访问控制器能够按照需要将大型存储块从系统的位置拷贝到另一个位置。
下面将结合图4对图示说明情况的判优方法进行讨论。在图中,装置200,数字信号处理器子系统201、微处理器控制单元系统202和存储器直接访问控制器318都是总线主控装置。
根据一种简单的判优方法,每个装置都被赋与单一的优先级别。在这样一个系统中,最高级别的访问请求总是得到满足。然而,如果较高级别的装置不断地请求访问,这个机制可能会导致级别较低装置的带宽不足。另外一种普通判优方法是循环判优法。在这种方法中,每一装置都被给定一个优先级别,该级别取决于该装置在转动表中所处的位置。在表中最高位置的装置所提出的访问申请会得到满足。然后,在级别表中顶层的装置移到该表的最底部。但这些常规方法都不能满足这里所述装置的全部要求。
由于周边系统209的带宽要求不是很高,所以周边总线206的判优使用循环法。可以假定总线主控装置不会对周边总线提出背对背请求。
关于外部总线207和存储总线205,必须要考虑数字信号处理器总线203、微处理器控制单元总线204和存储器直接访问总线317的预计带宽要求。循环表是与含有15个可编程位置的固定表格联合使用的。依据数字信号处理器子系统201、微处理器控制单元子系统202和存储器直接访问控制器318的相应带宽需要,这15个位置被相应地分配给这三个总线主控装置。
最终的综合判优方法按如下进行:判优单元(图3中的314、315、316)在401处等待总线请求信号。然后判优单元在405处检验高级别中断信号。例如,如果数字信号处理器子系统201处于等候状态,则它不能操作串行口。因此,如果数字信号处理器子系统201处于等候状态,将发出高级别中断信号。当出现这样一个高级别中断信号并被检测到时,在403处发出这一高级别中断信号的总线主控装置所提出的访问请求将在402处被满足。在访问完成后,判优单元恢复原态并在401处等待总线请求信号。接下来,在404处,对可编程位置固定表格进行判定,判定某一请求方目前是否占有访问位置;如果是,则在405处允许当前位置的占有者进行访问;位置表格随后在406处进行更新,访问位置占有者将变成表中所列的下一个总线主控装置。如果在404处当前位置的占有者没有发出请求信号,则在407处根据循环表中的当前状态批准请求信号。然后循环表在408处进行更新,这一更新与位置占用方表格在406处的更新是同样的。
本文所述判优方法中有相当多部分不是按同步方式执行的,比如说是按异步逻辑执行的。使用异步过程,判优方法能直接处理总线请求信号,这样总线循环时间没有损失。只有406和408处的更新过程是按时钟循环方式进行的。在406、408处按时钟循环方式进行的更新过程中,将会批准一个总线访问请求。
在这样的判优方法中,可能有多个装置能发出高级别中断信号,当同时检测到二个或多个高级别中断信号时,则必须对这些信号进行二次优先级别判定。
本文结合数种具体情况对本发明进行了描述,但本领域内的技术人员十分清楚,可对本发明进行各种修改,这些修改被认为是在本发明的范围之内。因此,这里提出,本发明的范围只由本文所附权利要求的范围加以限定。

Claims (39)

1.一种集成电路,由下述组成:
一级数据处理子系统,该子系统包括一级处理器,该处理器做为一级总线主控装置与一级总线相连;
二级数据处理子系统,该子系统包括二级处理器,该处理器做为二级总线主控装置与二级总线相连;
一级伺服子系统,该子系统包括存储单元,该存储单元可被一级、二级处理器调用,并与三级总线相连;
二级伺服子系统,该子系统可被一级和二级处理器所调用,并包括第四级总线;
第一、二、三、四级总线;它们通过总线判优模块有选择地进行相互连接,总线判优模块将一级和二级总线主控装置分别与一级和二级伺服子系统相连,不会发生阻塞现象。
2.权利要求1中的集成电路,其中一级伺服子系统还包括共享存储器,该存储器由一级和二级处理器通过第三级总线共享,并与第三级总线相连。
3.权利要求2中的集成电路中还包括:
本地存储器,该存储器与一级处理器相连,用于那里的直接通讯,该通讯不经过总线判优模块。
4.权利要求3中的集成电路还包括:
存储器直接访问控制器;和
一条存储器直接访问总线,该总线与第三、四级总线相连,数据可在不受一级或二级处理器干扰的情况下在一级伺服子系统和二级伺服子系统之间有选择地进行传递。
5.权利要求4中的集成电路中还包括:
存储器访问界面,该界面将第三、四级总线中的一个与本地存储器连接起来。
6.权利要求5中的集成电路,其中第四级总线包括与外部装置相连的接口。
7.权利要求6中的集成电路,其中外部装置包括存储装置。
8.一套通讯装置,由下述组成:
含有第一级内部总线的通讯系统;
含有第二级内部总线的监控系统;
含有第三级内部总线的一级伺服装置系统;
含有第四级内部总线的二级伺服装置系统;
含有第五级内部总线的存储器直接访问系统;
第一、二、三、四、五级内部总线通过总线判优模块彼此相连。
9.权利要求8中的装置,其中一级伺服装置系统还包括:
系统存储器;数据通讯系统和监控系统经过总线判优模块和第三级内部总线可以访问该系统存储器。
10.权利要求9中的装置,其中存储器直接访问系统直接在系统存储器和第二级伺服装置系统间交换数据。
11.权利要求8中的装置,其中二级伺服装置系统包括系统支持单元、通讯支持单元和输入/输出单元。
12.权利要求11中的装置,其中系统支持单元包括中断信号控制器;通讯支持系统包括全球移动通讯系统支持单元;输入/输出单元包括通用串行口。
13.权利要求9中的装置,其中通讯系统包括与第一级内部总线相连的数字信号处理器。
14.权利要求13中的装置,其中监控系统包括与第二级内部总线相连的微处理器控制单元。
15.权利要求14中的装置,其中数字信号处理器和微处理器控制单元各自分别通过第一、二级内部总线与内部装置进行通讯,并通过总线判优模块和第三级内部总线与系统存储器进行通讯。
16.权利要求15中的装置,其中第四级内部总线包括与外部装置相连的接口。
17.权利要求16中的装置,其中外部装置包括存储装置。
18.一种用于电话手机的集成电路装置,这种装置是一种集成电路,包括以下部分:
数字信号处理器;
微处理器控制单元;
共享的系统存储器;
与数字信号处理器相连的数字信号处理器总线;
与微处理器控制单元相连的微处理器控制单元总线;
周边单元和与周边单元相连的周边总线;
存储总线,共享系统存储器与之相连;
总线判优模块,它有选择地将数字信号处理器总线和微处理器控制单元总线与存储总线和周边总线连接起来;当数字信号处理器和微处理器控制单元要求访问不同的总线时,访问不会发生阻塞情况。
19.权利要求18中的装置还包括:
存储器直接访问控制器和由该控制器控制的存储器直接访问总线;其中总线判优模块还有选择地将存储器直接访问总线与存储总线和周边总线相连。
20.权利要求18中的装置,其中周边单元系统包括系统支持单元、通讯支持单元和输入/输出单元。
21.权利要求20中的装置,其中系统支持单元包括中断信号控制器;通讯支持单元包括全球移动通讯系统支持单元;输入/输出包括通用串行口。
22.权利要求18中的装置,其中数字信号处理器和微处理器控制单元各自分别通过数字信号处理器总线和微处理器控制单元总线与本地装置进行通讯,并通过总线判优模块和存储总线与系统存储器进行通讯。
23.权利要求22中的装置还包括外部总线,该总线含有与外部装置相连的接口。
24.权利要求23中的装置,其中外部装置包括存储装置。
25.一种优先级别判定和允许访问总线要求的方法,其中包括:允许发出高级别中断信号的请求者访问总线的请求;
如果没有请求者发出高级别中断信号,则允许占有当前请求位置的请求者访问总线;
如果没有请求者发出高级别中断信号,也没有请求者占用当前请求位置,则在循环优先表中处于最高位置的请求者发出的访问总线请求将会得到批准。
26.权利要求25中的方法还包括:
当处理器在暂停期间处于等候状态时,允许访问处理实时信号的处理器。
27.权利要求26中的方法,其中暂停期间是可编程设定的。
28.权利要求26中的方法,其中当暂停期间处理器处于等候状态时,高级别中断信号被发出。
29.权利要求26中的方法还包括:
如果占用当前请求位置的请求者所提出的请求得到允许的话,则请求位置占用表将进行更新。
30.权利要求29中的方法还包括:
如果在循环表中处于最高位置的请求者所提出的请求被满足的话,循环优先级别表和请求位置占用表将进行更新。
31.一个可编程装置,由以下部分组成:
多级主控装置总线;
多级总线主控装置,每一个主控装置分别与相应的一条主控装置总线相连;
多级伺服总线;
多个由一个一级总线主控装置和一个二级总线主控装置使用的资源,每个资源分别与相应的一条多级伺服总线相连;
总线判优模块,它与多级主控装置总线和多级伺服总线相互连接,总线判优模块保证向每个总线主控装置分配预定单位数量的访问多个资源所需的带宽,并将一级总线主控装置不需要的带宽单位分配给需要带宽的二级总线主控装置。
32.权利要求31中的装置,其中的资源还包括:
存储器;多级总线主控装置中至少一个一级和一个二级主控装置将使用这一存储器。
33.权利要求31中的装置,总线判优模块还包括:
存储器直接访问总线,该总线有选择地与多级伺服总线中的两条相连接。
34.权利要求31中的装置,其中多个资源包括系统支持单元、通讯支持单元和输入/输出单元。
35.权利要求34中的装置,其中系统支持单元包括中断控制器;通讯支持单元包括全球移动通讯系统支持单元;输入/输出单元包括通用串行口。
36.权利要求31国的装置,一级总线主控装置还包括:数字信号处理器。
37.权利要求36中的装置,二级总线主控装置还包括:微处理器控制单元。
38.权利要求37中的装置还包括:外部伺服总线,该总线带有与外部装置相连的接口。
39.权利要求38中的装置,其中外部装置包括存储装置。
CNB008152330A 1999-11-05 2000-11-03 通讯处理器的总线结构和共享总线判优方法 Expired - Lifetime CN100353349C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16381699P 1999-11-05 1999-11-05
US60/163,816 1999-11-05

Publications (2)

Publication Number Publication Date
CN1387645A true CN1387645A (zh) 2002-12-25
CN100353349C CN100353349C (zh) 2007-12-05

Family

ID=22591705

Family Applications (3)

Application Number Title Priority Date Filing Date
CNB008152330A Expired - Lifetime CN100353349C (zh) 1999-11-05 2000-11-03 通讯处理器的总线结构和共享总线判优方法
CNB00814835XA Expired - Lifetime CN100336046C (zh) 1999-11-05 2000-11-03 用于计算机系统的接口设备及其配置方法
CN 00815005 Expired - Lifetime CN1279472C (zh) 1999-11-05 2000-11-06 多处理器数据处理系统

Family Applications After (2)

Application Number Title Priority Date Filing Date
CNB00814835XA Expired - Lifetime CN100336046C (zh) 1999-11-05 2000-11-03 用于计算机系统的接口设备及其配置方法
CN 00815005 Expired - Lifetime CN1279472C (zh) 1999-11-05 2000-11-06 多处理器数据处理系统

Country Status (5)

Country Link
EP (3) EP1226505B1 (zh)
CN (3) CN100353349C (zh)
AU (3) AU1458501A (zh)
DE (3) DE60027748T2 (zh)
WO (3) WO2001035234A1 (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100388251C (zh) * 2004-12-24 2008-05-14 刘龙威 外部数据存储设备共享切换电路及其应用系统
CN100430910C (zh) * 2003-01-18 2008-11-05 三星电子株式会社 用于向多个信道分配多个来源的系统和方法
CN101840385B (zh) * 2009-03-19 2012-07-18 承景科技股份有限公司 数据存取系统
CN104216857A (zh) * 2013-05-31 2014-12-17 英业达科技有限公司 多工切换装置及其切换方法
CN105122229A (zh) * 2013-03-13 2015-12-02 阿提瓦公司 用于通信总线的容错回路
CN108885553A (zh) * 2016-01-22 2018-11-23 索尼互动娱乐股份有限公司 模拟向后兼容的传统总线行为
WO2023124940A1 (zh) * 2021-12-29 2023-07-06 合肥市芯海电子科技有限公司 一种直接存储器访问的嵌入式控制电路、芯片和电子设备

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6768358B2 (en) * 2001-08-29 2004-07-27 Analog Devices, Inc. Phase locked loop fast power up methods and apparatus
GB0122401D0 (en) * 2001-09-17 2001-11-07 Ttp Communications Ltd Interfacing processors with external memory
GB2388929B (en) 2002-05-23 2005-05-18 Advanced Risc Mach Ltd Handling of a multi-access instruction in a data processing apparatus
KR100463205B1 (ko) * 2003-02-13 2004-12-23 삼성전자주식회사 시퀀셜 버퍼를 내장하여 디에스피의 데이터 억세스 성능을향상시키는 컴퓨터 시스템 및 그 컴퓨터 시스템의 데이터억세스 방법
US20050154928A1 (en) * 2004-01-08 2005-07-14 International Business Machines Corporation Remote power-on functionality in a partitioned environment
CN1661576B (zh) * 2004-02-25 2010-04-28 中国科学院计算技术研究所 Soc架构下的高速总线动态变频装置和处理器核接口
US7957428B2 (en) * 2004-05-21 2011-06-07 Intel Corporation Methods and apparatuses to effect a variable-width link
CN100389413C (zh) * 2004-09-15 2008-05-21 北京中星微电子有限公司 串行通信总线外部设备接口
US7348799B2 (en) * 2005-01-11 2008-03-25 Hewlett-Packard Development Company, L.P. System and method for generating a trigger signal
US7428603B2 (en) 2005-06-30 2008-09-23 Sigmatel, Inc. System and method for communicating with memory devices via plurality of state machines and a DMA controller
JP4747896B2 (ja) * 2006-03-17 2011-08-17 ソニー株式会社 情報処理装置および方法、並びにプログラム
US7930576B2 (en) * 2007-04-10 2011-04-19 Standard Microsystems Corporation Sharing non-sharable devices between an embedded controller and a processor in a computer system
CN102654853B (zh) * 2011-03-04 2015-03-04 上海华虹集成电路有限责任公司 一种采用两个微处理器的Nandflash控制器
CN102662911A (zh) * 2012-03-19 2012-09-12 中国科学院上海技术物理研究所 一种板级重构红外信号处理机的控制方法
US9129072B2 (en) * 2012-10-15 2015-09-08 Qualcomm Incorporated Virtual GPIO
FR3026869B1 (fr) * 2014-10-07 2016-10-28 Sagem Defense Securite Systeme embarque sur puce a haute surete de fonctionnement
US9450582B2 (en) 2015-02-03 2016-09-20 Freescale Semiconductor, Inc. Programmable buffer system
GB2553338B (en) * 2016-09-02 2019-11-20 Advanced Risc Mach Ltd Serial communication control
CN106980577B (zh) * 2017-03-20 2020-04-28 华为机器有限公司 输入输出处理方法、装置及终端
US10558604B2 (en) * 2017-12-20 2020-02-11 Qualcomm Incorporated Communication interface transaction security
CN109725250B (zh) * 2019-01-04 2021-07-13 珠海亿智电子科技有限公司 一种片上系统芯片模拟电路的测试系统及测试方法
CN111045980A (zh) * 2019-12-24 2020-04-21 广东嘉泰智能技术有限公司 一种多核处理器

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4630267A (en) * 1983-12-23 1986-12-16 International Business Machines Corporation Programmable timing and synchronization circuit for a TDMA communications controller
US4831520A (en) * 1987-02-24 1989-05-16 Digital Equipment Corporation Bus interface circuit for digital data processor
EP0426413B1 (en) * 1989-11-03 1997-05-07 Compaq Computer Corporation Multiprocessor arbitration in single processor arbitration schemes
EP0665502B1 (en) * 1994-01-27 2002-06-12 Sun Microsystems, Inc. Asynchronous serial communication circuit
US5628030A (en) * 1994-03-24 1997-05-06 Multi-Tech Systems, Inc. Virtual modem driver apparatus and method
US5598542A (en) * 1994-08-08 1997-01-28 International Business Machines Corporation Method and apparatus for bus arbitration in a multiple bus information handling system using time slot assignment values
DE69634358T2 (de) * 1995-06-07 2005-12-29 Samsung Electronics Co., Ltd., Suwon Verzögerungsverringerung in der übertragung von gepufferten daten zwischenzwei gegenseitig asynchronen bussen
US5809091A (en) * 1996-06-04 1998-09-15 Ericsson, Inc. Timing signal generator for digital communication system
US5805844A (en) * 1996-10-07 1998-09-08 Gustin; Jay W. Control circuit for an interface between a PCI bus and a module bus
US5987568A (en) * 1997-01-10 1999-11-16 3Com Corporation Apparatus and method for operably connecting a processor cache and a cache controller to a digital signal processor
DE19713178A1 (de) * 1997-03-27 1998-10-01 Siemens Ag Schaltungsanordnung mit einem Prozessor und einem Datenspeicher
US5974486A (en) * 1997-08-12 1999-10-26 Atmel Corporation Universal serial bus device controller comprising a FIFO associated with a plurality of endpoints and a memory for storing an identifier of a current endpoint
GB9724030D0 (en) * 1997-11-13 1998-01-14 Advanced Telecommunications Mo Peripheral servicing
EP0924623A3 (en) * 1997-12-22 2000-07-05 Compaq Computer Corporation Computer system including arbitration mechanism allowing multiple bus masters to access a graphics bus

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100430910C (zh) * 2003-01-18 2008-11-05 三星电子株式会社 用于向多个信道分配多个来源的系统和方法
CN100388251C (zh) * 2004-12-24 2008-05-14 刘龙威 外部数据存储设备共享切换电路及其应用系统
CN101840385B (zh) * 2009-03-19 2012-07-18 承景科技股份有限公司 数据存取系统
CN105122229A (zh) * 2013-03-13 2015-12-02 阿提瓦公司 用于通信总线的容错回路
CN105122229B (zh) * 2013-03-13 2018-04-27 阿提瓦公司 用于通信总线的容错回路
CN104216857A (zh) * 2013-05-31 2014-12-17 英业达科技有限公司 多工切换装置及其切换方法
CN104216857B (zh) * 2013-05-31 2017-09-22 英业达科技有限公司 多工切换装置及其切换方法
CN108885553A (zh) * 2016-01-22 2018-11-23 索尼互动娱乐股份有限公司 模拟向后兼容的传统总线行为
WO2023124940A1 (zh) * 2021-12-29 2023-07-06 合肥市芯海电子科技有限公司 一种直接存储器访问的嵌入式控制电路、芯片和电子设备

Also Published As

Publication number Publication date
DE60027748D1 (de) 2006-06-08
WO2001035210A2 (en) 2001-05-17
CN100353349C (zh) 2007-12-05
WO2001035234A9 (en) 2002-05-30
CN1399743A (zh) 2003-02-26
DE60008139T2 (de) 2004-11-18
WO2001035246A3 (en) 2002-07-11
DE60017775T2 (de) 2006-01-12
DE60027748T2 (de) 2007-04-05
WO2001035210A3 (en) 2002-01-17
AU1458501A (en) 2001-06-06
DE60008139D1 (de) 2004-03-11
EP1226505B1 (en) 2005-01-26
CN100336046C (zh) 2007-09-05
CN1387646A (zh) 2002-12-25
WO2001035234A1 (en) 2001-05-17
EP1226493A2 (en) 2002-07-31
AU1465001A (en) 2001-06-06
EP1236122A2 (en) 2002-09-04
EP1236122B1 (en) 2004-02-04
WO2001035246A2 (en) 2001-05-17
EP1226493B1 (en) 2006-05-03
DE60017775D1 (de) 2005-03-03
CN1279472C (zh) 2006-10-11
AU1458801A (en) 2001-06-06
EP1226505A1 (en) 2002-07-31

Similar Documents

Publication Publication Date Title
CN100353349C (zh) 通讯处理器的总线结构和共享总线判优方法
US6738845B1 (en) Bus architecture and shared bus arbitration method for a communication device
US8095700B2 (en) Controller and method for statistical allocation of multichannel direct memory access bandwidth
US20080086603A1 (en) Memory management method and system
EP1059589A1 (en) Multi-channel DMA with scheduled ports
US20080137679A1 (en) Method for Transmitting Data in Messages Via a Communication Link of a Communication System, as well as a Communication Module, User of a Communication System, and Communication System for Implementing This Method
CN100505676C (zh) 智能多缓冲区管理的集中调度控制器和动态调度方法
CN1991810A (zh) 可支持多个内部通道软件请求的直接存储器存取控制器
WO1990007154A1 (en) Memory address mechanism in a distributed memory architecture
EA003407B1 (ru) Способ исключающего взаимоблокировку конфигурирования потоковых процессоров и микросхем с двух- или многомерной структурой расположения программируемых ячеек (ппвм, дпвм и т.п.)
CN1797380A (zh) 接收装置、收发装置、接收方法和收发方法
CN110032335B (zh) 原子数据访问请求的调节
CN101566976B (zh) 信息处理装置和信息处理方法
CN104471523A (zh) 计算机系统及其控制方法
US11016829B2 (en) Two-layered deterministic interprocess communication scheduler for input output determinism in solid state drives
JPH10334068A (ja) 非均一メモリアクセスを有するマシン用の置換カウンタ
CN103186501A (zh) 一种多处理器共享存储方法及系统
WO2006101293A1 (en) Access control to partitioned blocks in shared memory
CN102402422A (zh) 处理器组件及该组件内存共享的方法
JP4920036B2 (ja) メモリチャネル上の応答のスケジューリング
CN1055556C (zh) 系统总线软件驱动器
KR20170117326A (ko) 랜덤 액세스 메모리를 포함하는 하나 이상의 처리 유닛을 위한 직접 메모리 액세스 제어 장치
CN102103560A (zh) 用于系统总线的防死锁方法及装置
CN109324982B (zh) 一种数据处理方法以及数据处理装置
Winterbottom et al. Topsy: an extensible unix multicomputer

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: MEDIATEK INC.

Free format text: FORMER OWNER: ANALOG DEVICES, INC.

Effective date: 20080404

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20080404

Address after: Hsinchu Science Park, Taiwan, China

Patentee after: MediaTek.Inc

Address before: Massachusetts, USA

Patentee before: Analog Devices, Inc.

CX01 Expiry of patent term
CX01 Expiry of patent term

Granted publication date: 20071205