CN1277688A - 信号处理装置 - Google Patents

信号处理装置 Download PDF

Info

Publication number
CN1277688A
CN1277688A CN99801543A CN99801543A CN1277688A CN 1277688 A CN1277688 A CN 1277688A CN 99801543 A CN99801543 A CN 99801543A CN 99801543 A CN99801543 A CN 99801543A CN 1277688 A CN1277688 A CN 1277688A
Authority
CN
China
Prior art keywords
access
memory
piece
storer
mediation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN99801543A
Other languages
English (en)
Other versions
CN1146793C (zh
Inventor
上田泰志
渡部隆弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of CN1277688A publication Critical patent/CN1277688A/zh
Application granted granted Critical
Publication of CN1146793C publication Critical patent/CN1146793C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/34Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment
    • G06F11/3466Performance evaluation by tracing or monitoring
    • G06F11/3476Data logging
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2268Logging of test results
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/34Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment
    • G06F11/3466Performance evaluation by tracing or monitoring
    • G06F11/348Circuit details, i.e. tracer hardware

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)
  • Storage Device Security (AREA)

Abstract

一种在LSI内部具有存储器及存取该存储器的多个块的信号处理装置,设置有可使发生故障时易于分析原因的跟踪控制块(170),由微型计算机(110)的设定,将从上述存储器存取块送出的存取履历,写到存储器的特定区域,并在调停块(150)内设置虚拟调停块(180),以便在执行存取履历跟踪中,接受其他存储器存取块的要求使用存储器信号,而返回存储器使用承认信号,不必实际存取内设存储装置(160)。发生故障时,可从外部读出内设存储器(160)内的特定跟踪领域,因而可易于分析故障。

Description

信号处理装置
技术领域
本发明涉及LSI(大规模集成电路)内设有存储器的信号处理装置。
背景技术
传统的信号处理装置,为了在系统发生故障时,要将随着系统动作出现在总线的数据和地址等总线信息,作为故障分析数据加以利用,使用逻辑分析器等分析装置将其存储,或在系统附加如特开平6-187256号公报所记载的跟踪机构。
然而,由于近年来半导体技术的发展,已开发成功在一片芯片上积集各种功能块与存储器的LSI,而上述传统的信号处理装置的构成,因为未将存储器接口信号输出到LIS外部,因此不可能连接分析装置,因而有发生故障时无法获得分析故障所需信息的问题。同时,要在LIS内部附设跟踪机构,将需要有故障分析专用的控制电路或专用的跟踪存储器,而有会招致LIS的面积变大,成本增加的问题。
发明揭示
为了解决上述课题,本发明的信号处理装置是一种在LSI内部持有存储器及多个存取存储器的块的信号处理装置,它备有:输入从上述存储器存取块输出的各要求使用存储器信号,调停存储器的使用权,存取存储器的调停块;以及依据上述调停结果,输出用于将存储器的存取履历存储在上述存储器内的要求使用存储器信号的跟踪控制块;装置具有下述功能:当在上述调停块内,承认写入存取履历所用的要求使用存储器信号期间,其他存储器存取块的要求使用存储器信号,不承认为写入存取履历所用的要求使用存储器信号,而进行调停,返回承认信号的虚拟调停功能,从而不需有故障分析专用的控制电路或专用的跟踪存储器,可防止LIS面积变大,成本增加。依据本发明,可提供发生故障时很容易解析原因的信号处理装置。
本发明的第1形态是在LSI内部持有存储器及多个存取存储器的块的信号处理装置,它备有:输入从上述存储器存取块输出的各要求使用存储器信号,调停存储器的使用权,存取存储器的调停块;根据上述调停结果,输出用于将存储器的存取履历存储在上述存储器内的要求使用存储器信号的跟踪控制块。该第1形态是一种具有下述虚拟调停功能的信号处理装置:当在上述调停块内,承认写入存取履历所用的要求使用存储器信号期间,其他存储器存取块的要求使用存储器信号,不认为是写入存取履历所用的要求使用存储器信号,而进行调停,返回承认信号。该信号处理装置具有依据调停块的调停结果,由跟踪控制块将存储器的存取履历写到上述存储器内的作用。
附图概述
图1是本发明信号处理装置实施形态的电气框图。
实施本发明的最佳形态
下文,参照图1,说明本发明的信号处理装置的实施例。
图1中,信号处理装置100由微型计算机(下文称为微机)110从外部加以控制。在信号处理装置100内,设有可对内设存储器160进行读写的存储器存取块A120、同样的存储器存取块B130及存储器存取块C140;并在信号处理装置100内,设有可依据存储器存取块A120、存储器存取块B130、存储器存取块C140的各存储器存取要求,调停存储器的使用权,而存取内设存储装置160的调停块150;该信号处理装置还包括:调停块150内的虚拟调停块180,及依据调停块150的调停结果,控制将存储器存取履历存储在内设存储装置160的跟踪控制块170。
为了使本实施形态的动作说明更具体,分成下述3种情况加以说明:存储存储器存取块C140的存取履历时,接受存储器存取块C140以外的存取的场合;接受存储器存取块C140的存取而执行跟踪功能时的场合,及接受存储器存取块C140的存取而执行跟踪功能期间,虚拟调停块动作的场合。在此所谓存取履历是指存取块名称、存取种类、存储器地址、数据等。而在上述各种情况中,调停块150接受各要求使用存储器信号的接受优先顺序,是跟踪控制块170>存储器存取块A120>存储器存取块B130>存储器存取块C140。由微机110使用微机地址总线111、微机数据总线112、微机控制信号113,进行初始设定,以便在跟踪控制块170中存储存储器存取块C140的存取履历。
首先说明存储存储器存取块C140的存取履历时,接受存储器存取块C140以外的存取时的动作。当存储器存取块A120与存储器存取块B130,分别向调停块150送出要求使用存储器信号(包含属性信息)121、及要求使用存储器信号(包含属性信息)131时,调停块150则判断要求使用存储器信号的接受优先顺序,向顺序高的存储器存取块返回表示接受要求使用存储器信号的存储器使用承认信号。这时,调停块150则向要求使用存储器信号的接收优先顺序高的存储器存取块A120,返回存储器使用承认信号122,向跟踪控制块170,输出调停结果信号(包含属性信息)173、调停结果地址总线174、调停结果数据总线175。
跟踪控制块170便确认,依据该调停结果的信息,是否与设定成存储存取履历的数据一致,而在此,是初始设定成将存储器存取块C140的存取履历存储在跟踪控制块170中,因此上述确认为不一致,不执行跟踪处理。
而调停块150则使用存储器控制信号151、存储器地址总线152、存储器数据总线153,对内设存储装置160,执行存储器存取块A120的存取要求。承认存储器使用要求的存储器存取块A120撤回要求使用存储器信号121后,调停块150则接受优先顺序次高的存储器存取块B130的要求,执行同样的处理。
其次说明,接受存储器存取块C140的存取而执行跟踪功能时的动作。当存储器存取块C140向调停块150送出要求使用存储器信号141时,调停块150则接受存储器存取块C140的要求,返回存储器使用承认信号142,使用存储器控制信号151、存储器地址总线152、存储器数据总线153,对内设存储装置160,执行存储器存取块C140的存取要求。这时也与上述一样,调停块150向跟踪控制块170输出调停结果信号173、调停结果地址总线174、调停结果数据总线175,使用存储器控制信号151、存储器地址总线152、存储器数据总线153,对内设存储器160执行存储器存取块C140的存取要求。
而跟踪控制块170则确认调停结果信号173、调停结果地址总线174、调停结果数据总线175是否与设定成存储存取履历的数据一致,而在此,因为设定是存储器存取块C140,因此检出一致,而检出一致的跟踪控制块170,由调停结果信号173、调停结果地址总线174、调停结果数据总线175,生成存取履历数据,而为了跟踪存取履历,送出要求使用跟踪用存储器信号171、调停用数据总线102、调停用地址总线101。承认存储器使用要求的存储器存取块C140撤回要求使用存储器信号(含属性信息)141后,向调停块150输入要求使用跟踪用存储器信号171。在调停块150中,当接受跟踪控制块170的跟踪用存储器使用要求时,则将跟踪用存储器使用承认信号172返回跟踪控制块170,并使用存储器控制信号151、存储器地址总线152、存储器数据总线153,对内设存储器160执行跟踪控制块170的存取要求。
最后说明接受存储器存取块C140的存取,而执行跟踪功能期间,虚拟调停块动作时的动作。当存储器存取块C140向调停块150送出要求使用存储器信号141时,调停块150则接受存储器存取块C140的要求,而返回存储器使用承认信号142。这时也与上述一样,调停块150向跟踪控制块170输出调停结果信号173、调停结果地址总线174、调停结果数据总线175,使用存储器控制信号151、存储器地址总线152、存储器数据总线153,对内设存储装置160执行存储器存取块C140的存取要求。
而跟踪控制块170则确认调停结果信号173、调停结果地址总线174、调停结果数据总线175是否与设定成存储存取履历的数据一致,而在此因为设定是存储器存取块C140,因此捡出一致,而捡出一致的跟踪控制块170则由调停结果信号173、调停结果地址总线174、调停结果数据总线175,生成存取履历数据,而为了跟踪存取履历而送出要求使用跟踪用存储器信号171、调停用数据总线102、调停用地址总线101。
承认存储器使用要求的存储器存取块C140撤回要求使用存储器信号141后,向调停块150输入要求使用跟踪用存储器信号171及新的要求使用存储器信号121。在调停块150,当接受优先顺序较高的跟踪控制块170的要求时,返回跟踪用存储器使用承认信号172。这时,虚拟调停块180则为了使跟踪存取数据时的系统动作,与未跟踪存取数据时的系统动作相同,而取代调停块150接受要求使用存储器信号121,将存储器使用承认信号122返回存储器存取块A120。这时,调停块150则使用存储器控制信号151、存储器地址总线152、存储器数据总线153,将存取履历数据写入内设存储装置160,不执行存储器存取块A120对内设存储装置160的要求动作。
反复进行上述动作,而在此后每当存取存储器存取块C140时,进行存取履历数据的跟踪,但对跟踪处理中所发生的要求使用存储器信号,则仅由虚拟调停块180返回存储器使用承认信号,而不进行对内设存储器装置160的动作。
如以上所述,依据本实施形态的信号处理装置,由跟踪控制块170跟踪存储器存取块A120、存储器存取块B130、存储器存取块C140等存储器存取块存取内设存储器160所需要的存储器存取块的存取履历数据,便可获得发生故障时,动作分析所必要的信息,从而易于重现故障,可顺利分析原因。
再者,虽然以上说明中,以跟踪一个存储器存储块的存取履历数据为例,但也可以同时跟踪多个存储器存取块。
工业利用性
综上所述,依据本发明的在LSI内设存储器的信号处理装置,可以不必在系统中配设存取履历数据专用的跟踪存储器,只要追加如跟踪控制块这种小规模的控制电路,从而可以不必增加存储器总线的负荷,以未进行跟踪处理时的相同条件,获得发生故障时动作分析所需的信息,因此可以收到易于重现故障,可顺利分析原因的有利效果。

Claims (1)

1.一种在LSI内部具有存储器及存取该存储器的多个块的信号处理装置,其特征在于它包括:输入从所述存储器存取块输出的各要求使用存储器信号,以调停存储器的使用权,而存取存储器的调停块;依据所述调停结果,输出用以将存储器的存取履历存储在所述存储器内的存储器要求信号的跟踪控制块;具备有下述虚拟调停功能:在所述调停块内,承认写入存取履历所用的要求使用存储器信号期间,将其他存储器存取块的要求使用存储器信号,不承认为写入存取履历所用的存储器要求信号,而进行调停,返回承认信号。
CNB998015431A 1998-09-18 1999-09-17 信号处理装置 Expired - Fee Related CN1146793C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP28326898A JP3202696B2 (ja) 1998-09-18 1998-09-18 信号処理装置
JP283268/1998 1998-09-18

Publications (2)

Publication Number Publication Date
CN1277688A true CN1277688A (zh) 2000-12-20
CN1146793C CN1146793C (zh) 2004-04-21

Family

ID=17663265

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB998015431A Expired - Fee Related CN1146793C (zh) 1998-09-18 1999-09-17 信号处理装置

Country Status (6)

Country Link
US (1) US6484243B1 (zh)
JP (1) JP3202696B2 (zh)
KR (1) KR100340295B1 (zh)
CN (1) CN1146793C (zh)
TW (1) TW448362B (zh)
WO (1) WO2000017756A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2992284B1 (ja) * 1998-10-20 1999-12-20 松下電器産業株式会社 信号処理装置
US8116845B2 (en) 2005-08-04 2012-02-14 Dune Medical Devices Ltd. Tissue-characterization probe with effective sensor-to-tissue contact
GB2395578A (en) * 2002-11-22 2004-05-26 Ibm Fault tracing in systems with virtualization layers
KR200453820Y1 (ko) * 2008-04-28 2011-05-30 김태윤 120°의 원호부를 갖는 태극형상의 조립식 천장모서리마감대
KR200453821Y1 (ko) * 2008-04-28 2011-05-30 김태윤 태극형상의 조립식 천장모서리 마감대의 체결구조

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4674089A (en) * 1985-04-16 1987-06-16 Intel Corporation In-circuit emulator
JPS6325742A (ja) 1986-07-18 1988-02-03 Nec Corp トレ−ス機能付マイクロプロセツサ
JPH0282344A (ja) 1988-09-20 1990-03-22 Fujitsu Ltd マルチプロセッサシステムにおけるプログラムのデバッギングの方法
JPH0750452B2 (ja) 1992-12-18 1995-05-31 日本電気株式会社 バストレース機構
JPH0713943A (ja) * 1993-06-28 1995-01-17 Toshiba Corp 並列計算機
US5758106A (en) * 1994-06-30 1998-05-26 Digital Equipment Corporation Arbitration unit which requests control of the system bus prior to determining whether such control is required
JPH0863374A (ja) 1994-08-22 1996-03-08 Toshiba Corp トレース機能内蔵型lsi
US5781927A (en) * 1996-01-30 1998-07-14 United Microelectronics Corporation Main memory arbitration with priority scheduling capability including multiple priorty signal connections
JP3202700B2 (ja) 1998-10-20 2001-08-27 松下電器産業株式会社 信号処理装置
JP2992284B1 (ja) 1998-10-20 1999-12-20 松下電器産業株式会社 信号処理装置

Also Published As

Publication number Publication date
KR20010031916A (ko) 2001-04-16
JP2000099370A (ja) 2000-04-07
WO2000017756A1 (fr) 2000-03-30
TW448362B (en) 2001-08-01
KR100340295B1 (ko) 2002-06-14
JP3202696B2 (ja) 2001-08-27
US6484243B1 (en) 2002-11-19
CN1146793C (zh) 2004-04-21

Similar Documents

Publication Publication Date Title
US5136500A (en) Multiple shared memory arrangement wherein multiple processors individually and concurrently access any one of plural memories
KR930016874A (ko) 병렬 데이타 프로세서 및 마이크로프로세서
US5142682A (en) Two-level priority arbiter generating a request to the second level before first-level arbitration is completed
CN1146793C (zh) 信号处理装置
CN1125400C (zh) 信号处理设备
CN100349442C (zh) 一种乒乓缓冲装置
US7017093B2 (en) Circuit and/or method for automated use of unallocated resources for a trace buffer application
CN1179272C (zh) 信号处理设备
CN1221152A (zh) 总线控制系统
Borrill Microprocessor bus structures and standards
CN103885824A (zh) 接口控制电路、设备和标识切换方法
CN1109981C (zh) 可同时由数据总线输入及输出数据的电脑系统
CA1303748C (en) Tandem priority resolver
KR200397679Y1 (ko) 고속 인터페이스를 이용한 메모리 디스크 장치
CN104977527A (zh) 集成电路ic测试装置及测试方法
SU1302290A1 (ru) Устройство дл сопр жени двух ЭВМ
KR900008069B1 (ko) 프로그램어블 로직 콘트롤러에서 비트어드레싱 방식을 이용한 데이터 메모리회로
CN116450560A (zh) 一种双活存储主板和服务器
JPS6126998A (ja) メモリ装置
Miller et al. New Developments in Field Computer Systems
CN1354421A (zh) Pc采集卡的硬件简易设计方法
Ning et al. An implementation of sustained real-time radar data recording system on FPGA
CN1396524A (zh) 内容联想式存储器
JPH07129524A (ja) 二重化システムの高速切替装置
KR19990079041A (ko) 고속 마이크로 프로세서와 백플레인 접속장치 및 방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20040421

Termination date: 20110917