CN1276401C - 信号输出装置和显示装置 - Google Patents
信号输出装置和显示装置 Download PDFInfo
- Publication number
- CN1276401C CN1276401C CNB031365124A CN03136512A CN1276401C CN 1276401 C CN1276401 C CN 1276401C CN B031365124 A CNB031365124 A CN B031365124A CN 03136512 A CN03136512 A CN 03136512A CN 1276401 C CN1276401 C CN 1276401C
- Authority
- CN
- China
- Prior art keywords
- source electrode
- signal
- electrode line
- picture
- lines
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
Abstract
本发明中,源极驱动器包括旁路开关,其将两条源极线彼此相连。输入到一根源极线的视频信号同时向其他源极线提供。这样,该源极驱动器2中,从视频信号线输入到一根源极线的视频信号能够间接地传输给其他源极线,因而比起源极线的数目,可以减少传输视频信号的图象线。因而,可使功耗显著降低。
Description
技术领域
本发明涉及一种信号输出装置,其用于通过图象线向显示装置的源极线提供图象信号。
背景技术
使用多晶硅或者CG(连续晶粒)硅衬底的液晶板比使用非晶硅衬底液晶板具有更好的TFT(薄膜晶体管)特性。
由于可以提高电荷迁移率,因而可在液晶板上安装单片驱动液晶板的电路(源极驱动器、栅极驱动器等)。
通常,这种液晶板是由以矩阵形式排列的象元构成的显示板(矩阵型显示板)。其它已知的矩阵型显示板包括EL(电致发光)板和等离子体显示板。
但是因为上述矩阵型显示板的尺寸(物理尺寸)使信号线中的信号传送延迟,因而不能够取得与LSI(小规模集成电路)一样高的工作速度。
因此,一些矩阵型显示板在源极驱动器执行相展开(多相)处理。
“相展开(多相)”是一种并行处理,是通过与串并转换相同的方式,将发送到源极驱动器的各视频信号(R、G、B)分解成2到8相,通过多条视频信号线传送。
这种处理减少了每条信号线的信息量(频率特性),因而容易提高矩阵型显示板的工作速度。因此,即使显示信号(视频信号)是运动图象信号时,也可没有中断而获得满意的显示效果。
而且,对于矩阵型显示板,为了提高工作速度,已经开发出在垂直和水平方向降低分辨率的技术。
这种技术通过在源极驱动器或者栅极驱动器中增加模拟开关,向相邻源极线和相邻栅极线同时传送同样的信号。
具体地讲,这种技术例如可向在水平和垂直方向相邻的4个象元发送同样的视频信号。这样可以使工作速度比原来快将近4倍。另外,如果工作速度不变,则驱动频率降低为原来的4分之1,具有减少功耗的效果。
另外还有这样的显示板,能够在上述低分辨率下执行显示的模式(低分辨模式)和对所有象元分别输出视频信号以执行高分辨率显示的模式(高分辨模式)之间进行选择。
例如,日本公开特许公报的特开昭64-18193号公报(公开日1989年1月20日)中公开了一种技术,该技术通过使用模拟开关改变源极驱动器的连接,来切换高分辨率模式和低分辨率模式。
在这种技术中,通过4条总线将视频信号或者数据信号(静止图象的显示信号)分别提供给四条源极线。在针对静止图象用的高分辨率模式下,分别将不同的数据信号提供给这4条总线,而在针对运动图象的低分辨率模式下,将同样的视频信号提供给4条总线。
用这种方式,该技术通过在源极驱动器中增加模拟开关,使电路具有容易切换分辨率的功能。
然而,在前述公开中公开的技术中,不管是高分辨率模式还是低分辨率模式,显示信号要提供给所有总线。这就引发一个问题,即使在低分辨率模式也不能充分降低功耗,无法期望显著降低发热量和成本。
发明内容
本发明用于解决上述问题。本发明的目的是提供能显著降低功耗的显示装置的信号输出装置。
为了达到上述目的,本发明的信号输出装置(此后称之为本输出装置)通过图象线向显示装置的源极线提供图象信号,它包括旁路部分,把预定数目的源极线连接起来,以使输入到一根源极线的图象信号同时输入给其他源极线。
上述本输出装置用于液晶显示装置、EL(电致发光)装置、等离子体显示装置等装置。
上述的显示装置通过源极线向形成画面的象元提供图象信号。
本输出装置通过图象线,向上述显示装置的源极线提供外部输入的图象信号(视频信号和静止图象信号等)。
特别地,本输出装置包括用于将预定数目的源极线彼此相连的旁路部分,并设置成将输入所连接的源极线中的一根的图象信号通过旁路部分,同时输入其他源极线。
这样,本输出装置中,从图象线向一根源极线输入的图象信号可经由旁路部分间接输入其他源极线。
从而,本显示装置中,1个图象信号可同时供给多根源极线。从而,由于可以同时向多个象元传送图象信号,因而可提高图象显示中的操作速度。另外,若操作速度不变,由于驱动频率降低,可降低功耗。
而且,本显示装置中,通过旁路在源极线间进行信号传送,与同时进行显示的源极线的数目相比,减少了传送图象信号的图象线。
从而,从其规模考虑(源极线的数目等),可显著降低显示装置功耗。
另外,通过构成具备本输出装置的显示装置,可实现以低功耗向源极线输出图象信号的显示装置。
通过以下记载可明白本发明的其他目的、特征和优点。另外,通过参照附图的以下说明,可明白本发明的优点。
附图说明
图1是本发明实施例的液晶显示装置的源极驱动器的结构的说明图。
图2是上述液晶显示装置的结构的说明图。
图3是图2所示液晶显示装置的液晶板、源极驱动器及栅极驱动器的结构的说明图。
图4是图2所示液晶显示装置的源极驱动器的其他结构的说明图。
图5是图4所示源极驱动器的电压控制电路的结构的方框图。
图6是图2所示液晶显示装置的控制电路的结构的方框图。
图7是上述液晶显示装置为彩色液晶显示装置时的源极驱动器的结构的说明图。
具体实施例
以下说明本发明的一个实施例。
图2是本实施例的液晶显示装置(本显示装置)的构成的说明图。
本显示装置可进行彩色显示。但是,本实施例中,为了明白地说明本发明的特征,首先,将本显示装置表示成由一个液晶单元(象元)构成一个象素、仅具有1色的通道的黑白显示型(单色显示型)装置。
这里,象元是显示画面上的一个点(发光部分),象素是规定数目的象元集合形成的一个色区域。
另外,“通道”(channel)是指本显示装置中对各个显示色而设的显色结构,包含用于显示一种色的象元及源极线。
如图2,本显示装置包括液晶板1、源极驱动器2、栅极驱动器3、控制电路4。
另外,本显示装置在采用CG(Continuous Grain)硅的衬底(未图示)上单片地配置这些部件1~4而构成。
液晶板(显示板)1具有矩阵状配置的液晶单元(象元)11,用其进行图象显示。
图3是液晶板1及驱动器2、3的构成的说明图。如图所示,液晶板1具有沿垂直方向(行方向)平行排列的M根源极线S(1)~S(M)和沿水平方向(列方向)平行排列的N根栅极线G(1)~G(N)(M,N是自然数)。
另外,源极线S(1)~S(M)和栅极线G(1)~G(N)在液晶板1内以格子状排列成相互正交。
液晶板1中,这些线S(1)~S(M)、G(1)~G(N)的交叉部分成矩阵状排列,这些交叉部分形成液晶单元11。即,液晶板1形成液晶单元11成矩阵状排列的构成。
另外,该液晶单元11中,配置了TFT12及未图示的相对电极。
TFT12是驱动液晶单元11的开关,与源极线S(1)~S(M)及栅极线G(1)~G(N)连接。因而,TFT12由线S(1)~S(M)、G(1)~G(N)输入的电压信号驱动。
另外,相对电极中施加公共电极电压Vcom。
栅极线G(1)~G(N)是传送用于切换TFT12的栅极(导通(选择)/截止(非选择))的电压信号(栅极信号)的信号线。
另外,源极线S(1)~S(M)是传送用以经由TFT12向液晶单元11提供电压的电压信号(视频信号)的信号线。
另外,该视频信号是对应于本显示装置中显示的运动图象的视频信号(图象信号)。另外,本显示装置中,外部输入的视频信号(原视频信号)设定成用与串并变换同等的方式展开(分解)成4相。
另外,各源极线S(1)~S(M)的端子附近所示的采样电容器Csh是各源极线S(1)~S(M)的电容(源极线电容)的等效电路。
栅极驱动器3是驱动栅极线G(1)~G(N)的驱动器(垂直扫描电路)。
该栅极驱动器3从控制电路4接收GSP信号、GCK信号的输入。栅极驱动器3根据这些信号生成栅极信号(栅极驱动脉冲),依次地施加到各栅极线G(1)~G(N)(依次地选择(扫描)栅极线G(1)~G(N))。
从而,与各栅极线G(1)~G(N)连接的TFT12的栅极电极中,施加用于控制TFT12的导通/截止的栅极信号。
另外,上述GSP信号是在每个垂直同步信号的周期(每个垂直周期)向栅极驱动器3输出的定时脉冲。另外,GCK信号是栅极驱动器3用的时钟信号(栅极时钟信号)。
另外,为了向栅极线G(1)~G(N)进行上述的栅极信号的施加,如图3所示,栅极驱动器3具备移位寄存器21和电压控制电路22。
移位寄存器21将控制电路4输入的GSP信号依次地传送到各栅极线G(1)~G(N)的端子上配置的电压控制电路22。
另外,电压控制电路22具备电平移动电路及缓冲器电路(都未图示)。
电压控制电路22的电平移动电路放大移位寄存器21传送的GSP信号,生成栅极信号。而且,缓冲器电路将生成的栅极信号向栅极线G(1)~G(N)施加(向各栅极线G(1)~G(N)所属的TFT12的栅极电极施加)。
源极驱动器2是驱动源极线S(1)~S(M)的驱动器(水平驱动电路)。
该源极驱动器2从控制电路4接收SSP信号、SCK信号、视频信号的输入。源极驱动器2通过以对应于SSP信号、SCK信号的定时将视频信号输出到源极线S(1)~S(M),向由栅极驱动器3选择的(向TFT12的栅极电极施加栅极信号)液晶单元11写入视频信号(施加对应于视频信号的电压)。
另外,上述SSP信号是使源极驱动器2的操作(视频信号的输出)开始的定时脉冲。另外,SCK信号是源极驱动器2用的时钟信号(源时钟信号)。
另外,源极驱动器2具有根据从控制电路4传送的分辨率控制信号CR的值切换显示图象的分辨率的功能,这将在后面叙述。
控制电路(控制部)4从外部装置(个人计算机等)接收垂直同步信号、水平同步信号、原视频信号、时钟信号。然后,该控制电路4变换这些信号,以符合驱动器2、3的输入信号规格。
控制电路4通过这样的变换生成上述GSP信号、GCK信号、SSP信号、SCK信号、视频信号(展开的视频信号),设定成向驱动器2、3输出。
而且,控制电路4根据本显示装置的用户的指示,变更向源极驱动器2输出的分辨率控制信号CR的值,这将在后面叙述。
接着,说明本显示装置的特征构成的源极驱动器2。图1是该源极驱动器2的构成的说明图。
源极驱动器2具有4相的相展开功能及简单的水平分辨率变换功能。如该图所示,具备移位寄存器31、电压控制电路32(1)~32(K)、视频信号线L(1)~L(4)、采样开关33(1)~33(M)及旁路开关34(1)~34(J)(K,J是自然数)。
移位寄存器31将控制电路4输入的SSP信号依次地向电压控制电路32(1)~32(K)传送。
电压控制电路(旁路部)32(1)~32(K)分别向源极线S(1)~S(M)中的邻接的4根线所属的采样开关33(1)~33(M)发送采样信号SP。即,如图1所示,本显示装置中,4根源极线S(m)~S(m+4)属于一个电压控制电路32(k)(m,k是自然数)。
从而,电压控制电路32(1)~32(K)仅仅设定成源极线S(1)~S(M)的1/4的数目(K=M/4)。
另外,电压控制电路32(1)~32(K)分别具备电平移动电路及缓冲器电路(都未图示)。
电压控制电路32(1)~32(K)的电平移动电路放大传送的SSP信号,生成采样信号SP。而且,缓冲器电路将生成的采样信号SP向自身包含的4个采样开关33施加。
视频信号线(图象线)L(1)~L(4)流过分解成4相并输入的视频信号(展开信号)V(1)~V(4)(接受视频信号V(1)~V(4)的施加)。
另外,各视频信号线L(1)~L(4)与源极线S(1)~S(M)以1∶4的比例对应。
即,源极线S(m)、S(m+4)、S(m+8)…属于视频信号线L(1)时,源极线S(m+1)、S(m+5)、S(m+9)…属于视频信号线L(2),源极线S(m+2)、S(m+6)、S(m+10)…属于视频信号线L(3),源极线S(m+3)、S(m+7)、S(m+11)…属于视频信号线L(4)。
另外,视频信号线L(1)~L(4)和属于各视频信号线L(1)~L(4)的源极线S(1)~S(M)之间,配置用于控制这些线间连接的采样开关33(1)~33(M)。
采样开关33(1)~33(M)是设置在各源极线S(1)~S(M)的端子附近的模拟开关。
另外,如图1所示,与源极线S(1)~S(M)一样,并排的4个采样开关33(m)~33(m+3)属于一个电压控制电路32(k)。
在从电压控制电路32(1)~(K)传送来采样信号SP时,采样开关33(1)~33(M)设定视频信号线L(1)~L(4)与属于其的源极线S(1)~S(M)连接。
旁路开关(旁路部)34(1)~34(J)是在各源极线S(1)~S(M)间每隔一个而设的模拟开关。如图1所示,邻接的两根源极线S(m)、S(m+1)属于位置其间的一个旁路开关34(j)(j是自然数)。从而,旁路开关34(1)~34(J)仅仅设为源极线S(1)~S(M)的半数(J=M/2)。
这些旁路开关34(1)~34(J)具有接收控制电路4输入的分辨率控制信号CR,根据该值控制自身两侧的2根源极线S(1)~S(M)间的连接的功能。
即,旁路开关34(1)~34(J)可以并联自身两侧的2根源极线S(1)~S(M)。
接着,说明本显示装置中的显示操作。
本显示装置根据用户的输入指示,可选择执行进行高分辨率显示的模式(高分辨模式)和进行低分辨率显示的模式(低分辨模式)。
高分辨模式是对本显示装置的所有象元输出各个视频信号的模式。即,该模式中,源极驱动器2中的所有源极线S(1)~S(M)输出对应于显示图象的各个视频信号。
另一方面,低分辨模式中,源极线S(1)~S(M)分成M/2组(2根一组),分别对各个组输出各个视频信号。即,低分辨模式中,邻接的2根源极线S(1)~S(M)输出同一视频信号。
首先,说明本显示装置中的高分辨模式的操作。高分辨模式中,控制电路4向源极驱动器2的旁路开关34(1)~34(J)输出对应于高分辨模式的分辨率控制信号CR。若接收该信号,则旁路开关34(1)~34(J)变成截止,切断自身两侧的2根源极线S(1)~S(M)间的连接。
另外,控制电路4将外部输入的原视频信号展开成4相,生成4种视频信号V(1)~V(4),向所有视频信号线L(1)~L(4)分别独立输出。
另外,源极驱动器2中,首先,在对应于SSP信号及SCK信号的规定定时,电压控制电路32(1)同时导通采样开关33(1)~33(M)中最初的4个,即采样开关33(1)~33(4),使源极线S(1)~S(4)和与其对应的视频信号线L(1)~L(4)连接。从而,4种视频信号V(1)~V(4)同时输入各源极线S(1)~S(4)。
另外,在后续的SCK信号中的上升定时,电压控制电路32(1)截止采样开关33(1)~33(4)。后续的电压控制电路32(2)同时导通后续的4个采样开关33(5)~33(8),与上述同样,视频信号V(1)~V(4)同时输入源极线S(5)~S(8)。
然后,同样,每4根源极线S(m)~S(m+3)中输入4种视频信号V(1)~V(4)。
接着,说明本显示装置中的低分辨模式的操作。
低分辨模式中,控制电路4向源极驱动器2的旁路开关34(1)~34(J)输出对应于低分辨模式的分辨率控制信号CR。若接收该信号,则旁路开关34(1)~34(J)导通,连接自身两侧的2个源极线S(1)~S(M)。
另外,控制电路4生成展开成2相的2种视频信号V(1)、V(3)。控制电路4将这些视频信号V(1)、V(3)向视频信号线L(1)、L(3)独立输出。
另外,此时,视频信号线L(2)、L(4)未输入视频信号(截止(Hi-Z))。
另外,源极驱动器2中,与高分辨模式同样,首先,电压控制电路32(1)以对应于SSP信号及SCK信号的规定定时,同时导通采样开关33(1)~33(4)。电压控制电路32(1)将源极线S(1)~S(4)和与其对应的视频信号线L(1)~L(4)连接。
从而,如图1的点划线所示,视频信号V(1)输入源极线S(1),另外,也经由旁路开关34(1)向源极线S(2)输入。
另外,同样,视频信号V(3)输入源极线S(3)的同时,经由旁路开关34(2)向源极线S(4)输入。
另外,电压控制电路32(1)以后续的SCK信号中的上升定时,截止采样开关33(1)~33(4)。后续的电压控制电路32(2)同时导通后续的4个采样开关33(5)~33(8),与上述同样,视频信号V(1)、V(3)同时输入源极线S(5)~S(8)。
然后,同样,每4根源极线S(m)~S(m+3)中输入2种视频信号V(1)、V(3)。
如以上,本显示装置具有相互连接规定数目的源极线S的旁路开关34。低分辨模式中进行这样的设定,使输入连接的源极线S中的一根的视频信号V经由旁路开关34同时输入其他源极线S。
这样,本显示装置中,从视频信号线L向一根源极线S输入的视频信号V可以经由旁路开关34间接传送到其他源极线S。
从而,本显示装置中,1个视频信号V可同时供给多根源极线S。从而,由于可以同时向水平方向上排列的多个液晶单元11传送视频信号V,因而可提高图象显示中的操作速度。另外,若操作速度不变,由于驱动频率降低,可降低功耗。
而且,本显示装置中,通过旁路开关34在源极线S间进行信号传送,与同时进行显示的源极线S的数目相比,实际上减少了传送视频信号V的视频信号线L。
从而,从其规模考虑(源极线S的数目等),可显著降低功耗。
另外,本显示装置具有多根向源极线S传送视频信号V的视频信号线L。通过连接各视频信号线L和与视频信号线L相同数目的一组源极线S,设定成同时将视频信号V输出到该一组源极线S。从而,可以对属于多根源极线S的液晶单元11同时供给多种视频信号V。
另外,本显示装置中,输入各视频信号线L的视频信号V由相展开原视频信号而获得的视频信号V构成。从而,由于视频信号线L的每根的信息量(频率特性)下降,因而容易增加操作速度。
另外,本显示装置中,由控制电路4进行原视频信号的相展开。控制电路4通过相展开生成比视频信号线L的数目少的视频信号V,设定成分别向与视频信号V相同数目的视频信号线L输出。
另外,控制电路4控制旁路开关34,与输入视频信号V的视频信号线L连接的源极线S连接到与未输入视频信号V的视频信号线L连接的源极线S。
从而,实际上,施加视频信号V的视频信号线L的数目可以比接收视频信号V的同时输入的源极线S的数目少。从而,可良好地降低功耗。
另外,在高分辨模式中,控制电路4通过相展开生成与视频信号线L相同数目的视频信号V,分别输出到各视频信号线L。另外,该情况下,控制电路4避免旁路开关34进行源极线S间的连接。
另外,控制电路4根据用户的指示切换低分辨模式和高分辨模式。从而,用户以期望的分辨率进行图象显示。
另外,本实施例中,在低分辨模式中,控制电路4生成展开成2相的2种视频信号V(1)、V(3),向视频信号线L(1)、L(3)输出。但是不限于此,控制电路4也可将外部输入的原视频信号展开成2相,生成视频信号V(2)、V(4),输出到源极驱动器2。
另外,本实施例中,4根源极线S(1)~S(M)属于电压控制电路32(1)~(K)。但是,属于电压控制电路32(1)~(K)的源极线S(1)~S(M)的数目不限于4根,可以大于4或小于4。
另外,本实施例中,在低分辨模式中,向邻接的2根源极线S(1)~S(M)输出同一视频信号。但是不限于此,在低分辨模式中,控制电路4也可以同时导通邻接的2根栅极线G(1)~G(N)。从而,由于一个象元量的视频信号同时写入4个液晶单元11,操作速度可提高近4倍。另外,若操作速度不变,则由于驱动频率下降到1/4,因而可显著降低功耗。
另外,低分辨模式中,控制电路4也可向邻接的3根或3根以上的源极线S(1)~S(M)输出同一视频信号。另外,也可同时导通邻接的3根或3根以上的栅极线G(1)~G(N)。
另外,本实施例中,在低分辨模式中,控制电路4生成展开成2相的2种视频信号V(1)、V(3),向视频信号线L(1)、L(3)输出,另一方面,视频信号线L(2)、L(4)中不输入视频信号。但是,在低分辨模式中,也可交互使用视频信号线L(1)、L(3)和视频信号线L(2)、L(4)。
图4是该构成的说明图。如该图所示,该构成为在图1所示构成中,使每隔一个的2根源极线S(m)~S(m+7)属于电压控制电路32(j)~32(j+3)。即,由旁路开关34(j)连接的2根源极线S(m)、S(m+1)分别属于不同的2个电压控制电路32(j)、(j+1)。
这里,说明该构成中的显示操作。
在高分辨模式中,控制电路4向源极驱动器2的旁路开关34(j)~34(j+3)输出对应于高分辨模式的分辨率控制信号CR。若接收该信号,则旁路开关34(j)~34(j+3)截止,切断自身的两侧的2根源极线S(m)~S(m+7)间的连接。
另外,控制电路4将外部输入的原视频信号展开成4相,生成4种视频信号V(1)~V(4),分别向所有视频信号线L(1)~L(4)独立输出。
另外,源极驱动器2中,首先,电压控制电路32(j)、(j+1)以对应于SSP信号及SCK信号的规定定时,同时导通采样开关33(m)~33(m+3),使源极线S(m)~S(m+3)和与其对应的视频信号线L(1)~L(4)连接。从而,4种视频信号V(1)~V(4)同时输入各源极线S(m)~S(m+3)。
另外,在后续的SCK信号中的上升定时,电压控制电路32(j)、(j+1)截止采样开关33(m)~33(m+3)。后续的电压控制电路32(j+2)、(j+3)同时导通后续的4个采样开关33(m+4)~33(m+7),与上述同样,视频信号V(1)~V(4)同时输入源极线S(m+4)~S(m+7)。
接着,说明低分辨模式的操作。
低分辨模式中,控制电路4向源极驱动器2的旁路开关34(j)~34(j+3)输出对应于低分辨模式的分辨率控制信号CR。若接收该信号,则旁路开关34(j)~34(j+3)导通,连接自身两侧的2个源极线S(m)~S(m+7)。
另外,控制电路4首先生成展开成2相的2种视频信号V(1)、V(3)。控制电路4将这些视频信号V(1)、V(3)向视频信号线L(1)、L(3)独立输出。
另外,此时,视频信号线L(2)、L(4)未输入视频信号。
另外,源极驱动器2中,与高分辨模式同样,首先,在对应于SSP信号及SCK信号的规定定时,电压控制电路32(j)同时导通采样开关33(m)、33(m+2)。电压控制电路32(j)将源极线S(m)、S(m+2)和与其对应的视频信号线L(1)、L(3)连接。
从而,如图4的点划线所示,视频信号V(1)输入源极线S(m),另外,也经由旁路开关34(j)向源极线S(m+1)输入。
另外,同样,视频信号V(3)输入源极线S(m+2)的同时,经由旁路开关34(j+1)向源极线S(m+3)输入。
另外,在后续的SCK信号中的上升定时,电压控制电路32(j)截止采样开关33(m)、33(m+2)。电压控制电路32(j+2)同时导通2个采样开关33(m+4)、33(m+6),与上述同样,视频信号V(1)、V(3)同时输入源极线S(m+4)~S(m+7)。
然后,一个水平周期(或一个垂直周期)的扫描结束后,控制电路4生成展开成2相的2种视频信号V(2)、V(4)。控制电路4将这些视频信号V(2)、V(4)向视频信号线L(2)、L(4)独立输出。
此时,视频信号线L(1)、L(3)未输入视频信号。
另外,源极驱动器2中,与高分辨模式同样,在对应于SSP信号及SCK信号的规定定时,电压控制电路32(j+1)同时导通采样开关33(m+1)、33(m+3),将源极线S(m+1)、S(m+3)和与其对应的视频信号线L(2)、L(4)连接。
从而,如图4的二点划线所示,视频信号V(2)输入源极线S(m+1),另外,也经由旁路开关34(j)向源极线S(m)输入。
另外,同样,视频信号V(4)输入源极线S(m+3)的同时,经由旁路开关34(j+1)向源极线S(m+2)。
另外,在后续的SCK信号中的上升定时,电压控制电路32(j+1)截止采样开关33(m+1)、33(m+3)。电压控制电路32(j+3)同时导通2个采样开关33(m+5)、33(m+7),与上述同样,视频信号V(2)、V(4)同时输入源极线S(m+4)~S(m+7)。
这样,图4所示构成中,也与图1的构成同样,可显著降低功耗。
另外,该构成中,在每一个水平周期(或一个垂直周期),控制电路4(电压控制电路32)切换输入视频信号的源极线S(m),使流经旁路开关34(j)的信号的方向改变为反方向。
这里,图1的构成中,旁路开关34中有导通阻抗时,在经由该开关34的接受信号的输入的液晶单元11和不经由该开关34的输入信号的液晶单元11之间,会产生充电的电荷量的差异。在这种情况下,显示画面发生竖条纹(竖条纹),可能损害显示品质。
相对地,图4的构成中,由于流经旁路开关34(j)的信号的流向在每个水平周期(或垂直周期)交互切换,因而各液晶单元11中的旁路开关的导通阻抗的影响可被时间平均化。从而,可抑制竖条纹的发生,防止显示品质降低。
另外,图5是图4所示源极驱动器2中的电压控制电路32(j)的构成的方框图。图4所示源极驱动器2中,由控制电路4输出的缓冲器选择信号所选择的电压控制电路32(j)导通属于自身的采样开关33(m)。
图4的源极驱动器2中,设定奇数号的电压控制电路32(j)中输入缓冲器选择信号(odd_en),偶数号的电压控制电路32(j+1)中输入缓冲器选择信号(even_en)。高分辨模式中,将缓冲器选择信号(odd_en)、(even_en)控制成例如高电平(H),使两电路32(j)、32(j+1)变成有效(所属的采样开关33导通)。
另一方面,在低分辨模式中,控制缓冲器选择信号(odd_en)、(even_en),使电压控制电路32(j)、32(j+1)在每个水平周期(或垂直周期)交互有效。即,缓冲器选择信号(odd_en)为高电平时,缓冲器选择信号(even_en)变成低电平(1)。另外,缓冲器选择信号(odd_en)为低电平时,缓冲器选择信号(even_en)变成高电平。
另外,图6是本显示装置的控制电路4的构成的方框图。如该图所示,控制电路4具有相展开电路41和4个DAC部42(1)~42(4)。
相展开电路(控制部;带4相/2相选择功能的相展开电路)41具有这样的功能,即,根据由控制电路4具备的其他电路(未图示)生成的分辨率控制信号CR,将外部装置输入的视频信号在高分辨模式中4相展开,在低分辨模式中2相展开。
另外,相展开电路41在高分辨模式中分别将4个视频信号V(1)~V(4)向4个DAC部4 2(1)~42(4)输出。
另一方面,低分辨模式中,相展开电路41设定成将视频信号V(1)(或视频信号V(2))向DAC部42(1)、42(2)输出,另外,将视频信号V(3)(或视频信号V(4))向DAC部42(3)、42(4)输出。
DAC部(控制部)42(1)、42(3)具有输入视频信号的端子和输入缓冲器选择信号(odd_en)的端子(节电端子)。
另一方面,DAC部42(2)、42(4)具备输入视频信号的端子和输入缓冲器选择信号(even_en)的端子(节电端子)。
DAC部42(1)~42(4)设定成仅仅在接收例如高电平的缓冲器选择信号的输入时,将相展开电路41输入的视频信号向视频信号线L(1)~L(4)输出。
另外,图6所示控制电路4也可向图1所示源极驱动器2输出视频信号。该情况下,DAC部42(1)~42(4)中,总是输入高电平的缓冲器选择信号(odd_en)、低电平的缓冲器选择信号(even_en)。另外,使用视频信号线L(2)、L(4)时,总是输入高电平的缓冲器选择信号(even_en)、低电平的缓冲器选择信号(odd_en)。
另外,本实施例中,源极驱动器2向液晶板1的源极线S(1)~S(M)输出对应于运动图象的视频信号(图象信号)。但是不限于此,源极驱动器2也可向源极线S(1)~S(M)输出对应于静止图象的图象信号。
另外,本实施例中,本显示装置是在采用CG硅的衬底上单片地配置液晶板1、源极驱动器2、栅极驱动器3、控制电路4而构成。但是,不一定必须构成单片,驱动器2、3或控制电路4也可配置(外加)在其他衬底上。
另外,本显示装置的衬底也可采用CG硅以外的例如多晶硅和非晶硅构成。
另外,本实施例中,本显示装置采用具备液晶板1的液晶显示装置。但是不限于此,本显示装置的液晶板1可用EL(ElectroLuminescence)板和等离子体显示板等代替,本显示装置可作为EL显示装置和等离子体显示装置而构成。
另外,本实施例中,本显示装置具有矩阵型的液晶板1。这里,矩阵型显示装置是指,在沿一个方向(垂直方向)排列的栅极线和沿与栅极线正交的方向(水平方向)排列的源极线的交点上形成象元(显示单元),对由栅极线依次选择的象元,经由源极线供给图象信号,进行图象显示。
但是,本显示装置的显示板不限于矩阵型。例如,也可以使本显示装置具备各个显示部分(光开关)由独立电极构成的分段型(分段电极型)的显示板(液晶板等;多路驱动或静态驱动),以代替液晶板1。该情况下,分段型的显示板中,各电极延伸的电极线成为源极线。
另外,本实施例中,电压控制电路32(1)~(K)具备电平移动电路及缓冲器电路(都未图示)。这里,缓冲器电路用于驱动采样开关33(1)~33(M),可由例如电流放大器构成。另外,缓冲器电路也可由调整移位寄存器31的输出波形的振幅的电路构成。另外,缓冲器电路也可以由同时进行电流放大及输出波形的振幅调整的电路构成。
另外,电压控制电路32(1)~(K)也可不具备缓冲器电路。该情况下,电压控制电路32(1)~(K)不具备缓冲器的功能,仅仅具备视频信号的输出选择功能。
另外,本实施例中,设定成具备4根视频信号线L(1)~L(4)的同时,向4根源极线S(1)~S(M)同时输出视频信号。但是不限于此,也可以使视频信号线的数目比同时输出视频信号的源极线的数目少(例如2根)。视频信号线的数目为2根时,旁路开关34(1)~34(J)变成总是导通,显示的模式总是为低分辨模式。
另外,本实施例中,由控制电路4生成向采样开关33(1)~33(M)等输出的分辨率控制信号CR。但是不限于此,分辨率控制信号CR也可从本显示装置的外部输入。
另外,本发明的前提构成可表现成这样的图象信号输出装置,即,它是向矩阵型显示装置的源极线供给图象信号的图象信号输出装置,具备相展开外部输入的图象信号并生成i个展开信号的相展开部和向i根图象线输出i个展开信号的信号输出部,向与i根图象线分别连接的i根源极线同时输出图象信号(i是自然数)。
而且,本发明的前提构成可表现成这样的图象信号输出装置,即,它是向矩阵型显示装置的源极线供给图象信号的图象信号输出装置,具备相展开外部输入的图象信号并生成多个展开信号的相展开部和向多根图象线输出展开信号的信号输出部,向与图象线分别连接的一组源极线同时输出图象信号。
另外,本发明的信号输出装置可表现为,向矩阵型显示装置的源极线供给图象信号的信号输出装置,相展开图象信号,生成多个展开信号,向多根图象线输出,各图象线和与图象线相同数目的一组源极线连接,从而,同时向该一组源极线输出图象信号,其包括:相展开部,相展开图象信号,生成多个展开信号并向多根图象线输出;旁路部,相互连接规定数目的源极线,将输入一根源极线的图象信号同时输入其他源极线;控制部,控制上述相展开部生成比图象线的数目少的展开信号,向与展开信号相同数目的图象线输出,控制上述旁路部,使与输入了展开信号的图象线连接的源极线连接到与未输入展开信号的图象线连接的源极线。
另外,本发明的信号输出装置可表现成,经由图象线向矩阵型显示装置的源极线供给图象信号的信号输出装置,具备相互连接规定数目的源极线并将输入一根源极线的图象信号同时输入其他源极线的旁路部,而且,还包括:多根上述图象线,通过连接各图象线和与图象线相同数目的一组源极线,同时向该一组源极线输出图象信号;相展开部,相展开图象信号,生成多个展开信号并向多根图象线输出;控制部,控制上述相展开部生成比图象线的数目少的展开信号,分别输出到与展开信号相同数目的图象线,控制上述旁路部,使与输入了展开信号的图象线连接的源极线连接到与未输入展开信号的图象线连接的源极线。
另外,本发明的信号输出方法可表现为,向矩阵型显示装置的源极线供给图象信号的信号输出方法,相展开图象信号,生成多个展开信号,向多根图象线输出,各图象线和与图象线相同数目的一组源极线连接,从而,同时向该一组源极线输出图象信号。该方法包括:输出步骤,相展开图象信号,生成比图象线的数目少的展开信号并向与展开信号相同数目的图象线输出;旁路步骤,通过使与输入了展开信号的图象线连接的源极线连接到与未输入展开信号的图象线连接的源极线,使输入一根源极线的展开信号同时输入其他源极线。
本输出装置是经由图象线向显示装置的源极线供给图象信号的信号输出装置,具备旁路部,其相互连接规定数目的源极线,将输入一根源极线的图象信号同时输入规定数目的所有源极线。
换句话说,本输出装置是经由图象线向显示装置的源极线供给图象信号的信号输出装置,具备旁路部,其相互连接规定数目的源极线,利用输入一根源极线的图象信号,将图象信号同时输入规定数目的源极线。
而且,换句话说,本输出装置是经由图象线向显示装置的源极线供给图象信号的信号输出装置,具备旁路部,其相互连接规定数目的源极线,将输入一根源极线的图象信号同时输入其他源极线。
另外,本实施例中,向源极驱动器2或旁路开关34(1)~34(J)的信号输出、信号生成处理由控制电路4执行。但是不限于此,也可以用将执行这些处理的程序记录到记录介质、可读出该程序的信息处理装置及由该信息处理装置控制的数字信号输出装置来代替控制电路4。
该构成中,信息处理装置的运算装置(CPU和MPU)读出记录介质记录的程序并执行处理。从而,该程序本身可实现处理。
这里,作为上述信息处理装置,除了一般的计算机(工作站和个人计算机),也可以采用安装在计算机上的功能扩展板和功能扩展单元。
另外,上述程序是实现信号输出、信号生成处理的软件的程序代码(执行形式程序、中间代码程序、源程序等)。该程序可单独使用,也可和其他程序(OS等)组合使用。
另外,该程序也可以从记录介质读出后,暂且存储到装置内的存储器(RAM等),然后再读出并执行。
另外,记录程序的记录介质可以是容易与信息处理装置分离,或固定(安装)在装置上。而且,也可以是与装置连接的外部存储设备。
这样的记录介质,可采用录象带和录音带等的磁带、软盘(登录商标)和硬盘等的磁盘、CD-ROM、MO、MD、DVD、CD_R等的光盘(磁光盘)、IC卡、光卡等的存储卡、主ROM、EPROM、EEPROM、闪速ROM等的半导体存储器等。
另外,也可以采用经由网络(企业网、因特网等)与信息处理装置连接的记录介质。该情况下,信息处理装置经由网络通过下载取得程序。即,上述程序可以经由网络(与有线线路或无线线路连接的网络)等的传输介质(流动地保持程序的介质)取得。另外,最好用于下载的程序可预先存储到装置内(或本显示装置内)。
另外,本实施例中,为了清楚说明本发明,本显示装置采用由1个液晶单元(象元)构成1个象素、仅仅具有1色的通道的单色显示型的装置。
但是不限于此,本显示装置可采用彩色液晶显示装置。该情况下,由分别属于3个通道(对应于R(红)、G(绿)、B(蓝)的3原色的通道)的3个液晶单元(象元)构成1个象素(另外,本显示装置原本是彩色液晶显示装置,上述中仅仅对R、G、B之一的通道进行了说明)。
本显示装置为彩色液晶显示装置时,源极驱动器2形成图7所示构成(与图1具有相同符号的部分具有同样的功能)。
该情况下,对于各象素,3个通道R、G、B的每个都各具有一个液晶板1的液晶单元(每个象素具有3个)。从而,液晶单元数与图1的构成相比达到3倍。
另外,随着通道数的增加,视频信号线也随着通道数的增加达到3倍。即取代图1的L(1)~L(4),源极驱动器2中具有视频信号线L(1)R~L(4)R、视频信号线L(1)G~L(4)G、视频信号线L(1)B~L(4)B。
通过这些线传送视频信号V(1)R~V(4)R、V(1)G~V(4)G、V(1)B~V(4)B。
另外,随着通道数的增加,源极线的数也达到3倍。即,如图7所示,通过对应于3个通道R、G、B的3种源极线S(m)R、S(m)G、S(m)B,向1个象素的3种各液晶单元传送视频信号V(1)R、V(1)G、V(1)B。
而且,与各源极线S(m)R、S(m)G、S(m)B一一对应设置的采样开关也增加到3倍。即,取代图1的构成中的的采样开关33(m),各源极线S(m)R、S(m)G、S(m)B中设置采样开关33(m)R、33(m)G、33(m)B。
另外,旁路源极线的旁路开关也增加到3倍。即,取代图1的构成中控制源极线S(m)、S(m+1)间的连接的旁路开关34(j),设置了用于控制源极线S(m)R、S(m+1)R间、S(m)G、S(m+1)G间、源极线S(m)B、S(m+1)B间的连接的旁路开关34(j)R、34(j)G、34(j)B。
这样,图7的构成中,移位寄存器31和电压控制电路32(1)~(k)被3个通道R、G、B共用。另一方面,视频信号线、源极线、采样开关、旁路开关对每个通道都独立配置(上述中,对各个通道独立的部分,在符号的末尾附加了表示通道的种类的R、G、B)。
另外,图7的构成中,对各通道R、G、B进行图1所示构成的操作(1通道的操作)。另外,各个通道的操作与图1的构成的操作完全同等。从而,省略图7的构成的操作的说明。
另外,图7的构成中,采用对应于R、G、B的3原色的通道进行彩色显示。但是,本显示装置可具备的通道数不限于3,可以是2或4以上。
另外,不限于R、G、B的3原色,可以具备对应于其他色的通道。
另外,图7的构成也可以与图4的构成同样,设定成交互变更输入展开信号的图象线。
如以上,本发明的信号输出装置(本输出装置)是经由图象线向显示装置的源极线供给图象信号的信号输出装置,其特征在于具备旁路部,旁路部相互连接规定数目的源极线,将输入一根源极线的图象信号同时输入其他源极线。
上述本输出装置是液晶显示装置和EL(Electro Luminescence)显示装置、等离子显示装置等的显示装置中采用的装置。
这里,上述显示装置经由源极线向显示画面上形成的象元供给图象信号,进行图象显示。
本输出装置经由图象线向上述显示装置的源极线供给外部输入的图象信号(视频信号和静止图象信号等)。
另外,特别地,本输出装置具备相互连接规定数目的源极线的旁路部,并设定成输入所连接的源极线中的一根的图象信号经由旁路部同时输入其他源极线。
这样,本输出装置中,从图象线输入一根源极线的图象信号,可经由旁路部间接传送到其他源极线。
从而,本输出装置中,一个图象信号可同时供给多根源极线。从而,由于可以向多个象元同时传送图象信号,因而可提高图象显示中的操作速度。另外,操作速度若不变,则由于驱动频率降低,可降低功耗。
而且,本输出装置中,通过旁路部在源极线间进行信号传送,与同时进行显示的源极线的数目相比,可减少传送图象信号的图象线。
从而,与从其规模(源极线的数目等)考虑的功耗相比,可显著降低显示装置的功耗。
另外,通过构成具备本输出装置的显示装置,可实现以低功耗向源极线输出图象信号。
另外,本输出装置中,由旁路部连接的源极线最好相互邻接。从而,可以简化电路构成。
另外,也可以具备多根向源极线传送图象信号的图象线。通过连接各图象线和与图象线相同数目的一组源极线,可以设定成同时向该一组源极线输出图象信号。该情况下,可以同时向属于多根源极线的象元供给多种图象信号。
另外,该情况下,输入各图象线的图象信号可以采用相展开原图象信号而获得的展开信号。从而,由于每一根图象线的信息量(频率特性)下降,因而容易增加显示装置的操作速度。
另外,该情况下,本输出装置中具备执行图象信号的相展开的控制部。该控制部最好设定成通过相展开生成比图象线的数目少的展开信号,向与展开信号相同数目的图象线分别输出。
另外,最好控制部控制旁路部,使与输入了展开信号的图象线连接的源极线连接到与未输入展开信号的图象线连接的源极线。
从而,实际上,施加了展开信号的图象线的数目可以比接收展开信号的同时输入的源极线的数目少。从而,可良好地降低显示装置的功耗。
另外,最好控制部通过相展开生成与图象线相同数目的展开信号,可以分别向各图象线输出。另外,该情况下,最好控制部避免旁路部进行源极线间的连接。通过这样的控制,可进行高分辨率的图象显示。
另外,控制部最好设定成可根据外部的指示等,在高分辨率的图象显示和上述抑制功耗的图象显示之间切换。
从而,该情况下,本输出装置可表现为,在上述本输出装置的构成中具备多根上述图象线,还具备控制部,其通过连接各图象线和与图象线相同数目的一组源极线,在同时向该一组源极线输出图象信号的同时,根据低分辨模式或高分辨模式之一,相展开图象信号,生成展开信号,同时控制上述旁路部。上述低分辨模式为,生成比图象线的数目少的展开信号,分别向与展开信号相同数目的图象线输出的同时,控制上述旁路部,使与输入展开信号的图象线连接的源极线连接到与未输入展开信号的图象线连接的源极线,另一方面,高分辨模式为,生成与图象线相同数目的展开信号,分别向与展开信号相同数目的图象线输出的同时,控制上述旁路部避免源极线间的连接。
另外,在进行上述抑制功耗的图象显示时,控制部最好设定成在每个规定周期变更输入展开信号的图象线。
从而,各源极线中,从图象线直接接受展开信号的输入的情况和经由旁路部间接输入展开信号的情况可根据周期进行切换。
这里,间接输入的展开信号会受旁路部的电阻等的若干影响(电压低下等)。因而,上述构成中,接收展开信号的间接输入的源极线设定成不固定而可以进行切换。从而,各源极线间的上述旁路部的影响可以被时间均化。
从而,可抑制局部的图象畸变(竖条纹等)的发生,防止降低显示品质。
另外,上述规定周期是指例如一个水平周期或一个垂直周期等。
另外,在变更输入展开信号的图象线时,展开信号的数目若为图象线的半数,则各图象线可在每个规定周期进行展开信号的输入、非输入的切换。另外,展开信号的数目若大于(或小于)图象线的半数,则接受展开信号的输入的图象线的组合会变化。
另外,本输出装置容易适用于进行彩色显示的显示装置(彩色显示装置)。该情况下,显示装置具有对应于多个显示色的多个通道的源极线。
这里,通道是指显示装置中为每个显示色而设的显色结构。即,各通道中,具备对应于显示色的象元(产生单色的部分)及向象元发送图象信号的源极线。
在这样的彩色显示装置采用本输出装置时,对应显示装置的通道,具备多组本输出装置的图象线及旁路部。
另外,该构成中,如上述,可设定成各通道具备多根图象线,通过连接各图象线和与图象线相同数目的一组源极线,向该一组源极线同时输出图象信号。
而且,也可以具备进行图象信号的相展开的控制部,输入各图象线的图象信号采用相展开原图象信号而获得的展开信号。此时,如上述,最好控制部生成比图象线的数目少的展开信号,分别向与展开信号相同数目的图象线输出。
另外,在应用于彩色显示时,最好控制部逐个通道地控制旁路部,使与输入展开信号的图象线连接的源极线连接到与未输入展开信号的图象线连接的源极线,进行抑制了功耗的显示。
而且,由于可进行上述高分辨率的图象显示,最好设定成可在这样的显示和抑制功耗的图象显示之间,根据外部的指示等进行切换。
而且,如上述,在进行抑制功耗的图象显示时,控制部最好设定成在每个规定周期变更输入展开信号的图象线。从而,可均化旁路部对展开信号的影响。
另外,最好在本输出装置设置采样开关,其分别设置在图象线和源极线之间,在导通状态下连接两线,而在截止状态下遮断两线的连接。该情况下,上述旁路部最好包括控制采样开关的导通/截止的电压控制电路和使属于导通状态的采样开关的源极线与属于截止状态的采样开关的源极线连接的旁路开关。从而,可容易地实现旁路部。
另外,本输出装置的上述控制部最好包括:相展开电路,相展开图象信号并生成对应于模式的数目的展开信号;DAC部,用以将相展开电路输出的展开信号向图象线输出。从而,可容易地实现控制部。
另外,在采用多晶硅和CG硅的液晶板中,相对于非晶硅,TFT的特性得到改善,因而驱动器电路可在板上单片地构成。但是,由于板的物理长度带来的配线延迟,无法获得象LSI一样的操作速度,因而在构成水平驱动用的源极驱动器电路时,执行所谓相展开的一种的并行处理,将R、G、B的各个视频信号展开成2~8相,通过以串并变换同等的方式增加信号线数,驱动降低每根信号线的信息量(频率特性)。
而且,CG硅液晶板中,通过向水平驱动用的源极驱动器电路和垂直扫描用的栅极驱动器电路追加模拟开关等,可具备简单的分辨率变换功能。在原理上可如下实现,即,在高分辨率操作时向所有象元写入独立的视频信号,相对地,在低分辨率操作时,例如,向分别在水平、垂直方向上邻接的2个象元、合计4个象元写入相同视频信号(例如日本国公开特许公报「特开昭64-18193号公报(公开日1989年1月20日)」提案有切换高分辨率操作和低分辨率操作的源极驱动器)。另外,该情况下,由于驱动频率下降到1/4,因而也具有降低功耗的效果。
另外,传统的源极驱动器电路在进行高分辨率操作和低分辨率操作切换时,通过切换使控制采样开关的信号的定时不同或相同,即使在低分辨率操作时,也必须供给与高分辨率操作相同数目的展开成多相的视频信号。
另外,TFT12可以是驱动矩阵状排列的各个液晶象元(液晶单元11)的象元晶体管,栅极驱动器3是通过向各象元晶体管(TFT12)的栅极电极顺次施加栅极驱动脉冲来进行选择操作的垂直扫描电路(栅极驱动器电路),源极驱动器2是经由所选择的象元晶体管向各液晶象元写入视频信号的水平驱动电路(源极驱动器电路)。
另外,图3所示本显示装置的各驱动器电路,基本上可由移位寄存器21、使液晶单元11移动到可用TFT12适当控制的电压为止(输入电压)的电平移动电路及用于驱动的缓冲器电路组成。而且,若为源极驱动器2,则可包括作为用于对采样电容器(源极线电容)进行采样的采样开关的模拟开关。
另外,图1是抽出水平驱动电路(源极驱动器电路)2和采样电容器(源极线电容),说明其具备4相展开功能和简单的水平分辨率变换功能的详细图。另外,该构成中,在高分辨率操作时,提供分辨率控制信号,使旁路开关34(j)~(j+3)的模拟开关截止,视频信号相展开成4相并独立地同时输入,响应源时钟的定时,电压控制电路32(k)同时导通采样开关33(m)~(m+3)的4个模拟开关,进行采样。源时钟的下一个上升定时中,使缓冲器/电平移动电路即电压控制电路32(k)及(k+1)动作,以便采样开关33(m)~(m+3)变成截止,相邻的(m+4)~(m+7)变成导通。
另外,在低分辨率操作时,提供分辨率控制信号,使旁路开关34(j)~(j+3)的模拟开关导通,相展开成2相视频信号独立地同时输入视频信号线L(1)、L(3),电压控制电路32(k)控制采样开关(m~m+3)的4个模拟开关同时导通,进行采样。该情况下的视频信号的流向用点划线表示。响应源时钟的上升定时,源极线S(m)及(m+2)的采样电容器中,不经由旁路开关34(j)及(j+1)的模拟开关进行采样,源极线S(m+1)及(m+3)的采样电容器中,经由旁路开关34(j)及(j+1)的模拟开关进行采样。
另外,此时,为了降低功耗,视频信号V(2)和视频信号V(4)变成截止(Hi-Z)状态,即使采样开关33(m+1)及(m+3)导通也无效。源时钟的下一个上升定时中,使电压控制电路32(k)及(k+1)动作,以便采样开关33(m~m+3)变成截止,相邻的(m+4~m+7)变成导通。
结果,一个象元量的视频信号可写入水平的2个象元,进行简单的低分辨率显示。另外,若在垂直方向进行同样的处理,具体地说,通过栅极脉冲使每2根线同时导通,可以将一个象元量的视频信号写入垂直的2个象元。
另外,图4的构成和图1的构成的不同为,电压控制电路(缓冲器/电平移动电路)设置成可独立驱动邻接的采样开关,而且通过提供缓冲器选择信号可在水平周期或垂直周期选择缓冲器/电平移动电路。另外,图4的构成中,在高分辨率操作时,提供缓冲器选择信号以选择所有的缓冲器/电平移动电路,进行与图1的构成相同的操作。接着,在低分辨率操作时,通过提供缓冲器选择信号,可在水平周期或垂直周期中交互选择缓冲器/电平移动电路j或j+1。此时,也可以将视频信号V(1)及V(3)和视频信号V(2)及V(4)与缓冲器选择信号同步地交互切换成有效、无效,可维持功耗与图1的构成相同的水平。
这里,图1的构成中,在低分辨率操作时,由于在水平方向上每隔一个象元经由模拟开关,因模拟开关的导通阻抗导致经由模拟开关的象元和不经由模拟开关的象元之间,产生充电的电荷的微小差异,结果,可能在显示画面上产生竖条纹,损害显示品质,对此,图4的构成中,通过在水平周期或垂直周期交互切换用点划线所示流向和用二点划线所示流向,使经由旁路开关的模拟开关的一方和不经由旁路开关的模拟开关的一方之间发生的各个象元的偏差被时间平均化,可以抑制竖条纹的发生,防止显示品位的降低。
另外,图5中,用于选择电压控制电路32(缓冲器/电平移动电路)(j)的缓冲器选择信号(odd_en)和用于选择电压控制电路32(j+1)的缓冲器选择信号(even_en)供给2个独立的电压控制电路32(j)、32(j+1),在高分辨率操作时,控制使两电路有效(这里两方都是‘H’电平),在低分辨率操作时,控制使在水平周期或垂直周期中交互选择(这里,odd_en=‘H’/‘L’,even_en=‘L’/‘H’)。
另外,图6是说明图4中具备产生输入的视频信号V(1)~V(4)的相展开功能的DAC部42(1)~42(4)的方框图。该构成中,接收分辨率控制信号,在高分辨率操作时展开成4相,在低分辨率操作时展开成2相。2相展开时,输出视频信号V(1)、V(3)、视频信号V(2)、V(4)的DAC部42(1)~42(4)的中输入相同数据。DAC部42(1)~42(4)设置有节电端子,为了向其输入缓冲器选择信号(odd_en)及(even_en),输出视频信号V(1)、V(3)、视频信号V(2)、V(4)的DAC部42(1)~42(4)在水平周期或垂直周期交互进行操作。
图1中采用的DAC部也可用与图6相同的DAC部来实现,其不同点为,不必在水平周期或垂直周期来切换输出视频信号V(1)、V(3)、视频信号V(2)、V(4)的DAC部42(1)~42(4)。
另外,本发明可适用于单片安装驱动器电路的液晶显示装置,也可适用于具备外加到采用非晶硅的液晶板上的驱动器的液晶显示装置,也可适用于液晶显示装置以外的显示装置。另外,图1、图4的构成中,采用了驱动采样开关的缓冲器,但是该缓冲器不限于电流放大装置,也可以是调整移位寄存器的输出波形的振幅的装置,或同时具备两种功能。而且,本发明也不必一定具备缓冲器。此时,图5的电压控制电路32(缓冲器/电平移动电路)不具备缓冲器的功能,仅仅具备采样信号SP的输出选择的功能。
另外,图1的构成中,虽然考虑由R、G、B的3原色组成彩色液晶的情况,但是为了简化图面及说明,只对R、G、B之一的通道的结构进行了说明。若为单色液晶,则可直接应用图1等的构成,若为一般的彩色液晶板,例如,则形成如图7所示的构成,令对各通道独立的视频信号为V(1)R~V(4)R、V(1)G~V(4)G、V(1)B~V(4)B,施加到对各通道独立的视频信号线L(1)R~L(4)R、L(1)G~L(4)G、L(1)B~L(4)B。移位寄存器31和电压控制电路32(1)~(k)被共用,对各通道配置独立的采样开关33(1)~(m)和旁路开关34(1)~(j)等。图7中,符号与图1相对应,对于对各通道独立的符号,在符号的后面附加表示通道的R、G、B。另外,关于操作,除了同时向R、G、B的各个通道施加独立的视频信号以外,与图1完全相同。另外,其他图面中也一样。而且,不限于由R、G、B的3原色组成的彩色显示装置,也可以适用于其他类型的彩色显示装置。
另外,本发明可表现为以下的第1~第4驱动电路及第1显示装置。即,第1驱动电路包括:根据定时脉冲及时钟信号输出采样信号的移位寄存器和根据上述采样信号对视频信号采样的采样开关;其中形成这样的结构,即,在上述采样开关的输入级设置(具备)将视频信号展开成1相或21相(1是自然数)的视频信号展开装置,以及,与上述采样开关的输出级连接、在相邻信号线2i-1及2i(i是自然数)之间设置(具备)旁路开关。
另外,第2驱动电路是在第1驱动电路中形成这样的结构,即,上述旁路开关导通时,上述视频信号的展开装置将视频信号展开成1相,在上述旁路开关截止时,上述视频信号的展开装置将视频信号展开成21相。
另外,第3驱动电路是在第1或第2驱动电路中形成这样的结构,即,设置(具备)采样信号选择装置,其与上述移位寄存器的输出级连接、选择输出与相邻信号线2i-1和2i对应的采样信号之一或两者。
另外,第4驱动电路(信号输出装置)是经由图象线向显示装置的源极线供给图象信号的驱动电路,具备相互连接规定数目的源极线、并将输入一根源极线的图象信号同时输入其他源极线的旁路部;作为上述图象线,分别具备n(n是2以上的整数)色的图象线,同时,各色的图象线分别具备m(m是2以上的整数)根图象线;还具备控制部,其通过连接n×m根图象线和与n×m根图象线相同数目的一组源极线,向该一组源极线同时输出图象信号,分别相展开n色的图象信号,对n色的图象信号分别生成比m少的展开信号,分别向与展开信号相同数目的图象线输出,同时控制上述旁路部,使与输入展开信号的图象线连接的源极线连接到,与输入了上述展开信号的图象线同色的对应图象线、且与未输入展开信号的图象线连接的源极线。
另外,第1显示装置包括:多个象元;与上述各象元对应配置的多个数据信号线及多个扫描信号线;垂直扫描电路,向上述扫描信号线施加扫描信号;水平驱动电路,将视频信号抽出到施加有上述扫描信号的扫描信号线的各象元,向上述数据信号线输出。上述水平驱动电路具有第1~第4驱动电路之一的构成。
具备这些第1~第4驱动电路的显示装置及第1显示装置,由于采用上述构成,在低分辨率操作时可停止不必要的视频信号的输入(与高分辨率操作时相比,供给的视频信号的数目减少),因而可实现低功耗,而且可进行高品质的显示。
发明的详细说明中记载的具体实施形态或实施例仅仅是为了说明本发明的技术内容。从而,本发明不能狭义解释成限定于这些具体例。即,本发明可在本发明的精神和接着记载的权利要求书的范围内进行各种变更并实施。
Claims (12)
1.一种信号输出装置,用于通过图象线向显示装置的源极线提供图象信号,包括:
旁路部分,其将规定数目的源极线彼此相连,以使输入到一根源极线的图象信号同时输入给其他源极线,
多条图象线,通过将各图象线连接到与图象线同样数目的一组源极线,同时向该一组源极线提供图象信号,
控制部分,在对应于低分辨率模式或者高分辨率模式之一相展开图象信号,生成展开信号的同时,控制所述旁路部分,
所述低分辨率模式是这样一种显示模式,在生成比图象线的数目少的展开信号,并且分别输出给与展开信号同样数目的图象线的同时,控制所述旁路部分,使与输入了展开信号的图象线连接的源极线连接到与未输入所述展开信号的图象线连接的源极线,
所述高分辨率模式是这样一种显示模式,在生成与图象线相同数目的展开信号,并且分别输出给与展开信号同样数目的图象线的同时,控制所述旁路部分,防止源极线之间彼此相连。
2.如权利要求1所述的信号输出装置,还包括:
采样开关,其分别设置在所述图象线和源极线之间,在导通状态下连接两线,在截止状态下切断两线的连接,
所述旁路部分包括:
电压控制电路,用于控制采样开关的导通/截止;
旁路开关,使属于导通状态的采样开关的源极线与属于截止状态的采样开关的源极线连接。
3.如权利要求1所述的信号输出装置,其特征在于:
所述控制部分设定为在每个规定周期内,变更输入展开信号的图象线。
4.如权利要求1所述的信号输出装置,其特征在于:
所述控制部分包括:
相展开电路,相展开图象信号,生成对应于分辨率模式数目的展开信号;
数模转换部分,用于将相展开电路输出的展开信号输出到图象线。
5.如权利要求1或2所述的信号输出装置,其特征在于:
所述显示装置包括分别对应多种显示色的多个通道的源极线,
所述图象线和旁路部分对应于显示装置的通道而具备多组。
6.如权利要求5所述的信号输出装置,其特征在于:
所述多种显示色是红色、蓝色和绿色。
7.如权利要求1所述的信号输出装置,其特征在于:
所述显示装置是矩阵型显示装置,其包括源极线和栅极线,其中,所述源极线和所述栅极线呈格子状排列成彼此正交,在这些线的交叉部分配置象元。
8.如权利要求7所述的信号输出装置,其特征在于:
所述控制部分同时使多条栅极线导通。
9.一种显示装置,包括信号输出装置,用于通过图象线向显示装置的源极线提供图象信号,所述信号输出装置包括:
旁路部分,其将规定数目的源极线彼此相连,以使输入到一根源极线的图象信号同时输入给其他源极线,
多条图象线,通过将各图象线连接到与图象线同样数目的一组源极线,同时向该一组源极线提供图象信号,
控制部分,在对应于低分辨率模式或者高分辨率模式之一相展开图象信号,生成展开信号的同时,控制所述旁路部分,
所述低分辨率模式是这样一种显示模式,在生成比图象线的数目少的展开信号,并且分别输出给与展开信号同样数目的图象线的同时,控制所述旁路部分,使与输入了展开信号的图象线连接的源极线连接到与未输入所述展开信号的图象线连接的源极线,
所述高分辨率模式是这样一种显示模式,在生成与图象线相同数目的展开信号,并且分别输出给与展开信号同样数目的图象线的同时,控制所述旁路部分,防止源极线之间彼此相连。
10.如权利要求9所述的显示装置,还包括:
采样开关,其分别设置在所述图象线和源极线之间,在导通状态下连接两线,在截止状态下切断两线的连接,
所述旁路部分包括:
电压控制电路,用于控制采样开关的导通/截止;
旁路开关,使属于导通状态的采样开关的源极线与属于截止状态的采样开关的源极线连接。
11.如权利要求9或10所述的显示装置,其特征在于:
用于显示图象的显示板和信号输出装置单片地配置于采用连续晶粒硅的衬底上。
12.一种信号输出方法,用于通过图象线向显示装置的源极线提供图象信号,其包括:
旁路步骤,将规定数目的源极线彼此相连,以使输入到一根源极线的图象信号同时输入给其他源极线,
提供多条图象线,通过将各图象线连接到与图象线同样数目的一组源极线,同时向该一组源极线提供图象信号,
控制步骤,在对应于低分辨率模式或者高分辨率模式之一相展开图象信号,生成展开信号的同时,控制所述旁路步骤,
所述低分辨率模式是这样一种显示模式,在生成比图象线的数目少的展开信号,并且分别输出给与展开信号同样数目的图象线的同时,控制所述旁路步骤,使与输入了展开信号的图象线连接的源极线连接到与未输入所述展开信号的图象线连接的源极线,
所述高分辨率模式是这样一种显示模式,在生成与图象线相同数目的展开信号,并且分别输出给与展开信号同样数目的图象线的同时,控制所述旁路步骤,防止源极线之间彼此相连。
Applications Claiming Priority (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP143747/2002 | 2002-05-17 | ||
JP143747/02 | 2002-05-17 | ||
JP2002143747 | 2002-05-17 | ||
JP10274/2003 | 2003-01-17 | ||
JP2003010274A JP2004046066A (ja) | 2002-05-17 | 2003-01-17 | 信号出力装置および表示装置 |
JP10274/03 | 2003-01-17 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1460982A CN1460982A (zh) | 2003-12-10 |
CN1276401C true CN1276401C (zh) | 2006-09-20 |
Family
ID=29422440
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB031365124A Expired - Fee Related CN1276401C (zh) | 2002-05-17 | 2003-05-19 | 信号输出装置和显示装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7079106B2 (zh) |
JP (1) | JP2004046066A (zh) |
KR (1) | KR100560187B1 (zh) |
CN (1) | CN1276401C (zh) |
TW (1) | TW591582B (zh) |
Families Citing this family (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4399190B2 (ja) * | 2003-05-19 | 2010-01-13 | パナソニック株式会社 | 表示パネル駆動装置 |
US8179345B2 (en) | 2003-12-17 | 2012-05-15 | Samsung Electronics Co., Ltd. | Shared buffer display panel drive methods and systems |
US8144100B2 (en) | 2003-12-17 | 2012-03-27 | Samsung Electronics Co., Ltd. | Shared buffer display panel drive methods and systems |
JP4082398B2 (ja) * | 2004-09-07 | 2008-04-30 | セイコーエプソン株式会社 | ソースドライバ、電気光学装置、電子機器及び駆動方法 |
WO2006109376A1 (ja) * | 2005-04-05 | 2006-10-19 | Sharp Kabushiki Kaisha | 液晶表示装置ならびにその駆動回路および駆動方法 |
CN100442349C (zh) * | 2005-09-07 | 2008-12-10 | 中华映管股份有限公司 | 薄膜晶体管液晶显示器驱动装置 |
US20070146286A1 (en) * | 2005-12-27 | 2007-06-28 | Lg Philips Lcd Co., Ltd. | Apparatus and method for driving LCD |
TW200737108A (en) * | 2006-03-30 | 2007-10-01 | Novatek Microelectronics Corp | Level shifter apparatus and panel display apparatus with the level shifter apparatus |
JP2007310234A (ja) * | 2006-05-19 | 2007-11-29 | Nec Electronics Corp | データ線駆動回路、表示装置、及びデータ線駆動方法 |
CN101149907B (zh) * | 2006-09-18 | 2012-04-11 | 奇景光电股份有限公司 | 具源极驱动器的液晶显示器及数据传输方法 |
JP5484690B2 (ja) | 2007-05-18 | 2014-05-07 | ユー・ディー・シー アイルランド リミテッド | 有機電界発光素子 |
JP2009076865A (ja) | 2007-08-29 | 2009-04-09 | Fujifilm Corp | 有機電界発光素子 |
JP5319100B2 (ja) * | 2007-10-31 | 2013-10-16 | ローム株式会社 | ソースドライバおよびそれを用いた液晶ディスプレイ装置 |
JP5439782B2 (ja) * | 2008-09-29 | 2014-03-12 | セイコーエプソン株式会社 | 画素回路の駆動方法、発光装置および電子機器 |
US8212903B2 (en) * | 2009-07-31 | 2012-07-03 | Xerox Corporation | Sensor array with selectable resolution and method thereof |
CN102654966A (zh) * | 2011-03-01 | 2012-09-05 | 联咏科技股份有限公司 | 显示器驱动电路与驱动方法 |
CN104252850A (zh) * | 2013-06-25 | 2014-12-31 | 联咏科技股份有限公司 | 源极驱动器 |
US20170358268A1 (en) * | 2014-11-28 | 2017-12-14 | Sharp Kabushiki Kaisha | Data signal line drive circuit, display device provided with same, and method for driving same |
KR102276329B1 (ko) * | 2014-12-15 | 2021-07-13 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
KR102356294B1 (ko) * | 2015-04-16 | 2022-01-28 | 삼성디스플레이 주식회사 | 표시 장치 |
CN104992686A (zh) * | 2015-07-21 | 2015-10-21 | 京东方科技集团股份有限公司 | 一种显示面板及其驱动方法、驱动装置 |
CN106531110B (zh) * | 2017-01-03 | 2022-01-18 | 京东方科技集团股份有限公司 | 驱动电路、驱动方法和显示装置 |
CN107342047B (zh) * | 2017-01-03 | 2020-06-23 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、以及显示面板 |
CN106683609B (zh) * | 2017-03-29 | 2020-02-18 | 京东方科技集团股份有限公司 | 一种像素驱动电路及其驱动方法、显示装置 |
CN114945972B (zh) * | 2020-11-20 | 2023-09-08 | 京东方科技集团股份有限公司 | 显示装置及其驱动方法 |
EP4339934A4 (en) * | 2021-07-02 | 2024-05-22 | BOE Technology Group Co., Ltd. | DISPLAY PANEL, DISPLAY DEVICE, AND METHOD FOR DRIVING THE DISPLAY DEVICE |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0758423B2 (ja) | 1987-07-14 | 1995-06-21 | セイコーエプソン株式会社 | マトリクス型表示装置 |
JP2625390B2 (ja) | 1994-10-27 | 1997-07-02 | 日本電気株式会社 | 液晶表示装置およびその駆動方法 |
JPH10153986A (ja) | 1996-09-25 | 1998-06-09 | Toshiba Corp | 表示装置 |
JPH1130975A (ja) | 1997-05-13 | 1999-02-02 | Oki Electric Ind Co Ltd | 液晶表示装置の駆動回路及びその駆動方法 |
JPH1195729A (ja) | 1997-09-24 | 1999-04-09 | Texas Instr Japan Ltd | 液晶ディスプレイ用信号線駆動回路 |
JP3150098B2 (ja) | 1998-01-05 | 2001-03-26 | 日本電気アイシーマイコンシステム株式会社 | 液晶駆動装置 |
JP3266119B2 (ja) * | 1998-11-19 | 2002-03-18 | 日本電気株式会社 | 液晶表示装置及び映像データ転送方法 |
JP2001343946A (ja) * | 2000-05-31 | 2001-12-14 | Alps Electric Co Ltd | 液晶表示装置およびその駆動方法 |
JP2002072972A (ja) * | 2000-08-28 | 2002-03-12 | Kawasaki Microelectronics Kk | Lcdドライバ |
US20030016196A1 (en) * | 2001-07-17 | 2003-01-23 | Display Research Laboratories, Inc. | Thin film transistors suitable for use in flat panel displays |
US20030025658A1 (en) * | 2001-08-03 | 2003-02-06 | Philips Electronics North America Corporation | Redundant column drive circuitry for image display device |
JP4152699B2 (ja) | 2001-11-30 | 2008-09-17 | シャープ株式会社 | 信号線駆動回路、および、それを用いた表示装置 |
-
2003
- 2003-01-17 JP JP2003010274A patent/JP2004046066A/ja not_active Withdrawn
- 2003-04-28 TW TW092109915A patent/TW591582B/zh not_active IP Right Cessation
- 2003-05-02 US US10/427,924 patent/US7079106B2/en not_active Expired - Fee Related
- 2003-05-16 KR KR1020030031301A patent/KR100560187B1/ko not_active IP Right Cessation
- 2003-05-19 CN CNB031365124A patent/CN1276401C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2004046066A (ja) | 2004-02-12 |
TW200307898A (en) | 2003-12-16 |
KR100560187B1 (ko) | 2006-03-13 |
US20030214476A1 (en) | 2003-11-20 |
CN1460982A (zh) | 2003-12-10 |
TW591582B (en) | 2004-06-11 |
US7079106B2 (en) | 2006-07-18 |
KR20030089640A (ko) | 2003-11-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1276401C (zh) | 信号输出装置和显示装置 | |
CN100338645C (zh) | 液晶驱动装置和液晶显示模块 | |
CN1254783C (zh) | 基准电压发生电路和方法、显示驱动电路、显示装置 | |
CN100342419C (zh) | 显示装置用驱动电路及显示装置 | |
CN1271457C (zh) | 显示装置 | |
CN1197050C (zh) | 信号驱动电路、显示装置、电光装置及信号驱动方法 | |
CN1254780C (zh) | 基准电压发生电路和方法、显示驱动电路、显示装置 | |
CN100350739C (zh) | 电路 | |
CN1536549A (zh) | 显示装置、源极驱动电路及显示面板 | |
CN1183405C (zh) | 运算放大电路、驱动电路、及驱动方法 | |
CN1860519A (zh) | 驱动移位寄存器的方法、移位寄存器、具有移位寄存器的液晶显示设备 | |
CN1673819A (zh) | 图像显示装置 | |
CN1577475A (zh) | 显示驱动器、显示装置及驱动方法 | |
CN1277247C (zh) | 电平移动电路及包括其的显示装置 | |
CN1482583A (zh) | 显示装置及其驱动方法 | |
CN1437083A (zh) | 基准电压发生电路和方法、显示驱动电路、显示装置 | |
CN1388510A (zh) | 信号驱动电路、显示装置、电光装置及信号驱动方法 | |
CN1892796A (zh) | 集成电路装置及电子设备 | |
CN1892753A (zh) | 集成电路装置及电子设备 | |
CN1662948A (zh) | 电流驱动装置及其驱动方法以及使用该装置的显示装置 | |
CN1670801A (zh) | 基准电压生成电路、数据驱动器、显示装置及电子设备 | |
CN1282358C (zh) | 数据信号线驱动方法、数据信号线驱动电路及显示装置 | |
CN1892750A (zh) | 集成电路装置及电子设备 | |
CN1471068A (zh) | 显示装置的驱动器电路和移位寄存器以及显示装置 | |
CN1892792A (zh) | 集成电路装置及电子设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20060920 Termination date: 20130519 |