CN1168011C - 具有加密的微处理装置 - Google Patents

具有加密的微处理装置 Download PDF

Info

Publication number
CN1168011C
CN1168011C CNB008165696A CN00816569A CN1168011C CN 1168011 C CN1168011 C CN 1168011C CN B008165696 A CNB008165696 A CN B008165696A CN 00816569 A CN00816569 A CN 00816569A CN 1168011 C CN1168011 C CN 1168011C
Authority
CN
China
Prior art keywords
bus
password
data
unit
micro treatmenting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB008165696A
Other languages
English (en)
Other versions
CN1402848A (zh
Inventor
B����÷˹
B·加梅尔
�ḥ��˹��˾
O·克尼弗莱
H·塞德拉克
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Infineon Technologies AG
Original Assignee
Infineon Technologies AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Infineon Technologies AG filed Critical Infineon Technologies AG
Publication of CN1402848A publication Critical patent/CN1402848A/zh
Application granted granted Critical
Publication of CN1168011C publication Critical patent/CN1168011C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/58Random or pseudo-random number generators
    • G06F7/582Pseudo-random number generators
    • G06F7/584Pseudo-random number generators using finite field arithmetic, e.g. using a linear feedback shift register
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/82Protecting input, output or interconnection devices
    • G06F21/85Protecting input, output or interconnection devices interconnection devices, e.g. bus-connected or in-line devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/10Protecting distributed programs or content, e.g. vending or licensing of copyrighted material ; Digital rights management [DRM]
    • G06F21/12Protecting executable software
    • G06F21/121Restricting unauthorised execution of programs
    • G06F21/123Restricting unauthorised execution of programs by using dedicated hardware, e.g. dongles, smart cards, cryptographic processors, global positioning systems [GPS] devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/60Protecting data
    • G06F21/602Providing cryptographic facilities or services
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30098Register arrangements
    • G06F9/3012Organisation of register space, e.g. banked or distributed register file
    • G06F9/30134Register stacks; shift registers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09CCIPHERING OR DECIPHERING APPARATUS FOR CRYPTOGRAPHIC OR OTHER PURPOSES INVOLVING THE NEED FOR SECRECY
    • G09C1/00Apparatus or methods whereby a given sequence of signs, e.g. an intelligible text, is transformed into an unintelligible sequence of signs by transposing the signs or groups of signs or by replacing them by others according to a predetermined system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2207/00Indexing scheme relating to methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F2207/72Indexing scheme relating to groups G06F7/72 - G06F7/729
    • G06F2207/7219Countermeasures against side channel or fault attacks

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Bioethics (AREA)
  • General Health & Medical Sciences (AREA)
  • Health & Medical Sciences (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Multimedia (AREA)
  • Technology Law (AREA)
  • Computational Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • Storage Device Security (AREA)
  • Microcomputers (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

一种微处理装置,包括一条用于在功能单元(1,2,3)之间传送数据的数据总线(4)。在总线侧,每个单元包括一个加密/解密单元(11,21,31),这些单元由随机数发生器(6)同步地控制。这种装置能防止对经所述数据总线传送的数据的监视,从而实现相当高级别的安全性,同时只适当地增加了电路的复杂程度。

Description

具有加密的微处理装置
技术领域
本发明涉及一种带微处理器和外围单元的微处理装置,微处理器和外围单元通过数据总线相连。该总线的终端侧接线配置了密码单元。
背景技术
这种能对经数据总线传送的数据进行加密的微处理装置通常用于需严格保密的应用。例如,在某些移动数据载体卡、也即“芯片卡”中将这种微处理装置用作控制电路。该微处理装置的数据存储器可存储个人数据、货币值,或是存储由读取器读出、并能使功能单元免遭非授权访问操作的访问授权。
由于在这种微处理装置中的数据通信涉及那些未经授权不能访问的保密数据,所以需要适当的保护措施。通常利用探测的方法-在相应的电路部分和线路上放置一些细针以便在操作期间分接出已处理过的信号流-便能实现对该装置数据的存储器进行非授权访问或监视该装置中的数据通信。由于相当大的寄生电容,所以在该电路中驱动总线所需的电流消耗也会随之增加。借助于特征电流分布,总线访问的操作在外部是可见的。所以,能够用这一点来推断出该电路的内部操作步骤,在某些情况下甚至可以用来确定某一密码单元的密钥。
在DE 196 42 560 A1中对有关防止非授地权访问芯片卡的微控制器的数据存储器内容的保护措施作了阐述。所述数据存储器用加密的形式存储那些保密数据。在存储器与CPU之间的数据路径包括一个解密装置,以便在该CPU中能够处理已解密的原始数据。当将该数据写回所述存储器时,数据被再次加密。在另一实施方案中,所述加密和解密操作分两个阶段执行。因此,在该存储器及其外围单元侧以及所述CPU侧分别设置加密和解密子单元。
问题在于,根据不同的实施方案,不管是以完全解密的形式还是以部分解密的形式在所述数据总线上均存在数据通信。而探测的应用将使得对该总线上的数据通信的监视变得相对简单。另外,为了有效防止非授权访问,采用诸如机械等附加方法将是必要的。
发明内容
本发明的目的是要讲述一种具有高安全性、能防止非授权地监视芯片内部操作的微处理装置。
本发明用一种微处理装置来实现此目的,该装置包括:一个中央处理单元和至少一个经数据总线彼此相连的外围单元;第一密码单元,该单元设置在所述外围单元中并与所述数据总线相连;第二密码单元,该单元设置在所述中央处理单元中并也与所述数据总线相连;以及一个用于产生一系列数值的随机数发生器,该装置与第一和第二密码单元相连,用于提供所述数值,而根据该随机数发生器产生的这些数值便能控制第一和第二密码单元的密码操作。
本发明涉及对由微处理装置的功能单元向数据总线输出的数据通信进行加密,以及在接收单元的输入端再对其进行解密。加密和解密均由随机数发生器控制,这样,便不能肯定地预见所述加密和解密方法的相应工作状态。由此提供了经数据总线进行数据通信的安全性。这意味着,不再需要额外增设一些必要的机械装置来保护总线免受探针影响。对所述加密/解密方法的随机控制会产生相应的随机电流分布,因此不可能对经过所述总线传送的数据通信再以这种方式进行监测。
理论上,本发明能用于其中央处理单元(CPU)通过总线与包括存储器在内的外围单元进行数据及地址交换的任何微处理器系统。该装置既能分立设计,也能整体地集成在单个半导体芯片-“微控制器”-上。
特别是,所述用于控制加密/解密的随机数按时钟同步地供给各单元。为此,用一条时钟线路连接所有的加密/解密单元。而且,这些单元还通过一条传送所述随机数的线路彼此相连。为了提高安全性,建议使用机械屏蔽方法以防止探针对上述两条线路的影响。但该总线中其他的许多数据线则无须保护。
还可以将所述作为密钥的随机数通过总线和一条控制线路传给密码单元。这样就不再需要独立的线路5。所以,不但允许数据总线,而且还允许控制信号-“总线状态”-以加密的形式进行传送。
所述加密/解密单元还优选地包括一个带反馈的移位寄存器,该寄存器由通用时钟信号和连续产生的随机数控制。所述移位寄存器其输出端的数据字与将要输出给总线或从总线接收的数据字进行逻辑组合,例如进行异或运算。该移位寄存器的反馈最好为线性。
附图说明
下面将利用附图中的实施例对本发明作更详细的阐述。图中所示为一个CPU、一个存储器和一个外围单元的示意图,这些部件均整体地集成在一个微控制器上。
具体实施方式
图中所示的微控制器包括一个中央处理单元CPU1、一个存储器2和一个外围单元3。例如,外围单元3可以是输入/输出电路板。微控制器的所有这些元件均被集成在一个单独的硅片上。CPU1负责数据的控制和运算功能,存储器2则包含临时存储或永久存储的数据,外围单元3承担分配给他的相应功能。通常,所述微控制器还包括其他一些功能单元。数据经数据总线4在这些单元之间进行交换。数据总线包括多条能并行传送数据的线路。该总线还包括用于控制所述数据传送的相应的控制线路。密码单元11、21、31设置在单元1、2、3朝向数据总线方向的输入和输出端。经数据总线的线路输入或输出到相应单元的数据流由相应的密码单元进行解密或加密。
例如,CPU1向存储器2请求一个数据字。并将该数据字从存储器2的相应存储器单元中读出,缓存于寄存器211中。密码单元21的内部电路将该数据字加密并输出给总线4。CPU1的密码单元11接收该数据字,以便对其进行解密并将其缓存于寄存器111中。当该数据字在总线4上从存储器2向CPU1传送时,只可使用已加密的数据项。在单元21和11中依据随机数发生器6产生的随机数执行加密和解密,所述随机数发生器的输出经线路5与单元21、11相连。利用单元21、11产生的时钟CLK,通过线路7将随机数按时钟同步地供给单元21、11。随机数发生器5产生一个(伪)随机的比特序列,并利用时钟CLK将其按时钟同步的供给密码单元21、11。
用随机的加密和解密控制能有效防止非授权的数据读取,从而提高经总线4传送数据值的安全性。这种同步控制确保了在相同的时间间隔内发送和接收单元中加密和解密的步骤是并协的。这种加密的随机性意味着:即使是重复发送数据,总线上也会出现一个不同的比特样式。该芯片上的电流分布会因此呈现出时间上的无关联性和随机性,即便根据总线上不充电的高容性负载能够从外部对该电流分布做出相当准确的测量。这意味着在企图读取时,所述电流分布不能再作为识别微控制器的任何切换状态的特征。
为进一步提高安全性,只要再对用于传送随机数和加密/解密时钟的线路5和7进行保护以使其免受所述探针的影响和探测就足够了。为此,已知的常规方法均能使用。例如,可以在这些线路的外面再覆盖一层,如果将该层去掉便会使这些线路遭到破坏而并不能再使用。
所有这三个加密/解密单元11、21、31均采用相似的设计。举例只对单元11作更详细的说明。在CPU1侧的寄存器111用于缓存那些CPU正要接收或发送的数据字。在通向所述数据总线的接线侧为总线的每条数据线提供一个逻辑连接。在所示例中,所述逻辑连接是112、113、114、115的异或逻辑连接。每个所述异或门其输入和输出之一与数据总线的一条线路相连;而另一输入则与譬如带线性反馈的移位寄存器116的各一个输出相连。移位寄存器116的输入侧与时钟线路7和传送随机数的线路5相连。当时钟CLK产生时钟控制时,随机数发生器6产生的随机数经线路5连续地供给带反馈的移位寄存器116。该移位寄存器116的反馈负责在每个时钟脉冲内在其输出端均能提供一个不同的数据字,该数据字通过异或门112、...115与相应的、将要向总线4输出或将要从总线4接收的数据字进行逻辑组合。开始时用相同的值对这些移位寄存器进行初始化。由于其他密码单元21、31的设计相似,且它们的外部接线也以相应的方式连接,所以经总线4传送的数据字在发送点和接收点处被加密,或并协地进行相应的解密。所述加密和解密彼此对称。理论上,所述移位寄存器116也可以不带反馈。反馈只是提高了保护性。基于原始多项式的线性反馈适用于所述反馈。根据并行性而把所述移位寄存器的相应多的比特用于加密。在发送和接收侧利用相同的随机数按时钟同步地执行所述的加密和解密。传输因对称的加密而没有意义。
所述用于产生随机数和时钟的电路费用,以及带线性反馈的移位寄存器、输入/输出寄存器和所述异或门的电路费用被证明是合理的。这在防止非授权地监视经总线传送的数据以及非授权地测量所述电流分布方面的安全性却有明显提高。

Claims (8)

1.一种微处理装置,其包括:
-一个中央处理单元(1)和至少一个通过总线(4)彼此相连的外围单元(2,3),
-第一密码单元(21,31),该单元设置在外围单元(2,3)中,并与总线(4)相连,
-第二密码单元(11),该单元设置在中央处理单元(1)中,并与总线(4)相连,以及
-一个用于产生一系列随机值的随机数发生器(6),为了产生所述随机值,该发生器与第一和第二密码单元(21,31;11)相连,其中
-根据所述随机数发生器(6)产生的随机值能控制所述第一和第二密码单元(21,31;11)的密码操作。
2.根据权利要求1的微处理装置,
其特征在于:用于产生时钟信号(CLK)的接线,该信号能够按时钟同步地控制所述第一和第二密码单元(21,31;11)。
3.根据权利要求1或2的微处理装置,
其特征在于:操作中,所述第一和第二密码单元(21,31;11)构成一对,其中一个为加密装置,相应地另一个为解密装置。
4.根据权利要求1~2之一的微处理装置,
其特征在于:所述密码单元(11,21,31)之一包括:
-一个带反馈的移位寄存器(116),所述随机数发生器(6)能够将产生的随机值提供给该移位寄存器,以及
-多条数据信号通道,其分别包括一个组合逻辑元件(112,113,114,115),该元件的输入侧与信号通道以及所述带反馈的移位寄存器(116)的输出相连,其输出侧与这些信号通道中的一条相连。
5.根据权利要求4的微处理装置,
其特征在于:所述移位寄存器(116)具有线性反馈。
6.根据权利要求1~2之一的微处理装置,
其特征在于:所述中央处理单元(1)和外围单元(2,3)被整体地集成为一个集成电路。
7.根据权利要求1~2之一的微处理装置,
其特征在于:所述外围单元(2)包括一个存储单元阵列。
8.根据权利要求1~2之一的微处理装置,
其特征在于:布置在移动数据载体中。
CNB008165696A 1999-12-02 2000-11-30 具有加密的微处理装置 Expired - Fee Related CN1168011C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP99124134.0 1999-12-02
EP99124134 1999-12-02

Publications (2)

Publication Number Publication Date
CN1402848A CN1402848A (zh) 2003-03-12
CN1168011C true CN1168011C (zh) 2004-09-22

Family

ID=8239520

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB008165696A Expired - Fee Related CN1168011C (zh) 1999-12-02 2000-11-30 具有加密的微处理装置

Country Status (12)

Country Link
US (1) US7036017B2 (zh)
EP (1) EP1234239B1 (zh)
JP (1) JP3866105B2 (zh)
KR (1) KR100490114B1 (zh)
CN (1) CN1168011C (zh)
AT (1) ATE454670T1 (zh)
BR (1) BR0015907A (zh)
DE (1) DE50015839D1 (zh)
MX (1) MXPA02005352A (zh)
RU (1) RU2251726C2 (zh)
UA (1) UA72944C2 (zh)
WO (1) WO2001040950A2 (zh)

Families Citing this family (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100428786B1 (ko) 2001-08-30 2004-04-30 삼성전자주식회사 내부 버스 입출력 데이터를 보호할 수 있는 집적 회로
KR100445406B1 (ko) * 2001-11-30 2004-08-25 주식회사 하이닉스반도체 데이터 암호화 장치 및 그 방법
DE10201442C1 (de) * 2002-01-16 2003-07-31 Infineon Technologies Ag Vorrichtung und Verfahren zum Multiplizieren oder Dividieren eines ersten Operanden mit bzw. durch einen zweiten Operanden
DE10201450B4 (de) * 2002-01-16 2004-09-02 Infineon Technologies Ag Carry-Skip-Addierer für verschlüsselte Daten
DE10201449C1 (de) * 2002-01-16 2003-08-14 Infineon Technologies Ag Rechenwerk, Verfahren zum Ausführen einer Operation mit einem verschlüsselten Operanden, Carry-Select-Addierer und Kryptographieprozessor
DE10201441A1 (de) 2002-01-16 2003-08-14 Infineon Technologies Ag Schiebevorrichtung und Verfahren zum Verschieben
DE10201443B4 (de) * 2002-01-16 2004-08-12 Infineon Technologies Ag Carry-Save-Multiplizierer für verschlüsselte Daten
DE10205316B4 (de) 2002-02-08 2008-01-17 Infineon Technologies Ag Schlüsselmanagementeinrichtung und Verfahren zur verschlüsselten Ablage von digitalen Datenwörtern
US7248696B2 (en) * 2002-09-12 2007-07-24 International Business Machines Corporation Dynamic system bus encryption using improved differential transitional encoding
JP3880933B2 (ja) * 2003-01-21 2007-02-14 株式会社東芝 耐タンパマイクロプロセッサ及びキャッシュメモリ搭載プロセッサによるデータアクセス制御方法
FR2857534B1 (fr) * 2003-07-09 2005-10-28 Innova Card Circuit integre comportant un module ordinaire et un module securise raccordes par une liaison protegee
FR2862150B1 (fr) * 2003-11-12 2006-08-11 Innova Card Circuit integre a bus de donnees protege par un brouillage
DE102004013480B4 (de) * 2004-03-18 2013-01-24 Infineon Technologies Ag Zufallszahlengenerator und Verfahren zum Erzeugen von Zufallszahlen
US7636857B2 (en) * 2004-05-24 2009-12-22 Interdigital Technology Corporation Data-mover controller with plural registers for supporting ciphering operations
US8065532B2 (en) * 2004-06-08 2011-11-22 Hrl Laboratories, Llc Cryptographic architecture with random instruction masking to thwart differential power analysis
EP1605359A1 (en) * 2004-06-11 2005-12-14 Axalto SA Hiding information transmitted on a data bus
JP4664655B2 (ja) * 2004-11-29 2011-04-06 ルネサスエレクトロニクス株式会社 情報処理装置、および、そのアドレス制御方法
DE102005013830B4 (de) * 2005-03-24 2008-11-20 Infineon Technologies Ag Vorrichtung und Verfahren zum verschlüsselten Übertragen von Daten
DE102005037357B3 (de) * 2005-08-08 2007-02-01 Infineon Technologies Ag Logikschaltung und Verfahren zum Berechnen eines maskierten Ergebnisoperanden
US7881465B2 (en) * 2005-08-08 2011-02-01 Infineon Technologies Ag Circuit and method for calculating a logic combination of two encrypted input operands
DE102006006057B4 (de) 2006-02-09 2007-12-27 Infineon Technologies Ag Datenverschlüsselungsvorrichtung und Verfahren zum Verschlüsseln von Daten
US8560863B2 (en) 2006-06-27 2013-10-15 Intel Corporation Systems and techniques for datapath security in a system-on-a-chip device
DE102007007699A1 (de) * 2007-02-09 2008-08-14 IHP GmbH - Innovations for High Performance Microelectronics/Institut für innovative Mikroelektronik Reduktion von Seiten-Kanal-Informationen durch interagierende Krypto-Blocks
KR101370829B1 (ko) * 2007-05-08 2014-03-10 삼성전자주식회사 데이터의 암호화/복호화 방법 및 이를 적용한 버스 시스템
CN101803205B (zh) * 2008-08-15 2013-12-18 Lsi公司 近码字的ram列表解码
DE102010014748B4 (de) 2009-09-30 2019-01-17 Infineon Technologies Ag Vorrichtung zum Protokollieren einer Konfiguration eines Mikroprozessorsystems sowie Verfahren zum Protokollieren einer Konfiguration eines Mikroprozessorsystems
US8379847B2 (en) 2010-06-30 2013-02-19 International Business Machines Corporation Data and control encryption
CN105095795B (zh) * 2014-05-14 2020-04-17 国民技术股份有限公司 防探针攻击的芯片信号处理方法和处理系统
JP6467246B2 (ja) * 2015-02-26 2019-02-06 株式会社メガチップス データ処理システム
US9990503B2 (en) * 2015-08-04 2018-06-05 Ge Aviation Systems, Llc Cryptographic key server embedded in data transfer system
TW202240012A (zh) * 2021-03-05 2022-10-16 荷蘭商Asm Ip私人控股有限公司 膜沉積系統及方法

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2099616A (en) 1981-06-03 1982-12-08 Jpm Automatic Machines Ltd Improvements relating to microprocessor units
FR2667715A1 (fr) * 1990-10-09 1992-04-10 Gemplus Card Int Procede et dispositif pour accroitre la protection d'une carte a memoire.
RU2068602C1 (ru) 1990-11-13 1996-10-27 Константин Иванович Баринов Большая интегральная схема
US5542055A (en) * 1993-05-28 1996-07-30 International Business Machines Corp. System for counting the number of peripheral buses in each hierarch connected to primary bus for creating map of peripheral buses to locate peripheral devices
US5404402A (en) * 1993-12-21 1995-04-04 Gi Corporation Clock frequency modulation for secure microprocessors
RU2097931C1 (ru) 1995-01-12 1997-11-27 Борис Владимирович Березин Способ шифрования двоичной информации и устройство для его осуществления
RU2067313C1 (ru) 1995-03-29 1996-09-27 Акционерное общество закрытого типа "Особое конструкторское бюро систем автоматизированного проектирования" Устройство защиты от несанкционированного доступа к информации, хранимой в персональной эвм
RU2093890C1 (ru) 1995-09-08 1997-10-20 Серебренников Олег Александрович Способ распознавания личности и система для его осуществления
US5943421A (en) * 1995-09-11 1999-08-24 Norand Corporation Processor having compression and encryption circuitry
JP3491422B2 (ja) 1996-01-10 2004-01-26 ソニー株式会社 ディジタル信号変換装置及びパラレル線形帰還形シフトレジスタ形成方法
FR2745099B1 (fr) 1996-02-19 1998-03-27 Sgs Thomson Microelectronics Procede de sequencement d'un circuit integre
FR2745924B1 (fr) * 1996-03-07 1998-12-11 Bull Cp8 Circuit integre perfectionne et procede d'utilisation d'un tel circuit integre
US5682474A (en) * 1996-04-09 1997-10-28 United Microelectronics Corp. Method of dynamic protection and its apparatus
US5748744A (en) * 1996-06-03 1998-05-05 Vlsi Technology, Inc. Secure mass storage system for computers
JPH1055273A (ja) 1996-06-05 1998-02-24 Matsushita Electric Ind Co Ltd ソフトウェア保護装置
DE19642560A1 (de) * 1996-10-15 1998-04-16 Siemens Ag Elektronische Datenverarbeitungsschaltung
US5828753A (en) * 1996-10-25 1998-10-27 Intel Corporation Circuit and method for ensuring interconnect security within a multi-chip integrated circuit package
US5959435A (en) * 1996-10-31 1999-09-28 Nec Corporation Method and system for monitoring battery
US5818939A (en) * 1996-12-18 1998-10-06 Intel Corporation Optimized security functionality in an electronic system
US6236727B1 (en) * 1997-06-24 2001-05-22 International Business Machines Corporation Apparatus, method and computer program product for protecting copyright data within a computer system
RU2126170C1 (ru) 1998-03-05 1999-02-10 Центральный научно-исследовательский институт "Курс" Механизм взаимоаутентификации в распределенных информационно-управляющих системах
JP3713141B2 (ja) * 1998-05-19 2005-11-02 インターナショナル・ビジネス・マシーンズ・コーポレーション プログラムの不正実行防止方法
RU10910U1 (ru) 1999-02-10 1999-08-16 Акционерное общество закрытого типа "Стинс Коман" Система для проведения операций и/или игры с использованием носителя информации и игровое устройство

Also Published As

Publication number Publication date
RU2002117437A (ru) 2004-02-20
DE50015839D1 (zh) 2010-02-25
BR0015907A (pt) 2002-08-06
WO2001040950A2 (de) 2001-06-07
KR20020059834A (ko) 2002-07-13
RU2251726C2 (ru) 2005-05-10
US7036017B2 (en) 2006-04-25
EP1234239B1 (de) 2010-01-06
JP2003516071A (ja) 2003-05-07
CN1402848A (zh) 2003-03-12
EP1234239A2 (de) 2002-08-28
UA72944C2 (uk) 2005-05-16
ATE454670T1 (de) 2010-01-15
JP3866105B2 (ja) 2007-01-10
US20020169968A1 (en) 2002-11-14
KR100490114B1 (ko) 2005-05-16
MXPA02005352A (es) 2003-01-28
WO2001040950A3 (de) 2001-12-20

Similar Documents

Publication Publication Date Title
CN1168011C (zh) 具有加密的微处理装置
KR100837270B1 (ko) 스마트 카드 및 그것의 데이터 보안 방법
CN1192330C (zh) 微处理器加密装置
US6345359B1 (en) In-line decryption for protecting embedded software
US9128876B2 (en) Memory location specific data encryption key
US5828753A (en) Circuit and method for ensuring interconnect security within a multi-chip integrated circuit package
CN202650015U (zh) 用于经加密存储器存取的系统
US7201326B2 (en) Information processing device
US5513262A (en) Device for enciphering and deciphering, by means of the DES algorithm, data to be written to be read from a hard disk
CA2168812C (en) High-bandwidth encryption system with low-bandwidth cryptographic modules
US20020146019A1 (en) Method of transmitting data through a data bus
CN101268650A (zh) 在微控制器中用于数据安全性处理的方法和装置
CN112134703B (zh) 使用改良式键熵汇流排保护的电子装置
US20140369495A1 (en) Secure modules using unique identification elements
KR100428786B1 (ko) 내부 버스 입출력 데이터를 보호할 수 있는 집적 회로
US5007083A (en) Secure computer
US20040034768A1 (en) Data encryption device based on protocol analyse
CN207475576U (zh) 一种基于安全芯片的安全移动终端系统
EP1156618B1 (en) Chaos cryptographic communication method and chaos cryptographic communication system
GB2424089A (en) Side channel attack prevention in data processing apparatus such as a smart card
KR960003846B1 (ko) 전송로에 의해 원격적 또는 국부적으로 연결된 송,수신장치사이의 데이터 전송을 확실히 식별하는 방법
Zhao Research on Encryption Technology in Contactless IC Card
CN1460935A (zh) 一种计算机数据传输用数据移位反相加密解密器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20040922

Termination date: 20191130

CF01 Termination of patent right due to non-payment of annual fee