CN116783719A - 一种集成电路、功率放大器及电子设备 - Google Patents

一种集成电路、功率放大器及电子设备 Download PDF

Info

Publication number
CN116783719A
CN116783719A CN202080108231.8A CN202080108231A CN116783719A CN 116783719 A CN116783719 A CN 116783719A CN 202080108231 A CN202080108231 A CN 202080108231A CN 116783719 A CN116783719 A CN 116783719A
Authority
CN
China
Prior art keywords
material layer
integrated circuit
sic
resistivity
crystal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202080108231.8A
Other languages
English (en)
Inventor
丁瑶
胡彬
赫然
段焕涛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Publication of CN116783719A publication Critical patent/CN116783719A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/26Materials of the light emitting region
    • H01L33/30Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Junction Field-Effect Transistors (AREA)

Abstract

本申请的实施例提供一种集成电路、功率放大器及电子设备,涉及半导体技术领域,实现了一种基于新型复合衬底的集成电路,有效控制了成本。该衬底用于晶体管,包括衬底,其中衬底上覆盖有晶体管,衬底包括:第一材料层以及覆盖于第一材料层上的第二材料层,其中,晶体管覆盖在第二材料层上;第二材料层包含碳化硅SiC,第二材料层与第一材料层的材料的电阻率不同。

Description

一种集成电路、功率放大器及电子设备 技术领域
本申请涉及半导体技术领域,尤其涉及一种集成电路、功率放大器及电子设备。
背景技术
高电子迁移率晶体管(high-electron-mobility transistor,HEMT)主要用于电子设备中的功率放大器。例如,在电子设备的射频调制电路中所产生的射频信号功率很小,需要经过一系列的放大,获得足够的射频功率以后,才能馈送到天线上辐射出去。为了获得足够大的射频功率,必须采用射频功率放大器对射频信号进行功率放大。射频功率放大器在雷达、无线通信、导航、卫星通讯、电子对抗等系统的设备中有着广泛的应用,是现代无线通信的关键器件。
尤其在第五代移动通信技术5G(generation of wireless communications technologies,5G)时代,基于氮化镓(GaN)的HEMT以高性能特点具有广泛应用的前景。但是昂贵的成本使得基于GaN在商用中面临巨大挑战。
发明内容
本申请提供一种集成电路、功率放大器及电子设备,实现了一种基于新型复合衬底,有效提升了设计的灵活性,在成本管控上有更大的灵活度。
第一方面,提供一种集成电路。该集成电路,包括衬底,其中衬底上覆盖有晶体管,衬底包括:第一材料层以及覆盖于第一材料层上的第二材料层,其中,晶体管覆盖在第二材料层上;第二材料层包含碳化硅SiC,第二材料层与第一材料层的材料的电阻率不同。在该方案中,主要通过不同电阻率的两个材料层形成集成电路的复合衬底,其中第二材料层覆盖于第一材料层上,并且第二材料层包含碳化硅SiC,由于通过不同电阻率的两个材料层形成集成电路的复合衬底使得复合衬底实现可量产化,并且SiC性能调节也更加灵活,在成本管控上有更大的灵活度。
在一种可能的实现方式中,碳化硅包括可以使用单一晶型的碳化硅,例如第二材料层包含第一晶型的碳化硅,第一晶型可以选用4H或6H。采用单一晶型4H或6H的碳化硅的原因是有利于在衬底上外延生成的晶体管的各结构层的晶格适配,例如4H-SiC或6H-SiC与GaN具有较小的晶格失配。
在一种可能的实现方式中,第二材料层键合于第一材料层上。例如第二材料层是直接键合于第一材料层上,或者第二材料层通过中间介质层键合于第一材料层上。在一些示例中,第二材料层也可以通过外延生长于第一材料层上。需要说明的是,外延生长的工艺对环境要求较高,而键合工艺环境要求较低,只需要采用物理气相传输法(physical vapor transport process,PVT)工艺得到SiC晶体,由SiC晶体切割得到的切片与第一材料层键合后对切片进行后续常规的减薄加工即可。
在一种可能的实现方式中,第一材料层为绝缘材料;或者,第一材料层为导电材料,第一材料层的电阻率小于第二材料层的电阻率。本申请的实施例中第一材料层的材料的导电特性不做限制,这样可以丰富第一材料层的材料的选择性。具体的,第一材料层的材料至少可以采用以下任一碳化硅SiC、氮化铝AlN、氧化铝Al 2O 3及硅Si。例 如,第一材料层为导电材料时,可以采用导电型的SiC。则,第二材料层的电阻率大于第一材料层的电阻率,第一材料层的电阻率小于0.03Ω·cm。第一材料层也可以采用AlN或Al 2O 3,例如采用多晶型的AlN或Al 2O 3,其电阻率>1e5ohm.cm。第一材料层也可以采用单晶硅或多晶硅,其中采用单晶硅或多晶硅时,对第一材料层的电阻率不做限定。第一材料层还可以是其他指标不达标的材料层,具体指标例如:电阻率不均匀、晶体偏角、微管等质量不达标。
在一种可能的实现方式中,第二材料层的SiC的晶胞的轴向[0001]与垂直于第二材料层的方向的偏角小于4°。例如第二材料层311垂直表面采用SiC晶体的[0001]晶体轴向,或者是接近于[0001]晶体轴向,即轴向偏角α为0到4度。其中,轴向偏转角度越小越有利于晶体管中各个材料层尤其是GaN的晶格适配。
在一种可能的实现方式中,第一材料层包含至少一种晶型。例如:至少包括以下晶型的碳化硅中的一种或多种:4H-SiC,6H-SiC,3C-SiC(3-cubic,3层碳硅原子立方晶系),15R-SiC(15-rhombohedron,15层碳硅原子菱形六面体)。这样,对于第一材料层包含的晶型的数量和种类不做限定,尤其第一材料层包含多种晶型时,对制作工艺要求降低,能够有效降低成本。
在一种可能的实现方式中,第一材料层掺杂有降低第一材料层的电阻率的杂质,第二材料层掺杂有提高第二材料层的电阻率的杂质。例如:第一材料层掺杂有提供载流子的杂质,用于降低第一材料层的电阻率。具体的第一材料层可以采用制作成本相对较低的N型衬底(例如,采用氮N元素掺杂),通常N型衬底对原料和生产工艺的要求相对高纯度的衬底较低。以N型SiC晶体的生长为例,N型SiC晶体的生长对所用原料没有特别要求,即普通SiC粉以及高纯的SiC粉均可适用。N型SiC晶体较低的电阻率的形成主要在于对生长体系氮气成分的控制,使大量氮成功注入晶体,在SiC晶体中形成高浓度的浅施主能级,从而提供大量可自由移动的电子作为载流子,因此对生长体系以及原料中存在其他较低浓度(<1e18/cm3)杂质没有特别要求。第二材料层采用过渡金属掺杂,用于提升第二材料层的电阻率。过渡金属包括钒V或铁Fe等过渡金属元素。具体的,第二材料层主要采用第一晶型的SiC时,SiC晶体中过渡金属杂质能作为深能级补偿中心,可以把SiC晶体中非故意掺杂的氮N、硼B补偿掉,实现第二材料层的半绝缘特性。其中,过渡金属钒V是一种理想的深能级杂质,目前掺钒V的SiC晶体显示出了高阻特性。其原理为,钒V在SiC晶体中可以形成深补偿能级,位于禁带中央附近,可作为深受主杂质补偿氮,或作为深施主杂质补偿硼,能够起到很好地束缚载流子的作用,使SiC晶体在室温下即可显示半绝缘特性。
在一种可能的实现方式中,第二材料层中过渡金属的掺杂浓度为1e14cm^-3至1e17cm^-3。这样的掺杂浓度与SiC晶体中非故意掺杂的氮N、硼B等杂质的浓度接近,能够有效把SiC晶体中非故意掺杂的氮N、硼B补偿掉。
在一种可能的实现方式中,第二材料层的电阻率大于1e5Ω·cm。这样,第二材料层具有较高的电阻率,第二材料层呈现半绝缘体特性有利于晶体管的制作。
在一种可能的实现方式中,第二材料层掺杂的提供载流子的杂质的浓度小于1e17cm^-3,提供载流子的杂质至少包括以下一项或多项氮N、硼B、铝AL。第二材料层的杂质主要为非故意掺杂,其中第二材料层掺杂的提供载流子的杂质的浓度小于 1e17cm^-3,提供载流子的杂质至少包括以下一项或多项氮N、硼B、铝AL。这样制作的第二材料层为高纯度的SiC晶体,具有半绝缘体的特性,能够适应晶体管的制作。
在一种可能的实现方式中,为降低高纯度的碳化硅的使用量,第二材料层的厚度大于1μm,例如,第二材料层的厚度为1到100μm。
第二方面,一种集成电路的制作方法,该制作方法包括:在第一材料层上制作第二材料层,所述第二材料层包含碳化硅SiC,所述第二材料层与第一材料层的材料的电阻率不同;在所述第二材料层上制作晶体管。
在一种可能的实现方式中,在第一材料层上制作第二材料层包括:在第一材料层上键合第三材料层,所述第三材料层包含碳化硅SiC,所述第三材料层与第一材料层的材料的电阻率不同;对所述第三材料层进行减薄处理形成第二材料层。
在一种可能的实现方式中,所述在第一材料层上键合第三材料层之前,包括:对所述第三材料层进行切割处理,形成与所述第一材料层接触的预切割层;在第一材料层上键合第三材料层;包括:在第一材料层上键合第三材料层,其中所述预切割层与所述第一材料层接触;所述对所述第三材料层进行减薄处理形成第二材料层,包括:将所述第三材料层中除所述预切割层以外的部分剥离。
在一种可能的实现方式中,对所述第三材料层进行减薄处理形成第二材料层,包括:对所述第三材料层远离所述第一材料层的表面进行减薄加工,形成第二材料层。
在一种可能的实现方式中,所述减薄加工至少包括一下一种或多种:研磨加工以及抛光加工。
第三方面,提供一种功率放大器,包括集成电路以及封装结构,其中所述集成电路封装于所述封装结构内部。
第四方面,提供一种电子设备,包括功率放大器及天线,所述功率放大器用于将射频信号放大后输出至所述天线向外辐射,所述功率放大器包括上述的功率放大器。
第五方面,提供一种与计算机一起使用的非瞬时性计算机可读存储介质,该计算机具有用于设计集成电路的软件,该计算机可读存储介质上存储有一个或多个计算机可读数据结构,工艺设备使用上述一个或多个计算机可读数据结构制造上文所提供的集成电路。
其中,第二方面至第五方面中任一种可能的实现方式所带来的技术效果可参见上述第一方面中不同实现方式所带来的技术效果,此处不再赘述。
附图说明
图1为本申请的实施例提供的一种六方晶系的结构示意图;
图2为本申请的实施例提供的一种终端的结构示意图;
图3为本申请的实施例提供的一种基站的结构示意图;
图4为本申请的实施例提供的一种集成电路的结构示意图;
图5为本申请的实施例提供的一种衬底的结构示意图;
图6为本申请的另一实施例提供的一种衬底的结构示意图;
图7为本申请的实施例提供的一种集成电路的制作方法的流程示意图;
图8为本申请的实施例提供的一种集成电路的制作过程中的结构示意图一;
图9为本申请的实施例提供的一种集成电路的制作过程中的结构示意图二;
图10为本申请的实施例提供的一种集成电路的制作过程中的结构示意图三;
图11为本申请的实施例提供的一种集成电路的制作过程中的结构示意图四;
图12为本申请的另一实施例提供的一种集成电路的结构示意图;
图13为本申请的实施例提供的一种功率放大器的结构示意图;
图14为本申请的实施例提供的一种集成电路的制作过程中的结构示意图五;
图15为本申请的实施例提供的一种集成电路的制作过程中的结构示意图六;
图16为本申请的实施例提供的一种HEMT的电学性能仿真示意图;
图17为本申请的另一实施例提供的一种HEMT的电学性能仿真示意图;
图18为本申请的实施例提供的一种HEMT的热学性能仿真示意图;
图19为本申请的另实施例提供的一种HEMT的热学性能仿真示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。
以下对本申请的实施例中的技术术语说明如下:
晶型,指晶体结构即晶体的微观结构,是指晶体中实际质点(原子、离子或分子)的具体排列情况。本申请的实施例中六方(hexagonal)晶系,是指在唯一具有高次轴的c晶轴主轴方向存在六重轴或六重反轴特征对称元素的晶体归属。六方晶系也称作“六角星系”,属于中级晶族。如图1所示,在六方晶系中通常采用a1、a2、a3以及c四个晶轴标定晶面指数和晶向指数,以反映六方晶系原子的晶向和晶面。其中,晶向指空间点阵中个点阵列的方向(连接点阵中任意节点列的直线方向)。在六方晶系中晶向用于表示晶体中的某些方向,涉及晶体中原子的位置、原子列方向,标识一组相互平行、方向一致的直线的指向。晶面指通过空间点阵中任意阵点的平面(在点阵中由节点构成的平面)。六方晶系中晶面用于表示晶体中原子构成的平面。例如在图1中以SiC的六方晶系结构为例,c轴的晶向为[0001],a1轴的晶向为 a2轴的晶向为 a3轴的晶向为 图1中还示出了两个晶面 其中图1中白点为硅Si原子,黑点为碳C原子。
半导体:半导体是一种常温下导电性能介于导体与绝缘体之间的材料;其中,半导体包括本征半导体和杂质半导体。不含杂质和缺陷的纯净半导体,其内部电子和空穴浓度相等,称为本征半导体。掺入一定量杂质的半导体称为杂质半导体或非本征半导体。其中,杂质半导体中掺入的杂质能够提供一定浓度的载流子(如空穴或电子,其中掺杂提供电子的杂质(如5价的磷元素)的杂质半导体也称作电子型半导体或N(negative,负)型半导体,掺杂提供空穴的杂质(如3价的硼元素)的杂质半导体也称作空穴型半导体或P(positive,正)型半导体)时,能够改善本征半导体的导电性,通常载流子浓度越大,半导体的电阻率越低,导电性也越好,在本申请的实施例中,这一类杂质半导体也称为导电型半导体,例如,导电型SiC,掺杂的杂质为氮N、硼B、铝Al等。此外,杂质半导体中掺入的杂质能够对杂质半导体进行杂质补偿时,施主电子刚好够填充受主能级,但是不能向导带和价带提供电子和空穴,使禁带较宽的半导体材料具有与绝缘体相近的电阻率。例如,在本申请的实施例中,对SiC掺杂过渡金属实现对SiC的杂质补偿,从而提高SiC的电阻率,这一类杂质半导体也称为 半绝缘型半导体或半绝缘体,或者具有半绝缘体特性。
除非另有定义,否则本文所用的所有科技术语都具有与本领域普通技术人员公知的含义相同的含义。在本申请中,“至少一个”是指一个或者多个,“多个”是指两个或两个以上。“和/或”,描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B的情况,其中A,B可以是单数或者复数。字符“/”一般表示前后关联对象是一种“或”的关系。“以下至少一项(个)”或其类似表达,是指的这些项中的任意组合,包括单项(个)或复数项(个)的任意组合。例如,a,b或c中的至少一项(个),可以表示:a,b,c,a和b,a和c,b和c或a、b和c,其中a、b和c可以是单个,也可以是多个。另外,在本申请的实施例中,“第一”、“第二”等字样并不对数量和次序进行限定。
此外,本申请中,“上”、“下”等方位术语是相对于附图中的部件示意置放的方位来定义的,应当理解到,这些方向性术语是相对的概念,它们用于相对于的描述和澄清,其可以根据附图中部件所放置的方位的变化而相应地发生变化。
需要说明的是,本申请中,“示例性的”或者“例如”等词用于表示作例子、例证或说明。本申请中被描述为“示例性的”或者“例如”的任何实施例或设计方案不应被解释为比其他实施例或设计方案更优选或更具优势。确切而言,使用“示例性的”或者“例如”等词旨在以具体方式呈现相关概念。
本申请的技术方案可以应用于电子设备,该电子设备该电子设备为计算机、手机、平板电脑、可穿戴设备和车载设备等不同类型的终端;该电子设备还可以为基站等网络设备。电子设备也可以是用于上述电子设备中的功率放大器等装置。本申请实施例对上述电子设备的具体形式不做特殊限制。
图2示出了终端100的结构示意图。终端100可以包括处理器110,外部存储器接口120,内部存储器121,通用串行总线(universal serial bus,USB)接口130,充电管理模块140,电源管理模块141,电池142,天线1,天线2,移动通信模块150,无线通信模块160,音频模块170,扬声器170A,受话器170B,麦克风170C,耳机接口170D,传感器模块180,摄像头193以及显示屏194等。
可以理解的是,本发明实施例示意的结构并不构成对终端100的具体限定。在本申请另一些实施例中,终端100可以包括比图示更多或更少的部件,或者组合某些部件,或者拆分某些部件,或者不同的部件布置。图示的部件可以以硬件,软件或软件和硬件的组合实现。
处理器110可以包括一个或多个处理单元,例如:处理器110可以包括应用处理器(application processor,AP),调制解调处理器,图形处理器(graphics processing unit,GPU),图像信号处理器(image signal processor,ISP),控制器,视频编解码器,数字信号处理器(digital signal processor,DSP),基带处理器,和/或神经网络处理器(neural-network processing unit,NPU)等。其中,不同的处理单元可以是独立的器件,也可以集成在一个或多个处理器中。
处理器110中还可以设置存储器,用于存储指令和数据。在一些实施例中,处理器110中的存储器为高速缓冲存储器。该存储器可以保存处理器110刚用过或循环使用的指令或数据。如果处理器110需要再次使用该指令或数据,可从所述存储器中直 接调用。避免了重复存取,减少了处理器110的等待时间,因而提高了系统的效率。
在一些实施例中,处理器110可以包括一个或多个接口。接口可以包括集成电路(inter-integrated circuit,I2C)接口,集成电路内置音频(inter-integrated circuit sound,I2S)接口,脉冲编码调制(pulse code modulation,PCM)接口,通用异步收发传输器(universal asynchronous receiver/transmitter,UART)接口,移动产业处理器接口(mobile industry processor interface,MIPI),通用输入输出(general-purpose input/output,GPIO)接口,用户标识模块(subscriber identity module,SIM)接口,和/或通用串行总线(universal serial bus,USB)接口等。
充电管理模块140用于从充电器接收充电输入。其中,充电器可以是无线充电器,也可以是有线充电器。在一些有线充电的实施例中,充电管理模块140可以通过USB接口130接收有线充电器的充电输入。在一些无线充电的实施例中,充电管理模块140可以通过终端100的无线充电线圈接收无线充电输入。充电管理模块140为电池142充电的同时,还可以通过电源管理模块141为终端供电。
电源管理模块141用于连接电池142,充电管理模块140与处理器110。电源管理模块141接收电池142和/或充电管理模块140的输入,为处理器110,内部存储器121,显示屏194,摄像头193,和无线通信模块160等供电。电源管理模块141还可以用于监测电池容量,电池循环次数,电池健康状态(漏电,阻抗)等参数。在其他一些实施例中,电源管理模块141也可以设置于处理器110中。在另一些实施例中,电源管理模块141和充电管理模块140也可以设置于同一个器件中。
终端100的无线通信功能可以通过天线1,天线2,移动通信模块150,无线通信模块160,调制解调处理器以及基带处理器等实现。
天线1和天线2用于发射和接收电磁波信号。终端100中的每个天线可用于覆盖单个或多个通信频带。不同的天线还可以复用,以提高天线的利用率。例如:可以将天线1复用为无线局域网的分集天线。在另外一些实施例中,天线可以和调谐开关结合使用。
移动通信模块150可以提供应用在终端100上的包括2G/3G/4G/5G等无线通信的解决方案。移动通信模块150可以包括一个或多个滤波器,开关,功率放大器,低噪声放大器(low noise amplifier,LNA)等。移动通信模块150可以由天线1接收电磁波,并对接收的电磁波进行滤波,放大等处理,传送至调制解调处理器进行解调。移动通信模块150还可以对经调制解调处理器调制后的信号放大,经天线1转为电磁波辐射出去。在一些实施例中,移动通信模块150的至少部分功能模块可以被设置于处理器110中。在一些实施例中,移动通信模块150的至少部分功能模块可以与处理器110的至少部分模块被设置在同一个器件中。
调制解调处理器可以包括调制器和解调器。其中,调制器用于将待发送的低频基带信号调制成中高频信号。解调器用于将接收的电磁波信号解调为低频基带信号。随后解调器将解调得到的低频基带信号传送至基带处理器处理。低频基带信号经基带处理器处理后,被传递给应用处理器。应用处理器通过音频设备(不限于扬声器170A,受话器170B等)输出声音信号,或通过显示屏194显示图像或视频。在一些实施例中,调制解调处理器可以是独立的器件。在另一些实施例中,调制解调处理器可以独立于 处理器110,与移动通信模块150或其他功能模块设置在同一个器件中。
无线通信模块160可以提供应用在终端100上的包括无线局域网(wireless local area networks,WLAN)(如无线保真(wireless fidelity,Wi-Fi)网络),蓝牙(Bluetooth,BT),全球导航卫星系统(global navigation satellite system,GNSS),调频(frequency modulation,FM),近距离无线通信技术(near field communication,NFC),红外技术(infrared,IR)等无线通信的解决方案。无线通信模块160可以是集成一个或多个通信处理模块的一个或多个器件。无线通信模块160经由天线2接收电磁波,将电磁波信号调频以及滤波处理,将处理后的信号发送到处理器110。无线通信模块160还可以从处理器110接收待发送的信号,对其进行调频,放大,经天线2转为电磁波辐射出去。
在一些实施例中,终端100的天线1和移动通信模块150耦合,天线2和无线通信模块160耦合,使得终端100可以通过无线通信技术与网络以及其他设备通信。所述无线通信技术可以包括全球移动通讯系统(global system for mobile communications,GSM),通用分组无线服务(general packet radio service,GPRS),码分多址接入(code division multiple access,CDMA),宽带码分多址(wideband code division multiple access,WCDMA),时分码分多址(time-division code division multiple access,TD-SCDMA),长期演进(long term evolution,LTE),BT,GNSS,WLAN,NFC,FM,和/或IR技术等。所述GNSS可以包括全球卫星定位系统(global positioning system,GPS),全球导航卫星系统(global navigation satellite system,GLONASS),北斗卫星导航系统(beidou navigation satellite system,BDS),准天顶卫星系统(quasi-zenith satellite system,QZSS)和/或星基增强系统(satellite based augmentation systems,SBAS)。
终端100通过GPU,显示屏194,以及应用处理器等实现显示功能。GPU为图像处理的微处理器,连接显示屏194和应用处理器。GPU用于执行数学和几何计算,用于图形渲染。处理器110可包括一个或多个GPU,其执行程序指令以生成或改变显示信息。
显示屏194用于显示图像,视频等。显示屏194包括显示面板。显示面板可以采用液晶显示屏(liquid crystal display,LCD),有机发光二极管(organic light-emitting diode,OLED),有源矩阵有机发光二极体或主动矩阵有机发光二极体(active-matrix organic light emitting diode的,AMOLED),柔性发光二极管(flex light-emitting diode,FLED),Miniled,MicroLed,Micro-oLed,量子点发光二极管(quantum dot light emitting diodes,QLED)等。在一些实施例中,终端100可以包括1个或N个显示屏194,N为大于1的正整数。终端100可以通过ISP,摄像头193,视频编解码器,GPU,显示屏194以及应用处理器等实现拍摄功能。
ISP用于处理摄像头193反馈的数据。例如,拍照时,打开快门,光线通过镜头被传递到摄像头感光元件上,光信号转换为电信号,摄像头感光元件将所述电信号传递给ISP处理,转化为肉眼可见的图像。ISP还可以对图像的噪点,亮度,肤色进行算法优化。ISP还可以对拍摄场景的曝光,色温等参数优化。在一些实施例中,ISP可以设置在摄像头193中。
摄像头193用于捕获静态图像或视频。物体通过镜头生成光学图像投射到感光元件。感光元件可以是电荷耦合器件(charge coupled device,CCD)或互补金属氧化物半导体(complementary metal-oxide-semiconductor,CMOS)光电晶体管。感光元件把光信号转换成电信号,之后将电信号传递给ISP转换成数字图像信号。ISP将数字图像信号输出到DSP加工处理。DSP将数字图像信号转换成标准的RGB,YUV等格式的图像信号。在一些实施例中,终端100可以包括1个或N个摄像头193,N为大于1的正整数。
外部存储器接口120可以用于连接外部存储卡,例如Micro SD卡,实现扩展终端100的存储能力。外部存储卡通过外部存储器接口120与处理器110通信,实现数据存储功能。例如将音乐,视频等文件保存在外部存储卡中。
内部存储器121可以用于存储一个或多个计算机程序,该一个或多个计算机程序包括指令。处理器110可以通过运行存储在内部存储器121的上述指令,从而使得终端100执行本申请一些实施例中所提供的方法,以及各种功能应用和数据处理等。内部存储器121可以包括存储程序区和存储数据区。其中,存储程序区可存储操作系统;该存储程序区还可以存储一个或多个应用程序(比如图库、联系人等)等。存储数据区可存储电子设备101使用过程中所创建的数据(比如照片,联系人等)等。此外,内部存储器121可以包括高速随机存取存储器,还可以包括非易失性存储器,例如一个或多个磁盘存储器件,闪存器件,通用闪存存储器(universal flash storage,UFS)等。在另一些实施例中,处理器110通过运行存储在内部存储器121的指令,和/或存储在设置于处理器中的存储器的指令,来使得终端100执行本申请实施例中提供的方法,以及各种功能应用和数据处理。
终端100可以通过音频模块170,扬声器170A,受话器170B,麦克风170C,耳机接口170D,以及应用处理器等实现音频功能。例如音乐播放,录音等。
音频模块170用于将数字音频信息转换成模拟音频信号输出,也用于将模拟音频输入转换为数字音频信号。音频模块170还可以用于对音频信号编码和解码。在一些实施例中,音频模块170可以设置于处理器110中,或将音频模块170的部分功能模块设置于处理器110中。
扬声器170A,也称“喇叭”,用于将音频电信号转换为声音信号。终端100可以通过扬声器170A收听音乐,或收听免提通话。
受话器170B,也称“听筒”,用于将音频电信号转换成声音信号。当终端100接听电话或语音信息时,可以通过将受话器170B靠近人耳接听语音。
麦克风170C,也称“话筒”,“传声器”,用于将声音信号转换为电信号。当拨打电话或发送语音信息时,用户可以通过人嘴靠近麦克风170C发声,将声音信号输入到麦克风170C。终端100可以设置一个或多个麦克风170C。在另一些实施例中,终端100可以设置两个麦克风170C,除了采集声音信号,还可以实现降噪功能。在另一些实施例中,终端100还可以设置三个,四个或更多麦克风170C,实现采集声音信号,降噪,还可以识别声音来源,实现定向录音功能等。
耳机接口170D用于连接有线耳机。耳机接口170D可以是USB接口130,也可以是3.5mm的开放移动电子设备平台(open mobile terminal platform,OMTP)标准接口, 美国蜂窝电信工业协会(cellular telecommunications industry association of the USA,CTIA)标准接口。
传感器模块180可以包括压力传感器,陀螺仪传感器,气压传感器,磁传感器,加速度传感器,距离传感器,接近光传感器,指纹传感器,温度传感器,触摸传感器,环境光传感器,骨传导传感器等。
在本申请的实施例中,触摸传感器,也称“触控器件”。触摸传感器可以设置于显示屏194,由触摸传感器与显示屏194组成触摸屏,也称“触控屏”。触摸传感器用于检测作用于其上或附近的触摸操作。触摸传感器可以将检测到的触摸操作传递给应用处理器,以确定触摸事件类型。可以通过显示屏提供与触摸操作相关的视觉输出。在另一些实施例中,也可以设置有多个触摸传感器形成的触控传感器阵列的触控面板以外挂形式设置于显示面板的表面。在另一些实施例中,触摸传感器也可以与显示屏194所处的位置不同。本申请的实施例中对触控传感器的形式不做限定,例如可以是电容、或压敏电阻等器件。
另外,上述终端100中还可以包括按键、马达、指示器以及用户标识模块(subscriber identification module,SIM)卡接口等一种或多种部件,本申请实施例对此不做任何限制。
本申请的实施例提供的电子设备以5G基站为例,5G基站可分为基带处理单元(baseband unit,BBU)-有源天线单元(active antenna unit,AAU)、集中单元-分布单元(central unit-distribute unit,CU-DU)-AAU、BBU-射频拉远单元(remote radio unit,RRU)-天线(antenna)、CU-DU-RRU-Antenna、一体化5G基站(5G node base station,gNB)等不同的架构。以BBU-RRU架构的基站为例,参照图3所示,基站:包括BBU21、RRU22和天线23;其中BBU21与RRU22通过光纤连接,两者之间的接口是基于开放式CPRI(common public radio interface通用公共射频接口)及OBSAI(open base station architecture initiative开放式基站架构)。其中,BBU21将生成的基带信号通过RRU22处理后发送至天线23进行发射。RRU22包括数字中频模块221、收发信机模块222、功率放大器223(power amplifier,PA)以及滤波器224。其中,数字中频模块221用于光纤传输的基带信号的调制解调、数字上下变频、D/A转换(digital to analog converter,数字模拟转换)等形成中频信号;收发信机模块222完成中频信号到射频信号的变换;功率放大器223用于将小功率的射频信号进行功率放大;滤波器224用于对射频信号进行滤波,然后将射频信号通过天线23发射出去。
当然本申请的实施例提供的功率放大器可以应用于图2提供的终端100中移动通信模块150或无线通信模块160中的功率放大器,或者上述图3提供的基站中RRU22中的功率放大器。当然具体应用场景不限于上述图2示出的终端、图3示出的基站,可以理解的是,任意需要使用功率放大器对信号进行放大的上述电子设备均属于本申请的实施例的应用场景。
其中,本申请的实施例提供一种功率放大器,包括集成电路以及封装结构,其中集成电路封装于封装结构内部。其中该集成电路可以是在衬底上制作的一个或多个晶体管连接形成。如图4所示,集成电路30主要包括衬底31以及覆盖于衬底31上的晶 体管32。其中,晶体管32主要包括设置于衬底31上的成核层321、缓冲层322、插入层323、势垒层324、以及势垒层324的电极,如:栅极325、源极326和漏极327;电极上覆盖有钝化层328。其中,晶体管以高电子迁移率晶体管(high electron mobility transistor,HEMT)为例,晶体管中的成核层321通常采用氮化铝(AlN),缓冲层322通常采用GaN,插入层323通常采用氮化铝(AlN),势垒层324通常采用铝镓氮(AlGaN),电极通常采用金属。其中,源极326和漏极327分别与势垒层324形成导电欧姆接触,栅极325与势垒层324形成肖特基接触。缓冲层322中虚线代表HEMT中缓冲层322与势垒层324形成的异质结构中产生的二维电子气(two-dimensional electron gas,2DEG),二维电子气沿着水平方向(如图3中,在缓冲层322中的虚线)的迁移率非常高,是HEMT工作的基础。插入层323的作用是可以提高二维电子气的密度、局域化程度及其迁移率,从而提高器件的性能,比如可以获得优异的开关性能等;所以插入层323是可选结构,在HEMT中不设插入层323时,器件性能会降低。另外,成核层321也是可选的结构,其主要作用是在缓冲层322与衬底31的材料的晶体结构差异比较大时用作过渡作用。例如:在缓冲层322与衬底31的材料的晶体结构差异比较大时,可以先在衬底上外延生成与衬底31的晶体结构差异较小的成核层321,然后在成核层321上外延形成缓冲层322。
目前,基于氮化镓的HEMT通常是通过外延生长制作于高纯度的碳化硅SiC衬底上的。由于高纯度的碳化硅衬底具有高电阻,与GaN具有较小的晶格失配,散热性能好等特征,是GaN外延的首选衬底。高纯度的碳化硅衬底通常是全部采用高纯度的SiC,这样的衬底的形成过程主要是采用高纯的SiC粉,通过物理气相传输法(physical vapor transport process,PVT)的方法,在超过2000度的温度条件下,高温升华得到SiC晶体,在SiC晶体生长过程中也要保持较高的纯度生长环境(需要隔绝空气中氮气)。再将SiC晶体再通过线切割,研磨和抛光等工艺加工得到SiC衬底。高纯的SiC粉主要是通过高纯碳C粉和高纯硅Si粉提纯后反应得到,对材料纯度要求高,一般纯度要大于99.999%。这样制作的衬底为本征半导体(或本征态的半导体),厚度为500um±25μm,衬底具有比较高的电阻率,通常电阻率大于1e5Ω·cm(欧姆·厘米),并且衬底具有比较高的导热率(在温度为298K时,导热率约为390W/cm·K)。可见,高纯度的碳化硅衬底加工工艺复杂,条件要求苛刻,导致衬底成本非常高,进而导致器件成本也高,限制了HEMT器件在更大范围的应用。
在本申请的实施例中,集成电路的衬底31采用复合衬底,如图5所示,衬底31包括:第一材料层311以及覆盖于第一材料层311上的第二材料层312,其中,晶体管32覆盖在于第二材料层312上;第二材料层312包含碳化硅SiC,第二材料层与第一材料层的材料的电阻率不同。在该方案中,主要通过不同电阻率的两个材料层形成集成电路的复合衬底,其中第二材料层覆盖于第一材料层上,并且第二材料层包含能够制作晶体管的碳化硅SiC,由于通过不同电阻率的两个材料层形成集成电路的复合衬底使得复合衬底实现可量产化,并且SiC性能调节也更加灵活,在成本管控上有更大的灵活度。
其中,第二材料层可以键合于第一材料层上,例如第二材料层是直接键合于第一材料层上,或者第二材料层通过中间介质层键合于第一材料层上。在一些示例中,第二材料层也可以通过外延生长于第一材料层上。需要说明的是,外延生长的工艺对环 境要求较高,而键合工艺环境要求较低,只需要采用PVT得到的SiC晶体,由SiC晶体切割得到的切片与第一材料层键合后对切片进行后续常规的减薄加工即可。
第一材料层311为绝缘材料;或者,第一材料层311为导电材料,第一材料层311为导电材料时第一材料层311的电阻率小于第二材料层的电阻率。本申请的实施例中第一材料层的材料导电特性不做限制,这样可以丰富第一材料层的材料的选择性。例如:第一材料层311的材料至少可以采用以下任一碳化硅SiC,氮化硅AlN,氧化铝Al 2O 3以及硅Si。例如,第一材料层311为导电材料时,可以采用导电型的SiC。则,第二材料层312的电阻率大于第一材料层311的电阻率。第一材料层311的电阻率小于0.03Ω·cm,第一材料层311的厚度为大于1μm,例如第一材料层的厚度可以为1-100μm,直径为100mm,150mm或者200mm。第一材料层311也可以AlN或Al 2O 3,例如采用多晶型的AlN或Al 2O 3,其电阻率>1e5ohm.cm。第一材料层311也可以采用单晶硅Si或多晶硅Si,其中采用单晶硅或多晶硅时,对第一材料层的电阻率不做限定。第一材料层311还可以是其他指标不达标的材料层,具体指标例如:电阻率不均匀、晶体偏角、微管等质量不达标。在一种方案中,第一材料层311可以采用PVT工艺形成。例如:第一材料层311的形成过程主要是采用SiC粉,通过PVT的方法高温升华得到SiC晶体,再将SiC晶体通过切割得到。在一些实施例中,第一材料层311掺杂有用于降低第一材料层311的电阻率的杂质。例如:对于第一材料层311的电阻率要求较低时,第一材料层311的制作工艺中对晶体生长的原料及环境要求较低,如:第一材料层311掺杂有提供载流子的杂质,具体的第一材料层311可以采用制作成本相对较低的N型衬底(例如,采用氮N元素掺杂),通常N型衬底对原料和生产工艺的要求相对高纯度的衬底较低。以N型SiC晶体的生长为例,N型SiC晶体的生长对所用原料没有特别要求,即普通SiC粉以及高纯的SiC粉均可适用。N型SiC晶体较低的电阻率的形成主要在于对生长体系氮气成分的控制,使大量氮成功注入晶体,在SiC晶体中形成高浓度的浅施主能级,从而提供大量可自由移动的电子作为载流子,因此对生长体系以及原料中存在其他较低浓度(<1e18/cm3)杂质没有特别要求。其中,第一材料层311包含至少一种晶型。例如:第一材料层311至少包括以下晶型中的一种或多种4H-SiC,6H-SiC,3C-SiC(3-cubic,3层碳硅原子立方晶系),15R-SiC(15-rhombohedron,15层碳硅原子菱形六面体)。这样,对于第一材料层包含的晶型的数量和种类不做限定,尤其第一材料层包含多种晶型时,对制作工艺要求降低,能够有效降低成本。
第二材料层312可以采用PVT得到的SiC晶体,再由SiC晶体进一步加工得到。具体方式可以参照上述第一材料层311的描述,区别为第二材料层312对制作工艺要求较高,需要控制第二材料层312主要包含一种晶型的碳化硅,第一晶型为4H或6H,例如,4H-SiC(4-hexagonal-SiC,4层碳硅原子六方晶系)或6H-SiC。需要说明的是,第二材料层主要采用单一晶型4H或6H的碳化硅的原因是有利于在衬底上外延生成的晶体管的各结构层的晶格适配,例如4H-SiC或6H-SiC与GaN具有较小的晶格失配。其中,第二材料层312的杂质主要为非故意掺杂,其中第二材料层312掺杂的提供载流子的杂质的浓度小于1e17cm^-3,提供载流子的杂质至少包括以下一项或多项氮N、硼B、铝AL。这样制作的第二材料层312为高纯度的SiC晶体,具有半绝缘体的特性, 能够适应晶体管的制作。第二材料层312的电阻率大于1e5Ω·cm。此外,在另一个实施例中,第二材料层312也可以采用掺杂得到的半绝缘体,如,第二材料层312也可以采用过渡金属掺杂实现半绝缘体,以提升第二材料层的电阻率;过渡金属包括钒V或铁Fe等过渡金属元素。SiC晶体中过渡金属杂质能作为深能级补偿中心,可以把SiC晶体中非故意掺杂的氮N、硼B补偿掉,实现第二材料层312的半绝缘特性。其中,过渡金属钒V是一种理想的深能级杂质,目前掺钒V的SiC晶体显示出了高阻特性。其原理为,钒V在SiC晶体中可以形成深补偿能级,位于禁带中央附近,可作为深受主杂质补偿氮,或作为深施主杂质补偿硼,能够起到很好地束缚载流子的作用,使SiC晶体在室温下即可显示半绝缘特性。第二材料层312中过渡金属的掺杂浓度为1e14cm^-3至1e17cm^-3。这样的掺杂浓度与SiC晶体中非故意掺杂的氮N、硼B等杂质的浓度接近,能够有效把SiC晶体中非故意掺杂的氮N、硼B补偿掉。第二材料层312的厚度大于1μm,例如,第二材料层的厚度可以为1到100μm。此外,对SiC晶体进一步加工为第二材料层312的工艺可以是线切割、离子束切割、激光玻璃、或者机械减薄等中的一种或多种方法。
第二材料层312是键合在第二材料层311上的,例如,可以通过表面活化键合(surface activated bonding,SAB)技术(具体可以是低温等离子键合)实现两者的键合。因此,并不要求第二材料层312与第一材料层311中的SiC晶体的晶向保持同向。如图6所示,第二材料层311垂直表面采用SiC晶体的[0001]晶体轴向,或者是接近于[0001]晶体轴向,如第二材料层的SiC的晶胞的轴向[0001]与垂直于第二材料层的方向的偏角小于4°(轴向偏角α为0到4度)。其中,轴向偏转角度越小越有利于晶体管中各个材料层尤其是GaN的晶格适配。
这样,本申请的实施例中的第一材料层主要采用与第二材料层电阻率不同的材料,例如在本申请的实施例中采用多晶型的SiC、硅Si、AlN或Al 2O 3形成第一材料层,或者采用能够提供载流子的杂质掺杂的导电型的SiC或硅Si形成第一材料层,或者采用其他指标不达标的材料层形成第一材料层;采用第一晶型的SiC形成具有半绝缘体特性的第二材料层,相对于现有技术全部使用高纯度的本征态的SiC衬底,本申请的衬底使用了第一材料层和第二材料层的复合衬底形式,可以降低对高纯度的的本征态的SiC的使用量。第一材料层的材料形式,决定第一材料层的生长工艺要求相对高纯度的本征态的SiC会降低很多;如:第一材料层可以为导电型的SiC(即采用能够提供载流子的杂质掺杂);在第一材料层的制作工艺中对SiC粉的纯度以及生长环境要求较低,例如:第一材料层采用制作成本相对较低的N型衬底(采用氮N元素掺杂);这样,通常N型衬底对原料和生产工艺的要求相对高纯度的衬底较低。以N型SiC晶体的生长为例,N型SiC晶体的生长对所用原料没有特别要求,即普通SiC粉以及高纯的SiC粉均可适用。又例如,第一材料层可以是带有多型的SiC,例如,第一材料层中可以包含有缺陷的单晶SiC,如混有其他晶型。这样,SiC晶体生长时,工艺难度降低,有效控制了成本。
在一种实施方式中,本申请的实施例提供一种集成电路的制作方法,参照图7所示,包括如下步骤:
101、在第一材料层上制作第二材料层。
其中,第二材料层包含碳化硅SiC,第二材料层与第一材料层的材料的电阻率不同。在步骤101中可以在第一材料层上键合第二材料层,例如直接将第二材料层是直接键合于第一材料层上,或者将第二材料层通过中间介质层键合于第一材料层上。在一些示例中,也可以通过外延生长在第一材料层上外延第二材料层。需要说明的是,外延生长的工艺对环境要求较高,而键合工艺环境要求较低,只需要采用PVT得到高纯度的SiC晶体,由SiC晶体切割得到的切片与第一材料层键合后对切片进行后续常规的减薄加工即可。
步骤101具体包括:
S1:在第一材料层上键合第三材料层。
第三材料层包含碳化硅SiC,第三材料层与第一材料层的材料的电阻率不同。具体的,第三材料层包含第一晶型的SiC,在一种实施方式中,第一晶型为4H,或6H。第一材料层为绝缘材料;或者,第一材料层为导电材料,第一材料层为导电材料时第一材料层的电阻率小于第三材料层的电阻率。本申请的实施例中第一材料层的材料导电特性不做限制,这样可以丰富第一材料层的材料的选择性。第一材料层的材料至少可以采用以下任一SiC,AlN,Al 2O 3以及Si。例如,第一材料层为导电材料时,可以采用导电型的SiC。则,第三材料层的电阻率大于第一材料层的电阻率。第一材料层的电阻率小于0.03Ω·cm,第一材料层的厚度大于1μm,例如第一材料层的厚度可以为1-100μm,直径为100mm,150mm或者200mm。第一材料层311也可以采用AlN或Al 2O 3,例如采用多晶型的AlN或Al 2O 3,其电阻率>1e5ohm.cm。第一材料层也可以采用单晶硅或多晶硅,其中采用单晶硅或多晶硅时,对第一材料层的电阻率不做限定。第一材料层还可以是其他指标不达标的材料层,具体指标例如:电阻率不均匀、晶体偏角、微管等质量不达标。在一种方案中,第一材料层可以采用PVT工艺形成。例如:第一材料层的形成过程主要是采用SiC粉,通过PVT的方法高温升华得到SiC晶体,再将SiC晶体通过切割得到。在一些实施例中,第一材料层掺杂有用于降低第一材料层的电阻率的杂质。例如:对于第一材料层的电阻率要求较低时,第一材料层的制作工艺中对晶体生长的原料及环境要求较低,例如:第一材料层掺杂有提供载流子的杂质,具体的第一材料层可以采用制作成本相对较低的N型衬底(例如,采用氮N元素掺杂),通常N型衬底对原料和生产工艺的要求相对高纯度的衬底较低。以N型SiC晶体的生长为例,N型SiC晶体的生长对所用原料没有特别要求,即普通SiC粉以及高纯的SiC粉均可适用。N型SiC晶体较低的电阻率的形成主要在于对生长体系氮气成分的控制,使大量氮成功注入晶体,在SiC晶体中形成高浓度的浅施主能级,从而提供大量可自由移动的电子作为载流子,因此对生长体系以及原料中存在其他较低浓度(<1e18/cm3)杂质没有特别要求。其中,第一材料层包含至少一种晶型。例如:第一材料层至少包括以下晶型中的一种或多种4H-SiC,6H-SiC,3C-SiC(3-cubic,3层碳硅原子立方晶系),15R-SiC(15-rhombohedron,15层碳硅原子菱形六面体)。这样,对于第一材料层包含的晶型的数量和种类不做限定,尤其第一材料层包含多种晶型时,对制作工艺要求降低,能够有效降低成本。
第三材料层可以采用PVT的方法高温升华得到高纯度的SiC晶体,再将SiC晶体再通过线切割得到。具体方式可以参照上述第一材料层的描述,区别为第三材料层对 制作工艺要求较高,需要控制第三材料层主要包含一种晶型的碳化硅,第一晶型为4H或6H,例如,4H-SiC(4-hexagonal-SiC,4层碳硅原子六方晶系)或6H-SiC。需要说明的是,第三材料层主要采用单一晶型4H或6H的碳化硅的原因是有利于在衬底上外延生成的晶体管的各结构层的晶格适配,例如4H-SiC或6H-SiC与GaN具有较小的晶格失配。其中,第三材料层的杂质主要为非故意掺杂,其中第三材料层掺杂的提供载流子的杂质的浓度小于1e17cm^-3,提供载流子的杂质至少包括以下一项或多项氮N、硼B、铝AL。这样制作的第三材料层312为高纯度的SiC晶体,具有半绝缘体的特性,能够适应晶体管的制作。例如:第三材料层312的电阻率大于1e5Ω·cm。此外,第三材料层也可以采用掺杂得到的半绝缘体,如,第三材料层也可以采用过渡金属掺杂实现半绝缘体,以提高第三材料层的电阻率;过渡金属包括钒V或铁Fe等过渡金属元素。SiC晶体中过渡金属杂质能作为深能级补偿中心,可以把SiC晶体中非故意掺杂的氮N、硼B补偿掉,实现第三材料层的半绝缘特性,其中,过渡金属钒V是一种理想的深能级杂质,目前掺钒V的SiC晶体显示出了高阻特性。其原理为,钒V在SiC晶体中可以形成深补偿能级,位于禁带中央附近,可作为深受主杂质补偿氮,或作为深施主杂质补偿硼,能够起到很好地束缚载流子的作用,使SiC晶体在室温下即可显示半绝缘特性。第三材料层中过渡金属的掺杂浓度为1e14cm^-3至1e17cm^-3,这样的掺杂浓度与SiC晶体中非故意掺杂的氮N、硼B等杂质的浓度接近,能够有效把SiC晶体中非故意掺杂的氮N、硼B补偿掉。这里对第三材料层313的厚度不做限定,其可以为1到100μm,或者更厚。
此外,第三材料层是通过键合在第一材料层上的,例如,可以通过表面活化键合(SAB)技术实现两者的键合。因此,并不要求第三材料层与第一材料层中的SiC晶体的晶向保持同向。第三材料层垂直表面采用SiC晶体的[0001]晶体轴向,或者是接近于[0001]晶体轴向,如第三材料层的SiC的晶胞的轴向[0001]与垂直于第三材料层的方向的偏角小于4°(轴向偏角α为0到4度)。其中,轴向偏转角度越小越有利于晶体管中各个材料层尤其是GaN的晶格适配。
S2、对第三材料层进行减薄处理形成第二材料层。
102、在第二材料层上制作晶体管。
其中具体是,通过MOCVD工艺外延如图5所示的成核层321、缓冲层322、插入层323、势垒层324。再经过器件加工工艺得到形成晶体管的电极以形成晶体管。
具体的以下分别以对第三材料层不同的减薄处理工艺说明如下:
参照图本申请的实施例提供一种集成电路的制作方法,参照图8-图11所示,包括如下步骤:
201、对第三材料层313进行切割处理,形成与第一材料层311接触的预切割层314。
其中,如步骤101所述,参照图8所示,第三材料层313包含SiC。第三材料层313以及第一材料层311的制作过程可以参照上述步骤101的描述不再赘述。在步骤201中,可以通过激光切割(其中激光切割的切割厚度10-100um)或者离子切割(其中离子切割的切割厚度1-5um)的方式在第三材料层313的内部形成一层预切割层314,参照图9所示,可以通过控制离子注入的深度在第三材料层313的内部形成一层预切 割层314。
202、在第一材料层311上键合第三材料层313,其中预切割层314与第一材料层311接触。
参照图10所示,在步骤202中主要可以通过表面活化键合SAB技术(具体可以是低温等离子键合)实现在第一材料层311上键合第三材料层。
203、将第三材料层313中除预切割层314以外的部分剥离。
如图11所示,在步骤203中,可以通过高温加热实现第三材料层中除预切割层以外的部分的切割和剥离,这样第三材料层313中一部分(即预切割层314或者第二材料层312)留在第一材料层311上,厚度为1-100um,另外一部分可以再重复利用。得到的如图11所示的复合衬底。
204、继续在衬底上制作晶体管(如图4所示)。
其中具体是,通过MOCVD工艺外延成核层321、缓冲层322、插入层323、势垒层324。再经过器件加工工艺得到形成晶体管的电极以形成晶体管。在一种示例中,还包括对第一材料层311进行背面减薄,例如对第一材料层311远离第二材料层312的表面进行研磨加工以及抛光加工等加工工艺中的一种或多种,以对第一材料层311进行减薄或去除,例如将第一材料层311从500um减薄至100um,以到达对器件整体厚度或散热的要求。此外,还可以继续在第一材料层311进行背面加工,例如在第一材料层311层的远离第二材料层312的表面进行背面过孔(back via)加工(如图12所示),例如制作过孔,并在过孔表面沉积绝缘层,并制作与源极326导通的背面电极33,以利于器件的背面安装。
如图13所示,提供了一种功率放大器的具体封装结构,其中集成电路30封装于功率放大器的封装结构中,如图13所示,封装结构具体包括:散热基板41,其中为了提高散热基板41的导电性以及散热性,散热基板41可以采用复合材料,例如Cu/Mo/Cu形成的叠层结构;散热基板41通过烧结银粘接在散热基板41上,其中如图12所示的集成电路,该集成电路的晶体管32的源极326通过背面电极33与散热基板41导通;此外,漏极328和栅极325分别通过金线引线键合连接到管脚,管脚设置在绝缘层(例如可以是绝缘陶瓷)上,绝缘层通过绝缘粘接剂粘接于散热基板41上。此外,封装结构包括封装管壳42,封装管壳42通过绝缘粘接剂与散热基板41粘接,并且管脚的一端从封装结构露出已连接其他电路,其中集成电路30设置于封装管壳42与散热基板41包围的空间中。
具体的,在一种实施方式中,在制作如包含如图5所述的衬底的集成电路时,参照图14、图15所示,具体包括如下步骤:
301、在第一材料层311上键合第三材料层313。
其中,步骤301具体可以参照步骤201的制作过程,不在具体赘述。
302、对第三材料层313远离第一材料层311的表面进行减薄加工,形成第二材料层312。
减薄加工包括:研磨加工以及抛光加工等加工工艺中的一种或多种。和步骤201-203的区别是步骤301-302不采用切割、剥离的工艺,而是在键合的第三材料层313上直接做正面衬底减薄,这样可以直接得到比较平整的第二材料层312,比切割剥 离工艺少一个工艺。此外,通过正面衬底减薄工艺,可以任意控制第二材料层的厚度,可以实现从5-350um的任意厚度,而不受离子切割和激光切割工艺的限制(通常离子切割一般能得到厚度1-5um的材料层,激光切割可以实现10-100um厚度的切割)。正面衬底减薄具体可以是采用研磨工艺对第三材料层313去掉10-50um的厚度,然后第三材料层313远离第一材料层311的表面进行化学机械抛光(chemical mechanical polishingCMP),CMP主要的目的是得到粗糙度比较低的表面,例如粗糙度<0.5nm。
303、继续在衬底上,制作晶体管(如图4所示)。
其中具体是,通过MOCVD工艺外延成核层321、缓冲层322、插入层323、势垒层324。再经过器件加工工艺得到形成晶体管的电极以形成晶体管。在一种示例中,还包括对第一材料层311进行背面减薄及背面加工。
此外,本申请的实施例中以100μm厚度衬底的HEMT器件为例,在方案一中对100μm厚度的导电型的第一材料层作为衬底形成的HEMT器件的电学及热学性能进行了仿真;在方案二中对5μm厚度的第二材料层以及95μm厚度的第一材料层键合的复合衬底形成的HEMT器件的电学及热学性能进行了仿真;在方案三中对20μm厚度的第二材料层以及80μm厚度的第一材料层键合的复合衬底形成的HEMT器件的电学及热学性能进行了仿真;在方案四中对100μm厚度的第二材料层作为衬底形成的HEMT器件的电学及热学性能进行了仿真。
其中,图16示出了四种方案的HEMT在栅电压Vg(gate voltage)分别为0V、-1V、-2V或-3V时,漏电流(drain current,Id(安培A))-漏电压(drain voltage,Vd(伏特V))的曲线,其中,方案二、方案三以及方案四在固定的栅电压下曲线比较接近,在固定的栅电压方案一的曲线与其他方案的曲线区别较大,这说明衬底的材料对HEMT的电学性能Id-Vd影响较大,而第二材料层的厚度对HEMT的电学性能Id-Vd影响不大。
图17示出了四种方案的HEMT的漏电流(drain current,Id(安培A))-栅电压Vg(gate voltage)的曲线。其中,方案二、方案三以及方案四的曲线比较接近,方案一的曲线与其他方案的曲线区别较大,这说明衬底的材料对HEMT的电学性能Vg-Id曲线影响较大,而第二材料层的厚度对HEMT的电学性能Id-Vg曲线影响不大。
综合图16和图17,键合的第二材料层的厚度对HEMT的电学性能影响不大。
图18提供了方案一、方案四以及复合衬底(第二材料层不同厚度情况下)对于HEMT器件峰值结(PN junction)温的影响(单个HEMT的功率为5W),黑色圆点显示随着第二材料层的厚度的增加,HEMT的峰值结温逐渐降低,当衬底全部采用第二材料层(即方案四)时,HEMT的峰值结温是231.25度(虚线),而衬底全部采用第一材料层(即方案一)时,HEMT的峰值结温是249.45度(实线),主要原因是由于第一材料层的导热率低于第二材料层的导热率。从黑色圆点的趋势来看,随着第二材料层厚度增加,峰值结温先下降的比较快,后下降的比较慢,转折点在3-5um厚度处。键合的第二材料层的厚度超过3-5um厚,其峰值结温就会低于方案一。仿真结果进一步说明第二材料层厚度超过3-5um,复合衬底的导热效果就会由于方案一,散热效果取决于第二材料层的厚度。如采用10um厚的第二材料层时,HEMT的峰值结温升高10.74度。另一个示例中,如图19所示,当单个HEMT的晶体管单元功率为1W时候,键合 10um厚度的第二材料层,HEMT的峰值结温仅升高2.15度。
在本申请的另一方面,还提供一种与计算机一起使用的非瞬时性计算机可读存储介质,该计算机具有用于设计集成电路的软件,该计算机可读存储介质上存储有一个或多个计算机可读数据结构,工艺设备使用上述一个或多个计算机可读数据结构制造上文所提供的集成电路。
最后应说明的是:以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何在本申请揭露的技术范围内的变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以所述权利要求的保护范围为准。

Claims (24)

  1. 一种集成电路,其特征在于,包括衬底,其中所述衬底上覆盖有晶体管,所述衬底包括:第一材料层以及覆盖于所述第一材料层上的第二材料层,其中,所述晶体管覆盖在所述第二材料层上;
    所述第二材料层包含碳化硅SiC,所述第二材料层与第一材料层的材料的电阻率不同。
  2. 根据权利要求1所述的集成电路,其特征在于,所述第二材料层的碳化硅包括第一晶型的碳化硅,所述第一晶型为4H,或6H。
  3. 根据权利要求1或2所述的集成电路,其特征在于,所述第二材料层键合于所述第一材料层上。
  4. 根据权利要求1-3任一项所述的集成电路,其特征在于,所述第一材料层为绝缘材料;
    或者,所述第一材料层为导电材料,所述第一材料层的电阻率小于所述第二材料层的电阻率。
  5. 根据权利要求1-4任一所述的集成电路,其特征在于,所述第一材料层的材料至少可以采用以下任一碳化硅SiC、氮化铝AlN、氧化铝Al 2O 3及硅Si。
  6. 根据权利要求1-5任一项所述的集成电路,其特征在于,所述第二材料层的SiC的晶胞的轴向[0001]与垂直于所述第二材料层的方向的偏角小于4°。
  7. 根据权利要求1-5任一项所述的集成电路,其特征在于,所述第一材料层包含至少一种晶型。
  8. 根据权利要求7所述的集成电路,其特征在于,所述第一材料层包含以下至少一种晶型的碳化硅:4H-SiC,6H-SiC,3C-SiC以及15R-SiC。
  9. 根据权利要求1-8任一项所述的集成电路,其特征在于,所述第一材料层掺杂有提供载流子的杂质,用于降低所述第一材料层的电阻率。
  10. 根据权利要求1-8任一项所述的集成电路,其特征在于,所述第二材料层采用过渡金属掺杂,用于提升所述第二材料层的电阻率。
  11. 根据权利要求10所述的集成电路,其特征在于,所述过渡金属包括钒V或铁Fe。
  12. 根据权利要求10或11所述的集成电路,其特征在于,所述第二材料层中过渡金属的掺杂浓度为1e14cm^-3至1e17cm^-3。
  13. 根据权利要求1-12任一项所述的集成电路,其特征在于,所述第一材料层的电阻率小于0.03Ω·cm。
  14. 根据权利要求1-13任一项所述的集成电路,其特征在于,所述第二材料层的电阻率大于1e5Ω·cm。
  15. 根据权利要求1-14任一项所述的集成电路,其特征在于,所述第二材料层掺杂的提供载流子的杂质的浓度小于1e17cm^-3,所述提供载流子的杂质至少包括以下一项或多项氮N、硼B、铝AL。
  16. 根据权利要求1-15任一项所述的集成电路,其特征在于,所述第二材料层的厚度包括1μm到100um的范围。
  17. 一种集成电路的制作方法,其特征在于,该制作方法包括:
    在第一材料层上制作第二材料层,所述第二材料层包含碳化硅SiC,所述第二材料层与第一材料层的材料的电阻率不同;
    在所述第二材料层上制作晶体管。
  18. 根据权利要求17所述的制作方法,其特征在于,在第一材料层上制作第二材料层包括:
    在第一材料层上键合第三材料层,所述第三材料层包含碳化硅SiC,所述第三材料层与第一材料层的材料的电阻率不同;
    对所述第三材料层进行减薄处理形成第二材料层。
  19. 根据权利要求18所述的制作方法,其特征在于,所述在第一材料层上键合第三材料层之前,包括:对所述第三材料层进行切割处理,形成与所述第一材料层接触的预切割层;
    在第一材料层上键合第三材料层;包括:在第一材料层上键合第三材料层,其中所述预切割层与所述第一材料层接触;
    所述对所述第三材料层进行减薄处理形成第二材料层,包括:将所述第三材料层中除所述预切割层以外的部分剥离。
  20. 根据权利要求19所述的制作方法,其特征在于,对所述第三材料层进行减薄处理形成第二材料层,包括:对所述第三材料层远离所述第一材料层的表面进行减薄加工,形成第二材料层。
  21. 根据权利要求20所述的制作方法,其特征在于,所述减薄加工至少包括以下一种或多种:研磨加工以及抛光加工。
  22. 一种功率放大器,其特征在于,包括如权利要求1-16任一项所述的集成电路以及封装结构,其中所述集成电路封装于所述封装结构内部。
  23. 一种电子设备,包括功率放大器及天线,所述功率放大器用于将射频信号放大后输出至所述天线向外辐射,所述功率放大器包括如权利要求22所述的功率放大器。
  24. 根据权利要求23所述的电子设备,其特征在于,所述电子设备包括基站或终端。
CN202080108231.8A 2020-12-31 2020-12-31 一种集成电路、功率放大器及电子设备 Pending CN116783719A (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2020/142258 WO2022141442A1 (zh) 2020-12-31 2020-12-31 一种集成电路、功率放大器及电子设备

Publications (1)

Publication Number Publication Date
CN116783719A true CN116783719A (zh) 2023-09-19

Family

ID=82260122

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202080108231.8A Pending CN116783719A (zh) 2020-12-31 2020-12-31 一种集成电路、功率放大器及电子设备

Country Status (2)

Country Link
CN (1) CN116783719A (zh)
WO (1) WO2022141442A1 (zh)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2877491B1 (fr) * 2004-10-29 2007-01-19 Soitec Silicon On Insulator Structure composite a forte dissipation thermique
CN104701162A (zh) * 2013-12-06 2015-06-10 江苏物联网研究发展中心 半导体器件、pin二极管和igbt的制作方法
CN108257855B (zh) * 2016-12-28 2021-09-10 全球能源互联网研究院 高k栅介质层的制备方法及碳化硅MOS功率器件
US10355120B2 (en) * 2017-01-18 2019-07-16 QROMIS, Inc. Gallium nitride epitaxial structures for power devices
FR3062238A1 (fr) * 2017-01-26 2018-07-27 Soitec Support pour une structure semi-conductrice
CN111900198A (zh) * 2020-09-08 2020-11-06 杭州华芯微科技有限公司 一种采用硅硅键合工艺制作高压vdmos的方法

Also Published As

Publication number Publication date
WO2022141442A1 (zh) 2022-07-07

Similar Documents

Publication Publication Date Title
US11177376B2 (en) III-N epitaxial device structures on free standing silicon mesas
US10615773B2 (en) Wireless communication infrastructure system configured with a single crystal piezo resonator and filter structure
US9337278B1 (en) Gallium nitride on high thermal conductivity material device and method
KR101893236B1 (ko) 반도체 장치 및 그 제조 방법과 휴대 전화기
US7436046B2 (en) Semiconductor device and manufacturing method of the same
JP6527666B2 (ja) ハイパワー半導体素子用パッケージ
TW201719764A (zh) 整合iii-n電晶體電路與矽電晶體電路之方法與裝置
US11387328B2 (en) III-N tunnel device architectures and high frequency mixers employing a III-N tunnel device
TWI595656B (zh) 於高電阻率基板上之雙極電晶體
US20230114606A1 (en) Wireless communication infrastructure system configured with a single crystal piezo resonator and filter structure using thin film transfer process
TW201541603A (zh) 靜電放電保護裝置
WO2022141442A1 (zh) 一种集成电路、功率放大器及电子设备
JP2006278832A (ja) 半導体装置および電子装置
US11417762B2 (en) Switch with integrated Schottky barrier contact
WO2023070634A1 (zh) 一种晶体管、集成电路以及电子设备
JP4137814B2 (ja) スイッチ装置、スイッチ付電力増幅装置及び携帯通信端末装置
JP4137815B2 (ja) 電力増幅装置及び携帯通信端末装置
WO2023159578A1 (zh) 半导体结构及其工作方法、功率放大电路、电子设备
WO2023010583A1 (zh) 集成电路、功率放大电路及电子设备
WO2023039768A1 (zh) 半导体器件及其制备方法、功率放大电路、电子设备
CN117133653A (zh) 半导体结构的制备方法
WO2022199481A1 (zh) 一种集成电路、芯片及电子设备
CN115117026A (zh) 一种集成电路、芯片及电子设备
WO2023276275A1 (ja) 半導体装置、半導体モジュール、および無線通信装置
TW202327163A (zh) 天線模組及其製造方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination