CN114864640A - 一种显示面板及显示装置 - Google Patents

一种显示面板及显示装置 Download PDF

Info

Publication number
CN114864640A
CN114864640A CN202210418678.6A CN202210418678A CN114864640A CN 114864640 A CN114864640 A CN 114864640A CN 202210418678 A CN202210418678 A CN 202210418678A CN 114864640 A CN114864640 A CN 114864640A
Authority
CN
China
Prior art keywords
display
display panel
display area
area
patterns
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210418678.6A
Other languages
English (en)
Inventor
牛艳芬
王瑞芳
陈勇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN202210418678.6A priority Critical patent/CN114864640A/zh
Priority to PCT/CN2022/094374 priority patent/WO2023201830A1/zh
Priority to US17/781,128 priority patent/US20240188352A1/en
Publication of CN114864640A publication Critical patent/CN114864640A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/88Dummy elements, i.e. elements having non-functional features

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本申请提供一种显示面板及显示装置,显示面板包括开孔区,围绕开孔区的显示区,显示区包括:第一显示区和围绕第一显示区的第二显示区,第一显示区设置有多条数据连接线,每条数据连接线连接两条沿同一方向延伸且分别位于开孔区两侧的数据线;其中,第一显示区还设置有多个第一虚拟导电图案,多个第一虚拟导电图案均匀分布于相邻数据连接线之间的间隙区域内,本申请通过在相邻数据连接线之间的间隙区域内均匀设置多个第一虚拟导电图案,从而使相邻数据连接线之间的狭缝变得更加不规则,进而减弱了因数据连接线规律排列所造成的光栅衍射现象,降低了显示面板在亮屏状态下出现mura问题的几率,提高了显示质量。

Description

一种显示面板及显示装置
技术领域
本申请涉及显示技术领域,具体涉及一种显示面板及显示装置。
背景技术
有源矩阵有机发光二极管(Active-matrix Organic Light Emitting Diode,AMOLED)显示面板因其高对比度、广色域、低功耗等显示方面的优点,已逐渐取代LCD(Liquid Crystal Display),成为新一代显示技术。
随着显示技术的不断发展,窄边框技术逐渐成为吸引用户群体的一大亮点技术。如图1所示,作为窄边框技术中的一种,开孔(O-Cut)屏是通过在显示面板中设置开孔区10`,并在对应所述开孔区10`的位置设置摄像头的方式来提高屏占比的。其中,所述开孔屏在开孔区10`和显示区30`之间还会设置一过渡区20`,所述过渡区20`需要设置封装结构以隔绝水氧,还需要设置数据(data)绕线以连接开孔区上下两侧的数据线,这使得所述过渡区20`的线路设计密集且复杂,总体宽度难以收窄,造成显示区和开孔区之间的黑边区域较大。
为了减小过渡区20`的宽度,研发人员开发出将data绕线设置到显示区30`的显示架构,但此种显示架构中,data绕线的图案设计十分规律,在显示面板的亮屏状态下,会产生光栅衍射现象,造成亮屏状态下data绕线所在区域的亮度不均,即业界所称的mura现象,严重影响显示质量,此问题亟待解决。
发明内容
本申请提供一种显示面板及显示装置,能够有效改善亮屏状态下data绕线所在区域的亮度不均问题,提高显示质量。
为了实现上述目的,本申请的所述显示面板及显示装置采取了以下技术方案。
一方面,本申请提供一种显示面板,所述显示面板包括开孔区,围绕所述开孔区的显示区,所述显示区包括:第一显示区和围绕所述第一显示区的第二显示区,所述第一显示区设置有多条数据连接线,每条所述数据连接线连接两条沿同一方向延伸且分别位于所述开孔区两侧的数据线;
其中,所述第一显示区还设置有多个第一虚拟导电图案,多个所述第一虚拟导电图案均匀分布于相邻所述数据连接线之间的间隙区域内。
可选的,所述第一显示区包括阵列设置的多个第一像素区,各所述数据连接线和各所述第一虚拟导电图案形成的第一组合图案被各所述第一像素区限定形成多个第一子图案;所述第二显示区包括阵列设置的多个第二像素区,所述显示面板还包括在所述第二显示区阵列设置的多个第二虚拟导电图案,各所述第二虚拟导电图案形成的第二组合图案被各所述第二像素区限定形成多个第二子图案,其中,每个所述第二像素区由相邻的两条所述数据线、两条扫描线交叉限定形成,所述第一像素区的形状、面积与所述第二像素区的形状、面积相同,且所述第一子图案和所述第二子图案的图案相似度≥70%。
可选的,各所述第一虚拟导电图案具有第一电压;各所述第二虚拟导电图案具有第二电压;其中,所述第一电压等于所述第二电压。
可选的,所述显示面板还包括VDD信号线,各所述第一虚拟导电图案和各所述第二虚拟导电图案均与所述VDD信号线电性连接。
可选的,所述第一虚拟导电图案、所述第二虚拟导电图案与所述数据连接线同层设置。
可选的,所述显示区设置有第一透明导电层,所述第一虚拟导电图案、所述第二虚拟导电图案、所述数据连接线由所述第一透明导电层图案化所形成。
可选的,所述显示区阵列设置有多个薄膜晶体管和多个像素单元,所述薄膜晶体管位于所述第一透明导电层的下方,并包括源极和漏极;所述像素单元位于所述第一透明导电层的上方,并包括阳极;
其中,所述第一透明导电层还包括位于所述第一显示区和所述第二显示区的多个转接线,所述转接线通过过孔连接的方式分别与所述阳极和所述漏极电性连接;其中,所述第一虚拟导电图案、所述第二虚拟导电图案均与所述转接线间隔设置。
可选的,在所述第一显示区内,所述第一虚拟导电图案与相邻的所述转接线之间的最小距离≥3μm;所述第一虚拟导电图案与相邻的所述数据连接线之间的最小距离≥3μm。
可选的,所述显示区还设置有第二透明导电层,所述第二透明导电层位于所述薄膜晶体管和所述第一透明导电层之间,其中,所述第二透明导电层包括与所述VDD信号线电性连接的图案化结构,所述第一虚拟导电图案、所述第二虚拟导电图案分别通过过孔连接的方式与所述图案化结构电性连接。
可选的,所述数据连接线包括顺序连接的第一折线部、第二折线部和第三折线部,所述第二折线部分别垂直于所述第一折线部和所述第三折线部。
另一方面,本申请还提供一种显示装置,所述显示装置包括光学元件和上述任一项所述的显示面板,所述显示面板包括显示侧和非显示侧,所述光学元件设置于所述显示面板的非显示侧,并与所述开孔区对应设置。
本申请提供一种显示面板及显示装置。本申请通过在相邻数据连接线之间的间隙区域内均匀设置多个第一虚拟导电图案,从而使相邻数据连接线之间的狭缝变得更加不规则,进而减弱了因数据连接线规律排列所造成的光栅衍射现象,降低了显示面板在亮屏状态下出现mura问题的几率,提高了显示质量。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术中的开孔屏的平面示意图;
图2为本申请实施例提供的显示面板的平面示意图;
图3为本申请实施例提供的数据连接线的平面示意图;
图4为图3中A处的局部放大图;
图5为本申请实施例提供的第一显示区的局部示意图;
图6为本申请实施例提供的第二显示区的局部示意图;
图7为本申请实施例提供的第一显示区的另一局部示意图;
图8为本申请实施例提供的第二显示区的另一局部示意图;
图9为本申请实施例提供的显示面板的显示区的膜层结构示意图;
图10为现有技术(左)与本申请(右)显示区的第一透明导电层的平面示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。此外,应当理解的是,此处所描述的具体实施方式仅用于说明和解释本申请,并不用于限制本申请。在本申请中,在未作相反说明的情况下,使用的方位词如“上”和“下”通常是指装置实际使用或工作状态下的上和下,具体为附图中的图面方向;而“内”和“外”则是针对装置的轮廓而言的。
下文的公开提供了许多不同的实施方式或例子用来实现本申请的不同结构。为了简化本申请的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅仅为示例,并且目的不在于限制本申请。此外,本申请可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。此外,本申请提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的应用和/或其他材料的使用。以下分别进行详细说明,需说明的是,以下实施例的描述顺序不作为对实施例优选顺序的限定。
本申请提供一种显示面板,所述显示面板包括开孔区,围绕所述开孔区的显示区,所述显示区包括:第一显示区和围绕所述第一显示区的第二显示区,所述第一显示区设置有多条数据连接线,每条所述数据连接线连接两条沿同一方向延伸且分别位于所述开孔区两侧的数据线;其中,所述第一显示区还设置有多个第一虚拟导电图案,多个所述第一虚拟导电图案均匀分布于相邻所述数据连接线之间的间隙区域内。
本申请通过在相邻所述数据连接线(即data绕线)之间的间隙区域内均匀设置多个第一虚拟导电图案,从而使相邻所述数据连接线之间的狭缝变得更加不规则,大大减小了所述狭缝的面积,进而减弱了因数据连接线规律排列所造成的光栅衍射现象,降低了所述显示面板在亮屏状态下出现mura问题的几率,提高了显示质量。
具体的,图2为本申请实施例提供的显示面板的平面示意图。如图2所示,所述显示面板例如为AMOLED显示面板,所述显示面板包括开孔区10,围绕所述开孔区10的过渡区20,围绕所述过渡区20的显示区30。当然,本申请对所述显示面板的类型不作限制,所述显示面板还可以为液晶显示面板、QLED显示面板等。
本实施例中,所述显示面板包括显示侧和非显示侧,所述开孔区10设置有通孔或盲孔,用于实现透光功能,以使外界环境光能够从所述显示面板的显示侧以较高的效率穿过所述开孔区10,从而到达所述显示面板的非显示侧。相应的,在整机装置中,可以在所述显示面板的非显示侧设置一光学元件,并使所述光学元件与所述开孔区10对应设置,从而使所述光学元件实现较佳的感光功能。
本实施例中,所述过渡区20用于设置封装结构,以避免外界水氧从所述开孔区10进入所述显示区30,影响显示面板的显示质量。
本实施例中,所述显示区30包括第一显示区31和围绕所述第一显示区31的第二显示区32,所述第一显示区31和所述第二显示区32上均设置有阵列排布的像素单元,所述像素单元用于实现显示功能。具体的,所述第一显示区31包括多个第一像素区,所述第一显示区31的所述像素单元对应设置在各个所述第一像素区上;所述第二显示区32包括多个第二像素区,所述第二显示区32的所述像素单元对应设置在各个所述第二像素区上。
本实施例中,所述显示面板还可以包括非显示区,所述非显示区可以围绕于所述显示区30的外侧。
图3为本申请实施例提供的数据连接线的平面示意图;图4为图3中A处的局部放大图。结合图3和图4所示,所述第一显示区31设置有多条数据连接线40,每条所述数据连接线40连接两条沿同一方向延伸且分别位于所述开孔区10两侧的数据线,具体用于连接图2所示的位于所述开孔区10上下两侧的数据线,从而使位于所述开孔区10两侧的数据线实现相互搭接,保证数据信号的正常传输,且由于所述数据连接线40设置在所述显示区30,从而能够缩减所述过渡区20的宽度,实现窄边框的显示效果。
继续参照图3,所述数据连接线40包括顺序连接的第一折线部01、第二折线部02和第三折线部03,所述第二折线部02分别垂直于所述第一折线部01和所述第三折线部03,所述第一折线部01的一端与位于所述开孔区10一侧的数据线电性连接,所述第一折线部01的另一端与所述第二折线部02的一端电性连接,所述第三折线部03的一端与所述开孔区10另一侧的数据线电性连接,所述第三折线部03的另一端与所述第二折线部02的另一端电性连接。
由图3和图4可知,位于所述第一显示区31的数据连接线40按照一定规律有序排列。图5为本申请实施例提供的第一显示区的局部示意图,参照图5,为避免有序排列的所述数据连接线40造成光栅衍射现象,降低显示面板在亮屏状态下出现mura问题的几率,本申请提供的所述显示面板中,所述第一显示区31还设置有多个第一虚拟导电图案50,多个所述第一虚拟导电图案50均匀分布于相邻所述数据连接线40之间的间隙区域内。本申请通过在相邻所述数据连接线40之间的间隙区域内均匀设置多个第一虚拟导电图案50,从而使相邻所述数据连接线40之间的狭缝变得更加不规则,大大减小了所述狭缝的面积,进而减弱了因数据连接线40规律排列所造成的光栅衍射现象,降低了所述显示面板在亮屏状态下出现mura问题的几率,提高了显示质量。
另外,由上述内容可知,所述第一显示区31设置有所述数据连接线40和所述第一虚拟导电图案50,而在进行面板设计时,当所述第一显示区31和所述第二显示区32的图案化设计不一致、密度差异较大时,则容易导致显示面板在熄屏状态下的mura问题。图6为本申请实施例提供的第二显示区32的局部示意图,参照图6,为解决显示面板熄屏状态下的mura问题,本申请提供的显示面板中,在所述第二显示区32还设置有第二虚拟导电图案70。
具体的,参照图5和图6,所述第一显示区31包括阵列设置的多个第一像素区1001,在所述第一显示区31内,各所述数据连接线40和各所述第一虚拟导电图案50形成的第一组合图案100被各所述第一像素区1001限定形成多个第一子图案1002,每个所述第一子图案1002由四个所述第一虚拟导电图案50的四个部分和一个所述数据连接线40的其中一部分共同组成;所述第二显示区32包括阵列设置的多个第二像素区2001,所述显示面板还包括在所述第二显示区32阵列设置的多个第二虚拟导电图案70,各所述第二虚拟导电图案70形成的第二组合图案200被各所述第二像素区2001限定形成多个第二子图案2002,每个第二子图案2002由四个第二虚拟导电图案70的五个部分共同组成,其中,每个所述第二像素区2001由相邻的两条所述数据线、两条扫描线交叉限定形成,所述第一像素区1001的形状、面积与所述第二像素区2001的形状、面积相同,且所述第一子图案1002和所述第二子图案2002的图案相似度≥70%。本申请通过在所述第二显示区32设置第二虚拟导电图案70,并以一个像素区为单位,使所述第一像素区1001内的所述第一子图案1002与所述第二像素区2001内的第二子图案2002的相似度≥70%,从而能够使第二显示区32的第二组合图案200与第一显示区31的第一组合图案100的相似度提高,并趋于一致,从而能够改善所述显示面板的熄屏mura问题。具体的,所述第一子图案1002和所述第二子图案2002的图案相似度指所述第一像素区1001完全重合于所述第二像素区2001时,所述第一子图案1002与所述第二子图案2002重叠部分的面积,与所述第一子图案1002的面积的比值。
进一步的,图7为本申请实施例提供的第一显示区的另一局部示意图;图8为本申请实施例提供的第二显示区的另一局部示意图。结合图5-图8所示,所述数据连接线40包括多个第一单元41和多个第二单元42,相邻两个所述第一单元41通过一所述第二单元42相连接,且所述第一单元41在数据线延伸方向上的长度与所述第一虚拟导电图案50在数据线延伸方向上的长度相同;所述第二虚拟导电图案70包括第一部分71和第二部分72,其中,所述第一部分71与所述第一单元41的形状相同,所述第二部分72与所述第一虚拟导电图案50的形状相同。进一步的,所述第一部分71与所述第一单元41的面积相同,所述第二部分72与所述第一虚拟导电图案50的面积相同。由于所述第一部分71与所述第一单元41的形状、面积相同,所述第二部分72与所述第一虚拟导电图案50的形状、面积相同,因此,能够使第二显示区32的第二组合图案200与第一显示区31的第一组合图案100的相似度提高,并趋于一致,从而能够改善所述显示面板的熄屏mura问题。
本实施例中,各所述第一虚拟导电图案50具有第一电压;各所述第二虚拟导电图案70具有第二电压;其中,所述第一电压等于第二电压。具体的,由于所述第一显示区31的相邻所述数据连接线40之间的间隙区域内阵列设置有第一虚拟导电图案50,且第二显示区32阵列设置有多个第二虚拟导电图案70,所述第一虚拟导电图案50和所述第二虚拟导电图案70均具有导电性,在电路设计中,大面积的浮置虚拟导电图案设计容易出现静电炸伤的问题,为避免该问题,本申请将所述第一虚拟导电图案50与所述第二虚拟导电图案70与一电压端电性连接,从而使各所述第一虚拟导电图案50上的电压与各所述第二虚拟导电图案70上的电压相等,从而起到静电防护的作用。
本实施例中,所述显示面板还包括VDD信号线,各所述第一虚拟导电图案50和各所述第二虚拟导电图案70均与所述VDD信号线电性连接,从而使各所述第一虚拟导电图案50与各所述第二虚拟导电图案70具有相同的电压。
本实施例中,所述第一虚拟导电图案50、所述第二虚拟导电图案70与所述数据连接线40同层设置,从而使所述第一虚拟导电图案50、所述第二虚拟导电图案70与所述数据连接线40能够通过一道成膜工艺所形成,降低所述显示面板的生产制造成本。
下面对显示面板的膜层结构作进一步的说明。图9为本申请实施例提供的显示面板的显示区的膜层结构示意图。参照图9,所述显示面板包括:第一衬底基板101、第一缓冲层102、第二衬底基板103、第二缓冲层104、有源层105、第一栅极绝缘层106、第一栅极层107、第二栅极绝缘层108、第二栅极层109、层间绝缘层110、第一源漏极层111、第一平坦层112、第二源漏极层113、第二平坦层114、第二透明导电层115、第三平坦层116、第一透明导电层117、第四平坦层118、第三透明导电层119、阳极层120、像素定义层121,所述像素定义层121形成有多个像素定义开口1211。其中,所述第一虚拟导电图案50、所述第二虚拟导电图案70与所述数据连接线40由所述第一透明导电层117图案化所形成。
图10为现有技术(左)与本申请(右)显示区的第一透明导电层的平面示意图。结合图7-图10所示,在所述第一显示区31中,本申请的第一透明导电层117包括数据连接线40和第一虚拟导电图案50,本申请通过在所述第一显示区31相邻所述数据连接线40之间的间隙区域内设置所述第一虚拟导电图案50,从而能够有效减小相邻所述数据连接线40之间的间隙区域的面积,消除或减弱因数据连接线40规律走线形成的狭缝所导致的光栅衍射的问题;在所述第二显示区32中,本申请的第一透明导电层117包括第二虚拟导电图案70,所述第二虚拟导电图案70包括第一部分71、第二部分72、第三部分73、第四部分74和第五部分75,所述第一部分71的一端与所述第四部分74的一端相连接,所述第二部分72的一端与所述第三部分73的一端相连接,所述第五部分75的两端分别与所述第一部分71的另一端、第二部分72的另一端相连接,且所述第一部分71与所述第一单元41的形状、面积相同,所述第二部分72与所述第一虚拟导电图案50的形状、面积相同,因此,能够使所述第一透明导电层117在所述第一显示区31和所述第二显示区32的图案设计的相似度提高,并趋于一致,从而能够改善所述显示面板的熄屏mura问题。
继续参照图7-图10,本实施例中,所述显示区30阵列设置有多个薄膜晶体管和多个像素单元。具体的,所述薄膜晶体管例如为双栅薄膜晶体管,所述有源层105用于形成所述薄膜晶体管的沟道区、源极区和漏极区,所述第一栅极层107和所述第二栅极层109分别用于形成所述薄膜晶体管的第一栅极和第二栅极,所述第一源漏极层111用于形成所述薄膜晶体管的源极和漏极。所述像素单元包括与所述薄膜晶体管的漏极电性连接的阳极,覆盖于所述阳极层120上的有机发光层,和覆盖于所述有机发光层的阴极,其中,所述阳极层120用于形成所述阳极。需要说明的是,在不同的显示面板架构中,由于源极与漏极、阳极与阴极在某种情况下是可以相互转换的,因此,本申请中阳极还可以替换为阴极,漏极还可以替换为阳极。
本实施例中,所述薄膜晶体管位于所述第一透明导电层117的下方;所述像素单元位于所述第一透明导电层117的上方;所述第一透明导电层117还包括位于所述第一显示区31和所述第二显示区32的多个转接线60,所述转接线60通过过孔连接的方式分别与所述阳极和所述漏极电性连接;其中,所述第一虚拟导电图案50、所述第二虚拟导电图案70均与所述转接线60间隔设置。
本实施例中,在所述第一显示区31内,所述第一虚拟导电图案50与相邻的所述转接线60之间的最小距离≥3μm;所述第一虚拟导电图案50与相邻的所述数据连接线40之间的最小距离≥3μm。此种结构能够降低与所述第一透明导电层117电性连接的VDD信号线的负载,并减少因设置所述第一虚拟导电图案50而产生的静电,降低产生静电炸伤的风险。进一步的,所述第一虚拟导电图案50与相邻的所述转接线60之间的最小距离等于所述第一虚拟导电图案50与相邻的所述数据连接线40之间的最小距离。
本实施例中,所述第一显示区31的转接线60的结构与所述第二显示区32的转接线60的结构相同,所述第一显示区31的转接线60包括第一转接线和第二转接线,相应的,所述第二显示区32也包括相同结构设计的第一转接线和第二转接线。
本实施例中,所述第二透明导电层115位于所述薄膜晶体管和所述第一透明导电层117之间,其中,所述第一透明导电层117包括与所述VDD信号线电性连接的图案化结构,所述第一虚拟导电图案50、所述第二虚拟导电图案70分别通过过孔连接的方式与所述图案化结构电性连接,也即,所述图案化结构与所述第一虚拟导电图案50、所述第二虚拟导电图案70接入的电信号相同。所述第二透明导电层115中的所述图案化结构可以起到屏蔽电极的作用,防止所述第一透明导电层117与所述图案化结构下方的电极或走线之间产生串扰,影响显示质量。
另一方面,本申请还提供一种显示装置,所述显示装置包括光学元件和上述任一项所述的显示面板,所述显示面板包括显示侧和非显示侧,所述光学元件设置于所述显示面板的非显示侧,并与所述开孔区10对应设置。
综上所述,本申请提供一种显示面板及显示装置,所述显示面板包括开孔区,围绕所述开孔区的显示区,所述显示区包括:第一显示区和围绕所述第一显示区的第二显示区,所述第一显示区设置有多条数据连接线,每条所述数据连接线连接两条沿同一方向延伸且分别位于所述开孔区两侧的数据线;其中,所述第一显示区还设置有多个第一虚拟导电图案,多个所述第一虚拟导电图案均匀分布于相邻所述数据连接线之间的间隙区域内。本申请通过在相邻所述数据连接线之间的间隙区域内均匀设置多个第一虚拟导电图案,从而使相邻所述数据连接线之间的狭缝变得更加不规则,减小了狭缝的面积,进而减弱了因数据连接线规律排列所造成的光栅衍射现象,降低了所述显示面板在亮屏状态下出现mura问题的几率,提高了显示质量。
以上对本申请实施例所提供的一种显示面板及显示装置进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。

Claims (10)

1.一种显示面板,其特征在于,所述显示面板包括开孔区,围绕所述开孔区的显示区,所述显示区包括:第一显示区和围绕所述第一显示区的第二显示区,所述第一显示区设置有多条数据连接线,每条所述数据连接线连接两条沿同一方向延伸且分别位于所述开孔区两侧的数据线;
其中,所述第一显示区还设置有多个第一虚拟导电图案,多个所述第一虚拟导电图案均匀分布于相邻所述数据连接线之间的间隙区域内。
2.根据权利要求1所述的显示面板,其特征在于,所述第一显示区包括阵列设置的多个第一像素区,各所述数据连接线和各所述第一虚拟导电图案形成的第一组合图案被各所述第一像素区限定形成多个第一子图案;所述第二显示区包括阵列设置的多个第二像素区,所述显示面板还包括在所述第二显示区阵列设置的多个第二虚拟导电图案,各所述第二虚拟导电图案形成的第二组合图案被各所述第二像素区限定形成多个第二子图案,其中,每个所述第二像素区由相邻的两条所述数据线、两条扫描线交叉限定形成,所述第一像素区的形状、面积与所述第二像素区的形状、面积相同,且所述第一子图案和所述第二子图案的图案相似度≥70%。
3.根据权利要求2所述的显示面板,其特征在于,各所述第一虚拟导电图案具有第一电压;各所述第二虚拟导电图案具有第二电压;其中,所述第一电压等于所述第二电压。
4.根据权利要求3所述的显示面板,其特征在于,所述显示面板还包括VDD信号线,各所述第一虚拟导电图案和各所述第二虚拟导电图案均与所述VDD信号线电性连接。
5.根据权利要求4所述的显示面板,其特征在于,所述显示区设置有第一透明导电层,所述第一虚拟导电图案、所述第二虚拟导电图案、所述数据连接线由所述第一透明导电层图案化所形成。
6.根据权利要求5所述的显示面板,其特征在于,所述显示区阵列设置有多个薄膜晶体管和多个像素单元,所述薄膜晶体管位于所述第一透明导电层的下方,并包括源极和漏极;所述像素单元位于所述第一透明导电层的上方,并包括阳极;
其中,所述第一透明导电层还包括位于所述第一显示区和所述第二显示区的多个转接线,所述转接线通过过孔连接的方式分别与所述阳极和所述漏极电性连接;其中,所述第一虚拟导电图案、所述第二虚拟导电图案均与所述转接线间隔设置。
7.根据权利要求6所述的显示面板,其特征在于,在所述第一显示区内,所述第一虚拟导电图案与相邻的所述转接线之间的最小距离≥3μm;所述第一虚拟导电图案与相邻的所述数据连接线之间的最小距离≥3μm。
8.根据权利要求5所述的显示面板,其特征在于,所述显示区还设置有第二透明导电层,所述第二透明导电层位于所述薄膜晶体管和所述第一透明导电层之间,其中,所述第二透明导电层包括与所述VDD信号线电性连接的图案化结构,所述第一虚拟导电图案、所述第二虚拟导电图案分别通过过孔连接的方式与所述图案化结构电性连接。
9.根据权利要求1所述的显示面板,其特征在于,所述数据连接线包括顺序连接的第一折线部、第二折线部和第三折线部,所述第二折线部分别垂直于所述第一折线部和所述第三折线部。
10.一种显示装置,其特征在于,包括光学元件和如权利要求1-9任一项所述的显示面板,其中,所述显示面板包括显示侧和非显示侧,所述光学元件设置于所述显示面板的非显示侧,并与所述开孔区对应设置。
CN202210418678.6A 2022-04-20 2022-04-20 一种显示面板及显示装置 Pending CN114864640A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202210418678.6A CN114864640A (zh) 2022-04-20 2022-04-20 一种显示面板及显示装置
PCT/CN2022/094374 WO2023201830A1 (zh) 2022-04-20 2022-05-23 一种显示面板及显示装置
US17/781,128 US20240188352A1 (en) 2022-04-20 2022-05-23 Display panel and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210418678.6A CN114864640A (zh) 2022-04-20 2022-04-20 一种显示面板及显示装置

Publications (1)

Publication Number Publication Date
CN114864640A true CN114864640A (zh) 2022-08-05

Family

ID=82631956

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210418678.6A Pending CN114864640A (zh) 2022-04-20 2022-04-20 一种显示面板及显示装置

Country Status (3)

Country Link
US (1) US20240188352A1 (zh)
CN (1) CN114864640A (zh)
WO (1) WO2023201830A1 (zh)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150378228A1 (en) * 2014-06-30 2015-12-31 Shanghai Avic Optoelectronics Co., Ltd. Array substrate and liquid crystal display device
CN106094359A (zh) * 2016-08-19 2016-11-09 京东方科技集团股份有限公司 显示面板及显示装置
US20170154566A1 (en) * 2015-12-01 2017-06-01 Lg Display Co., Ltd. Display device
CN110070820A (zh) * 2019-04-23 2019-07-30 厦门天马微电子有限公司 一种显示面板、其驱动方法及显示装置
WO2020019415A1 (zh) * 2018-07-25 2020-01-30 武汉华星光电技术有限公司 显示面板
CN110767714A (zh) * 2019-03-25 2020-02-07 昆山国显光电有限公司 透明阵列基板、透明显示面板、显示面板及显示终端
WO2020192024A1 (zh) * 2019-03-27 2020-10-01 武汉华星光电半导体显示技术有限公司 显示面板及显示装置
CN111951687A (zh) * 2020-08-31 2020-11-17 京东方科技集团股份有限公司 一种显示面板及显示装置
CN113707092A (zh) * 2021-09-10 2021-11-26 武汉华星光电半导体显示技术有限公司 显示面板及电子装置
CN114300509A (zh) * 2020-10-08 2022-04-08 三星显示有限公司 显示面板和显示设备

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008146051A (ja) * 2007-11-22 2008-06-26 Toshiba Matsushita Display Technology Co Ltd El表示装置
CN106601712B (zh) * 2015-10-20 2019-03-05 力成科技股份有限公司 载体衬底
JP2019144589A (ja) * 2019-04-29 2019-08-29 株式会社半導体エネルギー研究所 液晶表示装置
CN111710257B (zh) * 2020-06-02 2021-07-09 嘉兴驭光光电科技有限公司 衍射抑制显示屏以及移动终端设备
CN112885876B (zh) * 2021-01-18 2022-10-04 武汉华星光电半导体显示技术有限公司 显示装置
CN215896403U (zh) * 2021-09-18 2022-02-22 北京小米移动软件有限公司 显示面板及显示装置

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150378228A1 (en) * 2014-06-30 2015-12-31 Shanghai Avic Optoelectronics Co., Ltd. Array substrate and liquid crystal display device
US20170154566A1 (en) * 2015-12-01 2017-06-01 Lg Display Co., Ltd. Display device
CN106094359A (zh) * 2016-08-19 2016-11-09 京东方科技集团股份有限公司 显示面板及显示装置
WO2020019415A1 (zh) * 2018-07-25 2020-01-30 武汉华星光电技术有限公司 显示面板
CN110767714A (zh) * 2019-03-25 2020-02-07 昆山国显光电有限公司 透明阵列基板、透明显示面板、显示面板及显示终端
WO2020192024A1 (zh) * 2019-03-27 2020-10-01 武汉华星光电半导体显示技术有限公司 显示面板及显示装置
CN110070820A (zh) * 2019-04-23 2019-07-30 厦门天马微电子有限公司 一种显示面板、其驱动方法及显示装置
CN111951687A (zh) * 2020-08-31 2020-11-17 京东方科技集团股份有限公司 一种显示面板及显示装置
CN114300509A (zh) * 2020-10-08 2022-04-08 三星显示有限公司 显示面板和显示设备
CN113707092A (zh) * 2021-09-10 2021-11-26 武汉华星光电半导体显示技术有限公司 显示面板及电子装置

Also Published As

Publication number Publication date
US20240188352A1 (en) 2024-06-06
WO2023201830A1 (zh) 2023-10-26

Similar Documents

Publication Publication Date Title
CN108445686B (zh) 阵列基板、显示面板与显示装置
KR101346921B1 (ko) 평판 표시 장치 및 그 제조방법
KR100947273B1 (ko) 횡전계형 액정표시장치용 어레이 기판
US20220308411A1 (en) Array substrate, light control panel, and display device
KR102675031B1 (ko) 표시장치
TWI753527B (zh) 顯示裝置
KR20080000496A (ko) 액정표시장치용 어레이 기판 및 그 제조방법
KR20070119344A (ko) 액정표시장치용 어레이 기판
US20220376003A1 (en) Display panel and display apparatus
CN113053309B (zh) 显示面板和显示装置
US20150185576A1 (en) Active Device Substrate and Display Panel Using The Same
CN109557733B (zh) 阵列基板、显示面板和显示装置
CN111580316A (zh) 显示面板及电子装置
US20150116605A1 (en) Display panel
CN110568655B (zh) 一种显示面板及显示装置
CN111427207B (zh) 一种显示面板和显示装置
KR100473588B1 (ko) 액정 표시 장치용 어레이 기판
CN114864640A (zh) 一种显示面板及显示装置
KR20110024602A (ko) 액정표시장치용 어레이 기판
CN115311975A (zh) 一种显示面板及显示装置
CN115274799A (zh) 一种显示面板及显示装置
KR101374111B1 (ko) 박막 트랜지스터의 정전기 방지회로 및 그의 제조 방법
CN114609837B (zh) 一种显示面板及显示装置
TWI771244B (zh) 顯示裝置
CN114911092B (zh) 显示面板及其制作方法、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination