CN114679838A - 印刷电路板 - Google Patents

印刷电路板 Download PDF

Info

Publication number
CN114679838A
CN114679838A CN202110629997.7A CN202110629997A CN114679838A CN 114679838 A CN114679838 A CN 114679838A CN 202110629997 A CN202110629997 A CN 202110629997A CN 114679838 A CN114679838 A CN 114679838A
Authority
CN
China
Prior art keywords
circuit pattern
layer
metal layer
insulating layer
width
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110629997.7A
Other languages
English (en)
Inventor
姜善荷
金容勳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electro Mechanics Co Ltd
Original Assignee
Samsung Electro Mechanics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electro Mechanics Co Ltd filed Critical Samsung Electro Mechanics Co Ltd
Publication of CN114679838A publication Critical patent/CN114679838A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0296Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
    • H05K1/0298Multilayer circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • H05K3/4682Manufacture of core-less build-up multilayer circuits on a temporary carrier or on a metal foil
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/185Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/28Applying non-metallic protective coatings
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • H05K3/4652Adding a circuit layer by laminating a metal foil or a preformed metal foil pattern
    • H05K3/4655Adding a circuit layer by laminating a metal foil or a preformed metal foil pattern by using a laminate characterized by the insulating layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4697Manufacturing multilayer circuits having cavities, e.g. for mounting components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/115Via connections; Lands around holes or via connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09654Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
    • H05K2201/09727Varying width along a single conductor; Conductors or pads having different widths
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • H05K3/4661Adding a circuit layer by direct wet plating, e.g. electroless plating; insulating materials adapted therefor

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

本公开提供一种印刷电路板,所述印刷电路板包括:绝缘层;第一电路图案,嵌在所述绝缘层的一个表面中;以及第二电路图案,设置在所述绝缘层的所述一个表面上,并且包括第一金属层和设置在所述第一金属层上的第二金属层。所述第一金属层的平均宽度比所述第二金属层的平均宽度宽。

Description

印刷电路板
本申请要求于2020年12月24日在韩国知识产权局提交的第10-2020-0182933号韩国专利申请的优先权的权益,该韩国专利申请的公开内容通过引用被全部包含于此。
技术领域
本公开涉及一种印刷电路板。
背景技术
已需求对移动装置等中使用的印刷电路板进行性能改善和小型化,因此,需要有效地利用小型化的印刷电路板的面积。
此时,可形成嵌在绝缘层中的嵌入电路图案,以实现包括在印刷电路板中的精细电路图案和过孔,并以高密度布置它们。
发明内容
本公开的一方面提供一种可小型化的印刷电路板。
本公开的另一方面提供一种包括以高密度布置的精细电路图案的印刷电路板。
根据本公开的一方面,一种印刷电路板可包括:绝缘层;第一电路图案,嵌在所述绝缘层的一个表面中;以及第二电路图案,设置在所述绝缘层的所述一个表面上并且包括第一金属层和设置在所述第一金属层上的第二金属层。所述第一金属层的平均宽度可比所述第二金属层的平均宽度宽。
根据本公开的一方面,一种印刷电路板可包括:绝缘层;第一电路图案,嵌在所述绝缘层的一个表面中;以及第二电路图案,设置在所述绝缘层的所述一个表面上。所述第二电路图案的与所述绝缘层的所述一个表面接触的一个表面的宽度可比所述第二电路图案的与所述第二电路图案的所述一个表面相对的另一表面的宽度宽。
附图说明
通过以下结合附图的具体实施方式,本公开的以上和其他方面、特征和优点将被更清楚地理解,在附图中:
图1是示意性示出电子装置系统的示例的框图;
图2是示意性示出电子装置的示例的平面图;
图3是示意性示出根据示例性实施例的印刷电路板的截面图,以及部分区域的放大图;
图4是示意性示出根据另一示例性实施例的印刷电路板的截面图,以及部分区域的放大图;
图5A至图5L是示意性示出根据示例性实施例的用于制造印刷电路板的工艺的示图;以及
图6A至图6L是示意性示出根据示例性实施例的用于制造印刷电路板的另一工艺的示图。
具体实施方式
在下文中,将参照附图详细地描述本公开的示例性实施例。
图1是示意性示出电子装置系统的示例的框图。
参照图1,电子装置1000可将主板1010容纳在其中。芯片相关组件1020、网络相关组件1030、其他组件1040等可物理连接或电连接到主板1010。这些组件可通过各种信号线1090连接到下面将要描述的其他组件。
芯片相关组件1020可包括:存储器芯片,诸如易失性存储器(例如,动态随机存取存储器(DRAM))、非易失性存储器(例如,只读存储器(ROM))或闪存;应用处理器芯片,诸如中央处理器(例如,中央处理单元(CPU))、图形处理器(例如,图形处理单元(GPU))、数字信号处理器、密码处理器、微处理器或微控制器;以及逻辑芯片,诸如模数转换器(ADC)或专用集成电路(ASIC)。然而,芯片相关组件1020不限于此,而是还可包括其他类型的芯片相关组件。另外,芯片相关组件1020可彼此组合。芯片相关组件1020可以是包括上述芯片或者组件的封装件的形式。
网络相关组件1030可包括与诸如以下协议兼容或者根据诸如以下协议操作的组件:无线保真(Wi-Fi)(电气与电子工程师协会(IEEE)802.11族等)、全球微波接入互操作性(WiMAX)(IEEE 802.16族等)、IEEE 802.20、长期演进(LTE)、演进仅数据(Ev-DO)、高速分组接入+(HSPA+)、高速下行链路分组接入+(HSDPA+)、高速上行链路分组接入+(HSUPA+)、增强型数据GSM环境(EDGE)、全球移动通信系统(GSM)、全球定位系统(GPS)、通用分组无线业务(GPRS)、码分多址(CDMA)、时分多址(TDMA)、数字增强型无绳电信(DECT)、蓝牙、3G协议、4G协议和5G协议以及在上述协议之后指定的任意其他无线协议和有线协议。然而,网络相关组件1030不限于此,而是还可包括与各种其他无线标准或协议或者有线标准或协议兼容或者根据各种其他无线标准或协议或者有线标准或协议操作的组件。另外,网络相关组件1030可与上述芯片相关组件1020组合。
其他组件1040可包括高频率电感器、铁氧体电感器、功率电感器、铁氧体磁珠、低温共烧陶瓷(LTCC)组件、电磁干扰(EMI)滤波器、多层陶瓷电容器(MLCC)等。然而,其他组件1040不限于此,而是还可包括用于各种其他目的的片式组件形式的无源元件等。另外,其他组件1040可与上述芯片相关组件1020和/或上述网络相关组件1030组合。
根据电子装置1000的类型,电子装置1000可包括可物理连接或电连接到主板1010或者可不物理连接或不电连接到主板1010的其他组件。其他组件的示例可包括相机1050、天线1060、显示器1070和电池1080。然而,其他组件不限于此,而是可包括音频编解码器、视频编解码器、功率放大器、指南针、加速度计、陀螺仪、扬声器、大容量存储装置(例如,硬盘驱动器)、光盘(CD)、数字通用盘(DVD)等。此外,根据电子装置1000的类型,电子装置1000可包括用于各种目的的其他组件。
电子装置1000可以是智能电话、个人数字助理(PDA)、数字摄像机、数码相机、网络系统、计算机、监视器、平板PC、膝上型PC、上网本PC、电视机、视频游戏机、智能手表、汽车组件等。然而,电子装置1000不限于此,而可以是能够处理数据的任意其他电子装置。
图2是示意性示出电子装置的示例的平面图。
参照图2,电子装置可以是例如智能电话1100。调制解调器1101以及通过刚性印刷电路板、柔性印刷电路板和/或刚柔印刷电路板连接到调制解调器1101的各种类型的天线模块1102、1103、1104、1105和1106可设置在智能电话1100中。根据需要,无线保真(Wi-Fi)模块1107也可设置在智能电话1100中。天线模块1102、1103、1104、1105和1106可包括用于5G移动通信的不同频带的天线模块1102、1103、1104和1005(诸如用于3.5GHz频带的天线模块1102、用于5GHz频带的天线模块1103、用于28GHz频带的天线模块1104和用于39GHz频带的天线模块1105),并且还可包括用于4G的天线模块1106,但不限于此。此外,电子装置不一定局限于智能电话1100,而可以是如上所述的其他电子装置。
印刷电路板
图3是示意性示出根据示例性实施例的印刷电路板的截面图,以及部分区域的放大图。
参照图3,印刷电路板可包括绝缘层111和112、电路图案121、122、123和124以及过孔131和132,并且还可包括钝化层140。
绝缘层111和112可以是多个绝缘层111和112,电路图案121、122、123和124可以是多个电路图案121、122、123和124,过孔131和132可以是多个过孔131和132。
具体地,印刷电路板可包括:第一绝缘层111;第一电路图案121,嵌在第一绝缘层111的一个表面中;第二电路图案122,设置在第一绝缘层111的所述一个表面上;第三电路图案123,设置在第一绝缘层111的与所述一个表面相对的另一表面上;第一过孔131,贯穿第一绝缘层111并将第三电路图案123和第一电路图案121彼此连接;第二绝缘层112,设置在第一绝缘层111的另一表面上并覆盖第三电路图案123;第四电路图案124,设置在第二绝缘层112上;以及第二过孔132,贯穿第二绝缘层112并将第四电路图案124和第三电路图案123彼此连接。
此外,第一电路图案121、第二电路图案122、第三电路图案123和第四电路图案124可以各自是设置在同一层上并彼此间隔开的多个电路图案。例如,第一电路图案121可以是设置在同一层上并彼此间隔开的多个第一电路图案121,第二电路图案122可以是设置在同一层上并彼此间隔开的多个第二电路图案122,第三电路图案123可以是设置在同一层上并彼此间隔开的多个第三电路图案123,第四电路图案124可以是设置在同一层上并彼此间隔开的多个第四电路图案124。
然而,理所当然的是,多个绝缘层111和112的数量、多个电路图案121、122、123和124的数量以及多个过孔131和132的数量不限于附图中所示的数量。此外,理所当然的是,多个第一电路图案121的数量、多个第二电路图案122的数量、多个第三电路图案123的数量以及多个第四电路图案124的数量也不限于附图中所示的数量。
此外,根据示例性实施例的印刷电路板包括嵌在第一绝缘层111的所述一个表面中的第一电路图案121和设置在第一绝缘层111的所述一个表面上的第二电路图案122两者。这里,第一电路图案121和第二电路图案122可设置为彼此不对准,例如,第一电路图案121和第二电路图案122可交替地设置在钝化层140与第一绝缘层111之间的界面处,从而构造不同的布线层。因此,电路图案可通过在第一绝缘层111的所述一个表面中形成第一电路图案121(多个电路图案)和在第一绝缘层111的所述一个表面上形成第二电路图案122(多个电路图案)而以高密度布置。结果,印刷电路板可小型化。
这里,第一电路图案121的宽度和第二电路图案122的宽度中的至少一者可小于第三电路图案123的宽度和第四电路图案124的宽度中的至少一者。例如,第一电路图案121的宽度和第二电路图案122的宽度可均小于第三电路图案123的宽度和第四电路图案124的宽度。也就是说,第一电路图案121和第二电路图案122可以是精细电路图案。
此外,第一电路图案121可包括一个金属层。如稍后所述,可通过在包括在载体基板中的金属箔上执行镀覆来形成第一电路图案121,然后,可通过蚀刻等去除设置在第一电路图案121上的金属箔而将第一电路图案121形成为仅包括一个金属层。
第一电路图案121可具有与第一绝缘层111的所述一个表面共面的表面。然而,当通过蚀刻等去除设置在第一电路图案121上的金属箔时,可一起蚀刻第一电路图案121的一部分。在这种情况下,第一电路图案121的下表面可定位为比第一绝缘层111的所述一个表面更向内。
第二电路图案122可包括第一金属层1221和设置在第一金属层1221上的第二金属层1222。如稍后所述,可通过在包括在载体基板中的金属箔上执行镀覆来形成第二电路图案122,然后,可通过不去除设置在第二电路图案122上的金属箔而将第二电路图案122形成为包括多个金属层。然而,第二电路图案122可包括比附图中所示的金属层多的金属层。例如,第二电路图案122还可包括设置在第一金属层1221与第二金属层1222之间的第三金属层。
第一金属层1221的厚度可小于第二金属层1222的厚度。如稍后所述,第一金属层1221可以是附着到载体基板的金属箔,并且可在形成第一电路图案121和第二金属层1222时用作种子层。
第一金属层1221可具有与第一绝缘层111的所述一个表面共面的表面。例如,这样的结构可通过以下步骤来实现:在载体基板的金属箔上形成第一电路图案121,层叠第一绝缘层111,在金属箔的与形成有第一电路图案121的表面相对的表面上形成第二金属层1222,然后去除除了与第二金属层1222对应的区域之外的区域中的金属箔以形成第一金属层1221。作为另一示例,这样的结构还可通过以下步骤来实现:在载体基板的金属箔上形成第一电路图案121,层叠第一绝缘层111,在金属箔的与形成有第一电路图案121的表面相对的表面上形成镀层,然后蚀刻金属箔和镀层以形成第一金属层1221和第二金属层1222。
在同一第二电路图案122中,第一金属层1221的平均宽度可比第二金属层1222的平均宽度宽。平均宽度可意味着n个任意点处的算术平均值。此外,第一金属层1221的面向第一绝缘层111的一个表面的宽度W1可比第一金属层1221的与第一金属层1221的所述一个表面相对的另一表面的宽度W2宽。
如上所述,第一金属层1221可以是附着到载体基板的金属箔。由于蚀刻金属箔的速度相对低于蚀刻镀层的速度,因此第一金属层1221的所述一个表面被蚀刻的程度相对低于第一金属层1221的所述另一表面被蚀刻的程度。结果,第一金属层1221的所述一个表面的宽度W1可比所述另一表面的宽度W2宽。
用于形成第二金属层1222的方法没有特别限制。然而,可通过在第一金属层1221上执行电镀或无电镀覆来形成第二金属层1222。
第二金属层1222的面向第一金属层1221的一个表面的宽度W3可与第二金属层1222的与第二金属层1222的所述一个表面相对的另一表面的宽度W4基本相同或相似。在类似的方面,第二金属层1222的所述一个表面的宽度W3与第二金属层1222的所述另一表面的宽度W4之间的差可小于第一金属层1221的所述一个表面的宽度W1与第一金属层1221的所述另一表面的宽度W2之间的差。此外,第一金属层1221的所述一个表面的宽度W1可大于第二金属层1222的所述另一表面的宽度W4。
如稍后所述,第二金属层1222可通过半加成工艺(SAP)来形成。在这种情况下,第二金属层1222的面向第一金属层1221的所述一个表面的宽度W3和第二金属层1222的与第二金属层1222的所述一个表面相对的另一表面的宽度W4基本相同或相似的结构可通过在形成第一金属层1221的区域中设置具有开口的阻镀剂层并执行镀覆以填充开口来实现。
钝化层140可设置在第一绝缘层111的所述一个表面上并覆盖第二电路图案122。钝化层140可具有开口,第一电路图案121通过该开口至少部分地暴露。此外,钝化层140还可设置在第二绝缘层112的一个表面上,并且具有使第四电路图案124的至少一部分暴露的开口。
钝化层140可以是阻焊剂,但不限于此,已知的绝缘材料可用于钝化层140。
此外,通常用于基板的绝缘层的绝缘材料可用于形成绝缘层111和112而没有限制。绝缘层111和112中的每个的材料可以是环氧树脂、双马来酰亚胺基树脂和通过将诸如玻璃纤维(或玻璃布或玻璃织物)的芯材料或无机填料(诸如二氧化硅(SiO2))浸渍在环氧树脂或双马来酰亚胺基树脂中而制备的树脂(诸如半固化片、味之素堆积膜(AjinomotoBuild-up Film,ABF)、FR-4或双马来酰亚胺三嗪(BT))中的至少一种。多个绝缘层111和112的材料可彼此相同或彼此不同。
电路图案121、122、123和124中的每个的材料可以是导电材料。例如,电路图案121、122、123和124中的每个的材料可以是铜(Cu)、铝(Al)、银(Ag)、锡(Sn)、金(Au)、镍(Ni)、铅(Pb)、钛(Ti)或它们的合金。多个电路图案121、122、123和124的材料可彼此相同或彼此不同。
过孔131和132中的每个的材料可以是诸如铜(Cu)、铝(Al)、银(Ag)、锡(Sn)、金(Au)、镍(Ni)、铅(Pb)、钛(Ti)或它们的合金的导电材料。过孔131和132中的每个可以是完全填充有导电材料的填充型过孔,或者导电材料沿着每个通路孔的壁形成的共形过孔。在导电材料沿着每个通路孔的壁形成的共形过孔的情况下,通路孔可填充有绝缘材料。过孔131和132中的每个可具有已知的形状,诸如圆柱形形状或锥形形状。多个过孔131和132的材料和/或形状可彼此相同或彼此不同。
图4是示意性示出根据另一示例性实施例的印刷电路板的截面图,以及部分区域的放大图。
参照图4,第二金属层1222的面向第一金属层1221的所述一个表面的宽度W3可比第二金属层1222的与第二金属层1222的所述一个表面相对的所述另一表面的宽度W4宽。因此,第二电路图案122可具有宽度在从第二金属层1222朝向第一金属层1221的方向上增大的结构。然而,第二电路图案122可具有宽度在从第二金属层1222朝向第一金属层1221的方向上减小的至少一个区域。
如稍后所述,在通过应用诸如封孔的减成法形成包括第一金属层1221和第二金属层1222的第二电路图案122的情况下,可在从作为第二电路图案122的表面层的第二金属层1222朝向作为第二电路图案122的内部层的第一金属层1221的方向上降低蚀刻速度,从而实现这样的结构。
在这种情况下,第二金属层1222的所述一个表面的宽度W3与第二金属层1222的所述另一表面的宽度W4之间的差可小于第一金属层1221的所述一个表面的宽度W1与第一金属层1221的所述另一表面的宽度W2之间的差。第二金属层1222可以是镀层,第一金属层1221可以是金属箔。由于蚀刻金属箔的速度相对低于蚀刻镀层的速度,因此可实现第一金属层1221的所述一个表面的宽度W1与第一金属层1221的所述另一表面的宽度W2之间的差大于第二金属层1222的所述一个表面的宽度W3与第二金属层1222的所述另一表面的宽度W4之间的差的结构。
图5A至图5L是示意性示出根据示例性实施例的用于制造印刷电路板的工艺的示图。
参照图5A,制备第一金属箔12和第二金属箔13设置在绝缘基板11的一个表面或相对的表面上的载体基板10。这里,可在第一金属箔12与第二金属箔13之间另外设置释放层。
参照图5B,在第二金属箔13上形成第一电路图案21。第二金属箔13可用作种子层,并且可通过执行电镀等来形成第一电路图案21。
参照图5C,在第一电路图案21上层叠第一绝缘层22。
参照图5D,在第一绝缘层22中形成第一过孔23并在第一绝缘层22上形成第三电路图案31。可通过在第一绝缘层22中形成通路孔,在第一绝缘层22的表面和每个通路孔的壁表面上形成无电镀层,然后在无电镀层上形成电镀层来形成第一过孔23和第三电路图案31。
参照图5E,在第一绝缘层22上层叠第二绝缘层32以覆盖第三电路图案31。
参照图5F,在第二绝缘层32中形成第二过孔33并在第二绝缘层32上形成第四电路图案41。可通过在第二绝缘层32中形成通路孔,在第二绝缘层32的表面和每个通路孔的壁表面上形成无电镀层,然后在无电镀层上形成电镀层来形成第二过孔33和第四电路图案41。
参照图5G,将第一金属箔12和第二金属箔13彼此分离。
参照图5H,在第二金属箔13上设置具有开口的阻镀剂层R。在与形成稍后将描述的镀层51的区域对应的区域中形成开口。
参照图5I,在阻镀剂层R的开口中形成镀层51。可通过在第二金属箔13上执行电镀来形成镀层51。
参照图5J,可通过脱层等去除阻镀剂层R。
参照图5K,通过蚀刻等去除形成在除了形成有镀层51的区域之外的区域中的第二金属箔13。也就是说,在根据示例性实施例的用于制造印刷电路板的工艺中,通过半加成工艺形成包括第二金属箔13和镀层51的第二电路图案。
这里,如上所述,第四电路图案41可包括无电镀层和电镀层,并且可在去除形成在除了形成有镀层51的区域之外的区域中的第二金属箔13时一起去除形成在除了形成第四电路图案41的区域之外的区域中的无电镀层。
参照图5L,形成钝化层60。可通过涂覆阻焊剂墨(solder resist ink)等来形成钝化层60。
虽然在图5A至图5L中使用与图3或图4中的附图标记不同的附图标记,但图3或图4中所示的印刷电路板可基于图5A至图5L中所示的制造工艺形成。
图6A至图6L是示意性示出根据示例性实施例的用于制造印刷电路板的另一工艺的示图。
参照图6A,制备第一金属箔12和第二金属箔13设置在绝缘基板11的一个表面或相对的表面上的载体基板10。这里,可在第一金属箔12与第二金属箔13之间另外设置释放层。
参照图6B,在第二金属箔13上形成第一电路图案21。第二金属箔13可用作种子层,并且可通过执行电镀等来形成第一电路图案21。
参照图6C,可在第一电路图案21上层叠第一绝缘层22。
参照图6D,可在第一绝缘层22中形成第一过孔23并在第一绝缘层22上形成第三电路图案31。可通过在第一绝缘层22中形成通路孔,在第一绝缘层22的表面和每个通路孔的壁表面上形成无电镀层,然后在无电镀层上形成电镀层来形成第一过孔23和第三电路图案31。
参照图6E,在第一绝缘层22上层叠第二绝缘层32以覆盖第三电路图案31。
参照图6F,在第二绝缘层32中形成第二过孔33并在第二绝缘层32上形成第四电路图案41。可通过在第二绝缘层32中形成通路孔,在第二绝缘层32的表面和每个通路孔的壁表面上形成无电镀层,然后在无电镀层上形成电镀层来形成第二过孔33和第四电路图案41。
参照图6G,将第一金属箔12和第二金属箔13彼此分离。
参照图6H,在第二金属箔13上形成镀层51。可通过在第二金属箔13上执行电镀来形成镀层51。
参照图6I,在镀层51上设置具有开口的抗蚀剂层R1。可在除了与第二电路图案对应的区域之外的区域中形成开口。
参照图6J,通过蚀刻等去除设置在除了与第二电路图案对应的区域之外的区域中的第二金属箔13和镀层51。也就是说,在根据示例性实施例的用于制造印刷电路板的工艺中,通过封孔形成包括第二金属箔13和镀层51的第二电路图案。
参照图6K,可通过脱层等去除抗蚀剂层R1。
参照图6L,形成钝化层60。可通过涂覆阻焊剂墨等来形成钝化层60。
虽然在图6A至图6L中使用与图3或图4中的附图标记不同的附图标记,但图3或图4中所示的印刷电路板可基于图6A至图6L中所示的制造工艺形成。
然而,理所当然的是,根据本公开的用于制造印刷电路板的工艺不限于以上在本说明书中描述的工艺。
如上所述,根据本公开中的示例性实施例,可提供可小型化的印刷电路板。
另外,可提供包括以高密度布置的精细电路图案的印刷电路板。
虽然上面已经示出和描述了示例性实施例,但是对于本领域技术人员来说将易于理解的是,在不脱离由所附权利要求限定的本公开的范围的情况下,可进行修改和变化。

Claims (17)

1.一种印刷电路板,包括:
绝缘层;
第一电路图案,嵌在所述绝缘层的一个表面中;以及
第二电路图案,设置在所述绝缘层的所述一个表面上,并且包括第一金属层和设置在所述第一金属层上的第二金属层,
其中,所述第一金属层的平均宽度比所述第二金属层的平均宽度宽。
2.如权利要求1所述的印刷电路板,其中,所述第一金属层的面向所述绝缘层的一个表面的宽度比所述第一金属层的与所述第一金属层的所述一个表面相对的另一表面的宽度宽。
3.如权利要求1所述的印刷电路板,其中,所述第二金属层的面向所述第一金属层的一个表面的宽度大于或等于所述第二金属层的与所述第二金属层的所述一个表面相对的另一表面的宽度。
4.如权利要求1所述的印刷电路板,其中,所述第一金属层的厚度小于所述第二金属层的厚度。
5.如权利要求1所述的印刷电路板,其中,所述第一金属层具有与所述绝缘层的所述一个表面共面的表面。
6.如权利要求1所述的印刷电路板,所述印刷电路板还包括设置在所述绝缘层的与所述绝缘层的所述一个表面相对的另一表面上的第三电路图案,
其中,所述第一电路图案的宽度和所述第二电路图案的宽度中的至少一者小于所述第三电路图案的宽度。
7.如权利要求1所述的印刷电路板,其中,所述第一电路图案包括一个金属层。
8.如权利要求1-7中任一项所述的印刷电路板,其中,所述第一电路图案和所述第二电路图案设置为彼此不对准。
9.如权利要求1所述的印刷电路板,所述印刷电路板还包括设置在所述绝缘层的所述一个表面上并覆盖所述第二电路图案的钝化层。
10.如权利要求9所述的印刷电路板,其中,所述钝化层覆盖整个所述第二电路图案。
11.如权利要求1-7、9和10中任一项所述的印刷电路板,其中,所述第一金属层的面向所述绝缘层的一个表面的宽度和所述第一金属层的与所述第一金属层的所述一个表面相对的另一表面的宽度之间的差大于所述第二金属层的面向所述第一金属层的一个表面的宽度与所述第二金属层的与所述第二金属层的所述一个表面相对的另一表面的宽度之间的差。
12.一种印刷电路板,包括:
绝缘层;
第一电路图案,嵌在所述绝缘层的一个表面中;以及
第二电路图案,设置在所述绝缘层的所述一个表面上,
其中,所述第二电路图案的与所述绝缘层的所述一个表面接触的一个表面的宽度比所述第二电路图案的与所述第二电路图案的所述一个表面相对的另一表面的宽度宽。
13.如权利要求12所述的印刷电路板,所述印刷电路板还包括设置在所述绝缘层的与所述绝缘层的所述一个表面相对的另一表面上的第三电路图案,
其中,所述第一电路图案的宽度和所述第二电路图案的宽度中的至少一者小于所述第三电路图案的宽度。
14.如权利要求12所述的印刷电路板,所述印刷电路板还包括设置在所述绝缘层的所述一个表面上并覆盖所述第二电路图案的钝化层。
15.如权利要求14所述的印刷电路板,其中,所述钝化层覆盖整个所述第二电路图案。
16.如权利要求14或15所述的印刷电路板,其中,所述第一电路图案和所述第二电路图案交替地设置在所述钝化层与所述绝缘层之间的界面处。
17.如权利要求12所述的印刷电路板,所述印刷电路板还包括:
第三电路图案,设置在所述绝缘层的与所述绝缘层的所述一个表面相对的另一表面上;
另一绝缘层,设置在所述绝缘层的所述另一表面上并覆盖所述第三电路图案;
第四电路图案,设置在所述另一绝缘层的与接触所述绝缘层的一个表面相对的另一表面上,
其中,所述第一电路图案的宽度和所述第二电路图案的宽度中的至少一者小于所述第三电路图案的宽度和所述第四电路图案的宽度中的至少一者。
CN202110629997.7A 2020-12-24 2021-06-07 印刷电路板 Pending CN114679838A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020200182933A KR20220091831A (ko) 2020-12-24 2020-12-24 인쇄회로기판
KR10-2020-0182933 2020-12-24

Publications (1)

Publication Number Publication Date
CN114679838A true CN114679838A (zh) 2022-06-28

Family

ID=82069702

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110629997.7A Pending CN114679838A (zh) 2020-12-24 2021-06-07 印刷电路板

Country Status (3)

Country Link
US (1) US20220210913A1 (zh)
KR (1) KR20220091831A (zh)
CN (1) CN114679838A (zh)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070097598A (ko) * 2002-12-13 2007-10-04 가부시키가이샤 가네카 열가소성 폴리이미드 수지 필름, 적층체 및 그것을포함하는 인쇄 배선판의 제조 방법
JP4253280B2 (ja) * 2003-12-05 2009-04-08 三井金属鉱業株式会社 プリント配線基板の製造方法
JP2007067191A (ja) * 2005-08-31 2007-03-15 Seiko Epson Corp 回路基板および回路基板の製造方法
JP2009043914A (ja) * 2007-08-08 2009-02-26 Ishida Yukio 配線板の製造法および配線板
US8933556B2 (en) * 2010-01-22 2015-01-13 Ibiden Co., Ltd. Wiring board
JP5706386B2 (ja) * 2012-10-16 2015-04-22 住友金属鉱山株式会社 2層フレキシブル基板、並びに2層フレキシブル基板を基材としたプリント配線板
CN107920415B (zh) * 2016-10-06 2020-11-03 鹏鼎控股(深圳)股份有限公司 具厚铜线路的电路板及其制作方法

Also Published As

Publication number Publication date
KR20220091831A (ko) 2022-07-01
US20220210913A1 (en) 2022-06-30

Similar Documents

Publication Publication Date Title
CN112992883A (zh) 嵌有电子组件的基板
CN112996241A (zh) 嵌有电子组件的基板及电子封装件
CN114466509A (zh) 具有嵌入式桥的印刷电路板及制造其的方法
CN113873756A (zh) 印刷电路板
CN114628880A (zh) 天线基板
CN114679838A (zh) 印刷电路板
CN114390776A (zh) 印刷电路板和印刷电路板组件
CN112996222A (zh) 嵌有电子组件的基板
CN112992844A (zh) 电子组件嵌入式基板
US11715680B2 (en) Printed circuit board
US11903129B2 (en) Printed circuit board
US12004292B2 (en) Printed circuit board
US11856701B2 (en) Printed circuit board
US11521922B2 (en) Printed circuit board
CN113038705B (zh) 嵌有电子组件的基板
US20230335479A1 (en) Printed circuit board
CN112996223B (zh) 印刷电路板
US20230199975A1 (en) Printed circuit board and method for manufacturing the same
CN113038705A (zh) 嵌有电子组件的基板
CN115942589A (zh) 印刷电路板和包括该印刷电路板的电子组件封装件
CN115707184A (zh) 印刷电路板
CN118019203A (zh) 印刷电路板
CN116156750A (zh) 印刷电路板
CN116437565A (zh) 印刷电路板和电子组件封装件
CN117255471A (zh) 印刷电路板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination