CN114442384A - 阵列基板和显示面板 - Google Patents

阵列基板和显示面板 Download PDF

Info

Publication number
CN114442384A
CN114442384A CN202210095166.0A CN202210095166A CN114442384A CN 114442384 A CN114442384 A CN 114442384A CN 202210095166 A CN202210095166 A CN 202210095166A CN 114442384 A CN114442384 A CN 114442384A
Authority
CN
China
Prior art keywords
layer
area
routing
array substrate
binding
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202210095166.0A
Other languages
English (en)
Other versions
CN114442384B (zh
Inventor
陈国朵
李荣荣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Mianyang HKC Optoelectronics Technology Co Ltd
Original Assignee
HKC Co Ltd
Mianyang HKC Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd, Mianyang HKC Optoelectronics Technology Co Ltd filed Critical HKC Co Ltd
Priority to CN202210095166.0A priority Critical patent/CN114442384B/zh
Publication of CN114442384A publication Critical patent/CN114442384A/zh
Priority to PCT/CN2022/137259 priority patent/WO2023142697A1/zh
Priority to US18/089,740 priority patent/US20230238392A1/en
Application granted granted Critical
Publication of CN114442384B publication Critical patent/CN114442384B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13458Terminal pads

Abstract

本申请涉及一种阵列基板和显示面板。阵列基板包括绑定区和与其连接的扇出区,扇出区包括直线区和斜线区,直线区连接于斜线区和绑定区之间,直线区的第一走线与绑定区的绑定引线连接,斜线区的第二走线与第一走线连接,邻接绑定区的第一走线在第一预设长度内的线宽等于绑定引线的线宽;或者,邻接绑定区的第一走线在第二预设长度内的线宽不小于第二走线的线宽且不超过绑定引线的线宽,且直线区内邻接绑定区的第一走线在第二预设长度内靠近绑定区一侧的线宽大于第一走线远离绑定区一侧的线宽。本申请的阵列基板通过加宽所述直线区的第一走线的线宽使得绑定区和直线区的线宽平滑过渡,从而避免水汽渗入影响所述阵列基板使用性能的问题。

Description

阵列基板和显示面板
技术领域
本发明涉及显示技术领域,尤其涉及一种阵列基板以及具有该阵列基板的显示面板。
背景技术
薄膜晶体管液晶显示器(Thin Film Transistor-Liquid Crystal Display,TFT-LCD)具有机身薄、省电、无辐射等众多优点,因此被广泛应用于液晶电视、移动电话、个人数字助理(Personal Digital Assistant,PDA)、数字相机、计算机屏幕、投影机或笔记本电脑屏幕等电子装置,在显示领域中具有主导地位。因此,在当前迅速发展的液晶显示技术中,薄膜晶体管液晶显示器受到人们的广泛青睐。
TFT-LCD通常包括显示面板及背光模组,显示面板中一般设置有显示区域以及设置于显示区域周边的绑定区和扇出(Fanout)区,其中,所述扇出区连接所述显示区域和绑定区,以实现数据信号的传输。然而,在基于COA(CF on Array)产品中的扇出区走线设计中,由于绑定区的焊接引线(Bonding lead)的线宽大于扇出区走线的线宽,使得绑定区和扇出区交界处线宽过渡较大,导致制程中容易在绑定区和扇出区交界处产生底切(undercut),进而造成水汽渗入致使成线不良的问题。
发明内容
鉴于现有技术的不足,本申请的目的在于提供一种阵列基板以及具有该阵列基板的显示面板。所述阵列基板的直线区的第一走线的线宽部分加宽至与所述绑定区的绑定引线相等,或所述阵列基板的直线区的第一走线的线宽部分加宽至大于所述斜线区的线宽且小于所述绑定引线的线宽,使得所述绑定区和所述扇出区的直线区的线宽平滑过渡,从而避免了在所述直线区与所述绑定区交界处由于线宽变化较大,进而造成水汽渗入的问题。
第一方面,本申请技术方案提供了一种阵列基板,所述阵列基板包括绑定区以及与所述绑定区连接的扇出区,所述扇出区包括直线区和斜线区,所述直线区连接于所述斜线区和所述绑定区之间,所述绑定区包括多条绑定引线,所述直线区包括多条第一走线,所述斜线区包括多条第二走线,所述第一走线与所述绑定引线电连接,所述第二走线与所述第一走线电连接,所述直线区内邻接所述绑定区的所述第一走线在第一预设长度内的线宽等于所述绑定引线的线宽;或者,所述直线区内邻接所述绑定区的第一走线在第二预设长度内的线宽不小于所述第二走线的线宽且不超过多条所述绑定引线的线宽,且所述直线区内邻接所述绑定区的所述第一走线在第二预设长度内靠近所述绑定区一侧的线宽大于所述第一走线远离所述绑定区一侧的线宽。
可选地,所述阵列基板包括有机层、保护层、绝缘层、金属走线层以及衬底基板,其中,所述金属走线层设置于所述衬底基板上,所述绝缘层位于所述金属走线层上,所述保护层位于所述绝缘层上,所述有机层位于所述保护层上,所述金属走线层包括所述绑定引线、所述第一走线和所述第二走线,所述第一走线连接于所述绑定引线和所述第二走线之间。
可选地,所述阵列基板开设有过孔,所述阵列基板还包括导电膜,所述金属走线层包括第一走线部分、第二走线部分以及第三走线部分,所述第一走线部分、所述第二走线部分以及所述第三走线部分依次连接;所述过孔依次贯穿所述有机层、所述保护层和所述绝缘层以露出所述金属走线层的第二走线部分,所述导电膜覆盖对应所述过孔底部的所述金属走线层的第二走线部分和所述过孔的侧壁,所述导电膜还覆盖所述有机层背对所述保护层一侧的表面区域;所述导电膜在所述过孔内通过所述绑定引线与所述金属走线层的第二走线部分电连接。
可选地,所述阵列基板包括有机层、保护层、金属走线层、绝缘层、以及衬底基板,其中,所述绝缘层位于所述衬底基板上,所述金属走线层设置于所述绝缘层上,所述保护层位于所述金属走线层上,所述有机层位于所述保护层上,所述金属走线层包括所述绑定引线、所述第一走线和所述第二走线,所述第一走线连接于所述绑定引线和所述第二走线之间。
可选地,所述阵列基板开设有过孔,所述阵列基板还包括导电膜,所述金属走线层包括第一走线部分、第二走线部分以及第三走线部分,所述第一走线部分、所述第二走线部分以及所述第三走线部分依次连接;所述过孔依次贯穿所述有机层和所述保护层以露出所述金属走线层的第二走线部分,所述导电膜覆盖对应所述过孔底部的所述金属走线层的第二走线部分和所述过孔的侧壁,所述导电膜还覆盖所述有机层背对所述保护层一侧的表面区域;所述导电膜在所述过孔内通过所述绑定引线与所述金属走线层的第二走线部分电连接。
可选地,所述阵列基板包括有机层、保护层、第二金属走线层、绝缘层、第一金属走线层以及衬底基板,其中,所述第一金属走线层位于所述衬底基板上且对应所述绑定区,所述绝缘层包括相连接的第一绝缘部分和第二绝缘部分,所述第一绝缘部分位于所述第一金属走线层上且对应所述绑定区,所述第二绝缘部分位于所述衬底基板上对应所述扇出区的位置;所述第二金属走线层设置于所述绝缘层上,所述保护层位于所述第二金属走线层上,所述有机层位于所述保护层上,所述第一金属走线层包括所述绑定引线的一部分,所述第二金属走线层包括所述绑定引线的另一部分、所述第一走线和所述第二走线。
可选地,所述阵列基板开设有第一过孔和第二过孔,所述阵列基板包括导电膜,所述第二金属走线层包括第一走线部分、第二走线部分以及第三走线部分,所述第一走线部分、所述第二走线部分以及所述第三走线部分依次连接;所述第一过孔依次贯穿所述有机层、所述保护层、所述第二金属走线层、所述绝缘层的第一绝缘部分以露出所述第一金属走线层,所述第二过孔依次贯穿所述有机层和所述保护层以露出所述第二金属走线层的第二走线部分;所述导电膜覆盖对应所述第一过孔底部的所述第一金属走线层和所述第一过孔的侧壁以及对应所述第二过孔底部的第二金属走线层和所述第二过孔的侧壁,所述导电膜还覆盖所述有机层背对所述保护层的一侧且位于所述第一过孔和所述第二过孔周侧的表面区域;所述导电膜在所述第一过孔内通过绑定引线与所述第一金属走线层电连接,所述导电膜在所述第一过孔和所述第二过孔内通过绑定引线与所述第二金属走线层的第二走线部分电连接。
可选地,所述第一预设长度是指所述第一走线邻接所述绑定区一侧在第一预设长度内的预定设计线宽大于所述斜线区的第二走线的线宽与相邻两条所述第二走线的间距的比值的特定值。
可选地,所述第二预设长度是指所述直线区邻接所述绑定区一侧的多条所述第一走线在第二预设长度内的预定设计线宽大于所述斜线区的线宽与相邻两条第二走线的间距的比值的特定值,且所述直线区邻接所述绑定区一侧的多条所述第一走线在第二预设长度内的线宽沿由靠近所述绑定区至远离所述绑定区的方向渐变缩小。
第二方面,本申请技术方案提供了一种显示面板,所述显示面板包括上述的阵列基板、彩膜基板以及位于所述阵列基板和所述彩膜基板之间的液晶层。
综上所述,在本申请提供的所述阵列基板和显示面板中,所述扇出区与所述连接区连接,所述绑定区与所述扇出区连接,所述绑定区包括绑定引线,所述扇出区包括直线区和斜线区,所述直线区靠近所述绑定区的一侧在预设长度的区段内所述直线区的线宽等于所述绑定引线的线宽;或所述直线区邻接所述绑定区的一侧在第二预设长度内的线宽呈规律性变化且不小于所述斜线区的线宽且不超过所述绑定引线的线宽且邻接所述绑定区的一侧大于远离所述绑定区的一侧,实现所述绑定区到所述斜线区线宽的平滑过渡,避免了在所述直线区与所述绑定区交界位置处由于线宽变化较大,尤其是COA产品中的扇出区走线设计中,过孔边缘过度线宽差异较大,容易产生的逆倒角或底切导致的水汽渗入造成的线不良的问题,提高了所述阵列基板的线的良率,有效提高了所述阵列基板的使用性能,提高所述显示面板的显示效果和品质。此外,由于绑定区的绑定引线的线宽通常大于直线区的预定设计线宽,本申请将直线区的线宽加宽为等于绑定引线的线宽或较预定设计线宽加宽,有效减小了直线区的第一走线的电阻,从而有效提升了阵列基板的信号驱动和传输,提升了阵列基板的使用性能,有效提升所述显示面板的使用效果。
附图说明
图1为本申请实施例公开的一种阵列基板的整体结构示意图;
图2为本申请实施例公开的阵列基板的绑定区和扇出区的截面结构示意图;
图3为本申请第一实施例公开的阵列基板的绑定区与直线区的局部截面示意图;
图4为本申请第二实施例公开的阵列基板的绑定区与直线区的局部截面示意图;
图5为本申请实施例公开的阵列基板的扇出区的局部截面示意图;
图6为本申请第一实施例公开的阵列基板沿图2中由II至III方向的层结构示意图;
图7为本申请第二实施例公开的阵列基板沿图2中由II至III方向的层结构示意图;
图8为本申请第三实施例公开的阵列基板沿图2中由II至III方向的层结构示意图。
附图标记说明:
100-阵列基板,10-连接区,20-绑定区,30-扇出区,32-直线区,322-第一走线,34-斜线区,342-第二走线,s-第一界线,m-第二界线,a-第一直线,b-第二直线,51-导电膜,52-有机层,53-保护层,54-绝缘层,56-金属走线层,561-第一走线部分,563-第二走线部分,565-第三走线部分,567-过孔,568-绑定引线,58-衬底基板,200-阵列基板,57-金属走线层,571-第一走线部分,573-第二走线部分,575-第三走线部分,577-过孔,300-阵列基板,541-第一绝缘部分,543-第二绝缘部分,57a-第二金属走线层,56a-第一金属走线层,572-第一过孔,574-第二过孔。
具体实施方式
为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述。附图中给出了本申请的较佳实施方式。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施方式。相反地,提供这些实施方式的目的是使对本申请的公开内容理解的更加透彻全面。
以下各实施例的说明是参考附加的图示,用以例示本申请可用以实施的特定实施例。本文中为部件所编序号本身,例如“第一”、“第二”等,仅用于区分所描述的对象,不具有任何顺序或技术含义。而本申请所说“连接”、“联接”,如无特别说明,均包括直接和间接连接(联接)。本申请中所提到的方向用语,例如,“上”、“下”、“前”、“后”、“左”、“右”、“内”、“外”、“侧面”等,仅是参考附加图式的方向,因此,使用的方向用语是为了更好、更清楚地说明及理解本申请,而不是指示或暗指所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸地连接,或者一体地连接;可以是机械连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本申请中的具体含义。需要说明的是,本申请的说明书和权利要求书及所述附图中的术语“第一”、“第二”等是用于区别不同对象,而不是用于描述特定顺序。
本申请实施例提供一种阵列基板100,请参阅图1、图2、图3、图4和图5,其中,图1为本申请实施例公开的一种阵列基板的整体结构示意图,图2为本申请实施例公开的阵列基板的绑定区和扇出区的截面结构示意图,图3为本申请第一实施例公开的阵列基板的绑定区与直线区的局部截面示意图,图4为本申请第二实施例公开的阵列基板的绑定区与直线区的局部截面示意图,图5为本申请实施例公开的阵列基板的扇出区的局部截面示意图。
在本申请实施例提供的阵列基板100中,如图1和图2所示,所述阵列基板100至少可以包括绑定区(Bonding Area)20和扇出区(Fanout Area)30,其中,所述绑定区20与所述扇出区30电连接,如图3和图5所示,所述绑定区20包括多条绑定引线(Bonding lead)568,所述扇出区30包括直线区32和斜线区34,其中,所述斜线区34与所述直线区32的一侧相邻接,所述直线区32相对的另一侧与所述绑定区20相邻接,即所述直线区32连接于所述斜线区34和所述绑定区20之间。所述直线区32包括多条第一走线322,所述斜线区34包括多条第二走线342,所述直线区32内邻接所述绑定区20的所述第一走线322在第一预设长度内的线宽等于所述绑定引线568的线宽;
或者,所述直线区32内邻接所述绑定区20的第一走线322在第二预设长度内的线宽不小于所述第二走线342的线宽且不超过多条所述绑定引线568的线宽,同时所述直线区32内邻接所述绑定区20一侧的所述第一走线322在第二预设长度内靠近所述绑定区20一侧的线宽大于远离所述绑定区20一侧的线宽,也即是,所述直线区32连接于所述斜线区34和所述绑定区20之间,则所述直线区32内的第一走线322的一端靠近所述绑定区20,第一走线322相对的另一端远离所述绑定区20,则邻接所述绑定区20的所述第一走线322在第二预设长度内靠近所述绑定区20的线宽大于远离所述绑定区20的线宽,从而实现了所述绑定区20的所述绑定引线568的线宽到所述直线区32的第一走线322的线宽的平滑过渡,进而提升所述阵列基板100走线的良率。
在本申请实施例中,所述直线区32邻接所述绑定区20一侧的多条所述第一走线322在第二预设长度内的线宽可以为渐变形式,即所述直线区邻接所述绑定区一侧的多条所述第一走线在第二预设长度内的线宽沿由靠近所述绑定区至远离所述绑定区的方向渐变缩小,例如,所述直线区32邻接所述绑定区20一侧的多条所述第一走线322在第二预设长度内的线宽变化呈现为平滑的曲线或多个均匀缩小折线段(即在预设长度内所述第一走线322的轴截面可为多个叠加的等腰梯形或梯形)等规律性变化。
在本申请实施例中,所述绑定区20与所述扇出区30相邻接,且二者之间电连接,所述绑定区20的多条所述绑定引线568之间可相平行且间隔设置。所述直线区32与所述绑定区20相邻接,且二者之间电连接,所述直线区32的多条第一走线322之间可相平行且间隔设置,且所述第一走线322与对应的绑定引线568电连接。所述斜线区34与所述直线区32相邻接,且二者之间电连接,所述斜线区34的多条第二走线342之间可相平行且间隔设置,且所述第二走线342与对应的第一走线322电连接。也即为,所述第一走线322连接于所述绑定引线568与所述第二走线342之间。
综上所述,所述绑定区20与所述扇出区30电连接,所述绑定区20包括绑定引线568,所述扇出区30包括直线区32和斜线区34,所述直线区32靠近所述绑定区20的一侧在预设长度的区段内所述直线区32的线宽等于所述绑定引线568的线宽;或者,所述直线区32邻接所述绑定区20一侧的多条所述第一走线322在第二预设长度内的线宽不小于多条第二走线342的线宽且不超过多条所述绑定引线568的线宽,同时所述直线区32邻接所述绑定区20一侧的多条所述第一走线322在第二预设长度内靠近所述绑定区20一侧的线宽大于远离所述绑定区20一侧的线宽,实现所述绑定区20的所述绑定引线568的线宽到所述直线区32的第一走线322的线宽的平滑过渡,从而避免了在所述直线区与所述绑定区交界处由于线宽变化较大,导致制程中,例如蚀刻过程中容易在绑定区和扇出区交界处产生底切(undercut),进而造成水汽渗入的问题,提高了所述阵列基板的线的良率,有效提高了所述阵列基板100的使用性能。
请继续参阅图1,所述阵列基板100还包括连接区10、有效显示区域(Active area,AA)及外围功能区,所述连接区10位于所述有效显示区域内,所述绑定区20与所述扇出区30位于所述外围功能区,所述扇出区30邻接所述有效显示区域设置且与所述连接区10之间电连接。所述连接区10可以接收来自所述扇出区30的电信号,所述绑定区20邻接所述扇出区30设置且可以向所述扇出区30发送电信号。
在本申请一实施例中,所述扇出区30还包括连接所述有效显示区域的数据信号线(图未示),所述有效显示区域为主要显示影像的部份。所述绑定区20内可设置有驱动集成电路(Integrated Circuit,IC),用以供驱动IC来接合于面板上。所述扇出区30内可设置多条走线,并呈扇形分布,用以连接所述有效显示区域内的线路与所述外围功能区的驱动电路。
请继续参阅图2,图2中第一界线s示出的面为所述绑定区20和所述扇出区30的交界位置。具体为,图2中第一界线s的一侧(图2中所示第一界线s的上侧)为所述阵列基板100的扇出区30,第一界线s的另一侧(图2中所示第一界线s的下侧)为所述阵列基板100的绑定区20。
需要说明的是,现有市场中,连接所述绑定区20和所述扇出区30使用的导线通常在交界位置处线宽过渡较大,在制程中容易出现逆倒角或底切进而造成水汽渗入致使成线不良的问题,从而影响线连接的良率,进而影响所述阵列基板100信号传输的可靠性。
请一并参阅图6至图8,图6至图8中的第二界线m示出的面为所述绑定区20和所述扇出区30的交界位置,具体为,图6至图8中的第二界线m的左侧部分为所述阵列基板100的绑定区20,图6至图8中的第二界线m的右侧部分为所述阵列基板100的扇出区30。结合图2可知,所述第一界线s与所述第二界线m共面。
请参阅图3、图4和图6,图6为本申请第一实施例公开的阵列基板沿图2中由II至III方向的层结构示意图。在本申请实施例中,所述阵列基板100可包括由上至下依次层叠设置的有机层52、保护层53、绝缘层(Gate Insulator,GI)54、金属走线层56、以及衬底基板58,所述衬底基板58位于所述阵列基板100的最下层。具体地,所述衬底基板58位于所述阵列基板100层结构的最下层,用于支撑位于其上的所述阵列基板100的其他结构层;
所述金属走线层56设置于所述衬底基板58上,所述金属走线层56包括所述绑定引线568、所述第一走线322和所述第二走线342,所述第一走线322连接于所述绑定引线568和所述第二走线342之间;
所述绝缘层54位于所述金属走线层56上,所述绝缘层54可以由氮化硅、氧化硅等无机材料制成;
所述保护层53位于所述绝缘层54上,用于保护其自身在内的所述阵列基板100不受损害;
所述有机层52位于所述保护层53上,所述有机层52可由可溶性聚四氟乙烯(Polyfluoroalkoxy,Teflon PFA,PFA)制成。
在其中一个实施例中,所述金属走线层56包括第一走线部分561、第二走线部分563以及第三走线部分565,所述第一走线部分561、第二走线部分563以及第三走线部分565依次连接,其中,所述金属走线层56对应所述第二走线部分563的区域包括所述绑定引线568,所述金属走线层56对应所述第三走线部分565的区域包括所述第一走线322。所述阵列基板100设有至少一个过孔567,所述过孔567依次贯穿所述有机层52、所述保护层53和所述绝缘层54以露出所述金属走线层56的第二走线部分563。也即为,所述过孔567依次贯穿所述有机层52、所述保护层53和所述绝缘层54直至所述金属走线层56的第二走线部分563,即所述过孔567在阵列基板100内形成了以所述金属走线层56的第二走线部分563为底壁的凹槽结构。
在本申请实施例中,所述阵列基板100还包括导电膜51,所述导电膜51可以由氧化铟锡(Indium Tin Oxide,ITO)制成,所述导电膜51覆盖对应所述过孔567底部的所述金属走线层56的第二走线部分563和所述过孔567的侧壁,所述导电膜51还覆盖所述有机层52背对所述保护层53一侧的表面区域,也即为,所述导电膜51作为所述阵列基板100的上表面。由于所述过孔567依次贯穿所述有机层52、所述保护层53和所述绝缘层54并露出所述第二走线部分563,且所述导电膜51覆盖所述第二走线部分563上,因此所述导电膜51在所述过孔567内与所述金属走线层56的第二走线部分563连接。
在本申请实施例中,所述绑定引线568用于实现所述金属走线层56的第二走线部分563与所述导电膜51之间的电连接,即所述导电膜51在所述过孔567内通过所述绑定引线568与所述金属走线层56的第二走线部分563连接。
请参阅图3、图4和图7,图7为本申请第二实施例公开的一种阵列基板沿图2中由II至III方向的层结构示意图。
在本申请实施例中,所述阵列基板200可以包括由上至下依次层叠设置的有机层52、保护层53、金属走线层57、绝缘层54、以及衬底基板58,所述衬底基板58位于所述阵列基板100层结构的最下层。具体地,所述衬底基板58位于所述阵列基板100的最下层,用于支撑位于其上的所述阵列基板100的其他结构层;
所述绝缘层54位于所述衬底基板58上,所述绝缘层54可以由氮化硅、氧化硅等无机材料制成;
所述金属走线层57设置于所述绝缘层54上,所述金属走线层57包括所述绑定引线568、所述第一走线322和所述第二走线342,所述第一走线322连接于所述绑定引线568和所述第二走线342之间;
所述保护层53位于所述金属走线层57上,用于保护其自身在内的所述阵列基板不受损害;
所述有机层52位于所述保护层53上,所述有机层52可由可溶性聚四氟乙烯制成。
在其中一个实施例中,所述金属走线层57包括第一走线部分571、第二走线部分573以及第三走线部分575,所述第一走线部分571、第二走线部分573以及第三走线部分575依次连接,其中,所述金属走线层57对应第二走线部分573的区域包括所述绑定引线568,所述金属走线层57对应所述第三走线部分575的区域包括所述第一走线322。所述阵列基板200开设有至少一个过孔577,所述过孔577依次贯穿所述有机层52和所述保护层53以露出所述金属走线层57的第二走线部分573。也即为,所述过孔577依次贯穿所述有机层52和所述保护层53直至所述金属走线层57的第二走线部分573,即所述过孔577在阵列基板100内形成了以所述金属走线层57的第二走线部分573的部分区域为底壁的凹槽结构。
在本申请实施例中,所述阵列基板200还包括导电膜51,所述导电膜51可以由氧化铟锡制成,所述导电膜51覆盖对应所述过孔577底部的所述金属走线层57的第二走线部分573和所述过孔577的侧壁,所述导电膜51还覆盖所述有机层52背对所述保护层53一侧的表面区域,也即为,所述导电膜51作为所述阵列基板200的上表面。由于所述过孔577依次贯穿所述有机层52和所述保护层53并露出所述第二走线部分573,且所述导电膜51覆盖所述第二走线部分573上,所述导电膜51在所述过孔577内与所述金属走线层57的第二走线部分573连接。
在本申请实施例中,所述绑定引线568用于所述金属走线层57的第二走线部分573与所述导电膜51连接,也即为所述导电膜51在所述过孔577内通过所述绑定引线568与所述金属走线层57的第二走线部分573连接。
请参阅图3、图4和图8,图8为本申请公开的阵列基板的第三实施例的绑定区和直线区层结构的示意图。
在本申请实施例中,所述阵列基板300可以包括有机层52、保护层53、第二金属走线层57a、绝缘层54、第一金属走线层56a以及衬底基板58,所述衬底基板58位于所述阵列基板100的最下层。
在本申请实施例中,所述第一金属走线层56a可以与上述第一实施例中的所述阵列基板100中的所述金属走线层56具有相同的材料,所述第二金属走线层57a可以与上述第二实施例中的所述阵列基板200中的所述金属走线层57具有相同的材料,本申请对此不做具体限制。
具体地,所述衬底基板58位于所述阵列基板100的最下层,用于支撑位于其上的所述阵列基板100的其他结构层;
所述第一金属走线层56a位于所述衬底基板58上且对应所述绑定区20,也即为,所述第一金属走线层56a在所述衬底基板58上的正投影与所述绑定区20的长度相等(即位于所述阵列基板100的第一界线m的左侧),且所述第一金属走线层56a的一端与所述衬底基板58位于所述绑定区20的一端对齐,所述第一金属走线层56a包括所述绑定引线568的一部分。
所述绝缘层54设置于所述第一金属走线层56a和所述衬底基板58上,所述绝缘层54可以由氮化硅、氧化硅等无机材料制成。具体为,所述绝缘层54整体可为“L”形,所述绝缘层54可包括相连接的第一绝缘部分541和第二绝缘部分543,所述第一绝缘部分541位于所述第一金属走线层56a上且对应所述绑定区20,也即为,所述第一绝缘部分541在所述衬底基板58上的正投影与所述第一金属走线层56a在所述衬底基板58上的正投影重合。所述第二绝缘部分543位于所述衬底基板58上对应所述扇出区30的位置,所述第二绝缘部分543的上表面与所述第一绝缘部分541的上表面平齐。也即为,所述绝缘层54的第一绝缘部分541设置于所述第一金属走线层56a上且对应所述绑定区20,所述第二绝缘部分543设置于所述衬底基板58上对应所述扇出区30。所述第一绝缘部分541的厚度小于所述第二绝缘部分543的厚度。
所述第二金属走线层57a设置于所述绝缘层54上;也即为,所述第一绝缘部分541对应所述绑定区20,且位于所述第一金属走线层56a与所述第二金属走线层57a之间,所述第二绝缘部分543对应所述扇出区30,且位于所述衬底基板58与所述第二金属走线层57a之间,所述第二金属走线层57a包括所述绑定引线568的另一部分、所述第一走线322和第二走线342,也即为,所述绑定引线568分别属于第一金属走线层56a和第二金属走线层57a,即所述绑定引线568的一部分属于第一金属走线层56a,所述绑定引线568的另一部分属于所述第二金属走线层57a。
所述保护层53位于所述第二金属走线层57a上,用于保护其自身在内的所述阵列基板不受损害;
所述有机层52位于所述保护层53上,所述有机层52可由可溶性聚四氟乙烯制成。
在其中一个实施例中,所述第二金属走线层57a包括第一走线部分571、第二走线部分573以及第三走线部分575,第一走线部分571、第二走线部分573以及第三走线部分575依次连接,所述第二金属走线层57a对应所述第二走线部分573的区域包括所述绑定引线568,所述第二金属走线层57a对应所述第三走线部分575的区域包括所述第一走线322。所述阵列基板300设有至少一个第一过孔572,所述第一过孔572依次贯穿所述有机层52、所述保护层53、所述第二金属走线层57a、所述绝缘层54的第一绝缘部分541以露出所述第一金属走线层56a。也即为,所述第一过孔572依次贯穿所述有机层52、所述保护层53、所述第二金属走线层57a、所述绝缘层54的第一绝缘部分541直至所述第一金属走线层56a,即所述第一过孔572在所述阵列基板300内形成了以所述第一金属走线层56a对应所述第一过孔572的区域为底壁的凹槽结构。
所述阵列基板300设有至少一个第二过孔574,所述第二过孔574依次贯穿所述有机层52和所述保护层53以露出所述第二金属走线层57a的第二走线部分573。也即为,所述第二过孔574依次贯穿所述有机层52和所述保护层53直至所述第二金属走线层57a的第二走线部分573,即所述第二过孔574在阵列基板300内形成了以所述第二金属走线层57a的第二走线部分573对应所述第二过孔574的区域为底壁的凹槽结构。
在本申请实施例中,所述阵列基板300还包括导电膜51,所述导电膜51可以由氧化铟锡(Indium Tin Oxide,ITO)制成,所述导电膜51覆盖对应所述第一过孔572底部的所述第一金属走线层56a和所述第一过孔572的侧壁以及对应所述第二过孔574底部的第二金属走线层57a和所述第二过孔574的侧壁,所述导电膜51还覆盖所述有机层52背对所述保护层53的一侧且位于所述第一过孔572和所述第二过孔574周侧的表面区域,也即为,所述导电膜51作为所述阵列基板200的上表面。由于所述第一过孔572依次贯穿所述有机层52、所述保护层53、所述第二金属走线层57a、所述绝缘层54的第一绝缘部分541直至所述第一金属走线层56a,所述第二过孔574依次贯穿所述有机层52和所述保护层53直至所述第二金属走线层57a的第二走线部分573,同时所述导电膜51覆盖所述第一金属走线层56a对应所述第一过孔572的表面区域和所述第二走线部分573对应所述第二过孔574的表面区域,所述导电膜51在所述第一过孔572内与所述第一金属走线层56a连接,所述导电膜51在所述第一过孔572和所述第二过孔574内与所述第二金属走线层57a的第二走线部分573连接。
在本申请实施例中,所述绑定引线568用于实现所述第一金属走线层56a、所述第二金属走线层57a的第二走线部分573与所述导电膜51之间的电连接,也即为,所述导电膜51在所述第一过孔572内通过所述绑定引线568与所述第一金属走线层56a连接,所述导电膜51在所述第一过孔572和所述第二过孔574内通过所述绑定引线568与所述第二金属走线层57a的第二走线部分573连接。
请继续参阅图3、图4和图5,图3为本申请第一实施例公开的阵列基板的绑定区与直线区局部截面示意图;图4为本申请第二实施例公开的阵列基板的绑定区与直线区局部截面示意图;图5为本申请实施例公开的阵列基板的扇出区的的局部截面示意图。如图3和图4所示,第一直线a与第二直线b之间的距离为多条所述绑定引线568的长度,所述第一直线a为所述绑定区20与所述直线区32的交界位置,即所述第一直线a的一侧为所述直线区32(图3或图4中所述第一直线a的上侧为所述直线区32),所述第一直线a的另一侧为所述绑定区20(图3或图4中所述第一直线a的下侧为所述绑定区20)。
在本申请实施例中,如图5所示,所述扇出区30包括相邻接的所述直线区32和斜线区34,所述直线区32与所述绑定区20相邻接,且二者之间电连接,所述直线区32的多条第一走线322与对应的绑定引线568电连接。所述斜线区34与所述直线区32相邻接,且二者之间电连接,所述斜线区34的多条第二走线342与对应的第一走线322电连接。
请继续参阅图3,在本申请实施例中,所述直线区32邻接所述绑定区20的一侧在第一预设长度内的线宽等于所述绑定引线568的线宽,其中,所述第一预设长度是指所述第一走线322邻接所述绑定区20一侧在第一预设长度内的预定设计线宽大于所述斜线区34的第二走线342的“W”与“S”的比值的特定值。其中,“W”是指所述斜线区34的第二走线342线宽,“S”是指所述斜线区34的相邻两条第二走线342的间距。
在其中一个实施例中,所述预定设计线宽是指阵列基板在未进行走线优化前选定使用的第一走线的线宽。
在其中一个实施例中,所述“W”与“S”的比值会影响到制作所述阵列基板100的制程,所述“W”与“S”的比值的特定值可以取最小值,本申请对此不做具体限制。
请继续参阅图4,在本申请其他实施例中,所述直线区32邻接所述绑定区20一侧的多条所述第一走线322在第二预设长度内的线宽不小于多条第二走线342的线宽且不超过多条所述绑定引线568的线宽,所述直线区32邻接所述绑定区20一侧的多条所述第一走线322在第二预设长度内靠近所述绑定区20一侧的线宽大于远离所述绑定区20一侧的线宽,同时,所述直线区32邻接所述绑定区20一侧的多条所述第一走线322在第二预设长度内的线宽可以为渐变形式,即所述直线区邻接所述绑定区一侧的多条所述第一走线在第二预设长度内的线宽沿由靠近所述绑定区至远离所述绑定区的方向渐变缩小,例如,所述直线区32邻接所述绑定区20一侧的多条所述第一走线322在第二预设长度内的线宽变化呈现为平滑的曲线或多个均匀缩小折线段等规律性变化,实现所述绑定区20的绑定引线568的线宽到所述直线区32的第一走线322的线宽的平滑过渡,进而提升所述阵列基板100走线的良率。其中,所述第二预设长度是指所述直线区32邻接所述绑定区20一侧的多条所述第一走线322在第二预设长度内的预定设计线宽大于所述斜线区34的“W”与“S”的比值的特定值,同时,所述直线区32邻接所述绑定区20一侧的多条所述第一走线322在第二预设长度内的预定设计线宽应当保证GOA(Gate on Array)电路或驱动集成电路在所述扇出区30的完整布局。
在本申请实施例中,“W”是指所述斜线区34的第二走线342的线宽,“S”是指所述斜线区34的相邻两条第二走线342的间距。
在其中一个实施例中,所述预定设计线宽是指阵列基板在未进行走线优化前选定使用的第一走线的线宽。
在其中一个实施例中,所述“W”与“S”的比值会影响到制作所述阵列基板300的制程,所述“W”与“S”的比值的特定值可以取最小值,本申请对此不做具体限制。
基于相同的构思,针对上述任一实施例的阵列基板,本申请实施例还提供了一种显示面板,所述显示面板包括上述任一实施例的阵列基板、彩膜基板以及位于阵列基板和彩膜基板之间的液晶层。具体地,所述彩膜基板置于所述导电膜51远离所述衬底基板58的一侧,所述液晶层置于所述阵列基板和所述彩膜基板之间。
基于相同的构思,针对上述的显示面板,本申请实施例还提供了一种显示装置,所述显示装置包括背光模组以及上述实施例中所述的显示面板,所述显示面板设置于背光模组的出光侧,所述背光模组为所述显示面板提供背光。可以理解的是,所述显示装置还包括其他结构,本申请只列出了与发明点相关的结构,而且,本申请实施方式提供的显示装置可以是笔记本电脑显示屏、液晶显示器、液晶电视、数码相框、手机、平板电脑等任何具有显示功能的产品或部件。
在其中一个实施例中,所述显示装置还包括驱动板、电源板、高压板、按键控制板等其他必要的部件和组成,本领域技术人员可根据该显示装置的具体类型和实际功能进行相应地补充,在此不再赘述。
可以理解地,所述显示装置可用于包括但不限于平板电脑、笔记本电脑、台式电脑等电子设备,例如,TFT-LCD。根据本发明的实施例,该显示装置的具体种类不受特别的限制,本领域技术人员可根据应用该显示装置的电子装置的具体的使用要求进行相应地设计,在此不再赘述。
可以理解地,所述显示装置还可用于包含诸如个人数字助理(Personal DigitalAssistant,PDA)和/或音乐播放器功能的电子设备,诸如手机、平板电脑、具备无线通讯功能的可穿戴电子设备(如智能手表)等。上述电子设备也可以是其它电子装置,诸如具有触敏表面(例如触控面板)的膝上型计算机(Laptop)等。在一些实施例中,所述电子设备可以具有通信功能,即可以通过2G(第二代手机通信技术规格)、3G(第三代手机通信技术规格)、4G(第四代手机通信技术规格)、5G(第五代手机通信技术规格)或W-LAN(无线局域网)或今后可能出现的通信方式与网络建立通信。为简明起见,对此本申请实施例不做进一步限定。
综上所述,在本申请提供的所述阵列基板100、显示面板和显示装置中,所述扇出区30与所述连接区10电连接,所述绑定区20与所述扇出区30电连接,所述绑定区20包括绑定引线568,所述扇出区30包括直线区32和斜线区34,所述直线区32靠近所述绑定区20的一侧在预设长度的区段内所述直线区32的线宽等于所述绑定引线568的线宽;或所述直线区32邻接所述绑定区20的一侧在第二预设长度内的线宽呈规律性变化且不小于所述斜线区34的线宽且不超过所述绑定引线568的线宽且邻接所述绑定区的一侧大于远离所述绑定区的一侧,实现所述绑定区20到所述斜线区34线宽的平滑过渡,避免了在所述直线区与所述绑定区交界位置处由于线宽变化较大,尤其是COA产品中的扇出区走线设计中,过孔边缘过度线宽差异较大,容易产生的逆倒角或底切导致的水汽渗入造成的线不良的问题,提高了所述阵列基板的线的良率,有效提高了所述阵列基板的使用性能,提高所述显示装置的显示效果和品质。此外,现有市场中,绑定区的绑定引线的线宽通常大于直线区的预定设计线宽,本申请将直线区的线宽加宽为等于绑定引线的线宽或较预定设计线宽加宽,有效减小了直线区的第一走线的电阻,从而有效提升了阵列基板的信号驱动和传输,提升了阵列基板的使用性能,有效提升所述显示面板和所述显示装置的使用效果。
对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对申请专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种阵列基板,所述阵列基板包括绑定区以及与所述绑定区连接的扇出区,所述扇出区包括直线区和斜线区,所述直线区连接于所述斜线区和所述绑定区之间,所述绑定区包括多条绑定引线,所述直线区包括多条第一走线,所述斜线区包括多条第二走线,所述第一走线与所述绑定引线电连接,所述第二走线与所述第一走线电连接,其特征在于,所述直线区内邻接所述绑定区的所述第一走线在第一预设长度内的线宽等于所述绑定引线的线宽;或者,
所述直线区内邻接所述绑定区的第一走线在第二预设长度内的线宽不小于所述第二走线的线宽且不超过多条所述绑定引线的线宽,且所述直线区内邻接所述绑定区的所述第一走线在第二预设长度内靠近所述绑定区一侧的线宽大于所述第一走线远离所述绑定区一侧的线宽。
2.如权利要求1所述的阵列基板,其特征在于,所述阵列基板包括有机层、保护层、绝缘层、金属走线层以及衬底基板,其中,所述金属走线层设置于所述衬底基板上,所述绝缘层位于所述金属走线层上,所述保护层位于所述绝缘层上,所述有机层位于所述保护层上,所述金属走线层包括所述绑定引线、所述第一走线和所述第二走线,所述第一走线连接于所述绑定引线和所述第二走线之间。
3.如权利要求2所述的阵列基板,其特征在于,所述阵列基板开设有过孔,所述阵列基板还包括导电膜,所述金属走线层包括第一走线部分、第二走线部分以及第三走线部分,所述第一走线部分、所述第二走线部分以及所述第三走线部分依次连接;
所述过孔依次贯穿所述有机层、所述保护层和所述绝缘层以露出所述金属走线层的第二走线部分,所述导电膜覆盖对应所述过孔底部的所述金属走线层的第二走线部分和所述过孔的侧壁,所述导电膜还覆盖所述有机层背对所述保护层一侧的表面区域;
所述导电膜在所述过孔内通过所述绑定引线与所述金属走线层的第二走线部分电连接。
4.如权利要求1所述的阵列基板,其特征在于,所述阵列基板包括有机层、保护层、金属走线层、绝缘层、以及衬底基板,其中,所述绝缘层位于所述衬底基板上,所述金属走线层设置于所述绝缘层上,所述保护层位于所述金属走线层上,所述有机层位于所述保护层上,所述金属走线层包括所述绑定引线、所述第一走线和所述第二走线,所述第一走线连接于所述绑定引线和所述第二走线之间。
5.如权利要求4所述的阵列基板,其特征在于,所述阵列基板开设有过孔,所述阵列基板还包括导电膜,所述金属走线层包括第一走线部分、第二走线部分以及第三走线部分,所述第一走线部分、所述第二走线部分以及所述第三走线部分依次连接;
所述过孔依次贯穿所述有机层和所述保护层以露出所述金属走线层的第二走线部分,所述导电膜覆盖对应所述过孔底部的所述金属走线层的第二走线部分和所述过孔的侧壁,所述导电膜还覆盖所述有机层背对所述保护层一侧的表面区域;
所述导电膜在所述过孔内通过所述绑定引线与所述金属走线层的第二走线部分电连接。
6.如权利要求1所述的阵列基板,其特征在于,所述阵列基板包括有机层、保护层、第二金属走线层、绝缘层、第一金属走线层以及衬底基板,其中,所述第一金属走线层位于所述衬底基板上且对应所述绑定区,所述绝缘层包括相连接的第一绝缘部分和第二绝缘部分,所述第一绝缘部分位于所述第一金属走线层上且对应所述绑定区,所述第二绝缘部分位于所述衬底基板上对应所述扇出区的位置;所述第二金属走线层设置于所述绝缘层上,所述保护层位于所述第二金属走线层上,所述有机层位于所述保护层上,所述第一金属走线层包括所述绑定引线的一部分,所述第二金属走线层包括所述绑定引线的另一部分、所述第一走线和所述第二走线。
7.如权利要求6所述的阵列基板,其特征在于,所述阵列基板开设有第一过孔和第二过孔,所述阵列基板包括导电膜,所述第二金属走线层包括第一走线部分、第二走线部分以及第三走线部分,所述第一走线部分、所述第二走线部分以及所述第三走线部分依次连接;
所述第一过孔依次贯穿所述有机层、所述保护层、所述第二金属走线层、所述绝缘层的第一绝缘部分以露出所述第一金属走线层,所述第二过孔依次贯穿所述有机层和所述保护层以露出所述第二金属走线层的第二走线部分;
所述导电膜覆盖对应所述第一过孔底部的所述第一金属走线层和所述第一过孔的侧壁以及对应所述第二过孔底部的第二金属走线层和所述第二过孔的侧壁,所述导电膜还覆盖所述有机层背对所述保护层的一侧且位于所述第一过孔和所述第二过孔周侧的表面区域;
所述导电膜在所述第一过孔内通过绑定引线与所述第一金属走线层电连接,所述导电膜在所述第一过孔和所述第二过孔内通过绑定引线与所述第二金属走线层的第二走线部分电连接。
8.如权利要求1-7任一项所述的阵列基板,其特征在于,所述第一预设长度是指所述第一走线邻接所述绑定区一侧在第一预设长度内的预定设计线宽大于所述斜线区的第二走线的线宽与相邻两条所述第二走线的间距的比值的特定值。
9.如权利要求1-7任一项所述的阵列基板,其特征在于,所述第二预设长度是指所述直线区邻接所述绑定区一侧的多条所述第一走线在第二预设长度内的预定设计线宽大于所述斜线区的线宽与相邻两条第二走线的间距的比值的特定值,且所述直线区邻接所述绑定区一侧的多条所述第一走线在第二预设长度内的线宽沿由靠近所述绑定区至远离所述绑定区的方向渐变缩小。
10.一种显示面板,其特征在于,所述显示面板包括如权利要求1-9任一项所述的阵列基板、彩膜基板以及位于所述阵列基板和所述彩膜基板之间的液晶层。
CN202210095166.0A 2022-01-26 2022-01-26 阵列基板和显示面板 Active CN114442384B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202210095166.0A CN114442384B (zh) 2022-01-26 2022-01-26 阵列基板和显示面板
PCT/CN2022/137259 WO2023142697A1 (zh) 2022-01-26 2022-12-07 阵列基板和显示面板
US18/089,740 US20230238392A1 (en) 2022-01-26 2022-12-28 Array substrate and display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210095166.0A CN114442384B (zh) 2022-01-26 2022-01-26 阵列基板和显示面板

Publications (2)

Publication Number Publication Date
CN114442384A true CN114442384A (zh) 2022-05-06
CN114442384B CN114442384B (zh) 2023-01-24

Family

ID=81370675

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210095166.0A Active CN114442384B (zh) 2022-01-26 2022-01-26 阵列基板和显示面板

Country Status (3)

Country Link
US (1) US20230238392A1 (zh)
CN (1) CN114442384B (zh)
WO (1) WO2023142697A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115497880A (zh) * 2022-09-20 2022-12-20 惠科股份有限公司 阵列基板的制备方法及显示面板
CN115719748A (zh) * 2022-11-30 2023-02-28 惠科股份有限公司 显示面板以及显示装置
WO2023142697A1 (zh) * 2022-01-26 2023-08-03 绵阳惠科光电科技有限公司 阵列基板和显示面板

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005250062A (ja) * 2004-03-03 2005-09-15 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
TW200801746A (en) * 2006-06-02 2008-01-01 Wintek Corp A display device
US20130120704A1 (en) * 2011-11-16 2013-05-16 Shenzhen China Star Optoelectronics Technology Co.,Ltd. Chip-on-film structure for liquid crystal panel
CN108241240A (zh) * 2018-02-08 2018-07-03 上海天马微电子有限公司 一种显示面板以及显示装置
CN108897177A (zh) * 2018-08-02 2018-11-27 深圳市华星光电技术有限公司 拼接墙液晶面板单元及拼接墙液晶面板
CN108919535A (zh) * 2018-08-30 2018-11-30 京东方科技集团股份有限公司 显示基板母板、显示基板及其制造方法、显示装置
CN209471322U (zh) * 2018-12-12 2019-10-08 惠科股份有限公司 一种显示面板和显示装置
CN211878391U (zh) * 2020-05-28 2020-11-06 信利(仁寿)高端显示科技有限公司 一种用于液晶显示屏的阵列基板结构
CN212516405U (zh) * 2020-09-24 2021-02-09 合肥鑫晟光电科技有限公司 一种驱动背板及显示装置
CN113448128A (zh) * 2021-06-23 2021-09-28 惠科股份有限公司 阵列基板、显示面板及显示装置
CN113918051A (zh) * 2021-10-11 2022-01-11 武汉华星光电半导体显示技术有限公司 触控显示面板

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080053781A (ko) * 2006-12-11 2008-06-16 삼성전자주식회사 팬아웃 배선 구조와 이를 구비한 평판표시패널 및평판표시장치
CN109935169B (zh) * 2019-04-26 2021-07-06 武汉天马微电子有限公司 一种显示面板及显示装置
CN110164879B (zh) * 2019-07-03 2022-04-22 京东方科技集团股份有限公司 阵列基板、显示装置
CN113568228A (zh) * 2021-07-22 2021-10-29 京东方科技集团股份有限公司 显示面板、显示装置及布线方法
CN113741104B (zh) * 2021-09-09 2023-06-02 Tcl华星光电技术有限公司 阵列基板及显示面板
CN114442384B (zh) * 2022-01-26 2023-01-24 绵阳惠科光电科技有限公司 阵列基板和显示面板

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005250062A (ja) * 2004-03-03 2005-09-15 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
TW200801746A (en) * 2006-06-02 2008-01-01 Wintek Corp A display device
US20130120704A1 (en) * 2011-11-16 2013-05-16 Shenzhen China Star Optoelectronics Technology Co.,Ltd. Chip-on-film structure for liquid crystal panel
CN108241240A (zh) * 2018-02-08 2018-07-03 上海天马微电子有限公司 一种显示面板以及显示装置
CN108897177A (zh) * 2018-08-02 2018-11-27 深圳市华星光电技术有限公司 拼接墙液晶面板单元及拼接墙液晶面板
CN108919535A (zh) * 2018-08-30 2018-11-30 京东方科技集团股份有限公司 显示基板母板、显示基板及其制造方法、显示装置
CN209471322U (zh) * 2018-12-12 2019-10-08 惠科股份有限公司 一种显示面板和显示装置
CN211878391U (zh) * 2020-05-28 2020-11-06 信利(仁寿)高端显示科技有限公司 一种用于液晶显示屏的阵列基板结构
CN212516405U (zh) * 2020-09-24 2021-02-09 合肥鑫晟光电科技有限公司 一种驱动背板及显示装置
CN113448128A (zh) * 2021-06-23 2021-09-28 惠科股份有限公司 阵列基板、显示面板及显示装置
CN113918051A (zh) * 2021-10-11 2022-01-11 武汉华星光电半导体显示技术有限公司 触控显示面板

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023142697A1 (zh) * 2022-01-26 2023-08-03 绵阳惠科光电科技有限公司 阵列基板和显示面板
CN115497880A (zh) * 2022-09-20 2022-12-20 惠科股份有限公司 阵列基板的制备方法及显示面板
CN115719748A (zh) * 2022-11-30 2023-02-28 惠科股份有限公司 显示面板以及显示装置
CN115719748B (zh) * 2022-11-30 2023-11-03 惠科股份有限公司 显示面板以及显示装置

Also Published As

Publication number Publication date
US20230238392A1 (en) 2023-07-27
CN114442384B (zh) 2023-01-24
WO2023142697A1 (zh) 2023-08-03

Similar Documents

Publication Publication Date Title
CN114442384B (zh) 阵列基板和显示面板
US10910410B2 (en) Flexible array substrate, flexible display device and method of assembling the same
US11048132B2 (en) Display panel and display apparatus
EP1039788B1 (en) Flexible printed wiring board, electro-optical device, and electronic equipment
WO2021036164A1 (zh) 显示面板及其制作方法
US8537091B2 (en) Flat panel display
US8487190B2 (en) Flexible printed circuit board
US20070188693A1 (en) Drive ic and display device having the same
US20070222777A1 (en) Electrooptic device, wiring board, method for manufacturing electrooptic device, and electronic device
CN113031357B (zh) 阵列基板、液晶显示面板及液晶显示装置
CN112612164B (zh) 显示面板及其制备方法
KR100974573B1 (ko) 필름 상의 칩을 제조하는 방법과 그 구조
JP2006119321A (ja) 電気回路間の導通接続構造
US20220330430A1 (en) Bonding pad structure
US20200295107A1 (en) Device substrate and spliced electronic apparatus
CN113514972B (zh) 显示面板及显示装置
US20210405422A1 (en) Display panel and display device
CN113076021B (zh) 触控基板及其制作方法、显示装置
US10700105B2 (en) Array substrate and method for manufacturing the same, display panel and display device
TWI323378B (en) Pad structure and a display substrate and a liquid crystal display device comprising the same
KR100560977B1 (ko) 칩 직접 실장형 액정 표시 장치
CN106873267B (zh) 显示面板
TWI595298B (zh) 顯示面板
WO2023240594A1 (en) Array substrate, display apparatus, and method of fabricating array substrate
CN220041324U (zh) 显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant