CN114024549B - 一种时域交织模数转换器同步装置及方法 - Google Patents

一种时域交织模数转换器同步装置及方法 Download PDF

Info

Publication number
CN114024549B
CN114024549B CN202210000680.1A CN202210000680A CN114024549B CN 114024549 B CN114024549 B CN 114024549B CN 202210000680 A CN202210000680 A CN 202210000680A CN 114024549 B CN114024549 B CN 114024549B
Authority
CN
China
Prior art keywords
analog
signal
digital
time domain
digital conversion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210000680.1A
Other languages
English (en)
Other versions
CN114024549A (zh
Inventor
罗浚洲
许强
王悦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Puyuan Jingdian Technology Co ltd
Original Assignee
Puyuan Jingdian Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Puyuan Jingdian Technology Co ltd filed Critical Puyuan Jingdian Technology Co ltd
Priority to CN202210000680.1A priority Critical patent/CN114024549B/zh
Publication of CN114024549A publication Critical patent/CN114024549A/zh
Application granted granted Critical
Publication of CN114024549B publication Critical patent/CN114024549B/zh
Priority to PCT/CN2022/114171 priority patent/WO2023130734A1/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/10Calibration or testing
    • H03M1/1009Calibration
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/1205Multiplexed conversion systems
    • H03M1/121Interleaved, i.e. using multiple converters or converter parts for one channel
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/1205Multiplexed conversion systems
    • H03M1/123Simultaneous, i.e. using one converter per channel but with common control or reference circuits for multiple converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

本申请公开了一种时域交织模数转换器同步装置及方法,属于控制系统领域。该装置包括:时域交织模数转换模块,在第一状态下其输入端连接信号输入端,通过多个子模数转换模块对目标模拟信号进行交织采样,输出多通道目标数字信号;校准模块,其输入端与时域交织模数转换模块连接,在第一状态下根据延时误差值校准多通道目标数字信号,获得多通道校准数字信号,延时误差值是在第二状态下,根据参考模拟信号和同步控制信号确定的,参考模拟信号与时域交织模数转换模块时钟同步,同步控制信号与参考模拟信号相位同步;波形发生器模块,在第二状态下,与所述时域交织模数转换模块连接,也与校准模块连接,用于输出参考模拟信号和同步控制信号。

Description

一种时域交织模数转换器同步装置及方法
技术领域
本申请属于控制系统领域,具体涉及一种时域交织模数转换器同步装置及方法。
背景技术
模数转换器(Analog-to-Digital Converter,ADC)电路是指将模拟信号变为数字信号的电路,具有非常广泛的运用。由奈奎斯特定理可知,为了提高ADC的带宽,首先得提高其采样率。提高采样率的方法有许多种,其中简单有效的办法是将多颗ADC并联使用,使他们在不同时刻采集同一个信号,最后在输出端将采集到的信号按顺序拼接,最终输出更高采样率的数据,这样的ADC就是时域交织ADC。
一般时域交织ADC数据输出的时钟是采样时钟的1/N,N和交织ADC的核心数量有关,所以在电路设计中一般都会将采样时钟分频而产生数据输出时钟信号,而分频器输出在未同步情况下会出现相位不确定性,如2分频出现两种相位0°和180°,4分频会出现四种相位0°、90°、180°和270°,这种相位不确定性会导致数据接收端在接收多颗ADC数据时出现数据不同步的问题。
发明内容
本申请实施例的目的是提供一种时域交织模数转换器同步装置及方法,能够解决时域交织模数转换器数据传输不同步的问题。
为了解决上述技术问题,本申请是这样实现的:
第一方面,本申请实施例提供了一种时域交织模数转换器同步装置,所述装置包括:时域交织模数转换模块,在第一状态下,所述时域交织模数转换模块的输入端连接信号输入端,通过多个子模数转换模块对目标模拟信号进行交织采样,输出多通道目标数字信号;校准模块,所述校准模块的输入端与所述时域交织模数转换模块的输出端连接,用于在所述第一状态下根据延时误差值校准所述多通道目标数字信号,获得多通道校准数字信号,其中,所述延时误差值是在第二状态下,根据参考模拟信号和同步控制信号确定的,所述参考模拟信号与所述时域交织模数转换模块时钟同步,所述同步控制信号与所述参考模拟信号相位同步;波形发生器模块,在所述第二状态下,所述波形发生器模块与所述时域交织模数转换模块连接,所述波形发生器模块与所述校准模块连接,用于输出所述参考模拟信号和所述同步控制信号。
第二方面,本申请实施例提供了一种时域交织模数转换器同步方法,所述方法应用于上述第一方面所述的时域交织模数转换器同步装置,所述方法包括:在第二状态下,根据参考模拟信号和同步控制信号,确定延时误差值,其中所述参考模拟信号与所述时域交织模数转换模块时钟同步,所述同步控制信号与所述参考模拟信号相位同步;在第一状态下,根据所述延时误差值校准多通道目标数字信号,获得多通道校准数字信号,其中,所述多通道目标数字信号由所述装置中的时域交织模数转换模块在第一状态下通过多个子模数转换模块对目标模拟信号进行交织采样得到。
第三方面,本申请实施例提供了一种电子设备,该电子设备包括处理器、存储器及存储在所述存储器上并可在所述处理器上运行的程序或指令,所述程序或指令被所述处理器执行时实现如第二方面所述的时域交织模数转换器同步方法的步骤。
第四方面,本申请实施例提供了一种可读存储介质,所述可读存储介质上存储程序或指令,所述程序或指令被处理器执行时实现如第二面所述的时域交织模数转换器同步方法的步骤。
第五方面,本申请实施例提供了一种芯片,所述芯片包括处理器和通信接口,所述通信接口和所述处理器耦合,所述处理器用于运行程序或指令,实现如第二面所述的时域交织模数转换器同步方法的步骤。
在本申请实施例中,通过时域交织模数转换模块,在第一状态下,所述时域交织模数转换模块的输入端连接信号输入端,通过多个子模数转换模块对目标模拟信号进行交织采样,输出多通道目标数字信号;校准模块,所述校准模块的输入端与所述时域交织模数转换模块的输出端连接,用于在所述第一状态下根据延时误差值校准所述多通道目标数字信号,获得多通道校准数字信号,其中,所述延时误差值是在第二状态下,根据参考模拟信号和同步控制信号确定的,所述参考模拟信号与所述时域交织模数转换模块时钟同步,所述同步控制信号与所述参考模拟信号相位同步;波形发生器模块,在所述第二状态下,所述波形发生器模块与所述时域交织模数转换模块连接,所述波形发生器模块与所述校准模块连接,用于输出所述参考模拟信号和所述同步控制信号,能够解决时域交织模数转换器数据传输不同步的问题,实现对时域交织模数转换器的数据同步。
附图说明
图1是本申请实施例提供的一种时域交织模数转换器同步装置的结构示意图;
图2是本申请实施例提供的又一种时域交织模数转换器同步装置中校准模块的结构示意图;
图3是本申请实施例提供的一种时域交织模数转换器同步方法的示意性流程图;
图4是本申请实施例提供的另一种时域交织模数转换器同步方法的示意性流程图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请的说明书和权利要求书中的术语“第一”、“第二”等是用于区别类似的对象,而不用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便本申请的实施例能够以除了在这里图示或描述的那些以外的顺序实施,且“第一”、“第二”等所区分的对象通常为一类,并不限定对象的个数,例如第一对象可以是一个,也可以是多个。此外,说明书以及权利要求中“和/或”表示所连接对象的至少其中之一,字符“/”,一般表示前后关联对象是一种“或”的关系。
下面结合附图,通过具体的实施例及其应用场景对本申请实施例提供的一种时域交织模数转换器同步装置进行详细地说明。
图1示出了本发明实施例提供的一种时域交织模数转换器同步装置。所述时域交织模数转换器同步装置包括:时域交织模数转换模块110、校准模块120和波形发生器模块130。
时域交织模数转换模块110,在第一状态下,所述时域交织模数转换模块110的输入端连接信号输入端,用于在第一状态下接收目标模拟信号,如图1中模拟输入信号(Analog input signal, Ain),并通过多个子模数转换模块对所述目标模拟信号进行交织采样,获得多通道目标数字信号,如图1中的D1、D2、……、DN。由于在多个子模块对目标模拟信号同时交织采样时,会将采样时钟分频而产生数据输出时钟信号,而分频器输出在未同步情况下会出现相位不确定性问题,这种相位不确定性会导致输出端得到的多通道目标数字信号存在数据不同步的问题。
校准模块120,所述校准模块的输入端与所述时域交织模数转换模块的输出端连接,用于接收时域交织模数转换模块110输出的不同步的多通道目标数字信号,并在所述第一状态下,根据延时误差值校准所述多通道目标数字信号,获得多通道校准数字信号,如图1中的Do1、Do2、……、DoN,其中,所述延时误差值是在第二状态下,根据参考模拟信号和同步控制信号确定的,所述参考模拟信号与所述时域交织模数转换模块110时钟同步,所述同步控制信号与所述参考模拟信号相位同步,最终解决了由相位不确定导致的时域交织模数转换器数据传输不同步的问题,实现对时域交织模数转换器的数据同步。换言之,根据参考模拟信号和同步控制信号确定延时误差值,所述参考模拟信号与所述时域交织模数转换模块时钟同步,所述同步控制信号与所述参考模拟信号相位同步,来克服相位不确定性导致的数据不同步。
波形发生器模块130,在所述第二状态下,所述波形发生器模块130与所述时域交织模数转换模块110的输入端连接,用于输出参考模拟信号和同步控制信号。波形发生器模块130例如可以是图1所示的波形发生器。
经过校准模块120对所述多通道目标数字信号进行校准,最后输出的多通道校准数字信号是同步的。
在一种作为比较例的实现数据同步的方案中,可以通过每个子模数转换模块接收同步信号分别进行复位,其特点是同步信号可以为时钟信号,其时序要求高,并且同步信号始终存在,同步信号频率会落在信号带宽以内,干扰到模拟信号,降低信号完整性。
与之相比,本发明实施例电路连接简单,不需要用时序要求高的同步信号复位多个子模数转换模块,同时也避免了同步信号始终存在,同步信号频率落在信号带宽以内,会干扰到模拟信号,降低了系统的信号完整性的问题,最终解决了时域交织模数转换器数据传输不同步的问题,实现对时域交织模数转换器的数据同步。
本发明实施例提供的一种时域交织模数转换器同步装置,通过时域交织模数转换模块,用于在第一状态下通过多个子模数转换模块对目标模拟信号进行交织采样,输出多通道目标数字信号;校准模块,所述校准模块的输入端与所述时域交织模数转换模块的输出端连接,用于在所述第一状态下根据延时误差值校准所述多通道目标数字信号,获得多通道校准数字信号,其中,所述延时误差值是是在第二状态下根据参考模拟信号和同步控制信号确定的,所述参考模拟信号与所述时域交织模数转换模块时钟同步,所述同步控制信号与所述参考模拟信号相位同步,能够解决时域交织模数转换器数据传输不同步的问题,实现对时域交织模数转换器的数据同步。
在一种实现方式中,再次参见图1,在第二状态下,波形发生器模块130的第一输出端VO与所述时域交织模数转换模块110的输入端连接,用于输出与所述时域交织模数转换模块110时钟同步的参考模拟信号。所述波形发生器模块130的第二输出端与所述校准模块120的控制端连接,用于输出与所述参考模拟信号相位同步的同步控制信号(SynchronousControl Signal),该同步控制信号输入至校准模块120,如图1中的信号SYNCin。
时域交织模数转换模块110,用于在第二状态下接收波形发生器模块130输出的参考模拟信号,其中所述参考模拟信号与所述时域交织模数转换模块110的时钟是同步的。所述时域交织模数转换模块110通过多个子模数转换模块对所述参考模拟信号进行交织采样,获得多通道参考数字信号,由于上述说明的相位不确定性问题,所述多通道参考数字信号是不同步的。
校准模块120,用于在第二状态下接收时域交织模数转换模块110输出的不同步的多通道参考数字信号,并根据所述多通道参考数字信号和波形发生器模块130输出的同步控制信号,确定对应于多个通道的多个延时误差值。
本发明实施例通过在第二状态下所述波形发生器模块130输出具有一定幅度一定频率的参考模拟信号,其中所述参考模拟信号与所述时域交织模数转换模块110的时钟同步,如图1中的CLK1和CLK2,所述时域交织模数转换模块110的时钟即采样时钟,多个子模数转换模块数据输出的时钟是所述采样时钟的1/N,其中N为时域交织模数转换器中子模数转换模块的数量,并通过所述N个子模数转换模块对所述参考模拟信号进行交织采样,获得的N个通道的参考数字信号,通过所述波形发生器模块130输出与所述参考模拟信号相位同步的同步控制信号,如图1中的信号SYNCin,确定对应于N个通道的N个延时误差值,所述N个延时误差值分别用于在所述第一状态下对N个子模数转换模块输出的N个通道目标数字信号进行延时调节,得到同步的多通道校准数字信号。即所述延时误差值是根据参考模拟信号和同步控制信号确定的,具体可以包括:根据参考模拟信号确定多通道参考数字信号,进而根据多通道参考数字信号和同步控制信号确定延时误差值。
本发明实施例提供的一种时域交织模数转换器同步装置,在第二状态下,所述波形发生器模块的第一输出端与所述时域交织模数转换模块的输入端连接,用于输出与所述时域交织模数转换模块时钟同步的参考模拟信号;所述波形发生器模块的第二输出端与所述校准模块的控制端连接,还用于输出与所述参考模拟信号相位同步的同步控制信号;所述时域交织模数转换模块还用于在所述第二状态下通过多个子模数转换模块对所述参考模拟信号进行交织采样,输出多通道参考数字信号;所述校准模块,还用于在所述第二状态下,根据所述多通道参考数字信号和所述同步控制信号,确定所述延时误差值,能够解决时域交织模数转换器数据传输不同步的问题,实现对时域交织模数转换器的数据同步。
在一种实现方式中所述波形发生器模块输出的具有一定幅度一定频率的模拟参考信号,可以是正弦波或方波。
在一种实现方式中,所述校准模块根据所述多通道参考数字信号和所述同步控制信号,确定所述延时误差值,包括:将所述多通道参考数字信号中每个通道的参考数字信号与所述同步控制信号比较,获得分别对应于多个通道的多个延时误差值。
在一种实现方式中,所述时域交织模数转换器同步装置还包括:切换模块140,所述切换模块140分别与所述时域交织模数转换模块110和所述波形发生器模块130连接,用于控制所述装置在所述第一状态和所述第二状态之间切换。
在一种实现方式中,如图1所示,切换模块140可以包括切换(Switch,SW)开关,切换开关连接所述时域交织模数转换模块110的输入端与所述信号输入端Ain时,所述时域交织模数转换器同步装置处于所述第一状态,本申请实施例提供的装置可以在第一状态下,根据延时误差值校准所述多通道目标数字信号,获得多通道校准数字信号。切换开关连接所述波形发生器模块130与所述时域交织模数转换模块110的输入端时,所述时域交织模数转换器同步装置处于所述第二状态。本申请实施例提供的装置可以在第二状态下确定延时误差值。
在一种实现方式中,如图1所示,切换模块140可以包括切换开关和控制端,例如波形发生器130的控制端CO,通过控制端CO控制切换开关与信号输入端Ain连接,或与波形发生器模块130的第一输出端VO连接。具体来讲,切换开关包括第一端、第二端和第三端,切换开关的第一端与时域交织模数转换模块110连接,在通过控制端CO控制切换开关的第二端与信号输入端Ain连接时,所述时域交织模数转换器同步装置处于所述第一状态。在通过控制端CO控制切换开关的第三端与信号输入端Ain连接时,所述时域交织模数转换器同步装置处于所述第二状态。
在一种可能的实现方式中,所述校准模块120可以包括:解复用(demultiplexer,deMux)单元,所述deMux单元用于将所述时域交织模数转换模块110传输过来的多路数据解复用,得到多通道模拟数字信号或多通道目标数字信号。
在一种实现方式中,所述校准模块120包括:数据延时模块和波形恢复模块,如图2所示,所述数据延时模块的输入端与所述模数转换模块的输出端连接,所述数据延时模块的输出端与所述波形恢复模块的输入端连接,所述数据延时模块用于在第一状态下根据对应于多个通道的多个延时误差值对所述多通道目标数字信号进行延时调节,具体可以提供每个数据位的延时调节,以对存在的所有数据错位进行调整,多个延时误差值如图中参数C1、C2、…、CN所示。所述波形恢复模块用于将所述多通道目标数字信号恢复为同步的多通道校准数字信号,所述多通道校准数字信号含有目标模拟信号的波形。例如,波形恢复模块检测数据是否含有正常的波形发生器中的波形,若不正常,则调整每个数据延时模块调整端,使得数据输出端输出波形发生器发出的波形。可选的,具体方法可以是计算波形的相位值,最后要求所有相邻波形相位相差是1/fs,其中fs是时域交织模数转换模块的总采样率,意思是采样的最小间隔是1/fs。计算相位关系若使用离散傅里叶变换(Discrete FourierTransform,DFT)算法,则要求波形发生器的输出信号的周期是采样周期的整数倍,这样数字处理起来较为方便。
本发明实施例提供的一种时域交织模数转换器同步方法,通过在第二状态下,根据参考模拟信号和同步控制信号,确定延时误差值,其中,所述参考模拟信号与所述时域交织模数转换模块时钟同步,所述同步控制信号与所述参考模拟信号相位同步;在第一状态下,根据所述延时误差值校准多通道目标数字信号,获得多通道校准数字信号,其中,所述多通道目标数字信号由所述装置中的时域交织模数转换模块在第一状态下通过多个子模数转换模块对目标模拟信号进行交织采样得到,能够解决时域交织模数转换器数据传输不同步的问题,实现对时域交织模数转换器的数据同步。
下面结合附图,通过具体的实施例及其应用场景对本申请实施例提供的一种时域交织模数转换器同步方法进行详细地说明。
图3示出了本发明实施例提供的一种时域交织模数转换器同步方法。该方法可以由上述任一装置实施例中的时域交织模数转换器同步装置执行,换言之,该方法可以由安装在上述时域交织模数转换器同步装置中的软件或硬件来执行,该方法包括如下步骤:
S301:在第二状态下,根据参考模拟信号和同步控制信号,确定延时误差值。
其中,所述参考模拟信号与所述时域交织模数转换模块时钟同步,所述同步控制信号与所述参考模拟信号相位同步。 S302:在第一状态下,根据延时误差值校准多通道目标数字信号,以获得多通道校准数字信号。
在第一状态下接收目标模拟信号,并通过时域交织模数转换模块中的多个子模数转换模块对目标模拟信号进行交织采样,获得多通道目标数字信号,由于在多个子模块对目标模拟信号同步交织采样时,会将采样时钟分频而产生数据输出时钟信号,而分频器输出在未同步情况下会出现相位不确定性问题,这种相位不确定性会导致输出端得到的多通道目标数字信号存在数据不同步的问题。
在第一状态下接收所述时域交织模数转换模块输出的不同步的多通道目标数字信号,并根据多个延时误差值校准所述多通道目标数字信号,获得多通道校准数字信号,经过校准模块对所述多通道目标数字信号校准,最后输出的多通道校准数字信号是同步的。
本发明实施例提供的一种时域交织模数转换器同步方法,通过在第二状态下,根据参考模拟信号和同步控制信号,确定延时误差值,其中,所述参考模拟信号与所述时域交织模数转换模块时钟同步,所述同步控制信号与所述参考模拟信号相位同步;在第一状态下,根据所述延时误差值校准多通道目标数字信号,获得多通道校准数字信号,其中,所述多通道目标数字信号由所述装置中的时域交织模数转换模块在第一状态下通过多个子模数转换模块对目标模拟信号进行交织采样得到,能够解决时域交织模数转换器数据传输不同步的问题,实现对时域交织模数转换器的数据同步。
图4示出了本发明实施例提供的另一种时域交织模数转换器同步方法。该方法可以由上述任一装置实施例中的时域交织模数转换器同步装置执行,换言之,该方法可以由安装在上述时域交织模数转换器同步装置中的软件或硬件来执行,该方法包括如下步骤:
S401:在第二状态下,将多通道参考数字信号中每个通道的参考数字信号与同步控制信号比较,获得分别对应于多个通道的多个延时误差值。
其中所述多通道参考数字信号由所述时域交织模数转换模块在第二状态下通过多个子模数转换模块对参考模拟信号进行交织采样得到,所述参考模拟信号和同步控制信号是由波形发生器模块输出的, 所述参考模拟信号与所述时域交织模数转换模块的时钟是同步的, 所述同步控制信号与所述参考模拟信号相位同步。可选的,可以将与所述时域交织模数转换模块时钟同步的信号,确定为所述参考模拟信号。可选的,可以将与所述参考模拟信号相位同步的信号确定为所述同步控制信号。
在第二状态下,接收所述波形发生器模块输出的具有一定幅度一定频率的参考模拟信号,其中所述参考模拟信号与所述时域交织模数转换模块的时钟同步,所述时域交织模数转换模块的时钟即采样时钟,多个子模数转换模块数据输出的时钟是所述采样时钟的1/N,其中N为时域交织模数转换器中子模数转换模块的数量,并通过所述N个子模数转换模块对所述参考模拟信号进行交织采样,获得的N个通道的参考数字信号,由与上述实施例中的步骤S301相似的说明可知,所述N个通道的参考数字信号是不同步的。接收所述波形发生器模块输出的与所述参考模拟信号相位同步的同步控制信号,将所述N个通道的参考数字信号中每个通道的参考数字信号与所述同步控制信号比较,确定对应于N个通道的N个延时误差值。
S402:在第一状态下,根据所述多个延时误差值校准多通道目标数字信号,获得多通道校准数字信号。
其中,所述多通道目标数字信号由所述装置中的时域交织模数转换模块在第一状态下通过多个子模数转换模块对目标模拟信号进行交织采样得到。
在第一状态下,根据所述N个延时误差值分别对N个子模数转换模块输出的N个通道的目标数字信号进行延时调节,得到同步的多通道校准数字信号。
本发明实施例提供的一种时域交织模数转换器同步方法,通过在第二状态下,将所述多通道参考数字信号中每个通道的参考数字信号与所述同步控制信号比较,获得分别对应于多个通道的多个延时误差值,其中所述多通道参考数字信号由所述时域交织模数转换模块在第二状态下通过多个子模数转换模块对参考模拟信号进行交织采样得到,所述参考模拟信号和同步控制信号是由波形发生器模块输出的所述参考模拟信号与所述时域交织模数转换模块的时钟是同步的, 所述同步控制信号与所述参考模拟信号相位同步,在第一状态下,根据延时误差值校准多通道目标数字信号,获得多通道校准数字信号,其中,所述多通道目标数字信号由所述装置中的时域交织模数转换模块在第一状态下通过多个子模数转换模块对目标模拟信号进行交织采样得到,解决时域交织模数转换器数据传输不同步的问题,实现对时域交织模数转换器的数据同步。
在一种实现方式中,所述波形发生器模块输出的具有一定幅度一定频率的模拟参考信号,可以是正弦波或方波。
在一种实现方式中,在步骤S401之前,所述方法还包括:通过切换模块控制所述时域交织模数转换器同步装置在所述第一状态和所述第二状态之间切换。具体地,控制时域交织模数转换模块的输入端通过切换模块,连接信号输入端,使时域交织模数转换器同步装置处于所述第一状态;或者控制波形发生器模块通过所述切换模块,连接时域交织模数转换模块的输入端,使时域交织模数转换器同步装置处于所述第二状态。
需要说明的是,本说明书中关于时域交织模数转换同步方法的实施例与本说明书中关于时域交织模数转换同步装置的实施例基于同一发明构思,因此该实施例的具体实施可以参见前述对应的时域交织模数转换同步装置的实施,重复之处不再赘述。
进一步地,对应上述描述的时域交织模数转换同步方法,基于相同的技术构思,本说明书一个或多个实施例还提供了一种电子设备,该电子设备用于执行上述的时域交织模数转换同步方法。
具体在本实施例中,电子设备包括有处理器、通信接口、存储器和通信总线;其中,所述处理器、所述通信接口以及所述存储器通过总线完成相互间的通信;所述存储器,用于存放计算机程序;所述处理器,用于执行所述存储器上所存放的程序,实现上述的时域交织模数转换同步方法。
需要说明的是,本说明书中关于电子设备的实施例与本说明书中关于时域交织模数转换同步方法的实施例基于同一发明构思,因此该实施例的具体实施可以参见前述对应的时域交织模数转换同步方法的实施,重复之处不再赘述。
进一步地,对应上述描述的时域交织模数转换同步方法,基于相同的技术构思,本说明书一个或多个实施例还提供了一种计算机可读存储介质,用于存储计算机程序,一个具体的实施例中,该存储介质可以为U盘、光盘、硬盘等,该存储介质存储的计算机程序在被处理器执行时,实现上述的时域交织模数转换同步方法。
需要说明的是,本说明书中关于存储介质的实施例与本说明书中关于时域交织模数转换同步方法的实施例基于同一发明构思,因此该实施例的具体实施可以参见前述对应的时域交织模数转换同步方法的实施,重复之处不再赘述。
本领域内的技术人员应明白,本发明的实施例可提供为方法、装置、或计算机程序产品。因此,本发明可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本发明是参照根据本发明实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
在一个典型的配置中,电子设备包括一个或多个处理器(CPU)、输入/输出接口、网络接口和内存。
内存可能包括计算机可读介质中的非永久性存储器,随机存取存储器(RAM)和/或非易失性内存等形式,如只读存储器(ROM)或闪存(flash RAM)。内存是计算机可读介质的示例。
计算机可读介质包括永久性和非永久性、可移动和非可移动媒体可以由任何方法或技术来实现信息存储。信息可以是计算机可读指令、数据结构、程序的模块或其他数据。计算机的存储介质的例子包括,但不限于相变内存(PRAM)、静态随机存取存储器(SRAM)、动态随机存取存储器(DRAM)、其他类型的随机存取存储器(RAM)、只读存储器(ROM)、电可擦除可编程只读存储器(EEPROM)、快闪记忆体或其他内存技术、只读光盘只读存储器(CD-ROM)、数字多功能光盘(DVD)或其他光学存储、磁盒式磁带,磁带磁盘存储或其他磁性存储设备或任何其他非传输介质,可用于存储可以被计算设备访问的信息。按照本文中的界定,计算机可读介质不包括暂存电脑可读媒体(transitory media),如调制的数据信号和载波。
本申请实施例另提供了一种芯片,所述芯片包括处理器和通信接口,所述通信接口和所述处理器耦合,所述处理器用于运行程序或指令,实现上述时域交织模数转换同步方法实施例的各个过程,或实现上述时域交织模数转换同步装置实施例的各模块的功能,且能达到相同的技术效果,为避免重复,这里不再赘述。
应理解,本申请实施例提到的芯片还可以称为系统级芯片、系统芯片、芯片系统或片上系统芯片等。
还需要说明的是,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、商品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、商品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、商品或者设备中还存在另外的相同要素。上面结合附图对本申请的实施例进行了描述,但是本申请并不局限于上述的具体实施方式,上述的具体实施方式仅仅是示意性的,而不是限制性的,本领域的普通技术人员在本申请的启示下,在不脱离本申请宗旨和权利要求所保护的范围情况下,还可做出很多形式,均属于本申请的保护之内。

Claims (9)

1.一种时域交织模数转换器同步装置,其特征在于,所述装置包括:
时域交织模数转换模块,在第一状态下,所述时域交织模数转换模块的输入端连接信号输入端,通过多个子模数转换模块对目标模拟信号进行交织采样,输出多通道目标数字信号;
校准模块,所述校准模块的输入端与所述时域交织模数转换模块的输出端连接,用于在所述第一状态下根据延时误差值校准所述多通道目标数字信号,获得多通道校准数字信号,其中,所述延时误差值是在第二状态下,根据参考模拟信号和同步控制信号确定的,所述参考模拟信号与所述时域交织模数转换模块时钟同步,所述同步控制信号与所述参考模拟信号相位同步;
波形发生器模块,在所述第二状态下,所述波形发生器模块的第一输出端与所述时域交织模数转换模块的输入端连接,用于输出与所述时域交织模数转换模块时钟同步的参考模拟信号,所述波形发生器模块的第二输出端与所述校准模块的控制端连接,用于输出与所述参考模拟信号相位同步的同步控制信号;
切换模块,所述时域交织模数转换模块的输入端通过所述切换模块连接所述信号输入端时,所述时域交织模数转换器同步装置处于所述第一状态,所述波形发生器模块通过所述切换模块连接所述时域交织模数转换模块的输入端时,所述时域交织模数转换器同步装置处于所述第二状态。
2.根据权利要求1所述的装置,其特征在于,所述时域交织模数转换模块还用于在所述第二状态下通过多个子模数转换模块对所述参考模拟信号进行交织采样,输出多通道参考数字信号;
所述校准模块,用于在所述第二状态下,根据所述多通道参考数字信号和所述同步控制信号,确定所述延时误差值。
3.根据权利要求2所述的装置,其特征在于,所述根据所述多通道参考数字信号和所述同步控制信号,确定所述延时误差值,包括:
将所述多通道参考数字信号中每个通道的参考数字信号与所述同步控制信号比较,获得分别对应于多个通道的多个延时误差值。
4.一种时域交织模数转换器同步方法,其特征在于,所述方法应用于如权利要求1-3中任一项所述的时域交织模数转换器同步装置,所述方法包括:
在第二状态下,根据参考模拟信号和同步控制信号,确定延时误差值,其中,所述参考模拟信号与所述时域交织模数转换模块时钟同步,所述同步控制信号与所述参考模拟信号相位同步;在第一状态下,根据所述延时误差值校准多通道目标数字信号,获得多通道校准数字信号,其中,所述多通道目标数字信号由所述装置中的时域交织模数转换模块在第一状态下通过多个子模数转换模块对目标模拟信号进行交织采样得到。
5.根据权利要求4所述的方法,其特征在于,在所述第二状态下,根据参考模拟信号和同步控制信号,确定延时误差值,包括:
在所述第二状态下,根据多通道参考数字信号和同步控制信号,确定所述延时误差值,其中所述多通道参考数字信号由所述时域交织模数转换模块在所述第二状态下通过多个子模数转换模块对参考模拟信号进行交织采样得到,所述参考模拟信号和同步控制信号是由波形发生器模块输出的。
6.根据权利要求4所述的方法,其特征在于,在所述根据参考模拟信号和同步控制信号,确定延时误差值之前,所述方法还包括:
将与所述时域交织模数转换模块时钟同步的信号,确定为所述参考模拟信号。
7.根据权利要求4所述的方法,其特征在于,在所述根据参考模拟信号和同步控制信号,确定延时误差值之前,所述方法还包括:
将与所述参考模拟信号相位同步的信号确定为所述同步控制信号。
8.根据权利要求5所述的方法,其特征在于,所述根据参考模拟信号和同步控制信号,确定延时误差值,包括:
将所述多通道参考数字信号中每个通道的参考数字信号与所述同步控制信号比较,获得分别对应于多个通道的多个延时误差值。
9.根据权利要求4所述的方法,其特征在于,在所述获得多通道校准数字信号之前,还包括:
控制所述时域交织模数转换模块的输入端通过切换模块,连接信号输入端,使所述时域交织模数转换器同步装置处于所述第一状态;或者
控制所述波形发生器模块通过切换模块,连接所述时域交织模数转换模块的输入端,使所述时域交织模数转换器同步装置处于所述第二状态。
CN202210000680.1A 2022-01-04 2022-01-04 一种时域交织模数转换器同步装置及方法 Active CN114024549B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202210000680.1A CN114024549B (zh) 2022-01-04 2022-01-04 一种时域交织模数转换器同步装置及方法
PCT/CN2022/114171 WO2023130734A1 (zh) 2022-01-04 2022-08-23 一种时域交织模数转换器同步装置及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210000680.1A CN114024549B (zh) 2022-01-04 2022-01-04 一种时域交织模数转换器同步装置及方法

Publications (2)

Publication Number Publication Date
CN114024549A CN114024549A (zh) 2022-02-08
CN114024549B true CN114024549B (zh) 2022-04-15

Family

ID=80069486

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210000680.1A Active CN114024549B (zh) 2022-01-04 2022-01-04 一种时域交织模数转换器同步装置及方法

Country Status (2)

Country Link
CN (1) CN114024549B (zh)
WO (1) WO2023130734A1 (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114024549B (zh) * 2022-01-04 2022-04-15 普源精电科技股份有限公司 一种时域交织模数转换器同步装置及方法
CN115296662A (zh) * 2022-07-19 2022-11-04 普源精电科技股份有限公司 一种多相时钟产生电路及方法
CN115510388B (zh) * 2022-11-23 2023-03-24 深圳市恒运昌真空技术有限公司 信号同步方法、装置和等离子电源系统
CN116991198B (zh) * 2023-09-28 2023-12-26 深圳市鼎阳科技股份有限公司 一种波形发生器、多信号通道延迟校正方法及介质

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3984284B2 (ja) * 2005-01-11 2007-10-03 アンリツ株式会社 改良された時間インタリーブ方式のアナログ−デジタル変換装置及びそれを用いる高速信号処理システム
US8519875B2 (en) * 2011-04-12 2013-08-27 Maxim Integrated Products, Inc. System and method for background calibration of time interleaved analog to digital converters
TWI605687B (zh) * 2013-03-08 2017-11-11 安娜卡敦設計公司 時間交錯類比至數位轉換器之缺陷的估計
CN106130553A (zh) * 2015-05-07 2016-11-16 松下知识产权经营株式会社 时间交错型ad 转换器
CN105871377B (zh) * 2016-03-24 2023-06-09 南京天易合芯电子有限公司 时域交织模数转换器采样时间失配的校准方法及系统
CN110048717A (zh) * 2019-03-20 2019-07-23 新岸线(北京)科技集团有限公司 一种实现时间交织模数转换器自校准的方法及装置
CN111817718B (zh) * 2020-09-10 2020-12-25 灵矽微电子(深圳)有限责任公司 一种时域交织模数转换器及电子设备
CN114024549B (zh) * 2022-01-04 2022-04-15 普源精电科技股份有限公司 一种时域交织模数转换器同步装置及方法

Also Published As

Publication number Publication date
WO2023130734A1 (zh) 2023-07-13
CN114024549A (zh) 2022-02-08

Similar Documents

Publication Publication Date Title
CN114024549B (zh) 一种时域交织模数转换器同步装置及方法
Razavi Problem of timing mismatch in interleaved ADCs
CN109032498B (zh) 一种多fpga的多通道采集系统的波形量化同步方法
US7876246B1 (en) Photonic analog-to-digital converter
JP6594420B2 (ja) 時間デジタル変換器およびデジタル位相同期ループ
KR20120047790A (ko) 타임?인터리빙된 아날로그?디지털 컨버터를 위한 로버스트 이득 및 위상 캘리브레이션 방법
CN109254941B (zh) 基于fpga的串行信号时钟同步方法、串转并方法及装置
US9893877B2 (en) Circuits, systems, and methods for synchronization of sampling and sample rate setting
KR101239743B1 (ko) 디지털 신호를 타임 스탬핑하기 위한 스트로브 기술
US4893266A (en) Alias tagging time domain to frequency domain signal converter
CN108432140B (zh) 一种校正装置和方法
US10218373B1 (en) Analog-to-digital converter calibration system
WO2024016896A1 (zh) 多相时钟产生电路及方法
Wang et al. A background timing-skew calibration technique for time-interleaved analog-to-digital converters
US8928514B1 (en) Harmonic time domain interleave to extend oscilloscope bandwidth and sample rate
US20150008940A1 (en) Clock jitter and power supply noise analysis
KR101922018B1 (ko) 다중채널 아날로그­디지털 변환 장치 및 이를 이용하는 방법
CN113985251A (zh) 数字通道的延迟偏差测量方法、装置、电子装置
CN109240981B (zh) 多通道数据的同步采集方法、设备和计算机可读存储介质
GB2543786A (en) Analog assisted multichannel digital post-correction for time-interleaved analog-to-digital converters
KR101746203B1 (ko) 멀티 칩 시스템에서 칩들 간의 클럭 신호의 위상차 보상방법 및 장치
CN111106834A (zh) 一种adc采样数据识别方法及系统、集成电路及解码装置
Wang et al. A hilbert-transform-based method to estimate and correct timing error in time-interleaved adcs
CN111641414B (zh) 一种基于群延迟滤波器的dac多芯片同步装置
JP7492603B2 (ja) デジタルとアナログとの間で信号を変換するための回路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant