CN1137490C - 铁电存储器装置 - Google Patents

铁电存储器装置 Download PDF

Info

Publication number
CN1137490C
CN1137490C CNB991260198A CN99126019A CN1137490C CN 1137490 C CN1137490 C CN 1137490C CN B991260198 A CNB991260198 A CN B991260198A CN 99126019 A CN99126019 A CN 99126019A CN 1137490 C CN1137490 C CN 1137490C
Authority
CN
China
Prior art keywords
bit line
sense amplifier
read
storage arrangement
memory cell
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB991260198A
Other languages
English (en)
Other versions
CN1256495A (zh
Inventor
T���ն���
T·勒尔
H·赫尼施米德
G·布劳恩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Infineon Technologies AG
Original Assignee
Infineon Technologies AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Infineon Technologies AG filed Critical Infineon Technologies AG
Publication of CN1256495A publication Critical patent/CN1256495A/zh
Application granted granted Critical
Publication of CN1137490C publication Critical patent/CN1137490C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/22Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Dram (AREA)
  • Semiconductor Memories (AREA)

Abstract

本发明涉及铁电存储器装置。在根据本发明的一种由多个存储器单元构成的存储器装置中,各存储器单元包括至少一个铁电存储电容器和一个选择晶体管,它们通过字线和成对位线实现控制,其中在字线端部设置的一个读放大器中,通过各位线对由一个参考单元对获得的一个参考信号可与一个读信号相互比较,其特征在于,所述读放大器具有两个位线对,各短路元件将一个第一位线对中的一个位线与一个第二位线对的一个位线相连接,通过所述第一位线对的一个位线,将所述参考信号及同时通过第二个所述位线对的一个位线的读信号输送给所述读放大器。

Description

铁电存储器装置
技术领域
本发明涉及一种由多个存储器单元构成的存储器装置,各存储器单元包括至少一个铁电电容器和一个选择晶体管,它们通过字线和位线对实现控制,在一个读放大器中,通过位线对由一个参考单元获得的一个参考信号与来自一个存储器单元的一个读信号相互比较。
背景技术
目前人们已经采用例如由铋钡钛(SBT)或锆钛酸(PZT)构成的铁电介质制造非易失性存储器装置,这种存储器装置中的单个的存储器单元能够由一个带有SBT或PZT介质的选择晶体管和一个存储电容器构成,于是涉及一种所谓的“1T/1C单元概念”。按照这种1T/1C单元概念能够实现基本上相同的存储器密度,例如惯用的DRAM存储器(动态写/读存储器)。
 对带有一个铁电存储电容器的存储器单元(称为FeRAM存储器单元)进行读操作时,在从这个存储器单元中读取本身带有的信息之前,必须首先产生一个参考电压,此参考电压可通过一个参考存储器单元对获得。在通过一个参考存储器单元对获得此参考电压之后,再读取该存储器单元本身的信息,并且将由这个存储器单元所读取的信号和此前所产生的参考电压放在读放大器中进行比较和计算。
这样一种必不可少的“串行”读周期要求较多的时间,因为参考电压和本身的读信号是按照时间先后顺序产生的。迄今为止,还没有找到能够缩短上述耗时较长的读周期的办法。
迄今,在读取如FeRAM存储器单元构成的存储器装置的铁电存储器装置时,其读取方法与读取一个DRAM存储器的方法类似:要读取的存储器单元带有一个包括例如SBT或PZT的铁电介质的存储电容器,它通过这个存储器单元的选择晶体管与一个位线相连接。根据电容量的比例,在这个位位线上提供一个大约几百mV数量级的有效信号,这个相对较小的有效信号在读放大器内被放大到完全的逻辑电平。为此,读放大器需要一个参考电压,它最好是每次从一个存储器单元读取一个逻辑零(0)或一个逻辑一(1)时的电压的中间值。所述的参考电压可以按以下方法产生,在一个位线对上读取两个参考单元,它们必须包含相反的信息“零”和“一”。将所述位线对短接,求出两个事先包含的读信号的算术中间值,将得到的带有中间值的参考信号暂时保留在两个位线之一上,同时在另一个位线上的要选择的存储器单元被激活。将读取的电压在读放大器内与所述参考电压进行比较,接着被放大到完全的逻辑电平。
下面将结合附图4至6所示的具有常规的串行存取周期的铁电存储器装置,说明读放大器的工作原理。图4是一个由铁电存储电容器Cferro和选择晶体管TG构成的存储器单元,其中该选择晶体管TG的源极或漏极连接在一个位线BL上,而该选择晶体管TG的栅极连接在一个字线WL上。铁电存储电容器Cferro位于选择晶体管TG的源极或漏极和一个公用的极板电压PL之间。
在图1、3和5中所示的存储器单元的部件采用与图4相同的标号。
图5是一个根据普通的读放大器概念形成的具有串行存取周期的惯用的存储器装置的电路结构。在这个惯用的存储器装置中,位线对BL<0>和bBL<0>或BL<1>和bBL<1>通过选择晶体管S各与一个读放大器SA<0>或SA<1>相连接。重要的是,在这种存储器装置中,参考单元R和欲读取的单元L各与上述的位线对BL<0>和bBL<0>或BL<1>和bBL<1>电连接。仅此,利用参考单元R和一个选通的存储器单元L可以连续产生参考电压。
下面结合图6进一步说明这个连续产生的参考电压和所述存储器单元的选择。
一个读周期以一个扫描取样或选通信号的负脉冲在例如t=10ns时开始。接着在时间间隔A中产生一个参考电压ref。这里的两个位线对BL<0>和bBL<0>首先是在0伏电位(图6上标有“pre”之处),接着选择读取在参考字线REFWL<03>和REFWL<12>与位线BL<0>和bBL<0>之间的连接点上的两个参考单元R中的相反的信息,即标有“ref”的信号。然后通过短路晶体管SG将两个位线BL<0>和bBL<0>短接,该短路晶体管SG由一个短路线sHT<0>(或sHT<1>)控制,获得所述参考单元R的参考电压的算术中间值(参见图6中的时间间隔“short”)。
在接着的时间间隔B中,欲读取的位线例如位线BL<0>下降为0伏(参见图6中的时间间隔“prerd”),然后选择读取该存储器单元(参见图6中的时间间隔“read”)。
现在,在欲读取的位线BL<0>上加有一个电位,该电压根据欲读取的存储器单元L的存储内容而比参考电压小或者大,在下面开始的放大过程中,在时间间隔C中,这个小电压将被放大到一个完全的逻辑电平(参见图6中的时间间隔“sense”)。
约在t=70ns,即约在读周期开始之后的60ns时,已读取的信息在数据线LDQ<0>和bLDQ<0>上被进一步处理。接着将参考单元R中的信息回写(参见图6中的时间间隔“write back”),并且在时间间隔D内,返回到静止状态。
图5中的开关晶体管S由控制线MUX<0>和MUX<1>控制,各单个位线BL<0>、bBL<0>、BL<1>和bBL<1>与读放大器SA<0>或SA<1>相连接。存储器单元L安置在各个位线BL<0>、bBL<0>、BL<1>和bBL<1>与字线WL<0>、WL<1>、WL<2>、WL<3>、...WL<0+n*4>、WL<1+n*4>、WL<2+n*4>和WL<3+n*4>之间的连接点上,存储器单元L构成了一个如图5所示的单元阵。
发明内容
本发明的目的是提供一种能够显著缩短读周期的时间间隔的存储器装置。
 这个发明的目的可以通过以下方案实现。
 一种由多个存储器单元构成的存储器装置,各存储器单元包括至少一个铁电存储电容器和一个选择晶体管,它们通过字线和成对位线实现控制,其中在字线端部设置的一个读放大器中,通过各位线对由一个参考单元对获得的一个参考信号可与一个读信号相互比较,其特征在于,所述读放大器具有两个位线对,各短路元件将一个第一位线对中的一个位线与一个第二位线对的一个位线相连接,通过所述第一位线对的一个位线,将所述参考信号及同时通过第二个所述位线对的一个位线的读信号输送给所述读放大器。
在根据本发明的存储器装置中,利用已有技术的较少的开关变换知识,能够将在一个存储器单元上存取访问的时间缩短约30%。所进行的变动在原理上是:利用短路元件,如上述的开关晶体管SG,不是相互邻接地而是各相隔一个地将位线相互连接,这些短路元件也是各相隔一个地与再下一个位线相互连接。这些短路元件最好是安置在单元阵的读放大器的相对的端上,因为使相互邻接的位线交叉在电路布线上较易实现。通过将各位线对平行布置,能够使每个有效的存储器单元和参考单元比较密集地相互布置在同一存储器单元阵的块上,这样布置有利于提高其抗干扰性。读信号和参考信号通过所述的选择晶体管S与各读放大器的输入端接通。同时,通过采用这种选择晶体管,可以使所需要的读放大器的数量和读放大器所需要的半导体电路块表面积减半。
在本发明的一个推荐的实施例中,各位线对的位线通过预置初始化晶体管而相互连接。在此实施例中,不再需要两个控制线,而是采用将两个位线短接的方法。
根据本发明的又一个推荐的实施例,各位线带有一个分开控制的位线-选择晶体管。以此方式,所述的位线-选择晶体管可对所有的位线对实现单独的控制,其中所述短路元件不是相互邻接,而是使一个位线与再下一个位线相互连接。
附图说明
下面将结合附图进一步说明本发明。附图为:
图1是本发明的第一个实施例的电路图;
图2是图1的实施例中表示读取过程的时间曲线;
图3是本发明的第二个实施例的电路图;
图4是一个存储器单元的等效电路图;
图5是一个惯用的存储器装置的电路图;
图6是图5的存储器装置中表示读取过程的时间曲线。
图4至6已经在前面予以描述。在图1至3中所示的相应的存储器单元的部件采用与图4-6相同的标号,而且这些部件将不再特别予以说明。
具体实施方式
图1是本发明的第一个实施例的电路图,它与图5所示的惯用的存储器装置的区别是,采用的场效应晶体管短路器件SG′与位线不相互邻接连接,而是与再下一个位线相互连接,如位线BL<0>和BL<1>或bBL<0>和bBL<1>所示。此外,这里的两个控制线INIT<0>和INIT<1>不再用于预充电,而是用于将两个位线BL<0>和bBL<0>或BL<1>和bBL<1>短接。在推荐的方式中,所述的短路器件SG′各相隔一个地与再下一个位线相互连接。这些短路器件最好是安置在单元阵的读放大器的相对的端上,因为使相互邻接的位线交叉在电路布线上较易实现。通过将各位线对平行布置,能够使每个有效的存储器单元和参考单元比较密集地相互布置在同一存储器单元阵的块上,这样布置有利于提高其抗干扰性。读信号和参考信号通过所述的选择晶体管S输至各读放大器SA<01>的输入端。同时,通过使用这种选择晶体管S,可以使所需要的读放大器SA的数量和读放大器所需要的半导体电路块表面积减半。
通过图1所示的存储器装置,能够显著地缩短读存时间。共同的读放大器SA<01>由四个选择晶体管S构成,它们在所连接的控制线MUXA或MUXB上与两个位线对BL<0>或bBL<0>和BL<1>或bBL<1>相连接。选择在字线<0>与位线对BL<0>的交叉之处设置所述的存储器单元L,为了获取参考信号,在字线bREFWL与位线bBL<0>的交叉之处和在字线bREFWL与位线bBL<1>的交叉之处设置所述的参考单元R.。根据在传输线PRE<0>上的一个信号执行欲读取的位线的放电(“预充电”),以及根据在传输线PRE<0>、PRE<1>和INIT<0>上的信号执行参考位线的放电。然后,在传输线INIT<1>上的信号保持在静止待用状态。
与此相反的是,选择在字线WL<0>与位线BL<1>的交叉之处设置所述的存储器单元L,于是根据在传输线PRE<1>和传输线INIT<1>上的一个信号执行欲读取的位线的放电,以及根据在传输线PRE<1>和bSHT上的信号执行参考位线的放电。换言之,在这种情况下,在短路线bSHT上的短路元件SG′也用于执行参考位线的放电,从而可以节约额外的控制线。
图2表示类似于图6的信号曲线,具有相应于图1所示实施例的读周期。这个读取过程以一个负的STB信号脉冲从时刻t=10ns开始。参考电压的产生(图6中的时间间隔A)以及存储器单元的选择(图6中的时间间隔B)是同时并且是在无电连接的位线对上开始的。位线对bBL<0>和bBL<1>首先放电至0伏(时间间隔“pre”),接着选择读取两个参考-存储器单元R中的相反的信息(时间间隔“ref”),然后通过短路元件SG′将两个位线短接,由短路线bSHT获得所需的算术中间值(时间间隔“short”)。
同时,在欲读取的位线BL<0>放电至0伏(时间间隔“prered”)后,读取该存储器单元L(时间间隔“read”)。读信号通过两个开关晶体管S经传输线MUXA传输至位线BL<0>,而参考信号经位线bBL<1>传输到读放大器SA<01>。读放大器SA<01>在时间间隔C内放大所述差分信号(图2中的“sense”)。在约t=50ns即约在读周期开始之后的40ns时,已读取的信息在数据线LDQ<01>和bLDQ<01>上被进一步处理。接着,将参考-存储器单元R中的信息写回(参见时间间隔“write back”),并且在静止状态下完成所述写回操作(参见图2的时间间隔D)。
通过采用并行的读取方法,可使有效数据的准备时间从约60ns缩短到约40ns,所述存取时间的减少精确地与访问欲读取的位线(时间间隔“prered”)和选择存储器单元的时间(时间间隔“read”)相符合。
所述存取时间的减少可以通过图2与图6的比较而清楚地看出,与图6比较,根据本发明的存储器装置可以节省时间间隔“B”,它表明存储器单元的所需选择时间大大减少。然而为了缩短读取时间所需要的电路上的额外开销实际上是可忽略不计的,这一点可以通过图1的实施例与图5的现有存储器装置的比较而清楚地看出。特别应当注意的是,在根据本发明的存储器装置中,读放大器的数量可以减少一半,这样完全可以弥补增加开关晶体管的额外开销。
图3是根据本发明的存储器装置的又一个实施例,其中开关晶体管S可以单个地控制各位线对BL<0>和bBL<0>或BL<1>和bBL<1>,短路元件SG′不与短路线SHT或bSHT相邻连接(参见图5),而是与再下一个位线相互连接,如图1所示实施例的情况。图3的实施例与图1的实施例相类似,共同的读放大器SA<01>由四个选择晶体管S构成,它们由控制线MUX<0>、bMUX<0>、MUX<1>、bMUX<1>控制,并与两个位线对BL<0>、bBL<0>或BL<1>、bBL<1>相连接。
举例而言,如果要读取连接在字线WL<0>和位线BL<0>交叉点上的存储器单元L,则其情况与图1的实施例及图2所示的曲线相类似。
采用图3所示的实施例也能够有效地将读周期缩短到40ns,与现有技术(参见图5)相比,可以减少约三分之一的时间。

Claims (5)

1.一种由多个存储器单元(L)构成的存储器装置,各存储器单元包括至少一个铁电存储电容器(Cferro)和一个选择晶体管(TG),它们通过字线和成对位线实现控制,其中在字线端部设置的一个读放大器(SA<01>)中,通过各位线对由一个参考单元对(R)获得的一个参考信号可与一个读信号相互比较,
其特征在于,所述读放大器(SA<01>)具有两个位线对,各短路元件(SG′)将一个第一位线对中的一个位线与一个第二位线对的一个位线相连接,通过所述第一位线对的一个位线,将所述参考信号及同时通过所述第二位线对的一个位线的读信号输送给所述读放大器(SA<01>)。
2.根据权利要求1所述的存储器装置,其特征在于,所述短路元件(SG′)设置在位线上读放大器(SA<01>)的对端上。
3.根据权利要求1或2所述的存储器装置,其特征在于,在两个相邻的位线对中,一个位线对中的一个位线与另一个位线对中的一个位线的读信号共同被输至所述的读放大器。
4.根据权利要求3所述的存储器装置,其特征在于,各位线对的所述位线通过初始化晶体管(SG)相互连接。
5.根据权利要求1或2所述的存储器装置,其特征在于,在每个位线中设有一个单独的可控制的位线开关晶体管。
CNB991260198A 1998-11-13 1999-11-13 铁电存储器装置 Expired - Fee Related CN1137490C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE19852570.2 1998-11-13
DE19852570A DE19852570A1 (de) 1998-11-13 1998-11-13 Ferroelektrische Speicheranordnung

Publications (2)

Publication Number Publication Date
CN1256495A CN1256495A (zh) 2000-06-14
CN1137490C true CN1137490C (zh) 2004-02-04

Family

ID=7887804

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB991260198A Expired - Fee Related CN1137490C (zh) 1998-11-13 1999-11-13 铁电存储器装置

Country Status (7)

Country Link
US (1) US6137712A (zh)
EP (1) EP1001430A3 (zh)
JP (1) JP4065361B2 (zh)
KR (1) KR100318629B1 (zh)
CN (1) CN1137490C (zh)
DE (1) DE19852570A1 (zh)
TW (1) TW451197B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19913109C2 (de) 1999-03-23 2001-01-25 Siemens Ag Integrierter Speicher mit Speicherzellen und Referenzzellen und entsprechendes Betriebsverfahren
US6418044B1 (en) 2000-12-28 2002-07-09 Stmicroelectronics, Inc. Method and circuit for determining sense amplifier sensitivity
KR100538883B1 (ko) 2003-04-29 2005-12-23 주식회사 하이닉스반도체 반도체 메모리 장치

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4873664A (en) * 1987-02-12 1989-10-10 Ramtron Corporation Self restoring ferroelectric memory
JPH0713877B2 (ja) * 1988-10-19 1995-02-15 株式会社東芝 半導体メモリ
US5010524A (en) * 1989-04-20 1991-04-23 International Business Machines Corporation Crosstalk-shielded-bit-line dram
DE4110407A1 (de) * 1990-03-30 1991-10-02 Toshiba Kawasaki Kk Halbleiter-speicheranordnung
US5218566A (en) * 1991-08-15 1993-06-08 National Semiconductor Corporation Dynamic adjusting reference voltage for ferroelectric circuits
JP3218844B2 (ja) * 1994-03-22 2001-10-15 松下電器産業株式会社 半導体メモリ装置
JP3365595B2 (ja) * 1994-12-21 2003-01-14 シャープ株式会社 半導体記憶装置及びその駆動方法
CN1183166A (zh) * 1996-03-25 1998-05-27 松下电子工业株式会社 强电介质存储器件
US5737260A (en) * 1996-03-27 1998-04-07 Sharp Kabushiki Kaisha Dual mode ferroelectric memory reference scheme
JPH10320981A (ja) * 1997-05-19 1998-12-04 Rohm Co Ltd 強誘電体メモリ

Also Published As

Publication number Publication date
KR100318629B1 (ko) 2001-12-28
EP1001430A2 (de) 2000-05-17
JP4065361B2 (ja) 2008-03-26
JP2000156091A (ja) 2000-06-06
EP1001430A3 (de) 2000-09-06
DE19852570A1 (de) 2000-05-25
CN1256495A (zh) 2000-06-14
US6137712A (en) 2000-10-24
TW451197B (en) 2001-08-21
KR20000035441A (ko) 2000-06-26

Similar Documents

Publication Publication Date Title
US5218566A (en) Dynamic adjusting reference voltage for ferroelectric circuits
US6901001B2 (en) Ferroelectric memory input/output apparatus
US6574135B1 (en) Shared sense amplifier for ferro-electric memory cell
US7212427B2 (en) Ferroelectric memory
US6301145B1 (en) Ferroelectric memory and method for accessing same
US20040047172A1 (en) Shared data buffer in FeRAM utilizing word line direction segmentation
US6154387A (en) Semiconductor memory device utilizing a polarization state of a ferroelectric film
CN1171236C (zh) 铁电随机存取存储器及测试短寿命单元的方法
JPS63201998A (ja) 強誘電性メモリ及びその動作方法
JP3848620B2 (ja) 不揮発性受動マトリックス装置および同装置の読み出し方法
US6909626B2 (en) Method and related circuit for accessing locations of a ferroelectric memory
US6297985B1 (en) Cell block structure of nonvolatile ferroelectric memory
US7221580B1 (en) Memory gain cell
US20060198210A1 (en) Semiconductor device
US4648073A (en) Sequential shared access lines memory cells
JP3970846B2 (ja) 強誘電体メモリにおける読み取り信号の増強
CN1137490C (zh) 铁电存储器装置
CN1161788C (zh) 具有双晶体管/双电容型存储单元的集成存储器
US6760247B2 (en) Methods and apparatus for flexible memory access
CN1171235C (zh) 带有位线、字线和板线的集成存储器及其工作方法
US20020027816A1 (en) Integrated memory having memory cells and reference cells, and operating method for such a memory
US6031783A (en) High speed video frame buffer
CN1421861A (zh) 高性能半导体存储设备
JPS6111993A (ja) 半導体記憶装置
CN1218261A (zh) 半导体存储器件

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20040204

Termination date: 20091214