CN113675101B - 用于芯片封装的方法和芯片颗粒 - Google Patents

用于芯片封装的方法和芯片颗粒 Download PDF

Info

Publication number
CN113675101B
CN113675101B CN202111218638.9A CN202111218638A CN113675101B CN 113675101 B CN113675101 B CN 113675101B CN 202111218638 A CN202111218638 A CN 202111218638A CN 113675101 B CN113675101 B CN 113675101B
Authority
CN
China
Prior art keywords
substrate
packaged
chip
layer
filter wafer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202111218638.9A
Other languages
English (en)
Other versions
CN113675101A (zh
Inventor
不公告发明人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Newsonic Technologies Co Ltd
Original Assignee
Shenzhen Newsonic Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Newsonic Technologies Co Ltd filed Critical Shenzhen Newsonic Technologies Co Ltd
Priority to CN202111218638.9A priority Critical patent/CN113675101B/zh
Publication of CN113675101A publication Critical patent/CN113675101A/zh
Application granted granted Critical
Publication of CN113675101B publication Critical patent/CN113675101B/zh
Priority to US17/653,472 priority patent/US11616044B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3135Double encapsulation or coating and encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/315Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the encapsulation having a cavity
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3171Partial encapsulation or coating the coating being directly applied to the semiconductor body, e.g. passivation layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3185Partial encapsulation or coating the coating covering also the sidewalls of the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/96Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H3/00Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators
    • H03H3/007Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks
    • H03H3/02Apparatus or processes specially adapted for the manufacture of impedance networks, resonating circuits, resonators for the manufacture of electromechanical resonators or networks for the manufacture of piezoelectric or electrostrictive resonators or networks
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H9/00Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
    • H03H9/02Details
    • H03H9/05Holders; Supports
    • H03H9/10Mounting in enclosures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • H01L2224/1401Structure
    • H01L2224/1403Bump connectors having different sizes, e.g. different diameters, heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • H01L2224/141Disposition
    • H01L2224/1418Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/14181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/66High-frequency adaptations
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H9/00Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
    • H03H9/02Details
    • H03H9/05Holders; Supports
    • H03H9/10Mounting in enclosures
    • H03H9/1064Mounting in enclosures for surface acoustic wave [SAW] devices
    • H03H9/1078Mounting in enclosures for surface acoustic wave [SAW] devices the enclosure being defined by a foil covering the non-active sides of the SAW device
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H9/00Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
    • H03H9/02Details
    • H03H9/05Holders; Supports
    • H03H9/10Mounting in enclosures
    • H03H9/1064Mounting in enclosures for surface acoustic wave [SAW] devices
    • H03H9/1085Mounting in enclosures for surface acoustic wave [SAW] devices the enclosure being defined by a non-uniform sealing mass covering the non-active sides of the BAW device

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Acoustics & Sound (AREA)
  • Wire Bonding (AREA)
  • Surface Acoustic Wave Elements And Circuit Networks Thereof (AREA)
  • Piezo-Electric Or Mechanical Vibrators, Or Delay Or Filter Circuits (AREA)

Abstract

本申请涉及芯片封装技术领域,公开一种用于芯片封装的方法,包括:提供滤波器晶圆和若干个待封装基板;各待封装基板上设置有多个第一焊盘;将各待封装基板倒装焊接在滤波器晶圆上;对各待封装基板进行塑封,在各待封装基板上形成塑封层,各待封装基板、各待封装基板对应的塑封层和滤波器晶圆形成塑封结构;各待封装基板、各待封装基板对应的塑封层和滤波器晶圆分别围合形成有空腔;使塑封层暴露出各第一焊盘;将塑封结构切割成若干个芯片颗粒。这样,在对滤波器晶圆完成封装的同时,也完成了滤波器封装,不需要单独对滤波器晶圆进行封装,再进行滤波器封装,能够使得芯片颗粒的尺寸小型化。本申请还公开一种芯片颗粒。

Description

用于芯片封装的方法和芯片颗粒
技术领域
本申请涉及芯片封装技术领域,例如涉及一种用于芯片封装的方法和芯片颗粒。
背景技术
目前,传统的滤波器封装通常是利用双层有机薄膜等盖体工艺形成滤波器所必须的空腔结构,并设置倒装焊接凸点以完成晶圆级封装。切割完成封装的滤波器晶圆,获得单颗芯片,再将单颗芯片倒装焊接到封装基板上,然后进行塑封、切割以获得芯片颗粒。该方法将封装完成的滤波器晶圆倒装焊接在基本上,不利于芯片颗粒的尺寸小型化。
发明内容
为了对披露的实施例的一些方面有基本的理解,下面给出了简单的概括。所述概括不是泛泛评述,也不是要确定关键/重要组成元素或描绘这些实施例的保护范围,而是作为后面的详细说明的序言。
本发明实施例提供一种用于芯片封装的方法和芯片颗粒,以便于芯片颗粒的尺寸小型化。
在一些实施例中,一种用于芯片封装的方法,包括:提供滤波器晶圆和若干个待封装基板;各所述待封装基板上设置有多个第一焊盘;将各所述待封装基板倒装焊接在所述滤波器晶圆上;对各所述待封装基板进行塑封,在各所述待封装基板上形成塑封层,各所述待封装基板、各所述待封装基板对应的塑封层和所述滤波器晶圆形成塑封结构;各所述待封装基板、各所述待封装基板对应的塑封层和所述滤波器晶圆分别围合形成有空腔;使所述塑封层暴露出各所述第一焊盘;将所述塑封结构切割成若干个芯片颗粒。
在一些实施例中,一种芯片颗粒,所述芯片颗粒通过上述的用于芯片封装的方法制得。
本发明实施例提供一种用于芯片封装的方法和芯片颗粒,可以实现以下技术效果:通过将各待封装基板倒装焊接在滤波器晶圆上;对各待封装基板进行塑封,在各待封装基板上形成塑封层,各待封装基板、各待封装基板对应的塑封层和滤波器晶圆形成塑封结构;各待封装基板、各待封装基板对应的塑封层和滤波器晶圆分别围合形成有空腔;使塑封层暴露出各第一焊盘;将塑封结构切割成若干个芯片颗粒。这样,通过将待封装基板倒装焊接在未进行封装的滤波器晶圆上,在各封装基板上形成塑封层,各待封装基板、各待封装基板对应的塑封层和滤波器晶圆分别围合形成有空腔,从而在对滤波器晶圆完成封装的同时,也完成了滤波器封装,不需要单独对滤波器晶圆进行封装,再进行滤波器封装,能够使得芯片颗粒的尺寸小型化,同时降低制造芯片颗粒的成本。
以上的总体描述和下文中的描述仅是示例性和解释性的,不用于限制本申请。
附图说明
一个或多个实施例通过与之对应的附图进行示例性说明,这些示例性说明和附图并不构成对实施例的限定,附图中具有相同参考数字标号的元件示为类似的元件,附图不构成比例限制,并且其中:
图1是本发明实施例提供的一个用于芯片封装的方法的示意图;
图2是本发明实施例提供的一个待切割基板的结构示意图;
图3是本发明实施例提供的一个在待切割基板上设置支撑层后的结构示意图;
图4是本发明实施例提供的一个在待切割基板上设置焊接凸点后的结构示意图;
图5是本发明实施例提供的一个待封装基板的结构示意图;
图6是本发明实施例提供的一个滤波器晶圆的结构示意图;
图7是本发明实施例提供的一个将各待封装基板倒装焊接在滤波器晶圆后的结构示意图;
图8是本发明实施例提供的一个在各待封装基板上形成第一有机薄膜的结构示意图;
图9是本发明实施例提供的一个在各待封装基板上形成第二有机薄膜结构示意图;
图10是本发明实施例提供的一个对塑封层和支撑层减薄后的结构示意图;
图11是本发明实施例提供的一个对滤波器晶圆减薄后的结构示意图;
图12是本发明实施例提供的一个芯片颗粒的结构示意图;
图13是本发明实施例提供的一个在第一焊盘设置第二焊锡凸点后的结构示意图;
图14是本发明实施例提供的另一个对滤波器晶圆减薄后的结构示意图;
图15是本发明实施例提供的另一个芯片颗粒的结构示意图;
图16是本发明实施例提供的另一个在各待封装基板上形成第一有机薄膜的结构示意图;
图17是本发明实施例提供的另一个对塑封层减薄后的结构示意图;
图18是本发明实施例提供的另一个对滤波器晶圆减薄后的结构示意图;
图19是本发明实施例提供的另一个芯片颗粒的结构示意图;
图20是本发明实施例提供的另一个在第一焊盘设置第二焊锡凸点后的结构示意图;
图21是本发明实施例提供的另一个对滤波器晶圆减薄后的结构示意图;
图22是本发明实施例提供的另一个芯片颗粒的结构示意图;
图23是本发明实施例提供的另一个用于芯片封装的方法的示意图;
图24是本发明实施例提供的另一个用于芯片封装的方法的示意图。
附图标记:
100:待切割基板;110:第一焊盘;120:第二焊盘;130:支撑层;140:第一焊接凸点;150:待封装晶圆衬底;160:第三焊盘;170:第一有机薄膜;180:第二有机薄膜;190:第二焊接凸点。
具体实施方式
为了能够更加详尽地了解本发明实施例的特点与技术内容,下面结合附图对本发明实施例的实现进行详细阐述,所附附图仅供参考说明之用,并非用来限定本发明实施例。在以下的技术描述中,为方便解释起见,通过多个细节以提供对所披露实施例的充分理解。然而,在没有这些细节的情况下,一个或多个实施例仍然可以实施。在其它情况下,为简化附图,熟知的结构和装置可以简化展示。
本发明实施例的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明实施例的实施例。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含。
本发明实施例中,术语“上”、“下”、“内”、“中”、“外”、“前”、“后”等指示的方位或位置关系为基于附图所示的方位或位置关系。这些术语主要是为了更好地描述本发明实施例及其实施例,并非用于限定所指示的装置、元件或组成部分必须具有特定方位,或以特定方位进行构造和操作。并且,上述部分术语除了可以用于表示方位或位置关系以外,还可能用于表示其他含义,例如术语“上”在某些情况下也可能用于表示某种依附关系或连接关系。对于本领域普通技术人员而言,可以根据具体情况理解这些术语在本发明实施例中的具体含义。
另外,术语“设置”、“连接”、“固定”应做广义理解。例如,“连接”可以是固定连接,可拆卸连接,或整体式构造;可以是机械连接,或电连接;可以是直接相连,或者是通过中间媒介间接相连,又或者是两个装置、元件或组成部分之间内部的连通。对于本领域普通技术人员而言,可以根据具体情况理解上述术语在本发明实施例中的具体含义。
除非另有说明,术语“多个”表示两个或两个以上。
本发明实施例中,字符“/”表示前后对象是一种“或”的关系。例如,A/B表示:A或B。
术语“和/或”是一种描述对象的关联关系,表示可以存在三种关系。例如,A和/或B,表示:A或B,或,A和B这三种关系。
需要说明的是,在不冲突的情况下,本发明实施例中的实施例及实施例中的特征可以相互组合。
结合图1所示,本发明实施例提供一种用于芯片封装的方法,包括:
步骤S101,提供滤波器晶圆和若干个待封装基板;各待封装基板上设置有多个第一焊盘;
步骤S102,将各待封装基板倒装焊接在滤波器晶圆上;
步骤S103,对各待封装基板进行塑封,在各待封装基板上形成塑封层,各待封装基板、各待封装基板对应的塑封层和滤波器晶圆形成塑封结构;各待封装基板、各待封装基板对应的塑封层和滤波器晶圆分别围合形成有空腔;
步骤S104,使塑封层暴露出各第一焊盘;
步骤S105,将塑封结构切割成若干个芯片颗粒。
采用本发明实施例提供的用于芯片封装的方法,通过将各待封装基板倒装焊接在滤波器晶圆上;对各待封装基板进行塑封,在各待封装基板上形成塑封层,各待封装基板、各待封装基板对应的塑封层和滤波器晶圆形成塑封结构;各待封装基板、各待封装基板对应的塑封层和滤波器晶圆分别围合形成有空腔;使塑封层暴露出各第一焊盘;将塑封结构切割成若干个芯片颗粒。这样,通过将待封装基板倒装焊接在未进行封装的滤波器晶圆上,在各封装基板上形成塑封层,各待封装基板、各待封装基板对应的塑封层和滤波器晶圆分别围合形成有空腔,从而在对滤波器晶圆完成封装的同时,也完成了滤波器封装,不需要单独对滤波器晶圆进行封装,再进行滤波器封装,能够使得芯片颗粒的尺寸小型化,同时降低制造芯片颗粒的成本。
可选地,芯片颗粒具有滤波器功能。
结合图2至图4所示,可选地,若干个待封装基板通过以下方式获取:提供待切割基板100,待切割基板100上设置有多个第一焊盘110,待切割基板远离第一焊盘110的一侧设置有多个第二焊盘120;在各第二焊盘120上分别设置第一焊接凸点140;对待切割基板进行切割获得若干个待封装基板,各待封装基板分别设置有多个第一焊盘和多个带有第一焊接凸点的第二焊盘。
在一些实施例中,待切割基板中设置有多个待切割芯片,第一焊盘是待切割基板上的客户端焊盘,第二焊盘是FC(Flip Chip,倒装芯片)封装焊盘。
可选地,第一焊接凸点由能够用于倒装焊接的材料制成,例如:焊锡球、铜柱、金凸块和导电胶中的一种或多种。
在一些实施例中,待切割基板为PCB(Printed Circuit Board,印制线路板)基板或陶瓷基板。
可选地,在提供待切割基板后,还包括:在待切割基板设置第一焊盘110的一侧施加支撑层130,支撑层130覆盖各第一焊盘110。
这样,在待切割基板的强度不足以进行后续封装工艺的情况下,施加支撑层能够支撑待切割基板进行后续工艺。
可选地,支撑层由PP介质或陶瓷材料制成。
在一些实施例中,在待切割基板设置第一焊盘的一侧施加有支撑层的情况下,对待切割基板进行切割获得若干个待封装基板,如图5所示,图5为待封装基板的结构示意图。
在一些实施例中,如图6为滤波器晶圆的结构示意图,滤波器晶圆包括多个待封装芯片、包裹多个待封装芯片的待封装晶圆衬底150、用于与待封装基板的第二焊盘进行连接的第三焊盘160。
可选地,第一焊盘、第二焊盘和第三焊盘均由能够导电的材质制成,例如,金属。
可选地,倒装焊接的方法为焊锡回流焊、金属超声焊接或导电胶粘接。
在一些实施例中,结合图7所示,将各待封装基板倒装焊接在滤波器晶圆上后,各待封装基板的各第二焊盘120与滤波器晶圆的各第三焊盘160分别通过各第一焊接凸点140进行连接。
可选地,对各待封装基板进行塑封,在各待封装基板上形成塑封层,包括:对各待封装基板施加第一有机薄膜,由第一有机薄膜作为塑封层。
结合图8和图9所示,可选地,对各待封装基板进行塑封,在各待封装基板上形成塑封层,包括:对各待封装基板施加第一有机薄膜170,在所述第一有机薄膜远离所述待封装基板的一侧施加第二有机薄膜180,由第一有机薄膜170和第二有机薄膜180构成塑封层。
这样,通常在真空环境下贴膜到晶圆表面,使得有机薄膜能很好地沿着焊接在滤波器晶圆上的待封装基板的侧壁将待封装基板包裹,因而能够很好的由待封装基板、待封装基板对应的塑封层和滤波器晶圆形成空腔。
可选地,第一有机薄膜由Dry Film干膜或塑封薄膜制成。
可选地,第二有机薄膜由Dry Film干膜或塑封薄膜制成。
可选地,第一有机薄膜与第二有机薄膜的材质可以相同,也可以不相同。
可选地,使塑封层暴露出各第一焊盘,包括:减薄塑封层,使塑封层暴露出第一焊盘。
可选地,使塑封层暴露出各第一焊盘,包括:减薄塑封层和支撑层,使塑封层暴露出第一焊盘110。如图10所示,图10为减薄塑封层和支撑层后的结构示意图。
可选地,其特征在于,使塑封层暴露出各第一焊盘后,还包括:将滤波器晶圆减薄至预设厚度。即,将滤波器晶圆的待封装晶圆衬底150减薄至预设厚度,如图11所示,图11为将滤波器晶圆减薄至预设厚度后的结构示意图。
在一些实施例中,通过Grinding研磨工艺减薄塑封层和支撑层,通过Grinding研磨工艺和/或化学腐蚀工艺将滤波器晶圆减薄至预设厚度。
在一些实施例中,将塑封结构切割成若干个芯片颗粒,如图12所示,图12为芯片颗粒的结构示意图。
可选地,使塑封层暴露出各第一焊盘后,还包括:在各第一焊盘上分别设置第二焊接凸点。
在一些实施例中,使塑封层暴露出各第一焊盘后,在各第一焊盘110上分别设置第二焊接凸点190,获得如图13所示结构示意图;再将滤波器晶圆减薄至预设厚度,获得如图14所示结构示意图;然后将塑封结构切割成若干个芯片颗粒,获得如图15所示结构示意图。
可选地,第二焊接凸点由能够用于倒装焊接的材料制成,例如:焊锡球、铜柱、金凸块和导电胶中的一种或多种。
在一些实施例中,在第一焊盘上设置RDL层,在RDL层上制作第二焊接凸点。
在一些实施例中,在由第一有机薄膜170作为塑封层的情况下,在各待封装基板上形成第一有机薄膜,获得如图16所示结构示意图;减薄第一有机薄膜170,使第一有机薄膜170暴露出各第一焊盘,获得如图17所示结构示意图;将滤波器晶圆减薄至预设厚度,获得如图18所示结构示意图;然后将塑封结构切割成若干个芯片颗粒,获得如图19所示结构示意图。
在一些实施例中,在由第一有机薄膜170作为塑封层的情况下;减薄第一有机薄膜170,使第一有机薄膜170暴露出各第一焊盘;在各第一焊盘分别设置第二焊接凸点190,获得如图20所示结构示意图,将滤波器晶圆减薄至预设厚度,获得如图21所示结构示意图;然后将塑封结构切割成若干个芯片颗粒,获得如图22所示结构示意图。
结合图23所示,本发明实施例提供的另一种用于芯片封装的方法,包括:
步骤S201,提供滤波器晶圆和若干个待封装基板;各待封装基板上设置有多个第一焊盘;
步骤S202,将各待封装基板倒装焊接在滤波器晶圆上;
步骤S203,对各待封装基板进行塑封,在各待封装基板上形成塑封层,各待封装基板、各待封装基板对应的塑封层和滤波器晶圆形成塑封结构;各待封装基板、各待封装基板对应的塑封层和滤波器晶圆分别围合形成有空腔;
步骤S204,使塑封层暴露出各第一焊盘;
步骤S205,将滤波器晶圆减薄至预设厚度;
步骤S206,将塑封结构切割成若干个芯片颗粒。
采用本发明实施例提供的用于芯片封装的方法,通过将各待封装基板倒装焊接在滤波器晶圆上;对各待封装基板进行塑封,在各待封装基板上形成塑封层,各待封装基板、各待封装基板对应的塑封层和滤波器晶圆形成塑封结构;各待封装基板、各待封装基板对应的塑封层和滤波器晶圆分别围合形成有空腔;使塑封层暴露出各第一焊盘;将塑封结构切割成若干个芯片颗粒。这样,通过将待封装基板倒装焊接在未进行封装的滤波器晶圆上,在各封装基板上形成塑封层,各待封装基板、各待封装基板对应的塑封层和滤波器晶圆分别围合形成有空腔,从而在对滤波器晶圆完成封装的同时,也完成了滤波器封装,不需要单独对滤波器晶圆进行封装,再进行滤波器封装,能够使得芯片颗粒的尺寸小型化,同时降低制造芯片颗粒的成本。
结合图24所示,本发明实施例提供的另一种用于芯片封装的方法,包括:
步骤S301,提供滤波器晶圆和若干个待封装基板;各待封装基板上设置有多个第一焊盘;
步骤S302,将各待封装基板倒装焊接在滤波器晶圆上;
步骤S303,对各待封装基板进行塑封,在各待封装基板上形成塑封层,各待封装基板、各待封装基板对应的塑封层和滤波器晶圆形成塑封结构;各待封装基板、各待封装基板对应的塑封层和滤波器晶圆分别围合形成有空腔;
步骤S304,使塑封层暴露出各第一焊盘;
步骤S305,在各第一焊盘上分别设置第二焊接凸点;
步骤S306,将滤波器晶圆减薄至预设厚度;
步骤S307,将塑封结构切割成若干个芯片颗粒。
采用本发明实施例提供的用于芯片封装的方法,通过将各待封装基板倒装焊接在滤波器晶圆上;对各待封装基板进行塑封,在各待封装基板上形成塑封层,各待封装基板、各待封装基板对应的塑封层和滤波器晶圆形成塑封结构;各待封装基板、各待封装基板对应的塑封层和滤波器晶圆分别围合形成有空腔;使塑封层暴露出各第一焊盘;将塑封结构切割成若干个芯片颗粒。这样,通过将待封装基板倒装焊接在未进行封装的滤波器晶圆上,在各封装基板上形成塑封层,各待封装基板、各待封装基板对应的塑封层和滤波器晶圆分别围合形成有空腔,从而在对滤波器晶圆完成封装的同时,也完成了滤波器封装,不需要单独对滤波器晶圆进行封装,再进行滤波器封装,能够使得芯片颗粒的尺寸小型化,同时降低制造芯片颗粒的成本。
本发明实施例提供一种芯片颗粒,芯片颗粒通过本发明实施例提供的用于芯片封装的方法制得。
采用本发明实施例提供的芯片颗粒,通过将待封装基板倒装焊接在未进行封装的滤波器晶圆上,在各封装基板上形成塑封层,各待封装基板、各待封装基板对应的塑封层和滤波器晶圆分别围合形成有空腔,从而在对滤波器晶圆完成封装的同时完成了滤波器封装,不需要单独对滤波器晶圆进行封装,再进行滤波器封装,能够使得芯片颗粒的尺寸小型化,同时降低制造芯片颗粒的成本。
可选地,滤波器晶圆,用于支撑待封装基板;待封装基板,设置有多个第一焊盘,待封装基板倒装焊接在滤波器晶圆上;塑封层,与滤波器晶圆和待封装基板围合形成有空腔;塑封层暴露出各第一焊盘。可选地,在各第一焊盘上分别设置有第二焊接凸点。
以上描述和附图充分地示出了本发明的实施例,以使本领域的技术人员能够实践它们。其他实施例可以包括结构的、逻辑的、电气的、过程的以及其他的改变。实施例仅代表可能的变化。除非明确要求,否则单独的部件和功能是可选的,并且操作的顺序可以变化。一些实施例的部分和特征可以被包括在或替换其他实施例的部分和特征。而且,本申请中使用的用词仅用于描述实施例并且不用于限制权利要求。如在实施例以及权利要求的描述中使用的,除非上下文清楚地表明,否则单数形式的“一个”(a)、“一个”(an)和“所述”(the)旨在同样包括复数形式。类似地,如在本申请中所使用的术语“和/或”是指包含一个或一个以上相关联的列出的任何以及所有可能的组合。另外,当用于本申请中时,术语“包括”(comprise)及其变型“包括”(comprises)和/或包括(comprising)等指陈述的特征、整体、步骤、操作、元素,和/或组件的存在,但不排除一个或一个以上其它特征、整体、步骤、操作、元素、组件和/或这些的分组的存在或添加。在没有更多限制的情况下,由语句“包括一个…”限定的要素,并不排除在包括所述要素的过程、方法或者设备中还存在另外的相同要素。本文中,每个实施例重点说明的可以是与其他实施例的不同之处,各个实施例之间相同相似部分可以互相参见。对于实施例公开的方法、产品等而言,如果其与实施例公开的方法部分相对应,那么相关之处可以参见方法部分的描述。

Claims (10)

1.一种用于芯片封装的方法,其特征在于,包括:
提供滤波器晶圆和若干个待封装基板;各所述待封装基板上设置有多个第一焊盘;
将各所述待封装基板倒装焊接在所述滤波器晶圆上;
对各所述待封装基板进行塑封,在各所述待封装基板上形成塑封层,各所述待封装基板、各所述待封装基板对应的塑封层和所述滤波器晶圆形成塑封结构;各所述待封装基板、各所述待封装基板对应的塑封层和所述滤波器晶圆分别围合形成有空腔;
使所述塑封层暴露出各所述第一焊盘;
将所述塑封结构切割成若干个芯片颗粒。
2.根据权利要求1所述的方法,其特征在于,若干个待封装基板通过以下方式获取:
提供待切割基板,所述待切割基板上设置有多个第一焊盘,所述待切割基板远离所述第一焊盘的一侧设置有多个第二焊盘;
在各所述第二焊盘上分别设置第一焊接凸点;
对所述待切割基板进行切割获得若干个待封装基板,各所述待封装基板分别设置有多个第一焊盘和多个带有焊接凸点的第二焊盘。
3.根据权利要求2所述的方法,其特征在于,在提供待切割基板后,还包括:
在所述待切割基板设置第一焊盘的一侧施加支撑层,所述支撑层覆盖各所述第一焊盘。
4.根据权利要求1所述的方法,其特征在于,使所述塑封层暴露出各所述第一焊盘,包括:
减薄所述塑封层,使所述塑封层暴露出所述第一焊盘。
5.根据权利要求3所述的方法,其特征在于,使所述塑封层暴露出各所述第一焊盘,包括:
减薄所述塑封层和所述支撑层,使所述塑封层暴露出所述第一焊盘。
6.根据权利要求1至5任一项所述的方法,其特征在于,使所述塑封层暴露出各所述第一焊盘后,还包括:
将所述滤波器晶圆减薄至预设厚度。
7.根据权利要求1至5任一项所述的方法,其特征在于,使所述塑封层暴露出各所述第一焊盘后,还包括:
在各所述第一焊盘上分别设置第二焊接凸点。
8.一种芯片颗粒,其特征在于,所述芯片颗粒通过执行权利要求1至7任一项所述的用于芯片封装的方法制得。
9.根据权利要求8所述的芯片颗粒,其特征在于,包括:
滤波器晶圆,用于支撑待封装基板;
所述待封装基板,设置有多个第一焊盘,所述待封装基板倒装焊接在所述滤波器晶圆上;
塑封层,与所述滤波器晶圆和所述待封装基板围合形成有空腔;所述塑封层暴露出各所述第一焊盘。
10.根据权利要求9所述的芯片颗粒,其特征在于,所述第一焊盘上设置有第二焊接凸点。
CN202111218638.9A 2021-10-20 2021-10-20 用于芯片封装的方法和芯片颗粒 Active CN113675101B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202111218638.9A CN113675101B (zh) 2021-10-20 2021-10-20 用于芯片封装的方法和芯片颗粒
US17/653,472 US11616044B2 (en) 2021-10-20 2022-03-04 Chip packaging method and particle chips

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111218638.9A CN113675101B (zh) 2021-10-20 2021-10-20 用于芯片封装的方法和芯片颗粒

Publications (2)

Publication Number Publication Date
CN113675101A CN113675101A (zh) 2021-11-19
CN113675101B true CN113675101B (zh) 2021-12-21

Family

ID=78550644

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111218638.9A Active CN113675101B (zh) 2021-10-20 2021-10-20 用于芯片封装的方法和芯片颗粒

Country Status (2)

Country Link
US (1) US11616044B2 (zh)
CN (1) CN113675101B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113852360B (zh) * 2021-11-30 2022-02-15 深圳新声半导体有限公司 一种声表面滤波器封装方法及封装结构
CN116346072B (zh) * 2023-05-23 2023-08-15 广州市艾佛光通科技有限公司 一种滤波器封装结构及其制备方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060073453A (ko) * 2004-12-24 2006-06-28 후지쓰 메디아 데바이스 가부시키가이샤 전자 부품 및 그 제조 방법
WO2013121689A1 (ja) * 2012-02-15 2013-08-22 株式会社村田製作所 電子部品及びその製造方法
JP2016136566A (ja) * 2015-01-23 2016-07-28 日東電工株式会社 中空型電子デバイス封止用シート
CN110504934A (zh) * 2019-08-28 2019-11-26 杭州见闻录科技有限公司 一种芯片封装方法及封装结构
CN112349607A (zh) * 2020-11-11 2021-02-09 北京航天微电科技有限公司 空气腔型薄膜滤波器的封装方法和空气腔型薄膜滤波器

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7952189B2 (en) * 2004-05-27 2011-05-31 Chang-Feng Wan Hermetic packaging and method of manufacture and use therefore
KR100927418B1 (ko) * 2007-09-28 2009-11-19 삼성전기주식회사 웨이퍼 레벨 패키지 및 그 제조방법
US8460971B2 (en) * 2010-05-06 2013-06-11 Ineffable Cellular Limited Liability Company Semiconductor device packaging structure and packaging method
US9153528B2 (en) * 2012-05-21 2015-10-06 Xintec Inc. Chip package and method for forming the same
US10446504B2 (en) * 2017-05-18 2019-10-15 Xintec Inc. Chip package and method for forming the same
TWI690039B (zh) 2019-07-03 2020-04-01 矽品精密工業股份有限公司 電子封裝件及其製法
CN112786541A (zh) 2019-11-11 2021-05-11 江苏长电科技股份有限公司 空腔器件组的封装结构及封装方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060073453A (ko) * 2004-12-24 2006-06-28 후지쓰 메디아 데바이스 가부시키가이샤 전자 부품 및 그 제조 방법
WO2013121689A1 (ja) * 2012-02-15 2013-08-22 株式会社村田製作所 電子部品及びその製造方法
JP2016136566A (ja) * 2015-01-23 2016-07-28 日東電工株式会社 中空型電子デバイス封止用シート
CN110504934A (zh) * 2019-08-28 2019-11-26 杭州见闻录科技有限公司 一种芯片封装方法及封装结构
CN112349607A (zh) * 2020-11-11 2021-02-09 北京航天微电科技有限公司 空气腔型薄膜滤波器的封装方法和空气腔型薄膜滤波器

Also Published As

Publication number Publication date
US11616044B2 (en) 2023-03-28
US20220230987A1 (en) 2022-07-21
CN113675101A (zh) 2021-11-19

Similar Documents

Publication Publication Date Title
US20190006325A1 (en) Semiconductor package having spacer layer
CN113675101B (zh) 用于芯片封装的方法和芯片颗粒
US8446000B2 (en) Package structure and package process
EP1734576A1 (en) Semiconductor device having through electrode and method of manufacturing the same
US6642615B2 (en) Semiconductor device and method of manufacturing the same, circuit board and electronic instrument
JP2003115560A (ja) 半導体装置、積層半導体装置、半導体装置の製造方法及び積層半導体装置の製造方法
US8222080B2 (en) Fabrication method of package structure
CN103270588A (zh) 具有嵌入式层叠硅通孔管芯的衬底
US9041200B2 (en) Semiconductor devices having solder terminals spaced apart from mold layers and related methods
JP2006523964A (ja) 少なくとも部分的にパッケージされた回路デバイスおよびその形成方法
US8952268B2 (en) Interposed substrate and manufacturing method thereof
JP2007173483A (ja) 半導体装置及びその製造方法、カメラモジュール
KR101245454B1 (ko) 비대칭적으로 배열된 다이 및 몰딩을 포함하는 멀티패키지 모듈
TW201036055A (en) Semiconductor process
US20090140426A1 (en) Flip chip package and method for manufacturing the same
US20050269680A1 (en) System-in-package (SIP) structure and fabrication thereof
CN112769411A (zh) 一种声表面波芯片的晶圆级封装方法及装置
US20220239276A1 (en) Chip packaging method and particle chips
US10964634B2 (en) Method of manufacturing circuit carrier with embedded semiconductor substrate
US20040127011A1 (en) [method of assembling passive component]
CN114284234A (zh) 一种封装结构和用于封装结构的制作方法
US20130043599A1 (en) Chip package process and chip package structure
CN115064450B (zh) 用于射频前端模组的封装方法、射频模组封装结构
CN115954280A (zh) 晶圆级器件封装结构、制作方法及封装体结构
JP4206779B2 (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant