CN113571337A - 层叠陶瓷电子部件及其制造方法和电路板 - Google Patents

层叠陶瓷电子部件及其制造方法和电路板 Download PDF

Info

Publication number
CN113571337A
CN113571337A CN202110441036.3A CN202110441036A CN113571337A CN 113571337 A CN113571337 A CN 113571337A CN 202110441036 A CN202110441036 A CN 202110441036A CN 113571337 A CN113571337 A CN 113571337A
Authority
CN
China
Prior art keywords
laminated
ceramic electronic
axis direction
external electrode
face
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110441036.3A
Other languages
English (en)
Inventor
松下邦博
笹木隆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Taiyo Yuden Co Ltd
Original Assignee
Taiyo Yuden Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Taiyo Yuden Co Ltd filed Critical Taiyo Yuden Co Ltd
Publication of CN113571337A publication Critical patent/CN113571337A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G2/00Details of capacitors not covered by a single one of groups H01G4/00-H01G11/00
    • H01G2/02Mountings
    • H01G2/06Mountings specially adapted for mounting on a printed-circuit support
    • H01G2/065Mountings specially adapted for mounting on a printed-circuit support for surface mounting, e.g. chip capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/30Stacked capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01CRESISTORS
    • H01C7/00Non-adjustable resistors formed as one or more layers or coatings; Non-adjustable resistors made from powdered conducting material or powdered semi-conducting material with or without insulating material
    • H01C7/008Thermistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G13/00Apparatus specially adapted for manufacturing capacitors; Processes specially adapted for manufacturing capacitors not provided for in groups H01G4/00 - H01G11/00
    • H01G13/006Apparatus or processes for applying terminals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/005Electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/005Electrodes
    • H01G4/012Form of non-self-supporting electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/018Dielectrics
    • H01G4/06Solid dielectrics
    • H01G4/08Inorganic dielectrics
    • H01G4/12Ceramic dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/228Terminals
    • H01G4/232Terminals electrically connecting two or more layers of a stacked or rolled capacitor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/181Printed circuits structurally associated with non-printed electric components associated with surface mounted components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/005Electrodes
    • H01G4/008Selection of materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/018Dielectrics
    • H01G4/06Solid dielectrics
    • H01G4/08Inorganic dielectrics
    • H01G4/12Ceramic dielectrics
    • H01G4/1209Ceramic dielectrics characterised by the ceramic dielectric material
    • H01G4/1218Ceramic dielectrics characterised by the ceramic dielectric material based on titanium oxides or titanates

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Inorganic Chemistry (AREA)
  • Materials Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Ceramic Capacitors (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)

Abstract

本发明提供能够没有问题地高密度安装的层叠陶瓷电子部件、高密度地安装有该层叠陶瓷电子部件的电路板和层叠陶瓷电子部件的制造方法。本发明的一个方式所涉及的层叠陶瓷电子部件包括陶瓷主体和外部电极。上述陶瓷主体具有朝向第1方向的端面和从上述端面露出并在与上述第1方向正交的第2方向上层叠的内部电极。上述外部电极设置于上述端面,具有2个凸部,该2个凸部在上述端面的与上述第1方向和上述第2方向正交的第3方向上的2个周缘部分别形成并向上述第1方向突出。

Description

层叠陶瓷电子部件及其制造方法和电路板
技术领域
本发明涉及层叠陶瓷电子部件和安装有该层叠陶瓷电子部件的电路板以及层叠陶瓷电子部件的制造方法。
背景技术
层叠陶瓷电容器等层叠陶瓷电子部件例如如专利文献1所示,通过焊料与印刷电路板上的电极焊垫电连接。焊料将层叠陶瓷电子部件的外部电极的表面与电极焊盘接合。
现有技术文献
专利文献
专利文献1:日本特开2014-197572号公报(第[0101][0102]段,图4和图5)
发明内容
发明要解决的技术问题
近年来,层叠陶瓷电子部件有时高密度地安装在基片上。当安装密度高时,存在在相邻的层叠陶瓷电子部件的外部电极上形成的焊料彼此融合,发生短路等问题的可能性。
鉴于以上那样的情况,本发明的目的在于,提供能够没有问题地高密度安装的层叠陶瓷电子部件、高密度地安装有该层叠陶瓷电子部件的电路板和层叠陶瓷电子部件的制造方法。
用于解决技术问题的技术方案
为了达到上述目,本发明的一个方式所涉及的层叠陶瓷电子部件包括陶瓷主体和外部电极。
上述陶瓷主体具有朝向第1方向的端面和从上述端面露出并在与上述第1方向正交的第2方向上层叠的内部电极。
上述外部电极设置在上述端面,具有2个凸部,该2个凸部在上述端面的与上述第1方向和上述第2方向正交的第3方向上的2个周缘部分别形成并向上述第1方向突出。
层叠陶瓷电子部件通过将外部电极焊接于基板而被安装到基板。在上述结构中,外部电极沿第3方向上的2个周缘部分别具有凸部,因此与中央部为凸状的结构相比,外部电极的表面积较大。焊料沿外部电极的表面浸润,因此由于焊料浸润2个凸部的表面,与中央部为凸状的结构相比,能够使焊料的厚度较薄。因此,即使在以多个层叠陶瓷电子部件的外部电极在第1方向上靠近的状态下进行焊接时,也能够限制双方的外部电极上的焊料的厚度,能够防止焊料彼此融合。由此,能够没有问题地实现高密度的安装。
例如,也可以为,上述2个凸部各自的上述第3方向上的尺寸为15μm以上60μm以下。
例如,也可以为,上述2个凸部各自的上述第1方向上的尺寸为10μm以上20μm以下。
例如,也可以为,上述2个凸部分别包括在从上述第2方向观察到的截面中向上述第1方向最突出的顶部,
上述2个凸部的上述顶部间的上述第3方向上的距离为250μm以上285μm以下。
本发明的另一方式所涉及的电路板包括具有安装面的安装基板、2个层叠陶瓷电子部件和焊料。
上述2个层叠陶瓷电子部件在上述第1方向上配置,分别具有陶瓷主体和外部电极,该陶瓷主体具有朝向第1方向的端面和从上述端面露出并在与上述第1方向正交的第2方向上层叠的内部电极,该外部电极与上述安装面连接并设置于上述端面。
上述焊料将上述外部电极的表面与上述安装面接合。
上述外部电极具有凸部,该凸部沿上述端面的周缘部形成并向上述第1方向突出。
上述2个层叠陶瓷电子部件的上述外部电极间的上述第1方向上的距离为100μm以下。
在上述结构中,外部电极沿周缘部具有凸部,因此与中央部为凸状的结构相比,外部电极的表面积较大。焊料沿外部电极的表面浸润,因此焊料浸润凸部的表面,由此与中央部为凸状的结构相比,能够使焊料的厚度较薄。因此,在2个层叠陶瓷电子部件的外部电极以第1方向上为100μm以下的距离被焊接的情况下,也能够限制双方的外部电极上的焊料的厚度,能够防止焊料彼此接合。由此,能够实现高密度的安装。
例如,也可以为,上述外部电极具有2个凸部,该2个凸部在上述端面的与上述第1方向和上述第2方向正交的第3方向上的2个周缘部分别形成并向上述第1方向突出。
本发明的又一方式所涉及的层叠陶瓷电子部件的制造方法包括制作陶瓷主体的工序,该陶瓷主体具有朝向第1方向的端面和从上述端面露出并在与上述第1方向正交的第2方向上层叠的内部电极。
在上述端面形成具有2个凸部的外部电极,该2个凸部在上述端面的与上述第1方向和上述第2方向正交的第3方向上的2个周缘部分别形成并向上述第1方向突出。
此外,也可以为,在上述端面形成凹部和2个凸部,其中,该凹部形成在上述第3方向上的中央部,该2个凸部分别位于上述凹部的上述第3方向外侧并向上述第1方向突出,
上述外部电极的上述2个凸部分别形成在上述端面的上述2个凸部上。
发明效果
如上所述,依照本发明,能够提供能够没有问题地高密度安装的层叠陶瓷电子部件、高密度地安装有该层叠陶瓷电子部件的电路板和层叠陶瓷电子部件的制造方法。
附图说明
图1是本发明的一个实施方式所涉及的层叠陶瓷电容器的立体图。
图2是上述层叠陶瓷电容器的沿图1的A-A’线的截面图。
图3是上述层叠陶瓷电容器的沿图1的B-B’线的截面图。
图4是上述层叠陶瓷电容器的俯视图。
图5是表示配置有上述层叠陶瓷电容器的电路板的截面图。
图6是上述电路板的俯视图。
图7是上述实施方式的比较例所涉及的电路板的俯视图。
图8是表示上述层叠陶瓷电容器的制造方法的流程图。
图9是表示上述层叠陶瓷电容器的制造过程的立体图。
图10是表示上述层叠陶瓷电容器的制造过程的俯视图。
图11是表示上述层叠陶瓷电容器的制造过程的俯视图。
图12是表示上述层叠陶瓷电容器的制造过程的立体图。
图13是本发明的其它实施方式所涉及的层叠陶瓷电容器的立体图。
附图标记说明
10、20……层叠陶瓷电容器(层叠陶瓷电子部件)
11……陶瓷主体
11a……端面
14、24……外部电极
18、28……凸部
50……安装基板
51……安装面
60……焊料。
具体实施方式
以下,参照附图,对本发明的实施方式进行说明。
在图中,适当地表示相互正交的X轴、Y轴和Z轴。X轴、Y轴和Z轴在所有图中都相同。
1.层叠陶瓷电容器10的结构
图1~3是表示本发明的一个实施方式所涉及的层叠陶瓷电容器10的图。图1是层叠陶瓷电容器10的立体图。图2是层叠陶瓷电容器10的沿图1的A-A’线的截面图。图3是层叠陶瓷电容器10的沿图1的B-B’线的截面图。
层叠陶瓷电容器10包括陶瓷主体11和外部电极14。
陶瓷主体11具有朝向X轴方向的2个端面11a、朝向Y轴方向的2个侧面11b和朝向Z轴方向的2个主面11c。在端面11a设置外部电极14。连接陶瓷主体11的各面的棱部也可以被实施了倒角。陶瓷主体11的各面并不限定于平坦的面,也可以是曲面或有凹凸的面。例如,端面11a也可以如后述那样,为Y轴方向周缘部向X轴方向突出的形状。
陶瓷主体11具有电容形成部16和保护部17。电容形成部16具有多个第1内部电极12和多个第2内部电极13,它们具有经由多个陶瓷层15在Z轴方向上交替地层叠的结构。保护部17分别覆盖电容形成部16的朝向Z轴方向的主面11c侧的面和朝向Y轴方向的侧面11b侧的面。
第1内部电极12被引出到一个端面11a,与另一个端面11a隔开间隔。第2内部电极13与被引出有第1内部电极12的端面11a隔开间隔,被引出到另一个端面11a。
内部电极12、13典型地以镍(Ni)为主成分构成,作为层叠陶瓷电容器10的内部电极发挥作用。此外,内部电极12、13除镍以外,还可以以铜(Cu)、银(Ag)、钯(Pd)等为主成分。
陶瓷层15由电介质陶瓷形成。为了增大电容形成部16的电容,陶瓷层15由高介电常数的电介质陶瓷形成。
作为上述高介电常数的电介质陶瓷,使用钛酸钡(BaTiO3)类材料的多晶体,即含钡(Ba)和钛(Ti)的钙钛矿结构的多晶体。由此,能够得到大电容的层叠陶瓷电容器10。
另外,陶瓷层15也可以由钛酸锶(SrTiO3)类、钛酸钙(CaTiO3)类、钛酸镁(MgTiO3)类、锆酸钙(CaZrO3)类、钛酸锆酸钙(Ca(Zr,Ti)O3)类、锆酸钡(BaZrO3)类、氧化钛(TiO2)类等形成。
保护部17也由电介质陶瓷形成。形成保护部17的材料只要是绝缘性陶瓷即可,不过通过使用与陶瓷层15同样的电介质陶瓷,能够抑制陶瓷主体11中的内部应力。
保护部17覆盖电容形成部16的端面11a以外的面。保护部17主要保护电容形成部16的周围,具有确保内部电极12、13的绝缘性的功能。以下,将保护部17的主面11c侧的区域称为覆盖区域,将侧面11b侧的区域称为侧边缘区域。
外部电极14设置在端面11a,延伸到主面11c和侧面11b。一个外部电极14在一个端面11a与第1内部电极12连接,另一个外部电极14在另一个端面11a与第2内部电极13连接。
以下,对外部电极14的详细结构进行说明。
2.外部电极14的详细结构
图4是从Z轴方向观察到的层叠陶瓷电容器10的俯视图。
如图1和4所示,外部电极14具有朝向X轴方向的第一面14a、朝向Y轴方向的第二面14b和朝向Z轴方向的第三面14c。第一面14a在端面11a上形成。第二面14b在本实施方式中在侧面11b上形成。第三面14c在本实施方式中在主面11c上形成。
如图1和4所示,外部电极14具有2个凸部18,其沿Y轴方向上的端面11a的2个周缘部分别形成,并向X轴方向突出。端面11a的Y轴方向上的周缘部为位于端面11a的Y轴方向上的周缘且沿端面11a的外缘在Z轴方向上延伸的部分。2个凸部18也构成为在第一面14a上沿Z轴方向延伸。
各凸部18分别包括在从Z轴方向观察的截面中向X轴方向最突出的顶部18a。各顶部18a也构成为在Z轴方向上延伸。顶部18a的形状没有特别限定,例如既可以为顶部18a是凸形的曲面状,也可以为顶部18a尖锐地突出。此外,顶部18a的位置并不限定于凸部18的Y轴方向中央,也可以偏向Y轴方向。
在本实施方式中,外部电极14还在第一面14a具有中央部19,其位于在Y轴方向上隔开间隔的2个凸部18之间。中央部19在本实施方式中具有大致平坦的结构,不过例如也可以具有X轴方向的突出量为1μm以下的微小的凹凸。
由于外部电极14具有在Y轴方向上相互隔开间隔的2个凸部18,能够增加外部电极14的表面积。由此,如后述那样,在向安装基板安装时,能够降低覆盖外部电极14的表面的焊料的厚度。
各凸部18的Y轴方向上的宽度尺寸D1例如能够为15μm以上。由此,能够充分确保各凸部18的宽度尺寸D1,能够充分确保凸部18的表面积。各凸部18的宽度尺寸D1为各凸部18的Y轴方向上最大的部分的尺寸。
宽度尺寸D1相对于层叠陶瓷电容器10的宽度尺寸W之比D1/W例如能够为0.02以上。层叠陶瓷电容器10的宽度尺寸W为在层叠陶瓷电容器10的Y轴方向上最大的部分的尺寸。
此外,宽度尺寸D1例如能够为60μm以下,宽度尺寸D1相对于层叠陶瓷电容器10的宽度尺寸W之比D1/W例如能够为0.20以下。
另外,2个凸部18的顶部18a间的Y轴方向上的距离D2例如能够为250μm以上。由此,使凸部18的顶部18a间在Y轴方向上充分地隔开间隔,能够抑制焊料的局部集中。距离D2为2个凸部18的顶部18a间的、Y轴方向上隔开间隔最大的部分的距离。
距离D2相对于层叠陶瓷电容器10的宽度尺寸W之比D2/W例如能够为0.30以上。此外,距离D2例如能够为285μm以下,距离D2相对于层叠陶瓷电容器10的宽度尺寸W之比D2/W例如能够为0.95以下。
顶部18a的X轴方向上的高度尺寸D3例如能够为10μm以上。由此,使凸部18充分地突出,能够充分确保凸部18的表面积。顶部18a的高度尺寸D3为从中央部19的X轴方向上的厚度最薄的部分至顶部18a为止的X轴方向上的高度尺寸。
高度尺寸D3相对于中央部19的厚度尺寸D4之比D3/D4例如能够为0.25以上。参照图2,中央部19的厚度尺寸D4为中央部19的X轴方向上的厚度最薄的部分的厚度尺寸。
此外,高度尺寸D3例如能够为20μm以下,高度尺寸D3相对于中央部19的厚度尺寸D4之比D3/D4例如能够为0.50以下。
通过用焊料将以上的结构的外部电极14连接到安装基板,能够构成具有层叠陶瓷电容器10的电路板。
3.电路板100的结构
图5和6是表示本实施方式所涉及的电路板100的图。图5是与图2对应的位置处的电路板100的截面图。图6是从Z轴方向观察到的电路板100的俯视图。
电路板100包括具有安装面51的安装基板50、至少2个层叠陶瓷电容器10和焊料60。另外,图5表示电路板100中安装有1个层叠陶瓷电容器10的部分的截面图。图6表示2个层叠陶瓷电容器10并排的情形,不过电路板100也可以具有3个以上的层叠陶瓷电容器10。
安装面51包括与外部电极14连接的焊垫52。焊垫52是配置于安装面51的垫片状的金属端子,例如呈矩形构成。焊垫52例如对外部电极14各设置1个。安装面51的焊垫52以外的部分虽然未图示,不过例如由绝缘性的阻焊层(solder resist)覆盖。
层叠陶瓷电容器10例如以令一个主面11c与安装面51相对的姿态被配置在安装面51上。如图6所示,2个层叠陶瓷电容器10在X轴方向上并排配置。2个层叠陶瓷电容器10的外部电极14间的X轴方向上的距离D5例如为100μm以下,更优选为80μm以下。此外,距离D5为相邻的2个层叠陶瓷电容器10的外部电极14间的、X轴方向上最窄的部分的距离。
焊料60将外部电极14的表面与安装面51接合。焊料60配置在焊垫52与外部电极14的第三面14c之间,并且以延伸至外部电极14的第二面14b和具有凸部18的第一面14a的方式形成。
电路板100例如如以下方式制造。首先,在安装基板50的焊垫52上涂敷焊料糊膏,在该焊料糊膏上配置层叠陶瓷电容器10。在该状态下在回流炉中加热,焊料糊膏被加热而熔融。随着焊料糊膏熔融,层叠陶瓷电容器10向焊垫52侧下沉。由此,焊料糊膏从外部电极14的第三面14c浸润至第一面14a和第二面14b。之后,焊料糊膏冷却而固化,从而形成连接外部电极14与安装基板50的焊料60,制造图5和图6所示的电路板100。
此处,熔融的焊料糊膏在到达第一面14a的情况下,从X轴方向上的起伏小的部分向凸状的部分流动。即,焊料糊膏从中央部19向2个凸部18分流,覆盖各凸部18。由此,采用层叠陶瓷电容器10,能够抑制焊料糊膏的局部集中。除此之外,还能够借助2个凸部18,使外部电极14上的表面积增大。因此,能够抑制第一面14a的焊料60的厚度。
图7是表示本实施方式的比较例所涉及的电路板300的图,是从Z轴方向观察到的电路板300的俯视图。此外,在电路板300中,对与上述的电路板100同样的结构标注相同的附图标记而省略说明。
电路板300包括具有安装面51的安装基板50、至少2个层叠陶瓷电容器30和焊料70。电路板300具有与电路板100同样的安装基板50,不过层叠陶瓷电容器30的结构与电路板100不同。
层叠陶瓷电容器30包括陶瓷主体31和2个外部电极34。外部电极34具有朝向X轴方向的第一面34a、朝向Y轴方向的第二面34b和朝向Z轴方向的第三面34c。第一面34a的Y轴方向中央部在X轴方向上凸状地构成。
在电路板300中,安装面51的焊垫52的配置与电路板100相同,因此相邻的外部电极34间的X轴方向上的距离D6与电路板100上的距离D5大致相同。此外,形成焊料70的焊料糊膏的涂敷量与形成焊料60的焊料糊膏的涂敷量大致相同。
在制造电路板300时,当熔融的焊料糊膏到达第一面34a时,该焊料糊膏从第一面34a的Y轴方向周缘部向凸状的Y轴方向中央部流动。由此,焊料糊膏容易集中在Y轴方向中央部,固化的焊料70成为在Y轴方向中央部厚厚地隆起的形状。在距离D6为100μm以下较小的情况下,如图7所示,形成于相邻的层叠陶瓷电容器30的焊料70在该Y轴方向中央部容易融合。在不同层叠陶瓷电容器30的焊料70融合了的情况下,不仅存在外观上的问题,有时还会引起短路等电气上的问题。
另一方面,在本实施方式中,熔融的焊料糊膏以覆盖2个凸部18的表面的方式流动,因此当焊料糊膏的使用量与焊料70大致相同时,1个凸部18的焊料60的隆起量小。即,在本实施方式中,能够使第一面14a的表面积增大,并且防止焊料60局部地集中,能够抑制焊料60的厚度。由此,即使在以距离D5成为100μm以下的方式高密度地安装了层叠陶瓷电容器10的情况下,也能够防止相邻的焊料60融合等的问题。
因此,在本实施方式中,能够抑制在相邻的层叠陶瓷电容器10形成的焊料60融合的问题,能够抑制外观上和短路等电气上的问题。
这样的层叠陶瓷电容器10例如能够如以下那样制造。
4.层叠陶瓷电容器10的制造方法
图8是表示层叠陶瓷电容器10的制造方法的流程图。图9~12是表示层叠陶瓷电容器10的制造过程的图。以下,依照图8并适当地参照图9~12,对层叠陶瓷电容器10的制造方法进行说明。
4.1步骤S01:陶瓷片层叠
在步骤S01中,通过如图9所示的那样层叠第1陶瓷片101、第2陶瓷片102和第3陶瓷片103,来形成层叠片104。
陶瓷片101、102、103作为以电介质陶瓷为主成分的未烧制的电介质生片构成。在第1陶瓷片101,形成未烧制的第1内部电极112。在第2陶瓷片102,形成未烧制的第2内部电极113。在第3陶瓷片103,不形成内部电极。
图10是陶瓷片101、102的俯视图。在该阶段,陶瓷片101、102,作为未单片化的大尺寸的片材构成。在图10表示按每个层叠陶瓷电容器10进行单片化时的切割线Lx、Ly1、Ly2。切割线Lx与X轴平行,切割线Ly1和Ly2与Y轴平行。
内部电极112、113能够通过在陶瓷片101、102涂敷任意的导电性糊膏来形成。导电性糊膏的涂敷方法能够从公知的技术中任意选择。例如,在导电性糊膏的涂敷中,能够使用丝网印刷法或凹版印刷法。
陶瓷片101、102上的各内部电极112、113构成为跨1条切割线Ly1或Ly2在X轴方向上延伸的大致矩形。按切割线Ly1、Ly2和Lx切割各内部电极112、113,而形成各层叠陶瓷电容器10的内部电极12、13。切割线Ly1、Ly2对应于各层叠陶瓷电容器10的端面11a。切割线Lx对应于各层叠陶瓷电容器10的侧面11b。
在第1陶瓷片101,第1列和第2列在Y轴方向上交替地排列,其中,第1列是跨切割线Ly1延伸的内部电极112沿X轴方向配置的列,第2列是跨切割线Ly2延伸的内部电极112沿X轴方向配置的列。在第1列中,X轴方向上相邻的内部电极112彼此隔着切割线Ly2互相相对。在第2列中,X轴方向上相邻的内部电极112彼此隔着切割线Ly1互相相对。即,在Y轴方向上相邻的第1列和第2列中,内部电极112各按1个芯片的量在X轴方向错开地配置。
第2陶瓷片102上的内部电极113也与内部电极112同样地构成。不过,在第2陶瓷片102,与第1陶瓷片101的第1列对应的列的内部电极113跨切割线Ly2延伸,与第1陶瓷片101的第2列对应的列的内部电极113跨切割线Ly1延伸。即,内部电极113与内部电极112在X轴方向或Y轴方向上按1个芯片的量错开地形成。
如图9所示,第1陶瓷片101和第2陶瓷片102在Z轴方向上交替地层叠。陶瓷片101、102的层叠体对应于未烧制的电容形成部16。在陶瓷片101、102的层叠体的Z轴方向上下表面,层叠第3陶瓷片103。第3陶瓷片103的层叠体对应于未烧制的保护部17的覆盖区域。
层叠的陶瓷片101、102、103被压接而成为一体。由此,能够制作大尺寸的层叠片104。
4.2步骤S02:贯通孔H形成
在步骤S02中,在层叠片104的切割线Ly1和Ly2上,形成在Z轴方向上贯通的贯通孔H。
图11是从Z轴方向观察层叠片104的俯视图。如图11所示,贯通孔H以在层叠片104的各切割线Ly1和Ly2上延伸,且不跨切割线Lx的方式形成。即,贯通孔H形成在层叠片104的与各层叠陶瓷电容器10的端面11a对应的区域的Y轴方向中央部。
贯通孔H例如通过钻头等的切削加工来形成。或者,贯通孔H也可以通过激光加工来形成。此外,贯通孔H的形状并不限定于图示的长圆形状,而能够根据后述的端面111a的凸部111d的形状等适当地进行调整。
4.3步骤S03:切割
在步骤S03中,通过沿切割线Lx、Ly1、Ly2切割步骤S02中得到的层叠片104,来制作未烧制的陶瓷主体111。
图12是步骤S03中得到的陶瓷主体111的立体图。
如该图所示,未烧制的陶瓷主体111具有朝向X轴方向的2个端面111a、朝向Y轴方向的2个侧面111b和朝向Z轴方向的2个主面111c。此外,未烧制的陶瓷主体111具有:未烧制的内部电极112、113在Z轴方向上交替地层叠而成的未烧制的电容形成部116;和电容形成部116的周围的未烧制的保护部117。
端面111a在本实施方式中具有:形成于Y轴方向上的中央部的凹部111e;和2个凸部111d,其分别位于凹部111e的Y轴方向外侧并向X轴方向突出。凹部111e在本实施方式中是由贯通孔H形成的凹状的部分。凸部111d在本实施方式中是与未形成贯通孔H的切割线Ly1、Ly2上的区域对应的、从凹部111e向X轴方向突出的部分。
凸部111d的最突出的顶部并不限定于如图12所示那样大致平坦的结构,也可以为凸状的曲面,还可以尖锐地突出。此外,凸部111d的各尺寸能够根据外部电极14的凸部18的尺寸适当地设定。
4.4步骤S04:烧制
在步骤S04中,通过使步骤S03中得到的未烧制的陶瓷主体111烧结,来制作图1~4所示的陶瓷主体11。烧制例如能够在还原气氛或低氧分压气氛下进行。此外,烧制后的陶瓷主体11也可以通过滚筒研磨等被实施倒角。由此,烧制后的端面11a的凸部也成为带圆角的形状。
4.5步骤S05:外部电极14形成
在步骤S05中,通过在步骤S04中得到的陶瓷主体11形成外部电极14,来制作图1~4所示的层叠陶瓷电容器10。
在步骤S05中,首先,以覆盖陶瓷主体11的一个端面11a的方式涂敷导电性糊膏,以覆盖陶瓷主体11的另一个端面11a的方式涂敷导电性糊膏。对涂敷于陶瓷主体11的导电性糊膏,例如在还原气氛下或低氧分压气氛下进行烧接处理,在陶瓷主体11形成基底膜。然后,在烧接于陶瓷主体11的基底膜上,通过电镀等镀敷处理形成镀膜,完成外部电极14。
外部电极14形成用的导电性糊膏以仿照含凸部在内的端面11a的形状被涂敷。由此,烧接有该导电性糊膏的基底膜也成为具有沿端面11a的Y轴方向上的2个周缘部形成的凸部的形状。此外,基底膜上的镀膜也仿照基底膜成为具有凸部的形状。即,在端面11a的2个凸部上,分别形成外部电极14的2个凸部18。
另外,也可以在步骤S04之前进行上述的步骤S05中的一部分处理。例如,也可以在步骤S04之前在未烧制的陶瓷主体111的两端面111a涂敷未烧制的电极材料,在步骤S04中,在对未烧制的陶瓷主体111进行烧制的同时,对未烧制的电极材料进行烧接而形成外部电极14的基底层。此外,也可以在脱粘合剂处理后的陶瓷主体111涂敷未烧制的电极材料,与此同时进行烧制。
5.其它实施方式
例如外部电极14并不限定于具有2个凸部18的形状。
图13是表示本发明的其它实施方式所涉及的层叠陶瓷电容器20的立体图。此外,关于层叠陶瓷电容器20,对与第1实施方式同样的结构标注相同的附图标记,并省略说明。
层叠陶瓷电容器20包括陶瓷主体11和外部电极24,外部电极24的结构与上述实施方式的外部电极14的结构不同。
外部电极24具有凸部28,其沿端面11a的周缘部形成并向X轴方向突出。具体而言,凸部28包括:沿端面11a的Y轴方向上的2个周缘部形成的第1凸部28a;和沿端面11a的Z轴方向上的2个周缘部形成的第2凸部28b。凸部28中这些第1凸部28a和第2凸部28b被连接构成为环状。
这样的外部电极24与图7所示的层叠陶瓷电容器30的外部电极34相比,因环状的凸部28而表面积也变大。由此,在向安装基板安装时,使焊料糊膏浸润的面积增大,能够抑制焊料的厚度。因此,即使在层叠陶瓷电容器20高密度地安装于安装基板上的情况下,也能够防止如相邻的焊料融合这样的问题。
以上,对本发明的实施方式进行了说明,不过本发明当然不仅限于上述的实施方式,还能够在不脱离本发明的主旨的范围内增加各种改变。
例如,层叠陶瓷电容器10的制造方法并不限定于上述的方法。例如在形成了不具有凸部111d的大致长方体形状的陶瓷主体11后,仅在端面11a的Y轴方向周缘部涂敷导电性糊膏,之后在整个端面11a涂敷导电性糊膏,由此也能够形成图1~4所示的外部电极14。或者,在形成不具有凸部111d的大致长方体形状的陶瓷主体11后,在整个端面11a涂敷导电糊膏,之后仅在端面11a的Y轴方向周缘部涂敷导电糊膏,由此也能够形成图1~4所示的外部电极14。
另外,在上述各实施方式中作为层叠陶瓷电子部件的一个例子对层叠陶瓷电容器10和20进行了说明,不过本发明能够适用于所有具有一对外部电极的层叠陶瓷电子部件。作为这样的层叠陶瓷电子部件,例如能够例举出贴片压敏电阻、贴片热敏电阻、层叠电感器等。

Claims (8)

1.一种层叠陶瓷电子部件,其特征在于,包括:
陶瓷主体,其具有朝向第1方向的端面和从所述端面露出并在与所述第1方向正交的第2方向上层叠的内部电极;以及
设置于所述端面的外部电极,其具有2个凸部,所述2个凸部在所述端面的与所述第1方向和所述第2方向正交的第3方向上的2个周缘部分别形成并向所述第1方向突出。
2.如权利要求1所述的层叠陶瓷电子部件,其特征在于:
所述2个凸部各自的所述第3方向上的尺寸为15μm以上60μm以下。
3.如权利要求1或2所述的层叠陶瓷电子部件,其特征在于:
所述2个凸部各自的所述第1方向上的尺寸为10μm以上20μm以下。
4.如权利要求1~3中任一项所述的层叠陶瓷电子部件,其特征在于:
所述2个凸部分别包括在从所述第2方向观察到的截面中向所述第1方向最突出的顶部,
所述2个凸部的所述顶部间的所述第3方向上的距离为250μm以上285μm以下。
5.一种电路板,其特征在于,包括:
具有安装面的安装基板;
在第1方向上并排配置的2个层叠陶瓷电子部件,其分别具有陶瓷主体和外部电极,所述陶瓷主体具有朝向所述第1方向的端面和从所述端面露出并在与所述第1方向正交的第2方向上层叠的内部电极,所述外部电极与所述安装面连接并设置于所述端面;以及
将所述外部电极的表面与所述安装面接合的焊料,
所述外部电极具有凸部,所述凸部沿所述端面的周缘部形成并向所述第1方向突出。
所述2个层叠陶瓷电子部件的所述外部电极间的所述第1方向上的距离为100μm以下。
6.如权利要求5所述的电路板,其特征在于:
所述外部电极具有2个凸部,所述2个凸部在所述端面的与所述第1方向和所述第2方向正交的第3方向上的2个周缘部分别形成并向所述第1方向突出。
7.一种层叠陶瓷电子部件的制造方法,其特征在于:
制作陶瓷主体,所述陶瓷主体具有朝向第1方向的端面和从所述端面露出并在与所述第1方向正交的第2方向上层叠的内部电极,
在所述端面形成具有2个凸部的外部电极,其中所述2个凸部在所述端面的与所述第1方向和所述第2方向正交的第3方向上的2个周缘部分别形成并向所述第1方向突出。
8.如权利要求7所述的层叠陶瓷电子部件的制造方法,其特征在于:
在所述端面形成凹部和2个凸部,其中,所述凹部形成于所述第3方向上的中央部,所述2个凸部分别位于所述凹部的所述第3方向外侧并向所述第1方向突出,
所述外部电极的所述2个凸部分别形成在所述端面的所述2个凸部上。
CN202110441036.3A 2020-04-24 2021-04-23 层叠陶瓷电子部件及其制造方法和电路板 Pending CN113571337A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2020-077031 2020-04-24
JP2020077031A JP2021174856A (ja) 2020-04-24 2020-04-24 積層セラミック電子部品、回路基板及び積層セラミック電子部品の製造方法

Publications (1)

Publication Number Publication Date
CN113571337A true CN113571337A (zh) 2021-10-29

Family

ID=78161335

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110441036.3A Pending CN113571337A (zh) 2020-04-24 2021-04-23 层叠陶瓷电子部件及其制造方法和电路板

Country Status (4)

Country Link
US (1) US11705278B2 (zh)
JP (1) JP2021174856A (zh)
CN (1) CN113571337A (zh)
TW (1) TW202209368A (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2023093061A (ja) * 2021-12-22 2023-07-04 株式会社村田製作所 積層セラミックコンデンサ

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05121261A (ja) * 1991-10-25 1993-05-18 Fujitsu General Ltd チツプ部品およびチツプ部品取付構造
JP2000012367A (ja) * 1998-06-19 2000-01-14 Sony Corp 電子チップ部品およびその製造方法
KR20140064006A (ko) * 2012-11-19 2014-05-28 삼성전기주식회사 전자부품이 내장된 인쇄회로기판
KR20140080019A (ko) 2012-12-20 2014-06-30 삼성전기주식회사 적층 세라믹 커패시터 및 적층 세라믹 커패시터의 실장 기판
JP2014216643A (ja) * 2013-04-22 2014-11-17 サムソン エレクトロ−メカニックス カンパニーリミテッド. 積層セラミック電子部品及びその実装基板
KR102150558B1 (ko) * 2015-05-29 2020-09-01 삼성전기주식회사 적층 세라믹 전자 부품 및 그 제조 방법
US9847173B2 (en) * 2015-06-26 2017-12-19 Murata Manufacturing Co., Ltd. Mounting substrate
KR101813380B1 (ko) * 2016-06-02 2017-12-28 삼성전기주식회사 커패시터 부품
JP6302960B2 (ja) * 2016-08-02 2018-03-28 太陽誘電株式会社 積層コンデンサ及びその製造方法
JP6910773B2 (ja) * 2016-09-16 2021-07-28 Tdk株式会社 電子部品
JP6978834B2 (ja) * 2016-12-22 2021-12-08 太陽誘電株式会社 積層セラミック電子部品
KR101992450B1 (ko) * 2017-08-23 2019-06-25 삼성전기주식회사 커패시터 부품 및 그 제조 방법
JP6943142B2 (ja) * 2017-10-30 2021-09-29 Tdk株式会社 電子部品及び電子部品装置
KR20200064551A (ko) * 2018-11-29 2020-06-08 삼성전기주식회사 전자 부품
JP7092052B2 (ja) * 2019-01-23 2022-06-28 株式会社村田製作所 積層セラミックコンデンサ
JP7081550B2 (ja) * 2019-03-27 2022-06-07 株式会社村田製作所 積層セラミック電子部品

Also Published As

Publication number Publication date
US11705278B2 (en) 2023-07-18
JP2021174856A (ja) 2021-11-01
TW202209368A (zh) 2022-03-01
US20210335542A1 (en) 2021-10-28

Similar Documents

Publication Publication Date Title
TWI759540B (zh) 積層陶瓷電容器
US20230162925A1 (en) Multi-layer ceramic electronic component, multi-layer ceramic electronic component mounting substrate, and multi-layer ceramic electronic component package
JP6503943B2 (ja) 複合電子部品および抵抗素子
JP6466690B2 (ja) 積層型コンデンサ
JP2024121017A (ja) 電子機器
JP6582648B2 (ja) 複合電子部品
US12002626B2 (en) Multi-layer ceramic electronic component, multi-layer ceramic electronic component mounting substrate, multi-layer ceramic electronic component package, and method of producing a multi-layer ceramic electronic component
US10950388B2 (en) Multi-layer ceramic capacitor and circuit board
KR20170109823A (ko) 커패시터 및 그 제조방법
JP2017022255A (ja) 複合電子部品および抵抗素子
JP2020174110A (ja) 積層セラミック電子部品及び回路基板
CN113571337A (zh) 层叠陶瓷电子部件及其制造方法和电路板
KR20140125111A (ko) 적층 세라믹 전자 부품, 그 제조 방법 및 그 실장 기판
US11587737B2 (en) Multilayer ceramic capacitor, circuit substrate and manufacture method therefor
WO2024075470A1 (ja) 積層セラミックコンデンサとその製造方法
US20220246346A1 (en) Multilayer coil component
CN112309719A (zh) 层叠陶瓷电子部件和部件安装基板
JP2022077952A (ja) 積層型キャパシタ及びその実装基板
JP2022031965A (ja) 積層セラミックコンデンサ
JP2005285994A (ja) 表面実装型多連コンデンサ
JP2009239136A (ja) 積層電子部品

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination