CN1132354A - 半导体集成电路器件 - Google Patents

半导体集成电路器件 Download PDF

Info

Publication number
CN1132354A
CN1132354A CN95119741A CN95119741A CN1132354A CN 1132354 A CN1132354 A CN 1132354A CN 95119741 A CN95119741 A CN 95119741A CN 95119741 A CN95119741 A CN 95119741A CN 1132354 A CN1132354 A CN 1132354A
Authority
CN
China
Prior art keywords
circuit
recycle
shift register
address
extinction sequence
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN95119741A
Other languages
English (en)
Other versions
CN1067795C (zh
Inventor
前野秀史
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of CN1132354A publication Critical patent/CN1132354A/zh
Application granted granted Critical
Publication of CN1067795C publication Critical patent/CN1067795C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/02Detection or location of defective auxiliary circuits, e.g. defective refresh counters

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Dram (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)
  • Static Random-Access Memory (AREA)

Abstract

一种半导体集成电路器件,易于发现故障出自X译码器还是出自Y译码器。分别对应于存储器电路(21)的X译码器(32)和Y译码器(33)来设置产生全循环序列的电路(36)和(38)。特定状态检测电路(37)检测产生全循环序列的电路(36),从而可在完全改变X地址和Y地址中的一个地址后再改变X地址和Y地址中的另一个地址。由于知道故障发生的时间,所以容易发现X译码器和Y译码器中的哪一个译码器出了故障。

Description

半导体集成电路器件
本发明涉及半导体集成电路器件,例如用于检验半导体存储电路的存储器检验电路。
<第一现有技术>
这里所述的第一现有技术是由日本专利公开公报NO.63-204325公开的一种技术,其中描述了一种作为半导体存储电路形成的存储器检验电路。
图37表示按第一现有技术的一种单向伪随机数产生电路。该单向伪随机数产生电路按一种伪随机顺序向一个半导体存储电路提供地址信号(这种类型的伪随机数产生电路称之为“产生全循环序列的电路”)。在图37中,标号1为移位寄存器,移位寄存器1有n级;标号2和2a为异或电路;标号4为移位时钟端;标号5为输出端;标号6是预置端;并且标号7a是一个零检测电路。
<第二现有技术>
图38表示按第二现有技术的一个双向伪随机数产生电路,这种伪随机数产生电路按一个伪随机顺序、或者按一种完全相反的伪随机顺序向一个半导体存储电路提供地址信号(这种类型的伪随机数产生电路称之为“产生全循环序列的双向电路”)。在图38中,标号2、2a、和2b为异或电路;标号4a为前向移位时钟端;标号4b为反向移位时钟端;标号6是预置端;标号7a和7b是零检测电路;并且标号10是一个可在两个方向移动数据的双向串行移位寄存器。
<第三现有技术>
图39表示按第三现有技术的一个半导体集成电路器件(存储器检验电路),它包括一个存储器电路13和一个产生全循环序列的电路12,电路12起地址产生电路11的作用。为便于描述,图39表示出一个X译码器14、一个Y译码器15、以及一个存储单元16,它们都设在存储器电路13之中。为了便于叙述,还给该存储单元的区域编了号(0-31)。存储器电路13可以是一个RAM或一个ROM。
通过移位寄存器电路17和反馈电路18来构成该产生全循环序列的电路12。由NOR电路18a和18b以及异或电路(下称“XOR电路”)18c构成反馈电路18。
图40表示图39的电路的工作过程。图40假定:在时间T=0时,将一个地址信号设定为A0=A1=A2=A3=A4=0。为此,要将复位装置(未示出)加到产生全循环序列的电路12上。随着时间T的变化,产生全循环序列的电路12的移位寄存器电路17就要进行操作以改变地址,如该表格的地址栏中所示。
由于产生了自0到31(25-1)的一个地址信号的所有的值,因此有可能访问存储单元16的所有的字。图40分开列出了存储器电路13的X地址和Y地址。由于产生地址的移位寄存器17只有一个,所以X地址和Y地址基本上是同时变化的(只在一种很少出现的情况下,X地址和Y地址当中的一个地址不发生变化)。
当构成存储器电路使其既包括X译码器又包括Y译码器时,如果按第一现有技术或按第二现有技术设置的电路是为了得到X地址和Y地址,则按第一和第二现有技术的电路必须在一个控制信号或其它信号的控制下移动数据,这将使产生控制信号或类似信号的系统复杂化。因此,必须有一个复杂的外部控制电路。为了避免这种情况的出现,就必须在有规则地故意改变存储器检验电路内的地址的同时产生出X地址和Y地址。
在检验电路出故障时,不管这个故障是来源于X译码器14还是来源于Y译码器15,都需要有效地确定故障位置。从检验效率的观点出发,在一次存储器电路检验中,期望在完全改变了Y地址后再修改X地址,所之亦然。但在按上述第三现有技术的存储器电路中,由于X地址和Y地址基本上是同时改变的,因此不可能进行这种在完全改变Y地址后再修改X地址(反之亦然)的存储器电路检验。因而,不管故障出自X译码器14还是出自Y译码器15,确定故障位置都是一个很费时间的过程。
此外,X地址和Y地址的变化都是无规则的。X地址和Y地址可能都发生了变化,或者一次只有一个地址发生了变化。当一个位线或一个字线的地址没能改变时,先前访问过的位线或先前访问过的字线依然有效,但在访问下一个位线或字线期间还要被再次访问。因此,访问的速度变得极快。另一方面,当位线和字线的地址都发生改变时,使先前访问过的位线和字线都变为有效的要花费一些时间,访问的速度就要慢下来。因此,访问的速度依条件而变,故精确测量访问速度是不可能的。
按本发明的第一方面的一种半导体集成电路器件包括:一个存储器电路和一个地址产生电路;该存储器电路包括:多个存储单元、指定存储单元X地址的一个X译码器、指定存储单元的Y地址的一个Y译码器;该地址产生电路用于产生X译码器和Y译码器这两者的地址,并且其中包括:在顺序地、周期性地、有规则地改变地址值的同时,用于产生X译码器和Y译码器之一的一个地址的所有值的产生全循环序列的第一电路,以及在顺序地、周期性地、有规则地改变地址值的同时用于产生X译码器和Y译码器中的另一个译码器的一个地址的所有值的产生全循环序列的第二电路,以及用于检测产生全循环序列的第一电路中的一个特定地址状态、并在产生全循环序列的第一电路处于除该特定地址状态之外的状态时使产生全循环序列的第二电路不可操作的一个特定状态检测电路。
按本发明的第二方面,在按本发明的第一方面的半导体集成电路中,产生全循环序列的第一电路包括:与要产生的地址的位数对应的一个第一移位寄存器部分,以及返回在反馈时保持在产生全循环序列的第一电路中的地址数据以使保持在产生全循序列的第一电路中的地址数据有规则地改变的一个第一反馈电路。产生全循环序列的第二电路包括:与要产生的地址的位数对应的一个第二移位寄存器部分,以及返回在反馈时保持在产生全循环序列的第二电路中的地址数据以使保持在产生全循环的第二电路中的地址数据有规则改变的一个第二反馈电路。存储单元电路包括一个第一移位寄存器电路和一个第二移位寄存器电路;该第一移位寄存器电路的结构类似于产生全循环序列的第一电路的第一移位寄存器部分,并且连接到X译码器和Y译码器之中的一个上,该第一移位寄存器电路的操作过程类似于该第一移位寄存器部分,响应于由产生全循环序列的第一电路的第一反馈电路提供的输出信号;第二移位寄存器电路的结构类似于产生全循环序列的第二电路的第二移位寄存器部分,并且连接到X译码器和Y译码器中的另一个上,第二移位寄存器电路的操作过程类似于第二移位寄存器部分,响应于由产生全循环序列的第二电路的第二反馈部分提供的输出信号。
按本发明的第三方面,在按本发明的第二方面的半导体集成电路器件中,地址产生电路进一步还包括一个选择器电路,用于按照由特定状态检测电路提供的信号检测产生全循环序列的第二电路是处在可操作状态还是处在不可操作状态;如果产生全循环序列的第二电路处在不可操作状态,则地址产生电路选择由产生全循环序列的第一电路提供的输出;但如果产生全循环序列的第二电路处在可操作状态,则地址产生电路选择由产生全循环序列的第二电路提供的输出。该存储器电路进一步还包括一个门电路;如果按照由特定状态检测电路提供的信号使产生全循环序列的第二电路处在不可操作状态,则该门电路将来自选择器电路的输出传递给第一移位寄存器电路;如果产生全循环序列的第二电路处在可操作状态,则该门电路将固定的数据传递给第一移位寄存器电路。存储器电路的第二移位寄存器电路的一个输入端连接到选择器电路。第二移位寄存器电路在特定状态检测电路的控制下完成移位操作。
按照本发明的第四方面,在按本发明的第二方面的半导体集成电路器件中,产生全循环序列的第一和第二电路都包括用于双向移动数据的一个产生全循环序列的双向电路。产生全循环序列的第一电路包括:对应于要产生的地址的位数的一个第一双向移位寄存器部分,以及返回在反馈时保持在第一双向移位寄存器部分中的地址数据以使保持在第一双向移位寄存器部分中的地址数据有规则地改变的一个第一双向反馈电路。产生全循环序列的第二电路包括:对应于要产生的地址的位数的一个第二双向移位寄存器部分,以及返回在反馈时保持在第二双向移位寄存器部分的地址数据以使保持在第二双向移位寄存器部分中的地址数据有规则地改变的一个第二双向反馈电路。
如果在产生全循环序列的第一电路的前向操作方式期间产生全循环序列的第一电路处在除了预定的第一状态而外的状态,则特定状态检测电路使产生全循环序列的第二电路处在不可操作状态;如果在产生全循环序列的第一电路的反向操作方式期间产生全循环序列的第一电路处在除预定的第二状态而外的状态,则特定状态检测电路使产生全循环序列的第二电路处在不可操作状态。
按本发明的第五方面,在按本发明的第四方面的半导体集成电路器件中,地址产生电路进一步还包括:第一、第二、和第三选择器电路;第一选择器电路按照外部提供的第一操作方式转接信号从产生全循环序列的第一电路提供的两个方向的输出信号中选择出一个输出信号;秕二选择器电路按照从外部提供的第二操作方式转接信号从由产生全循环序列的第二电路提供的两个方向的输出信号中选择出一个输出信号;第三选择器电路按照由特定状态检测电路提供的信号检测产生全循环序列的第二电路是处在可操作状态还是处在不可操作状态,当产生全循环序列的第二电路处在不可操作状态时第三选择器电路选择由第一选择器提供的输出,当产生全循环序列的第二电路处在可操作状态时第三选择器电路选择由第二选择器电路提供的输出。存储单元电路进一步还包括:第一双向移位寄存器电路、第二双向移位寄存器电路、第一门电路、和第二门电路;第一双向移位寄存器电路的结构类似于产生全循环序列的第一电路的第一双向移位寄存器部分,并且连接到X译码器和Y译码器之一上,这和第一双向移位寄存器部分类似,按照第一操作方式转接信号来转接第一双向移位寄存器电路的操作方向;第二双向移位存器的结构类似于产生全循环序列的第二电路的第二双向移位寄存器部分,并且连接到X译码器和Y译码器中的另一个上,这和第二双向移位寄存器部分类似,按照第二操作方式转接信号来转接第二双向移位寄存器电路的操作方向;第一门电路按照特定状态检测电路提供的信号检测产生全循环序列的第二电路是处在可操作状态还是处在不可操作状态,如果产生全循环序列的第二电路处在不可操作状态则第一门电路将第三选择器电路的输出传递给第一双向移位寄存器电路的前向输入端,如果产生全循环序列的第二电路处在可操作状态则第一门电路将预定的固定数据传递给第一双向移位寄存器电路的前向输入端;第二门电路按照特定状态检测电路提供的信号检测产生全循环序列的第二电路是处在可操作状态还是处在不可操作状态,如果产生全循环序列的第二电路处在不可操作状态则第二门电路将第三选择器电路的输出传递给第一双向移位寄存器电路的反向输入端,如果产生全循环序列的第二电路处在可操作状态则第二门电路将预定的固定数据传递给第一双向移位寄存器电路的反向输入端。将第三选择器电路的输出信号提供给与产生全循环序列的第二电路的两个方向相对应的输入端上。
按本发明的第六方面,在按本发明第一方面的半导体集成电路器件中,产生全循环序列的第一电路是沿两个方向移动数据的产生全循环序列的一个双向电路。产生全循环序列的第二电路是产生全循环序列的一个1位的电路。产生全循环序列的第一电路包括:与要产生的地址的位数对应的一个双向移位寄存器部分,和一个返回反馈时保持在双向移位寄存器部分中的地址数据以便改变保持在双向移位寄存器部分中的地址数据的双向反馈电路。如果在产生全循环序列的第一电路的前向操作方式期间产生全循环序列的第一电路处在除预定的第一状态以外的状态,则特定状态检测电路使产生全循环序列的第二电路处在不可操作状态;如果在产生全循环序列的第一电路的反向操作方式期间产生全循环序列的第一电路处在除预定的第二状态以外的状态,则特定状态检则电路使产生全循环序列的第二电路处在不可操作状态。
按本发明的第七方面,在按本发明的第六方面的半导体集成电路器件中,地址产生电路包括第一选择器电路和第二选择器电路;第一选择器电路按照外部提供的第一操作方式转接信号从产生全循环序列的第一电路提供的两上方向的输出信号中选择出一个输出信号;第二选择器电路按照特定状态检测电路提供的信号检测产生全循环序列的第二电路是处在可操作状态还是处在不可操作状态,第二选择器电路在产生全循环序列的第二电路处在不可操作状态的条件下选择第二选择器电路的输出,而在产生全循环序列的第二电路处在可操作状态的条件下选择产生全循环序列的第二电路的输出。存储单元进一步还包括:一个双向移位寄存器电路、一个一位移位寄存器电路、第一门电路、和第二门电路;该双向移位寄存器电路的结构类似于产生全循环序列的第一电路的双向移位寄存器部分,并且连接到X译码器和Y译码器之一上,这和产生全循环序列的第一电路的双向移位寄存器部分类似,根据第一操作方式转接信号来转接双向移位寄存器电路的操作方向;一位移位寄存器电路连接到X译码器和Y译码器中的另一个上,该一位移位寄存器电路按照特定状态检测电路提供的信号进行操作第一门电路按照特定状态检测电路提供的信号检测一位移位寄存器是处在可操作状态还是处在不可操作状态,如果一位移位寄存器电路处在不可操作状态则第一门电路将第二选择器电路的输出传递给双向移位寄存器电路的前向输入端,但如果一位移位寄存器电路处在可操作状态则第一门电路将预定的固定数据传递给双向移位寄存器电路的前向输入端;第二门电路按照特定状态检测电路提供的信号检测一位移位寄存器电路是处在可操作状态还是处在不可操作状态,如果一位移位寄存器电路处在不可操作状态则第二门电路将第二选择器电路的输出传递给双向移位寄存器电路的反向输入端,如果一位移位寄存器电路处在可操作状态则第二门电路将预定的固定数据传递给双向移位寄存器电路的反向输入端。将一位移位寄存器电路的一个输入端连接到第二选择器电路。
按本发明的第八方面,在按本发明第一方面的半导体集成电路器件中,产生全循环序列的第一电路是一个产生全循环序列的一位电路。产生全循环序列的第二电路是一个产生全循环序列的双向电路,它按照外部提供的第一操作方式转接信号从两个方向中选择出一个方向作为移动数据的移动方向,产生全循环序列的第二电路包括:一个对应于要产生的地址的位数的双向移位寄存器部分,和一个返回沿两个方向反馈时保持在双向移位寄存器部分中的地址数据以便改变保持在双向移位寄存器中的地址数据的双向反馈电路。特定状态检测电路包括一个异或电路,该异或电路接收产生全循环序列的第一电路的输出和从外部提供的第二操作方式转接信号,仅在第二操作方式转接信号与产生全循环序列的第一一位电路的地址状态符合时或不符合时特定状态检测电路才使产生全循环序列的第二电路处在不可操作状态。
按本发明的第九方面,在按本发明的第八方面的半导体集成电路器件中,地址产生电路进一步还包括:第一选择器电路和第二选择器电路;第一选择器电路按照第一操作方式转接信号从产生全循环序列的第二电路提供的两个方向的输出信号中选择出一个输出信号;第二选择器电路按照特定状态检测电路提供的信号检测产生全循环序列的第二电路是处在可操作状态还是处在不可操作状态,如果产生全循环序列的第二电路处在不可操作状态则第二选择器电路选择第一选择器电路的输出,如果产生全循环序列的第二电路处在可操作状态则第二选择器电路选择第一选择器电路的输出。存储单元进一步还包括一个双向移位寄存器电路、一个第三选择器电路、和一个一位移位寄存器;该双向移位寄存器电路的结构类似于产生全循环序列的第二电路的双向移位寄存器部分,并且连结到X译码器和Y译码器中的另一个译码器上,该双向移位寄存器电路在其前向输入端和反向输入端接收第二选择器电路的输出信号,这和产生全循环序列的第二电路类似,按照特定状态检测电路提供的信号使该双向移位寄存器电路处在不可操作状态,根据第一操作方式转接信号来转接该双向移位寄存器电路的操作方向;第三选择器电路按照特定状态检测电路提供的信号检测产生全循环序列的第二电路和双向移位寄存器电路是处在可操作状态还是处在不可操作状态;当产生全循环序列的第二电路和双向移位寄存器电路处在不可操作状态时第三选择器电路选择第二选择器提供的输出;当产生全循环序列的第二电路和双向移位寄存器电路处在可操作状态时,第三选择器电路选择第二个第一操作方式转接信号;一位移位寄存器电路连接到X译码器和Y译码器之一上,一位移位寄存器接收第三选择器电路的输出信号。
按本发明的第十方面,在按本发明的第八方面的半导体集成电路器件中,该地址产生电路进一步还包括一个选择器电路,该选择器电路按照第一操作方式转接信号从产生全循环序列的第二电路提供的两个方向的输出信号中选择出一个输出信号。存储单元进一步还包括:一个一位移位寄存器电路,和一个双向移位寄存器电路;该一位移位寄存器电路连接到X译码器和Y译码器中的另一个译码器上,并接收第一选择器电路的输出信号;该双向移位寄存器的结构类似于产生全循环序列的第二电路的双向移位寄存器部分,并且连接到X译码器和Y译码器的另一个上,该双向移位寄存器电路在其前向输入端和反向输入端接收该选择器的输出信号,根据第一操作方式转接信号来转接该双向移位寄存器电路的操作方向。
按本发明的第十一方面,在按本发明的第一方面的半导体集成电路器件中,地址产生电路进一步还包括:一个辅助的特定状态检测电路,和选择装置;该辅助的特定状态检测电路检测产生全循环序列的第二电路内部的特定地址状态,并且如果产生全循环序列的第二电路处在除特定地址状态之外的状态则充许产生全循环序列的第一电路操作;该选择装置从特定状态检测电路和辅助特定状态检测电路中选择出一个电路,用作允许操作的电路。
按本发明的第十二方面,在按本发明的第一方面的半导体集成电路器件中,地址产生电路进一步还包括扫描路径选择装置,它可使产生全循环序列的第一和第二电路彼此串接以确定扫描路径,或者按另一种方式使产生全循环序列的第一电路与产生全循环序列的第二电路彼此隔开。
如以上所述,在按本发明的第一方面的半导体集成电路器件中,产生全循环序列的第一电路使X译码器和Y译码器之一的一个地址的所有的值都发生完全的、周期性的、和有规则的改变,在此之后产生全循环序列的第二电路允许X译码器和Y译码器中的另一个译码器的地址被修改。这就可很容易地发现X译码器和Y译码器中的哪一个译码器出了故障。另外,由于对存储器路的相同的位线或相同的字线是相继连续访问的,所以可精确进行存取时间检验。
在按本发明的第二方面的半导体集成电路器件中,地址产生电路的产生全循环序列的第一电路的第一移位寄存器部分的操作与每个存储器电路的第一移位寄存器电路的操作是相似的(即与预定的延迟位数同步,或者带有预定的延迟位数)。地址产生电路的产生全循环序列第二电路的第二移位寄存器部分的操作与每个存储器电路的第二移位寄存器电路的操作是相似的(即与预定的延迟位数同步,或者带有预定的延迟位数)。在这样一种结构中,和第一与第二移位寄存器部分的所有的位(即所有的寄存器)都直接连接到X译码器和Y译码器的所有的数字位(即数字端)的情况相比,减少了需要连接地址产生电路和存储器电路的接线数目。
按本发明的第三方面的半导体集成电路器件采用了选择器电路和门电路。这就可能有选择性地向第一移位寄存器电路或向第二移位寄存器电路提供来自地址产生电路的信号。因此,向移位寄存器电路传递数据只经过一条数据传送线,因而大大地减少了连接地址产生电路和存储器电路所需的接线数目。
在按本发明第四方面的半导体集成电路器件中,使用了可容易转接数据的增量和数据的减量的产生全循环序列的双向电路来规定一个地址,产生全循环序列的第一电路使X译码器和Y译码器之一的一个地址的所有的值都发生完全的、周期性的、和有规则的改变,在此之后产生全循环序列的第二电路可修改X译码器和Y译码器中的另一个译码器的地址。这就能很容易地发现X译码器和Y译码器中的哪一个译码器出了故障。另外,由于对存储器电路的相同的位线或相同的字线是相继连续访问的,所以可精确地进行存取时间检验。
在按本发明的第五方面的半导体集成电路器件中,地址产生电路的产生全循环序列的第一电路的第一双向移位寄存器部分的操作和每个存储器电路的第一双向移位寄存器电路的操作是类似的(即和预定的延迟位数同步,或者带有预定的延迟位数)。地址产生电路的产生全循环序列的第二电路和第二双向移位寄存器部分的操作和每个存储器电路的第二双向移位寄存器电路的操作相似(即,和预定的延迟位数同步,或带有预定的延迟位数)。在这样一种结构中,和第一及第二双向移位寄存器部分的所有的位(即,所有的寄存器)都直接连接到X译码器和Y译码器的所有的数字位(数字端)上的情况相比,减少了连接地址产生电路和存储器电路所需的接线数目。
在按本发明的第六方面的半导体集成电路器件中,使用易于转接数据的增量和数据的减量的产生全循环序列的双向电路作为产生全循环序列的第一电路,并且使用产生全循环序列的一个一位电路作为产生全循环序列的第二电路,产生全循环序列的第一电路使X译码器和Y译码器之一的一个地址的所有的值都发生完全的、周期性的、和有规则的改变,并且在此之后产生全循环序列的第二电路又可修改X译码器和Y译码器中的另一个译码器的地址。这就可能很容易地发现X译码器和Y译码器当中的哪一个译码器出了故障。此外,由于对存储器电路的相同的位线或相同的字线是相继连续访问的,所以可精确地进行存取时间检验。
在按本发明的第七方面的半导体集成电路器件中,地址产生电路的产生全循环序列的第一电路的第一双向移位寄存器部分的操作和每个存储器电路的第一双向移位寄存器电路的操作类似(即,与预定的延迟位数同步,或者带有预定的延迟位数)。地址产生电路的产生全循环序列的第二个一位电路的操作与每个存储器电路的一位移位寄存器电路的操作类似(即,与预定的延迟位数同步,或带有预定的延迟位数)。在这样一种结构中,和双向移位寄存器部分及产生全循环序列的第二电路的所有位(即所有寄存器)都直接与X译码器和Y译码器的所有的数字位(即数字端)相连的情况相比,减少了连接地址产生电路和存储器电路所需的接线数目。特别是因为使用了多个选择器电路和门电路,所以有可能有选择地将来自地址产生电路的信号提供给双向移位寄存器部分和一位移位寄存器电路,并且有可能仅经过一条数据传输线就把数据传送给移位寄存器电路。因此极大地减少了连接地址产生电路和存储器电路所需的接线数目。
在按本发明的第八方面的半导体集成电路器件中,将产生全循环序列的一个一位电路用作产生全循环序列的第一电路,并且将易于转接数据增量和数据减量的产生全循环序列的双向电路用作产生全循环序列的第二电路,产生全循环序列的第一电路使X译码器和Y译码器之一的一个地址的所有的值(二进制数值)都发生完全的、周期性的、和有规则的改变,在此之后产生全循环序列的第二电路允许修改X译码器和Y译码器当中的另一个译码器的地址。这就可能很容易地发现X译码器和Y译码器中的哪一个译码器出了故障。另外,由于对存储器电路的相同的位线或相同的字线是相继连续访问的,因此可精确地进行存取时间检验。
此外,由于将一个异或电路用作特定状态检测电路,所以构成的特定状态检测电路极其简单,大大减产了电路的面积。
在按本发明的第九和第十方面的半导体集成电路器件中,地址产生电路的产生全循环序列的第一个一位电路的操作和每个存储器电路的一位移位寄存器的操作类似(即,与预定的延迟位数同步,或者带有预定的延迟位数)。地址产生电路的产生全循环序列的第二电路的双向移位寄存器部分的操作和每个存储器电路的双向移位寄存器电路的操作类似(即,与预定的延迟位数同步,或者带有预定的延迟位数)。在这们一种结构中,和产生全循环序列的第一电路及双向移位寄存器部分的所有的位(即,所有的寄存器)都直接与X译码器和Y译码器的所有数字位(即数字端)相连的情况相比,减少了连接地址产生电路和存储器电路所需的接线的数目。
在按本发明的第九方面的半导体集成电路器件中,因为使用了选择器电路,所以有可能有选择地把来自地址产生电路的信号提供给双向移位寄存器部分和一位移位寄存器电路,并且有可能只经过一条数据传输线就把数据传递到移位寄存器电路。因此大大地减少了连接地址产生电路和存储器电路所需的连线数目。
在按本发明第十一方面的半导体集成电路器件中,可以随意确定产生全循环序列的第一和第二电路中的哪一个电路首先变为可操作的电路。产生全循环序列的第一和第二电路中的一个电路使X译码器和Y译码器之一的一个地址的所有的值发生完全的、周期性的、和有规则的改变,并且在此之后产生全循环序列的第一和第二电路中的另一个电路允许修改X译码器和Y译码器中的另一个译码器的地址。这就可能很容易地发现X译码器和Y译码器当中的哪一个译码器出了故障。另外,由于对存储器电路的相同的位线或相同的字线是相继连续访问的,所以可精确地进行存取时间检验。
在按本发明第十二方面的半导体集成电路器件中,扫描路径选择装置可自由地确定是否用地址产生电路作扫描路径。因此,本发明第十二方面的半导体集成电路器件的应用范围很大。
因此,本发明的目的是提供一种半导体集成电路器件,例如存储器检验电路,该电路容易确定故障出自X译码器还是出自Y译码器,并且该电路有利于进行存取时间检验,即检验对相同的位线或相同的字线的连续访问操作。
从下述结合附图对本发明进行的详细描述中,本发明的这些目的和其它的一些目的、特征、方面、和优点都将变得更加清楚明白。
图1是按本发明的第一优选实施例的一种存储器检验电路的示意图;
图2表示按本发明的第一优选实施例的存储器检验电路中的每个寄存器值的变化;
图3是按本发明的第二优选实施例的存储器检验电路的示意图;
图4表示按本发明的第二优选实施例的存储器检验电路中的每个寄存器值的变化;
图5是按本发明的第三优选实施例的存储器检验电路的总体接线结构的示意图;
图6是按本发明的第三优选实施例的存储器检验电路的示意图;
图7表示按本发明的第三优选实施例的存储器检验电路中的每个寄存器值的变化;
图8是按本发明的第四优选实施例的存储器检验电路的示意图;
图9表示按本发明的第四优选实施例的存储器检验电路中的每个寄存器值的变化;
图10和11是按本发明的第五优选实施例的存储器检验电路的示意图;
图12表示按本发明的第五优选实施例的存储器检验电路中的每个寄存器值的变化;
图13和14是按本发明的第六优选实施例的存储器检验电路的示意图;
图15和16表示按本发明的第六优选实施例的存储器检验电路中的每个寄存器值的变化;
图17和18是按本发明的第七优选实施例的存储器检验电路的示意图;
图19和20是按本发明的第八优选实施例的存储器检验电路的示意图;
图21和22表示按本发明的第八优选实施例的存储器检验电路中的每个寄存器值的变化;
图23和24是按本发明的第九优选实施例的存储器检验电路的示意图;
图25和26是按本发明的第十优选实施例的存储器检验电路的示意图;
图27和28表示按本发明的第十优选实施例的存储器检验电路中的每个寄存器值的变化;
图29和30是按本发明的第十一优选实施例的存储器检验电路的示意图;
图31和32是按本发明的第十二优选实施例的存储器检验电路的示意图;
图33和34是按本发明的第十三优选实施例的存储器检验电路的示意图;
图35和36是按本发明的第十四优选实施例的存储器检验电路的示意图;
图37是按第一现有技术的存储器检验电路的示意图;
图38是按第二现有技术的存储器检验电路的示意图;
图39是按第三现有技术的存储器检验电路的示意图;以及
图40表示按第三现有技术的存储器检验电路中的每个寄存器值的变化。
<第一优选实施例>
图1表示出一个存储器检验电路,它是按本发明的第一优选实施例形成的半导体集成电路器件。按本发明的第一优选实施例的存储器检验电路可进行存储器电路检验,即在完全改变Y地址后可修改X地址。该第一优选实施例的存储器检验电路是通过连接如图1所示的地址产生电路22和准备检验的存储器电路21形成的。
存储器电路21是一个典型的存储器电路,它包括:具有由32个字“0”到“31”组成的存储区的一个存储单元31、指定存储单元3 1的三位(XA2、XA1、XA0)的X地址的一个X译码器32、和指定存储单元31的两位(YA1、YA0)的Y地址的Y译码器33。
地址产生电路22由产生全循环序列的第一电路36、特定状态检测电路37、和产生全循环序列的第二电路38构成;该第一电路36产生要由Y译码器33、访问的Y地址;特定状态检测电路37检测产生全循环序列的第一电路36是否已产生一个特定的Y地址(具体来说,为二进制数“01”);第二电路38仅在特定状态检测电路37检测到产生全循环序列的第一电路36已产生了特定的Y地址(“01”)时才操作。
产生全循环序列的第一电路36是一个产生全循环序列的一个两位的电路。产生全循环的第一电路的结构很简单,只包括一个两位(A1、A0)的移位寄存器41和一个向移位寄存器41提供反馈数据的反相器电路42。
特定状态检测电路37由反相器电路44和与非电路门45构成;反相器电路44连接到产生全循环序列的第一电路36的移位寄存器41的最高有效位侧的寄存器(A1);与非门45的一个输入端连到反相器电路44,另一个输入端连接到产生全循环序列的第一电路36的移位寄存器41的最低有效位侧的寄存器(A0)。仅在移位寄存器41的最高有效位侧的寄存器(A1)为“0”、并且移位寄存器41的最低有效位侧的寄存器(A0)为“1”时(即,在产生全循环序列的第一电路36处在二进制的“01”状态时),特定状态检测电路37才向产生全循环序列的第二电路38提供一个信号“0”,从而才使产生全循环序列的第二电路可以操作。特定状态检测电路37还可以向产生全循环序列的第二电路38提供一个信号“1”,使产生全循环序列的第二电路38不可操作。
产生全循环序列的第二电路38是一个产生全循环序列的一个三位的电路,它由一个三位(A4、A3、A2)的移位寄存器47和一个向移位寄存器47提供数据的反馈反馈电路48构成。反馈电路48由一个或非电路51和两个异或电路52、53构成。或非电路51的一个输入端连到移位寄存器47的最高有效位寄存器(A4),或非电路51的另一个输入端连到移位寄存器47的中间位寄存器(A3)。异或电路52的一个输入端连到移位寄存器47的中间位寄存器(A3),异或电路52的另一个输入端连到移位寄存器47的最低有效位寄存器(A2)。异或电路53的一个输入端连到或非电路51,异或电路53的另一个输入端连到异或电路52。异或电路53的输出端连到移位寄存器47的最高有效位寄存器(A4)。
产生全循环序列的第一电路36的移位寄存器41的寄存器A1和A0对应于存储器电路21的Y译码器33的YA1和YA2。产生全循环序列的第二电路38的移位寄存器47的寄存器A4、A3和A2对应于存储器电路21的X译码器32的XA2、XA1和XA0。
<操作>
图2表示图1电路的一个操作过程。图2假定:在时间T=0时,一个地址信号被设定为A0=A1=A2=A3=A4=0。随着时间T的变化,地址也如表格地址栏中所示变化。由于产生了从0至31(25-1)这个范围的地址信号的所有的值,因此有可能访问该存储单元的所有的字。由表格的X地址栏和Y地址栏可以看出,Y地址的变化顺序是:0、2、3、、1、0、2、3、1,并且仅在Y地址由1变到0时X地址才发生变化。
由于X地址的修改是在完全改变了Y地址之后进行的,因此可高速进行存储器电路检验。当检测到一个误差并且要确定这个误差是出自X译码器还是出自Y译码器时,若在图2中的时间T=4-7时连续检测到这个误差时,则X译码器的地址“4”有毛病。若在时间T=2、6、10、14、18、22、26和30时发现误差,则Y译码器的地址“3”有毛病。于是,当误差是连续的,则X译码器出了故障;当误差是不连续的,则Y译码器出了故障。由于能很快发现哪一个译码器有故障,因此误差的检测极其迅速。
此外,由于对相同的位线或相同的字线是连续访问的,因此有可能在只改变Y地址的一个指定的条件下测量存取时间。这样做就消除了地址变化的另一个根源,因此可在相同的条件下进行精确的测量。
<第二优选实施例>
<结  构>
图3是按本发明第二优选实施例的存储器检验电路示意图。在图3中,用相同的标号代表和第一优选实施例的元件起相似作用的那些元件。按第二优选实施例的存储器检验电路完成的存储器电路检验操作是在完全改变X地址后修改Y地址。第二优选实施例的存储器检验电路是通过连接图3所示的地址产生电路61和准备检验的存储器电路21构成的。存储器电路21与先前参照第一优选实施例描述的存储器电路相同,这里不再进行描述。
地址产生电路61由产生全循环序列的第一电路62、特定状态检测电路63、和产生全循环序列的第二电路64构成;第一电路62用于产生要由存储器电路21的X译码器32访问的X地址;特定状态检测电路63用于检测产生全循环序列的第一电路62是否已产生一个特定的X地址(具体来说即二进制的“001”);第二电路64仅在特定状态检测电路63检测到产生全循环序列的第一电路62已经产生了一个特定的Y地址(“01”)时才工作。
产生全循环序列的第一电路62是一个产生全循环序列的三位电路,它由三位(A4、A3、A2)的移位寄存器66和向移位寄存器66提供反馈数据的反馈电路67构成。反馈电路67由一个或非电路71和两个异或电路72、73构成。或非电路71的一个输入端连接到移位寄存器66的最高有效位寄存器(A4),或非电路71的另一输入端连接到移位寄存器66的中间位寄存器(A3)。异或电路72的一个输入端连到移位寄存器66的中间位寄存器(A3),异或电路72的另一输入端连到移位寄存器66的最低有效位寄存器(A2)。异或电路73的一个输入端连到或非电路71,异或电路73的另一输入端连到异或电路72。异或电路73的输出端连到移位寄存器66的最高有效位寄存器(A4)。
特定状态检测电路63由产生全循环序列的第一电路62的或非电路71和与非电路74构成;与非电路74的一个输入端连到或非电路71,其另一个输入端连到移位寄存器66的最低有效位寄存器(A2)。或非电路71还用作产生全循环序列的第一电路62的或非电路。在该结构中,当移位寄存器66的状态为A4=0、A3=0、和A2=1时,与非电路74的输出为0,使产生全循环序列的第二电路64可操作。与非电路74在其它情况下输出1,使产生全循环序列的第二电路64不可操作。
产生全循环序列的第二电路64是一个产生全循环序列的两位的电路,由两位(A1、A0)的移位寄存器76和向图3所示的移位寄存器76提供反馈数据的反馈电路77构成。
产生全循环序列的第一电路62的移位寄存器66的寄存器A4、A3、A2对应于存储器电路21的X译码器32的XA2、XA1、XA0。产生全循环序列的第二电路64的移位寄存器76的寄存器A1、A0对应于存储器电路21的Y译码器33的YA1、YA0。该电路结构在其它方面与第一优选实施例相同,这里不再介绍。
<操  作>
图4表示图3电路的操作过程。图4假定:在时间T=0时,地址信号被设定为A0=A1=A2=A3=A4=0。
当时间T变化时,地址也要变化,如表格的地址栏所示。由于产生了一个地址信号自0至31(25-1)范围的所有的值,因此有可能访问该存储单元的所有的字。
由表格的X地址栏和Y地址栏可以看出,X地址的变化顺序是:0、4、2、5、6、7、3、1、0、4、2、5、6、7、3、1、……,并且仅在X地址从1变到0时Y地址才改变。
<第三优选实施例>
<结  构>
图5和6是按本发明第三优选实施例的存储器检验电路的示意图。在图6中,用相同的标号代表和第二优选实施例的元件起相似作用的那些元件。如图5所示,在按第三优选实施例的存储器检验电路中,将多个存储器电路21A、21A、21C连接成一个与图3所示第二优选实施例的地址产生电路61类似的地址产生电路81。
如图6所示,存储器电路21A、21B、21C都和第一及第二优选实施例的存储器电路21类似,但要对其进行修改使其还包括第一移位寄存器电路82和第二移位寄存器电路83。第一移位寄存器电路82连接到X译码器32,产生全循环序列的第一电路62的移位寄存器66的一个串行输入端连到第一移位寄存器电路82的一个串行输入端。因此,如果产生全循环序列的第一电路62的移位寄存器66和第一移位寄存器电路82有相同的初始值时,则移位寄存器66和第一移位寄存器电路82保持相同的数据,并且严格按相同的方式操作。第二移位寄存器电路83连到Y译码器33,产生全循环序列的第二电路64的移位寄存器76的一个串行输入端连到第二移位寄存器电路83的一个串行输入端。因此,若产生全循环序列的第二电路64的移位寄存器76和第二移位寄存器电路83具有相同的初始值,则移位寄存器76和第二移位寄存器电路83保持相同的数据,并且严格按相同的方式操作。该电路结构的其它方面和第二优选实施例相同,这里不再介绍。
<操  作>
图7表示图6电路的操作过程。图7假定:在时间T=0时,将地址信号设定为A0=A1=A2=A3=A4=0。还要假定:产生全循环序列的第一第二电路62、64的移位寄存器66、76全都被清到0。在这种条件下图7和图4完全相同。换言之,当时间T变化时,地址也随之变化,如表格中地址栏中所示。由于产生了自0到31(25-1)范围的一个地址信号的所有的值,因此有可能访问存储单元中的所有的字。由表格的X地址栏和Y地址栏可以看出,X地址按0、4、2、5、6、7、3、1、0、4、2、5、6、7、3、1的顺序变化,Y地址仅在X地址由1变到0时才发生变化。
在图6的电路中,第一和第二移位寄存器在每个存储器电路中彼此相邻设置,存储器电路21A、21B、21C共用一个地址产生电路81。
将地址产生电路81连到第一和第二移位寄存器82和83的信号线只有三条。即使将地址产生电路81连接到不止一个存储器电路(即,存储器电路21A、21B、21C)上,这也不会增加每个存储器电路的接线数目,这又避免了复杂的接线结构。
<第四优选实施例>
<结  构>
图8是按本发明的第四优选实施例的存储器检验电路的示意图。在图8中,用相同的标号表示和第三优选实施例的元件起相似作用的那些元件。按第四优选实施例的存储器检验电路由地址产生电路81A和存储器电路21D、21E和21F构成;地址产生电路81A和图6所示的第三优选实施例的地址产生电路81相同,其改进只是还包括一个选择器电路86;存储器电路21D、21E、21F和第三优选实施例的存储器电路21A、21B、21C相同,只是每个存储器电路还包括一个用作门电路的与电路87。
选择器电路86是在和一个操作停止信号相同的信号的控制下工作的,该操作停止信号加到产生全循环序列的第二电路64。选择器电路86的输入端连到产生全循环序列的第一和第二电路62和64上。当产生全循环序列的第二电路64处在可操作状态时,选择器电路86选择产生全循环序列的第二电路64的输出。
与电路87在产生全循环序列的第二电路64可操作时向第一移位寄存器电路82强行提供“0”。相反,当产生全循环序列的第二电路64不可操作时,允许选择器电路86的输出进入第一移位寄存器电路82。选择器电路86的输出还连到第二移位寄存器电路83,从而当产生全循环序列的第二电路64可操作时可将传送的数据提供给第二移位寄存器电路83。在图8中,存储器电路21D、21E、21F并行连接到一个地址产生电路81A,和图5的存储器电路21A、21B、21C类似。该电路结构在其它方面与第三优选实施例相同,这里不再描述。
<操  作>
图9表示图8电路的操作过程。图9假定:在时间T=0时,将地址信号设定为A0=A1=A2=A3=A4=0,还假定:产生全循环序列的电路62、64的移位寄存器66、76都被清为0。在这种条件下图9和图7完全相同。换言之,当时间T变化时,地址也随之变化,如表格的地址栏所示。
由于产生了从0到31(25-1)范围的地址信号的所有的值,因此有可能访问存储器单元的所有的字。
从表格的X地址栏和Y地址栏可以看出,X地址的变化顺序是0、4、2、5、6、7、3、1、0、4、2、5、6、7、3、1、……,并且仅在X地址从1变到0时Y地址才改变。
在图8的电路中,第一、第二移位寄存器和门电路(与电路)在每个存储器电路中彼此靠近设置,存储器电路21D、21E、21F共用一个地址产生电路81A。
地址产生电路81A仅通过两根信号线和第一及第二移位寄存器82和83相连。这就使接线结构比图6所示的第三优选实施例的电路更简单。
<第五优选实施例>
<结  构>
图10和11是按本发明第五优选实施例的存储器检验电路的示意图。当图10和11沿虚线A-A相互结合时,图10和11就形成一个完整的图。在图10和11中,用相同的标号表示和第四优选实施例的元件起相似作用的那些元件。按第五优选实施例的存储器检验电路的特定状态检验电路63A类似于按第四优选实施例的地址产生电路81A的特定状态检测电路63,但包括一个如图10和11所示的反相器电路88。即,反相器电路88、或非电路71、和与非电路74构成了特定状态检测电路63A。当特定状态检测电路63A检测到的状态中产生全循环序列的第一电路62的移位寄存器66的所有数位都变为0时,产生全循环序列的第二电路64和第二移位寄存器电路83都变为可操作的。虽然在图8所示的第四优选实施例中门电路仅由一个与电路87构成,但第五优选实施例的门电路87A却是由一个反相器电路91和一个或电路92构成的。仅在产生全循环序列的第二电路64是可操作时,门电路87A才强行向第一移位寄存器电路82提供“0”。相反,当产生全循环序列的第二电路64不可操作时,允许选择器电路86的输出进入第一移位寄存器电路82。选择器电路86的输出还连到第二移位寄存器电路83,因此在产生全循环序列的第二电路64可操作时能将传送的数据提供给第二移位寄存器电路83。在图10和11中,存储器电路21G、21H、21I像图5的存储器电路21A、21B、21C那样并行连接到一个地址产生电路81B上。该电路结构的其它方面和第四优选实施例相同,这里不再描述。
<操  作>
图12表示图10和11的电路的操作过程。图12假定:在时间T=0时,将地址信号设定为A4=1,A0=A1=A2=A3=0。还假定:产生全循环序列的第一电路62的移位寄存器66被设定为“100”,产生全循环序列的第二电路64的移位寄存器76被设定为“00”。
当时间T变化时,地址也随之变化,如表格的地址栏所示。由于产生了从0到31(25-1)范围的一个地址信号的所有的值,所以有可能访问该存储单元的所有的字。
由表格的X地址栏和Y地址栏可以看出,X地址的变化顺序为4、2、5、6、7、3、1、0、4、2、5、6、7、3、1、0,并且仅在地址从0变到4时Y地址才改变。
在图10和11的电路中,第一及第二移位寄存器82及83、和门电路87A在每一个存储器电路21G、21H、21I中彼此靠近设置,存储器电路21G、21H、和21I共用一个地址产生电路81B。
地址产生电路81B仅通过两条信号线和第一、第二移位寄存器82、83相连。这使接线结构比图6所示的第三优选实施例的电路还要简单。这一结果和图8所示的第四优选实施例的存储器检验电路产生的结果相同。
<第六优选实施例>
<结  构>
图13和14是按本发明第六实施例的存储器检验电路的示意图。当沿虚线B-B将图13和14彼此组合在一起时就形成一个完整的图。按第六优选实施例的存储器检验电路包括一个地址产生电路81C,地址产生电路81C与图3所示的第二优选实施例的地址产生电路81相同,只是电路81C要连到产生全循环序列的两个双向电路95和96上,而不是连到产生全循环序列的电路62和64上。和第二优选实施例不同,检测产生全循环序列的第一双向电路95的特定状态的特定状态检测电路63B是由或非电路71A、异或电路97、和与非电路74构成的。在图13和14中,移位寄存器101和102设在产生全循环序列的双向电路95和96中,选择器组103和104用于转换移位寄存器101和102的操作方向。反馈电路67A和67B在产生全循环序列的第一双向电路95中沿两个方向向移位寄存器11提供反馈(第一双向反馈电路)。反馈电路67A和67B的或非电路记为71A和71B。反馈电路67和67B的异或电路记为72A、72B、73A和73B。反相器电路77A和77B起反馈电路的作用,在产生全循环序列的第二双向电路96中沿两个方向向移位寄存器102提供反馈(第二双向反馈电路)。反馈电路67A、67B、77A、77B的结构都和第二优选实施例中所用的结构相同,只是它们要沿两个方向连接到移位寄存器101和102(即它们要作为反馈电路对对称设置)。反馈电路67A的或非电路71A用作特定状态检测电路63B的或非电路,如先前曾描述过的。
通过信号CHDIR1控制产生全循环序列的第一双向电路95的操作方向。当信号CHDIR1为“0”时,产生全循环序列的第一双向电路95通过向右移动数据产生向前的一个整个循环系统。当信号CHDIR1为“1”时,产生全循环序列的第一双向电路95通过向左移动数据产生反向的一个整个循环系统。产生全循环序列的第二双向电路96的操作方向是由信号CHDIR2控制的。当信号CHDIR2为“0”时,产生全循环序列的第二双向电路96通过向右移动数据产生向前的一个整个循环系统。当信号CHDIR2为“1”时,产生全循环序列的第二双向电路96通过向左移动数据产生反向的一个整个循环系统。
特定状态检测电路63B的异或电路97也接收信号CHDIR1。因此,当信号CHDIR1为“0”时特定状态检侧电路63B检测的是“001”;当CHDIR1为“1”时,检测电路63B检测的是“000”。
<操  作>
图15和16表示图13和14的电路的操作过程。图15表示CHDIR1=0和CHDIR2=0时的操作,图16表示CHDIR1=1和C1EIR2=1时的操作。虽然有可能设定CHDIR1=0和CHDIR2=1,或者设定CHDIR1=1和CHDIR2=0,但由于结果相同,这里没有进行描述。
图15假定:在时间T=0时,将地址信号设定为A0=A1=A2=A3=A4=0。在时间T变化时,地址也随之改变,如表格的地址栏所示。
由于产生了自0至31(25-1)范围的一个地址信号的所有的值,所以有可能访问该存储单元的所有的字。
由图15的X地址栏和Y地址栏可以看出,X地址的变化顺序是:0、4、2、5、6、7、3、1、0、4、2、5、6、7、3、1、……,并且仅当X地址自1变为0时Y地址才改变。
图16假定:在时间T=0时,将地址信号设定为A2=A0=1和A1=A3=A4=0。当时间T变化时,地址也随之改变,如表格中地址栏所示。
由于产生了从0至31(25-1)范围的一个地址信号的所有的值,所以有可能访问该寄存单元的所有的字。
由图16的X地址栏和Y地址栏可以看出,X地址的变化顺序是:1、3、7、6、5、2、4、0、1、3、7、6、5、2、4、0、……,并且仅当X地址从0变到1时Y地址才改变。
通过比较图15和16和地址栏可以看出,所产生的地址的顺序刚好相反。
<第七优选实施例>
<结  构>
图17和18是本发明第七实施例的存储器检验电路的示意图。当沿虚线C-C彼此组合图17和18时就形成一个完整的图。按第七实施例的存储器检验电路类似于包括产生全循环序列的双向电路的由图13和14所示的第六优选实施例的存储器检验电路,只是每个存储器电路像图8所示的第四优选实施例以及如图10和11所示的第五优选实施例那样包括一个门电路和一个移位寄存器电路。在图17和18中,用相同的标号表示和第四到第六优选实施例的元件起相似作用的那些元件。
按本发明第七优选实施例的存储器检验电路的地址产生电路81D还包括第一选择器电路111,它选择用来检索对应于产生全循环序列的第一双向电路95的操作方向的输出的位置。地址产生电路81D还包括第二选择器电路112,它选择用来检索对应于产生全循环序列的第二双向电路96的操作方向的输出的位置。第三选择器电路113作为和图8或图10及11所示的选择器电路86相对应的元件与选择器电路111和112相连。
由于产生全循环序列的电路95和96都是双向的,所以连接到存储器电路21J、21K、21L的X译码器32和Y译码器33的移位寄存器电路也是双向电路(即,第一双向移位寄存器电路114和第二双向移位寄存器电路115都是双向的)。设置一对门电路(第一门电路116和第二门电路117)以便从两个方向向第一双向移位寄存器电路114提供数据。
第一双向移位寄存器电路114由一个三位的双向移位寄存器121和一个选择器组122构成;双向移位寄存器121的结构类似于产生全循环序列的第一双向电路95的移位寄存器101;选择器组122的结构类似于产生全循环序列的第一双向电路95(用于转接产生全循环序列的第一双向电路95的操作方向)的选择器组103。
第二双向移位寄存器电路115由一个两位的双向移位寄存器123和一个选择器组124构成;双向移位寄存器123的结构类似于产生全循环序列的第二双向电路96的移位寄存器102;选择器组124的结构类似于产生全循环序列的第二双向电路96(用于转接双向移位寄存器123的操作方向)的选择器组104。
第一门电路116由一个与电路构成。第一门电路116的一个输入端连到第三选择器113,第一门电路116的另一输入端连到特定状态检测电路63B的与非电路74。
第二门电路117由一个反相器电路125和一个或电路126构成。反相器电路125的一个输入端连到特定状态检测电路63B的与非电路74,或电路126的一个输入端连到反相器电路125,或电路126的另一个输入端连到第三选择器电路113。
在具有上述结构的存储器检验电路中,当适当设置移位寄存器的初始值时,图17和18的电路的操作情况就类似于图15和16的电路。
<第八优选实施例>
<结  构>
图19和20是按本发明第八优选实施例的存储器检验电路的示意图。在图19和20中,用相同的标号表示和图13及14所示的第六优选实施例的元件起相似作用的那些元件。按第八优选实施例的存储器检验电路类似于图13和14的电路,只是存储器电路21M的Y译码器33A是一个一位的(二进制的)译码器,并且存储单元31A的存储区由从0到15的16个字组成。因此,地址产生电路81E的产生全循环序列的第二电路96A是一个产生全循环序列的一位电路(等效于一个一位的计数器)。
产生全循环序列的第二电路96A由一个寄存器127(一位的移位寄存器)和一个用作反馈电路的反相器128构成。寄存器127的一个数据输入端连到反相器128的输出端,寄存器127的操作控制输入端连到特定状态检测电路63B的与非电路74,寄存器127的数据输出端连到存储器电路21M的Y译码器33A的地址输入端(A0)。反相器128的输入端连接到寄存器127。该电路结构的其它方面与第六优选实施例相同,这里不再介绍。
<操  作>
图21和22表示图19和20的电路的操作情况。图21表示CHDIR1=0时的操作过程,图22表示CHDIR1=1时的操作过程。图21假定:在时间T=0时将地址信号设定为A0=A1=A2=A3=0。当时间T变化时,地址也随之改变,如表格的地址栏所示。由于产生了从0到15(24-1)的一个地址信号的所有的值,所以有可能访问该存储单元的所有的字。
由图21的表格中的X地址栏和Y地址栏可以看出,X地址的变化顺序是:0、4、2、5、6、7、3、1、0、4、2、5、6、7、3、1、……,并且仅当X地址从1变到0时Y地址才改变。
图22假定:在时间T=0时将地址信号设定为A1=A0=1和A2=A3=0。当时间T变化时,地址信号也随之变化,如表格的地址栏所示。
由于产生了自0至15(24-1)的地址信号的所有的值,所以有可能访问该存储单元的所有的字。从图22表格的X地址栏和Y地址栏可以看出,X地址的变化顺序是:1、3、7、6、5、2、4、0、1、3、7、6、5、2、4、0、……,并且仅在X地址由0变到1时Y地址才改变。
通过比较图21和22的地址栏可以看出,它们的地址顺序刚好相反。
<第九优选实施例>
图23和24是按本发明第九优选实施例的存储器检验电路的示意图。在图23和24中,和图17及18所示的第七优选实施例的元件以及和图19及20所示的第八优选实施例的元件起相似作用的元件都用相同的标号表示。当沿虚线E-E组合图23和24时就形成一个完整的图。按第九优选实施例的存储器检验电路包括一个存储器电路21N和称位寄存器114及131;存储器电路21与图19和20所示的第八优选实施例的存储器电路21M相同,只是还包括门电路116及117;移位寄存器114及131与第七优选实施例相同。第九优选实施例的地址产生电路81F与第八优选实施例的地址产生电路81E相同,其改进在于包括类似于在第七优选实施例中使用的选择器电路的选择器电路111和113A。但由于产生全循环序列的第二电路96A为一位的结构,所以移位寄存器电路131(下面称为“一位移位寄存器电路131”)也仅由一位的寄存器构成。由于数据传送方向无关紧要,所以没有和第七优选实施例所用的第二选择器电路112对应的选择器电路。这就可将选择器电路113A的输入端“0”直接连到产生全循环序列的第二电路96A的反相器128上。第九优选实施例的电路结构的其它方面与第八优选实施例的电路结构相同。具有上述这样的结构的存储器检验电路中,当适当设置移位寄存器的初始值时,图23和24的电路的操作情况与图21和22的电路类似。
<第十优选实施例>
<结  构>
图25和26是按本发明第十实施例的存储器检验电路的示意图。在图25和26中,用相同的标号表示和图19及20所示的第八优选实施例的元件起相似作用的那些元件。当沿虚线F-F彼此组合图25和26时就形成一个完整的图。在按第十优选实施例的存储器检验电路的地址产生电路81G中,使用和第八优选实施例的产生全循环序列的第二电路96A类似的一个产生全循环序列的一位电路作为产生全循环序列的第一电路95A以产生Y地址。使用和第八优选实施例的产生全循环序列的第一双向电路95类似的产生全循环序列的一个双向电路作为产生全循环序列的第二电路96B,用于产生X地址。使用一个异或电路作为特定状态检测电路63C,以便检测产生全循环序列的第一电路95A的输出的特定状态(Y地址值),并且使产生全循环序列的第二电路96B不可操作。异或电路63C的一个输入端接收来自外部的信号CHDIR2。异或电路63C的另一输入端连到产生全循环序列的第二电路95A的反相器128的输出端。因此,信号CHDIR2就规定了异或电路63C的检测条件。该电路结构的其它方面与第八优选实施例相同,这里不再描述。
<操  作>
图27和28表示图25和26的电路的操作过程。图27表示CHDIR1=0和CHDIR2=0时的操作,图28表示CHDIR1=1和CHDIR2=1时的操作。图27假定:在时间T=0时将地址信号设定为A0=A1=A2=A3=0。在这种情况下,仅当第二操作方式转接信号(CHDIR2)与产生全循环序列的一位的第一电路95A的地址状态符合时,才使产生全循环序列的第二电路96B不可操作。具体来说,如图27和28所示,当时间T变化时地址的变化如表格的地址栏所示。由于产生了从0至15(24-1)的一个地址的所有的值,因此有可能访问该存储单元的所有的字。
由图27的表格的X地址栏和Y地址栏可以看出,Y地址的变化顺序为:0,1,0,1,……并且仅当Y地址由1变到0时X地址才改变。
图28假定:在时间T=0时将地址信号设定为A1=A0=1和A2=A3=0。当时间T变化时,地址的变化如表格的地址栏所示。由于产生了自0至15(24-1)的一个地址的所有的值,所以有可能访问该存储单元的所有的字。
从图28的表格的X地址栏和Y地址栏可以看出,Y地址的变化顺序为1、0、1、0、……,并且仅当Y地址从0变到1时X地址才改变。
通过比较图27和28的地址栏可以看出,它们的地址顺序刚好相反。
<第十一优选实施例>
图29和30是按本发明第十一实施例的存储器检验电路的示意图。在图29和30中,用相同的标号表达和第九及第十优选实施例的元件起相似作用的那些元件。当沿虚线G-G组合图29和30时就形成一个完整的图。按第十一优选实施例的存储器检验电路包括一个存储器电路21O、一个三位的双向移位寄存器电路114、和一个选择器电路132;如图29和30所示的存储器电路21O与图26所示的第十优选实施例的存储器电路21N相同,其改进在于还包括一个与产生全循环序列的一位的第一电路95A相对应的一位的移位寄存器电路131;移位寄存器114对应于产生全循环序列的第二电路96B;选择器电路132选择要提供给一位的移位寄存器电路131的数据。第十一实施例的地址产生电路81G与图25及26所示的第十实施例的地址产生电路81F相同,其改进在于还包括两个选择器电路111和113A。
选择器111选择用于检索对应于产生全循环序列的第二电路96B的操作方向的输出的位置。选择器电路111的两个输入端都连到产生全循环序列的第二电路96B的反馈电路67A及67B的异或电路73A及73B的输出端。信号CHDIR1提供给选择器电路111的转接控制端。
选择器电路113A按照特定状态检测电路63C提供的信号在产生全循环序列的第二电路95A的反相器128的输出信号和选择器电路111的输出信号中选择出任何一种输出信号。
选择器电路132(与图8或10的结构中所用的门电路相对应)按照特定状态检测电路63C提供的信号从外部提供的信号CHDIR2和选择器电路113A提供的信号中选择出任何一种信号。当产生全循环序列的第二双向电路96B和第一双向移位寄存器电路114都不可操作时,选择器电路132允许选择器电路113A的输出进入一位的移位寄存器电路131。相反,当产生全循环序列的第二双向电路96B和第一双向移位寄存器电路114都可操作时,选择器电路132允许信号CHDIR2进入一位的移位寄存器131中。该电路结构的其它方面和第十优选实施例相同,这里不再描述。
在具有如上所述的这样一种结构的存储器检验电路中,当适当设定移位寄存器的初始值时,图29和30的电路的操作情况和图27及28的电路相似。
<第十二优选实施例>
图31和32是按本发明第十二优选实施例的存储器检验电路的示意图。在图31和32中,用相同的标号表示和图29和30所示的第十一优选实施例的允许起相似作用的那些元件。当沿虚线H-H组合图31和32时就形成一个完整的图。按第十二优选实施例的存储器检验电路的操作过程和图29及30所示的第十一优选实施例的电路相似。如图31和32所示,将产生全循环序列的一位电路95A的输出直接提供给一位的移位寄存器电路131。选择器电路111的输出一起加到第一双向移位寄存器114的前向输入端和反向输入端。在图31中,标号81H代表一个地址产生电路。图32中的标号21P代表一个存储器电路。该电路结构的其它方面与图29和30中所示的第十一优选实施例的电路相同,这里不再描述。
在具有上述这样一种结构的存储器检验电路中,当适当设定移位寄存器的初始值时,图31及32的电路的操作情况和图29及30类似。
<第十三优选实施例>
<结  构>
图33和34是按本发明第十三优选实施例的存储器检验电路的示意图。在图33和34中,用相同的标号表示和图3所示的第二优选实施例的元件以及图1所示的第一优选实施例的元件起相似作用的那些元件。按第十三优选实施例的存储器检测电路的结构能够按和第一优选实施例中实现的功能有关的方式工作,并且能够按和第二优选实施例实现的功能有关的方式工作。即,第十三优选实施例和第二优选实施例的相似之处是:产生全循环序列的第一电路62包括三位的移位寄存器66和由一个或非电路71及两个异或电路72、83构成的反馈电路67,而产生全循环序列的第二电路64包括两位的移位寄存器76和用作反馈电路的反相器电路77。和第二优选实施例的不同之处是使用了特定状态检测电路对,即,特定状态检测电路63用于检测产生全循环序列的第一电路62的输出的特定状态(X地址值)并使产生全循环序列的第二电路64不可操作,而特定状态检测电路37(辅助的特定状态检测电路)用于检测产生全循环序列的第二电路64的输出的特定状态(Y地址值)并使产生全循环序列的第一电路62不可操作。通过从外部向有关的与电路141和142提供控制信号MODE1和MODE2可有选择地使特定状态检测电路37和63之一可操作。在图33中,标号61A代表一个地址产生电路。该电路结构的其它方面和第二优选实施例的电路结构相同,这里不再介绍。
<操  作>
在上述这样一种电路结构中,当MODE1=1并且MODE2=0时,产生全循环序列的第二电路64总是可操作的,因而由产生全循环序列的第二电路64的这个状态限定了的产生全循环序列的第一电路62将按如图2所示的方式操作。
另一方面,当MODE1=0并且MODE2=1时,产生全循环序列的第一电路62总是可操作的,因而由产生全循环序列的第一电路62的状态限定了的产生全循环序列的第二电路64按如图4所示的方式操作。
如以上所述,在第十三优选实施例中,有可能根据需要来进行一种检验,即或者先完全改变Y地址而后再修改X地址,或者先完全改变X地址而后再修改Y地址。
<第十四优选实施例>
<结  构>
图35和36是按本发明第十四优选实施例的存储器检验电路的示意图。在图35和36中,用相同的标号代表和如图33和34所示的第十三优选实施例的元件起相似作用的那些元件。按第十四优选实施例的存储器检验电路包括产生全循环序列的电路62A、64A和反馈电路67、77;电路62A、64A和第十三优选实施例的产生全循环序列的电路62、64相同,其改进在于包括设在移位寄存器66和76之间的选择器电路145、146。因此,产生全循环序列的电路62A和64A可进行扫描。在图35中,标号SI为串行输入引线,标号SO为串行输出引线,标号SM为移位方式控制引线。该电路结构在其它方面与第十三优选实施例相同,这里不再介绍。
<操  作>
当将“0”提供给移位方式控制引线SM时,第十四优选实施例的电路的操作情况类似于第十三优选实施例的电路。当将“1”提供给移位方式控制引线SM时,则从串行输入引线SI到串行输出引线SO就建立了一个串行的路径。如果在将“1”提供给移位方式控制引线SM时MODE1=MODE2=0,则设在产生全循环序列的两个电路62A和64A之间的移位寄存器变为可操作的,因而有可能进行串行移位操作。
由于产生全循环序列的电路62A和64A具有扫描功能,因此有可能通过串行移位操作给产生全循环序列的电路62A和64A设置可选择的初始值。
借助于为产生全循环序列的电路的每个移位寄存器设置的置位或复位装置就可以设置这些初始值。
<改进>
(1)虽然前述的本发明只限于存储器检验电路,但本发明可应用于任何顺序地改变地址的半导体集成电路器件上。
(2)产生全循环序列的完整的电路(如在上述优选实施例中使用的那些产生全循环序列的电路)可周期性地、有规则地产生一个地址的所有的值,同时又能顺序地改变该地址的这些值,这种产生全循环的完整的电路可由产生全循环序列的不完整的电路(即,如LFSR之类的电路)代替,产生全循环序列的这种不完整的电路可周期性地和有规则地产生一个地址的某些值,同时又可顺序地改变该地址的这些值。在这种情况下,LFSR将产生除每个内部移位寄存器的一个全零值(全“0”值)以外的所有地址。另外,可将产生全循环序列的电路用于X地址,并将LPSR用于Y地址,反之亦然。
(3)第十四优选实施例改进第十三优选实施例的产生全循环序列的电路62和64,使该产生全循环序列的电路具有扫描功能。对于用在第一列第十二优选实施例中的产生全循环序列的电路也可进行这种改进,使它们也具有扫描功能。
(4)虽然在第十优选实施例中使用异或电路作为特定状态检测电路63C,但也可使用具有相反功能的电路(即,同门电路,如或非电路)代替。在这种情况下,仅在第二操作方式转接信号(CHDIR2)与产生全循环序列的一位的第一电路的地址状态符合时才使产生全循环序列的第二双向电路96B不可操作。
虽然已经详细地描述了本发明,但上述描述的所有方面都是说明性的,并非限制性的。显然,在不偏离本发明的范围的条件下还可能设计出许多其它的改进和变化。

Claims (12)

1.一种半导体集成电路器件,包括:、一个存储器电路,它包括多个存储单元、一个用于指定所说存储单元的X地址的X译码器、和一个用于指定所说存储单元的Y地址的Y译码器;以及
一个地址产生电路,用于产生所说X译码器和所说Y译码器的地址,其中
所说地址产生电路包括:
一个产生全循环序列的第一电路,用于产生所说X译码器和所说Y译码器之一的一个地址的所有的值,同时用于顺序地、周期性地、有规则地改变所说地址的值;
一个产生全循环序列的第二电路,用于产生所说X译码器和所说Y译码器中的另一个译码器的一个地址的所有的值,同时用于顺序地、周期性地、有规则地改变所说地址的值;以及
一个特定状态检测电路,用于检测所说产生全循环序列的第一电路中一个特定的地址状态,并且用于在所说产生全循环序列的第一电路处在除所说特定的地址状态以外的状态时使所说产生全循环序列的第二电路不可操作。
2.如权利要求1的半导体集成电路,其中所说产生全循环序列的第一电路包括:
与要产生的地址位数对应的一个第一移位寄存器部分;和
一个第一反馈电路,用于返回反馈时保持在所说产生全循环序列的第一电路中的地址数据以便有规则地改变保持在所说产生全循环序列的第一电路中的所说地址数据;
所说产生全循环序列的第二电路包括:
与要产生的地址位数对应的一个第二移位寄存器部分;和
一个第二反馈电路,用于返回反馈时保持在所说产生全循环序列的第二电路中的地址数据以便有规则地改变保持在所说产生全循环序列的第二电路中的所说地址数据;
所说存储单元电路包括:
一个第一移位寄存器电路,它的结构类似于所说产生全循环序列的第一电路的所说第一移位寄存器部分,并且连接到所说X译码器和所说Y译码器之一上,所说第一移位寄存器电路在响应于所说产生全循环序列的第一电路的所说第一反馈电路提供的输出信号时的操作类似于所说第一移位寄存器部分;和
一个第二移位寄存器电路,它的结构类似于所说产生全循环序列的第二电路的所说第二移位寄存器部分,并且连接到所说X译码器和所说Y译码器中的另一个译码器上,所说第二移位寄存器电路在响应于所说产生全循环序列的第二电路的所说第二反馈电路提供的输出信号时的操作类似于所说第二移位寄存器部分。
3.如权利要求2的半导体集成电路器件,其中所说地址产生电路还包括一个选择器电路,用于按照所说特定状态检测电路提供的信号检测所说产生全循环序列的第二电路是处在可操作状态还是处在不可操作状态,如果所说产生全循环序列的第二电路处在不可操作状态,则所说地址产生电路选择所说产生全循环序列的第一电路提供的输出,如果所说产生全循环序列的第二电路处在可操作状态,则选择所说产生全循环序列的第二电路提供的输出;
所说存储器电路还包括一个门电路,用于在所说产生全循环序列的第二电路处在不可操作状态的条件下按照所说特定状态检测电路提供的信号将所说选择器电路的输出传送到所说第一移位寄存器电路,并且在所说产生全循环序列的第二电路处在可操作状态的条件下,所说门电路将固定数据传送给所说第一移位寄存器电路;
所说存储器电路的所说第二移位寄存器电路的一个输入端连到所说选择器电路;并且
所说第二移位寄存器电路在所说特定状态检测电路的控制下进行移位操作。
4.如权利要求1的半导体集成电路器件,其中所说产生全循环序列的第一和第二电路包括一个产生全循环序列的双向电路,用于沿两个方向移动数据;
所说产生全循环序列的第一电路包括:
和要产生的地址位数对应的一个第一双向移位寄存器部分;和
一个第一双向反馈电路,用于返回反馈时保持在所说第一双向移位寄存器部分中的地址数据以便有规则地改变保持在所说第一双向移位寄存器部分中的所说地址数据;
所说产生全循环序列的第二电路包括:
和要产生的地址位数对应的一个第二双向移位寄存器部分;和
一个第二双向反馈电路,用于返回反馈时保持在所说第二双向移位寄存器部分中的地址数据以便有规则地改变保持在所说第二双向移位寄存器中的所说地址数据;并且
如果在所说产生全循环序列的第一电路的前向操作方式期间所说产生全循环序列的第一电路处在除一个预定的第一状态以外的状态,所说特定状态检测电路使所说产生全循环序列的第二电路不可操作;如果在所说产生全循环序列的第一电路反向操作方式期间所说产生全循环序列的第一电路处在除一个预定的第二状态以外的状态,所说特定状态检测电路使所说产生全循环序列的第二电路不可操作。
5.如权利要求4的半导体集成电路器件,其中所说地址产生电路进一步还包括:
一个第一选择器电路,它按照外部提供的第一操作方式转接信号从所说产生全循环序列的第一电路提供的两个方向的输出信号中选择出一个输出信号;
一个第二选择器电路,它按照从外部提供的第二操作方式转接信号从所说产生全循环序列的第二电路提供的两个方向的输出信号中选择出一个输出信号;以及
一个第三选择器电路,它按照所说特定状态检测电路提供的信号检测所说产生全循环序列的第二电路是处在可操作状态还是处在不可操作状态,当所说产生全循环序列的第二电路处在不可操作状态时,所说第三选择器电路选择所说第一选择器电路提供的输出;当所说产生全循环序列的第二电路处在可操作状态时,所说第三选择器电路选择所说第二选择器电路提供的输出;
所说存储单元电路进一步还包括:
一个第一双向移位寄存器电路,它的结构类似于所说产生全循环序列的第一电路的所说第一双向移位寄存器部分,并且连到所说X译码器和所说Y译码器之一上,根据所说第一操作方式转接信号转接所说第一双向移位寄存器电路的操作方向,这和所说第一双向移位寄存器部分相似;
一个第二双向移位寄存器电路,它的结构类似于所说产生全循环序列的第二电路的所说第二双向移位寄存器部分,并且连到所说X译码器和所说Y译码器中的另一个译码器上,根据所说第二操作方式转接信号转接所说第二双向移位寄存器电路的操作方向,这和所说第二双向移位寄存器部分相似;
一个第一门电路,用于按照所说特定状态检测电路提供的信号检测所说产生全循环序列的第二电路是处在可操作状态还是处在不可操作状态;如果所说产生全循环序列的第二电路处在不可操作状态,所说第一门电路将所说第三选择器电路的输出传送给所说第一双向移位寄存器电路的前向输入端;如果所说产生全循环序列的第二电路处在可操作状态,所说第一门电路将固定的数据传送给所说第一双向移位寄存器电路的所说前向输入端;
一个第二门电路,用于按照所说特定状态检测电路提供的信号检测所说产生全循环序列的第二电路是处在可操作状态还是处在不可操作状态;如果所说产生全循环序列的第二电路处在不可操作状态,所说第二门电路将所说第三选择器电路的输出传送到所说第一双向移位寄存器电路的反向输入端;如果所说产生全循环序列的第二电路处在可操作状态,所说第二门电路把预定的固定数据传送到所说第一双向移位寄存器电路的所说反向输入端;并且
将所说第三选择器电路的所说输出信号提供给和所说产生全循环序列的第二电路的两个方向相对应的输入端;
6.如权利要求1的半导体集成电路器件,其中所说产生全循环序列的第一电路是一个沿两个方向移动数据的产生全循环序列的双向电路;
所说产生全循环序列的第二电路是一个产生全循环序列的一位的电路;
所说产生全循环序列的第一电路包括:
一个双向移位寄存器部分,它和要产生的地址位数相对应;和
一个双向反馈电路,用于返回反馈时保持在所说双向移位寄存器部分中的地址数据以便有改变保持在所说双向移位寄存器部分中的所说地址数据;并且
如果在所说产生全循环序列的第一电路的前向操作方式期间所说产生全循环序列的第一电路处在除一个预定的第一状态而外的状态,所说特定状态检测电路使所说产生全循环序列的第二电路不可操作;如果在所说产生全循环序列的第一电路的反向操作方式期间所说产生全循环序列的第一电路处在除一个预定的第二状态而外的状态,所说特定状态检测电路使所说产生全循环序列的第二电路不可操作。
7.如权利要求6的半导体集成电路器件,其中所说地址产生电路包括:
一个第一选择器电路,它按照外部提供的一个第一操作方式转接信号从所说产生全循环序列的第一电路提供的两个方向的输出信号中选择出一个输出信号;
一个第二选择器电路,它按照所说特定状态检测电路提供的信号检测所说产生全循环序列的第二电路是处在一个可操作状态还是处在一个不可操作状态;如果所说产生全循环序列的第二电路处在不可操作状态,所说第二选择器电路选择所说第一选择器电路的输出;如果所说产生全循环序列的第二电路处在可操作状态,所说第二选择器电路选择所说产生全循环序列的第二电路的输出;
所说存储单元进一步还包括:
一个双向移位寄存器电路,该电路的结构类似于所说产生全循环序列的第一电路的所说双向移位寄存器部分,并且连接到所说X译码器和所说Y译码器之一上,按照所说第一操作方式转接信号来转接所说双向移位寄存器电路的操作方向,这和所说产生全循环序列的第一电路的所说双向移位寄存器部分相似;
一个一位的移位寄存器电路,它连接到所说X译码器和所说Y译码器中的另一个上,所说一位移位寄存器电路按照所说特定状态检测电路提供的信号进行操作;
一个第一门电路,它按照所说特定状态检测电路提供的信号检测所说一位移位寄存器电路是处在可操作状态还是处在不可操作状态;如果所说一位移位寄存器电路处在不可操作状态,所说第一门电路将所说第二选择器电路的输出传送给所说双向移位寄存器电路的前向输入端;如果所说一位移位寄存器电路处在可操作状态,所说第一门电路将预定的固定数据传送到所说双向移位寄存器电路的所说前向输入端;和
一个第二门电路,用于按照所说特定状态检测电路提供的信号检测所说一位移位寄存器电路是处在可操作状态还是处在不可操作状态;如果一位移位寄存器电路处在不可操作状态,所说第二门电路将所说第二选择器电路的输出传送给所说双向移位寄存器电路的反向输入端;如果一位移位寄存器处在可操作状态,所说第二门电路将预定的固定数据传送给所说双向移位寄存器电路的所说反向输入端;并且
所说一位移位寄存器电路的一个输入端连接到所说第二选择器电路上。
8.如权利要求1的半导体集成电路器件,其中所说产生全循环序列的第一电路是一个产生全循环序列的一位的电路;
所说产生全循环序列的第二电路是一个产生全循环序列的双向电路,它按照外部提供的第一操作方式转接信号从两个方向中选择出一个方向,以此作为移动数据的移动方向;
所说产生全循环序列的第二电路包括:
一个双向移位寄存器部分,它和要产生的地址位数相对应;和
一个双向反馈电路,用于返回反馈时保持在所说双向移位寄存器部分中的地址数据以便改变保持在所说双向移位寄存器部分中的所说地址数据;并且
所说特定状态检测电路包括一个异或电路,它接所说产生全循环序列的第一电路的输出和外部提供的第二操作方式转接信号,仅当所说第二操作方式转接信号和所说产生全循环序列的第一个一位电路的地址状态符合时或不符合时所说特定状态检测电路才使所说产生全循环序列的第二电路不可操作。
9.如权利要求8的半导体集成电路器件,其中所说地址产生电路进一步还包括:
一个第一选择器电路,它按照所说第一操作方式转接信号从所说产生全循环序列的第二电路提供的两个方向的输出信号中选择出一个输出信号;
一个第二选择器电路,它按照所说特定状态检测电路提供的信号检测所说产生全循环序列的第二电路是处在可操作状态还是处在不可操作状态;如果所说产生全循环序列的第二电路处在不可操作状态,所说第二选择器电路选择所说第一选择器电路的输出;如果所说产生全循环序列的第二电路处在可操作状态,所说第二选择器电路选择所说第一选择器电路的输出;
所说存储单元进一步还包括:
一个双向移位寄存器电路,它的结构类似于所说产生全循环序列的第二电路的所说双向移位寄存器部分,并且连接到所说X译码器和所说Y译码器的所说另一个译码器上,所说双向移位寄存器电路在其前向输入端和反向输入端按收所说第二选择器电路的输出信号,按照所说特定状态检测电路提供的信号使所说双向移位寄存器电路不可操作,这和所说产生全循环序列的第二电路类似,根据所说第一操作方式转接信号来转接所说双向移位寄存器电路的操作方向;
一个第三选择器电路,它按照所说特定状态检测电路提供的信号检测所说产生全循环序列的第二电路和所说双向移位寄存器电路是处在不可操作状态还是处在可操作状态;当所说产生全循环序列的第二电路和所说双向移位寄存器电路处在不可操作状态,所说第三选择器电路选择所说第二选择器电路提供的输出;当所说产生全循环序列的第二电路和所说双向移位寄存器电路处在可操作状态,所说第三选择器电路选择第二个第一操作方式转接信号;和
一个一位的移位寄存器电路,它和所说X译码器和所说Y译码器的所说一个译码器相连,所说一位移位寄存器电路接收所说第三选择器电路的输出信号。
10.如权利要求8的半导体集成电路器件,其中所说地址产生电路进一步还包括一个选择器电路,它按照所说第一操作方式转接信号从所说产生全循环序列的第二电路提供的两个方向的输出信号中选择出一个输出信号;
所说存储单元进一步还包括:
一个一位的移位寄存器电路,它连接到所说X译码器和所说Y译码器中的所说另一个译码器上,所说一位的移位寄存器电路接收所说第一选择器电路的输出信号;和
一个双向移位寄存器电路,它的结构类似于所说产生全循环序列的第二电路的所说双向移位寄存器部分,并且连接到所说X译码器和所说Y译码器中的所说另一个译码器上,所说双向移位寄存器电路在其前向输入端和反向输入端接收所说选择器电路的输出信号,根据所说第一操作方式转接信号来转接所说双向移位寄存器电路的操作方向。
11.如权利要求1的半导体集成电路器件,其中所说地址产生电路进一步还包括:
一个辅助的特定状态检测电路,它检测在所说产生全循环序列的第二电路中的一个特定地址状态,并且如果所说产生全循环序列的第二电路处在除所说特定地址状态以外的状态时,用于允许所说产生全循环序列的第一电路操作;和
选择装置,它从所说特定状态检测电路和所说辅助的特定状态检测电路中选择出一个电路,用作允许操作的电路。
12.如权利要求1的半导体集成电路,其中所说地址产生电路进一步还包括扫描路径选择装置,以便可使所说产生全循环序列的第一和第二电路彼此串行连接以建立扫描路径,或者可按另一种方式将所说产生全循环序列的第一电路和所说产生全循环序列的第二电路彼此分开。
CN95119741A 1995-02-27 1995-11-20 半导体集成电路器件 Expired - Fee Related CN1067795C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP038474/95 1995-02-27
JP03847495A JP3636497B2 (ja) 1995-02-27 1995-02-27 半導体集積回路装置
JP038474/1995 1995-02-27

Publications (2)

Publication Number Publication Date
CN1132354A true CN1132354A (zh) 1996-10-02
CN1067795C CN1067795C (zh) 2001-06-27

Family

ID=12526259

Family Applications (1)

Application Number Title Priority Date Filing Date
CN95119741A Expired - Fee Related CN1067795C (zh) 1995-02-27 1995-11-20 半导体集成电路器件

Country Status (5)

Country Link
US (1) US5592424A (zh)
JP (1) JP3636497B2 (zh)
KR (1) KR0181349B1 (zh)
CN (1) CN1067795C (zh)
DE (1) DE19606637C2 (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2937919B2 (ja) * 1997-01-16 1999-08-23 日本電気アイシーマイコンシステム株式会社 疑似乱数発生回路
US6304104B1 (en) * 1999-09-13 2001-10-16 Rambus, Inc. Method and apparatus for reducing worst case power
US7788479B2 (en) * 2002-07-25 2010-08-31 International Business Machines Corporation Apparatus, system and method of ensuring that only randomly-generated numbers that have passed a test are used for cryptographic purposes
JP4141775B2 (ja) * 2002-09-20 2008-08-27 株式会社ルネサステクノロジ 半導体集積回路装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3279855D1 (en) * 1981-12-29 1989-09-07 Fujitsu Ltd Nonvolatile semiconductor memory circuit
JP2558678B2 (ja) * 1987-02-18 1996-11-27 三菱電機株式会社 擬似乱数発生回路
US4899307A (en) * 1987-04-10 1990-02-06 Tandem Computers Incorporated Stack with unary encoded stack pointer
JP2944084B2 (ja) * 1988-04-14 1999-08-30 日本電気株式会社 シリアル入出力回路
JPH03237680A (ja) * 1990-02-13 1991-10-23 Mitsubishi Electric Corp 半導体メモリ装置
JPH06251600A (ja) * 1993-02-24 1994-09-09 Mitsubishi Electric Corp 半導体集積回路装置

Also Published As

Publication number Publication date
CN1067795C (zh) 2001-06-27
KR960032018A (ko) 1996-09-17
KR0181349B1 (ko) 1999-04-01
JP3636497B2 (ja) 2005-04-06
JPH08235895A (ja) 1996-09-13
DE19606637C2 (de) 1999-07-01
US5592424A (en) 1997-01-07
DE19606637A1 (de) 1996-08-29

Similar Documents

Publication Publication Date Title
CN1253806C (zh) 仲裁电路和数据处理系统
CN1439137A (zh) 优化成果驱动作业流程合成及简化的方法、处理和系统
CN1171389C (zh) 用于生成循环冗余校验代码的并行循环冗余校验生成电路
CN1416574A (zh) 半导体存储器件
CN1681211A (zh) 模拟数字转换方法和装置、半导体器件及电子装置
CN1630204A (zh) 具有矩阵转换技术的循环冗余码计算方法及系统
CN1314122C (zh) 非易失性半导体存储器件
CN1774935A (zh) 固态图像拾取设备及其驱动方法
CN1897638A (zh) 图像处理装置和图像捕获装置
CN1845213A (zh) 一种实现sms4密码算法中加解密处理的方法
CN1750107A (zh) 图像处理及传输设备、显示器、图像处理及传输方法
CN1067795C (zh) 半导体集成电路器件
CN1197985A (zh) 半导体只读存储器
CN1892891A (zh) 半导体记忆装置
CN1278421C (zh) 半导体装置
CN1278276C (zh) 图像检测处理装置
CN1794459A (zh) 单元、标准单元、标准单元库、使用标准单元的布局方法和半导体集成电路
CN1767068A (zh) 非易失性存储器装置
CN1471164A (zh) 半导体器件
CN1111963C (zh) 通信控制装置
CN1210722C (zh) 半导体数据存储电路装置及其检查方法以及替换该装置中有缺陷单元的方法
CN1956005A (zh) 数据存取装置和方法
CN1144159C (zh) 用在分层编码中的存储设备以及写入和/或读出方法
CN1278561C (zh) 编码设备
CN1822222A (zh) 采用熔断电路的半导体器件及选择熔断电路系统的方法

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee