CN113054133B - 显示面板及其制备方法 - Google Patents

显示面板及其制备方法 Download PDF

Info

Publication number
CN113054133B
CN113054133B CN202110257531.9A CN202110257531A CN113054133B CN 113054133 B CN113054133 B CN 113054133B CN 202110257531 A CN202110257531 A CN 202110257531A CN 113054133 B CN113054133 B CN 113054133B
Authority
CN
China
Prior art keywords
layer
substrate
area
cathode
pixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110257531.9A
Other languages
English (en)
Other versions
CN113054133A (zh
Inventor
吕磊
金蒙
袁涛
黄金昌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN202110257531.9A priority Critical patent/CN113054133B/zh
Priority to CN202211020815.7A priority patent/CN115377321A/zh
Priority to PCT/CN2021/083754 priority patent/WO2022188214A1/zh
Priority to US17/309,871 priority patent/US20230263010A1/en
Publication of CN113054133A publication Critical patent/CN113054133A/zh
Application granted granted Critical
Publication of CN113054133B publication Critical patent/CN113054133B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/1201Manufacture or treatment
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/352Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels the areas of the RGB subpixels being different
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • H10K59/8052Cathodes
    • H10K59/80521Cathodes characterised by their shape
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/875Arrangements for extracting light from the devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/10Deposition of organic active material
    • H10K71/16Deposition of organic active material using physical vapour deposition [PVD], e.g. vacuum deposition or sputtering
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/60OLEDs integrated with inorganic light-sensitive elements, e.g. with inorganic solar cells or inorganic photodiodes
    • H10K59/65OLEDs integrated with inorganic image sensors

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Geometry (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本申请实施例公开了一种显示面板及其制备方法,显示面板包括第一显示区和第二显示区,显示面板还包括基底以及设置于基底的一侧的像素定义层,像素定义层上设置有像素开口,第一显示区中的相邻两像素开口之间设置有由透光材料形成的阴极抑制层;阴极抑制层在基底上的正投影的面积小于或等于第一显示区的面积的0.95倍。通过设置阴极抑制层,在采用整面蒸镀工艺形成阴极层时,使得在阴极抑制层上沉积的阴极层较薄或没有阴极层沉积,以极大的提升透光区的透光率,同时对阴极抑制层与第一显示区的面积占比进行设置,在保证第一显示区可以正常进行显示的前提下,尽可能的提升第一显示区的透光率。

Description

显示面板及其制备方法
技术领域
本申请涉及显示技术领域,具体涉及一种显示面板及其制备方法。
背景技术
OLED(Organic Light Emitting Diode,有机发光二极管)显示技术受到了越来越多科研工作者的关注,并被广泛应用于手机、平板和电视等显示领域,而随着显示设备的快速发展,用户对显示设备的屏占比的要求越来越高,使得大尺寸和高分辨率的全面显示设备成为未来的发展方向。
在现有技术当中,为了尽可能的提升屏占比,通常采用将前置摄像头和面部识别等光学元件设置在屏下,但是,现有的OLED全面显示设备中,阴极采用整面设置的方式,而阴极对于光线的透过率低,从而导致设置在屏下的光学元件无法接收到充足的光信号,影响光学元件的正常工作。
发明内容
本申请实施例提供一种显示面板及其制备方法,以解决设置在屏下的光学元件无法接收到充足的光信号,影响光学元件的正常工作的问题。
第一方面,本申请实施例提供一种显示面板,所述显示面板包括第一显示区和第二显示区,所述显示面板还包括:
基底;
像素定义层,所述像素定义层设置于所述基底的一侧,所述像素定义层上设置有多个相间隔的像素开口;
其中,相邻两所述像素开口之间设置有由透光材料形成的阴极抑制层,所述阴极抑制层设置于所述像素定义层远离所述基底的一侧;所述阴极抑制层位于所述第一显示区,所述阴极抑制层在所述基底上的正投影的面积小于或等于所述第一显示区的面积的0.95倍。
可选的,所述阴极抑制层在所述基底上的正投影的面积大于或等于所述第一显示区的面积的0.05倍。
可选的,所述显示面板还包括设置于所述像素定义层远离所述基底的一侧的阴极层;所述阴极层包括与所述像素开口一一对应的电极部以及用于连接相邻两个所述电极部的搭接部,所述搭接部位于所述第一显示区。
可选的,所述搭接部与所述电极部一体成型;所述阴极抑制层包括多个相间隔的透光块,所述第一显示区包括位于相邻两个所述电极部之间的搭接区,所述搭接部位于所述搭接区。
可选的,所述第一显示区包括多个透光分区,每一所述透光分区由所述搭接部与多个所述像素开口中的第一像素开口、第二像素开口、第三像素开口以及第四像素开口所围成;
其中,所述第二像素开口与所述第一像素开口相邻且位于所述第一像素开口沿第一方向的侧部,所述第三像素开口与所述第二像素开口相邻且位于所述第二像素开口沿第二方向的侧部,所述第四像素开口同时与所述第一像素开口和所述第三像素开口相邻;所述透光块与所述透光分区一一对应设置。
可选的,所述透光块包括平台部和位于所述平台部边缘的边缘部;
其中,所述平台部在所述基底上的正投影与相邻的像素开口在所述基底上的正投影的距离,大于或等于所述边缘部的宽度。
可选的,所述边缘部的宽度为2至5微米。
可选的,所述平台部在所述基底上的正投影的面积大于或等于所述第一显示区的面积的0.84倍。
可选的,所述平台部在所述基底上的正投影与相邻的像素开口在所述基底上的正投影的距离为2至10微米。
可选的,所述平台部在所述基底上的正投影的面积大于或等于所述第一显示区的面积的0.64倍。
可选的,所述平台部在所述基底上的正投影的面积小于或等于所述第一显示区的面积的0.90倍。
可选的,所述透光块在所述基底上的正投影与所述阳极在所述基底上的正投影相离。
可选的,所述平台部在所述基底上的正投影的形状与对应的所述透光分区的形状相适配。
可选的,所述平台部在所述基底上的正投影的轮廓的形状为弧形。
第二方面,本申请实施例提供一种显示面板的制备方法,所述显示面板包括第一显示区和第二显示区,所述显示面板的制备方法包括:
S10、在基底的一侧形成像素定义层,所述像素定义层上设置有多个相间隔的像素开口;
S20、在所述像素定义层远离所述基底的一侧形成位于相邻两所述像素开口之间的阴极抑制层,所述阴极抑制层由透光材料形成;所述阴极抑制层位于所述第一显示区,所述阴极抑制层在所述基底上的正投影的面积小于或等于所述第一显示区的面积的0.95倍。
本申请的有益效果为:通过设置与阴极层粘合力较小甚至相斥的阴极抑制层,在采用整面蒸镀工艺形成阴极层时,使得在阴极抑制层上沉积的阴极层较薄或没有阴极层沉积,从而在透光区处沉积的阴极层较薄或没有阴极层沉积,以极大的提升透光区的透光率,从而在不改变阴极层的制程工艺的前提下,提升第一显示区的透光率,使得设置在第一显示区的光学元件可以接收到充足的光信号,同时对阴极抑制层与第一显示区的面积占比进行设置,在保证第一显示区可以正常进行显示的前提下,尽可能的提升第一显示区的透光率。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请一实施方式中显示面板的平面示意图;
图2是本申请一实施方式中显示面板的结构示意图;
图3是本申请一实施方式中第一子像素的阳极与透明块的排布示意图;
图4是本申请一实施方式中第一子像素的阳极与透明块的排布示意图;
图5是本申请一实施方式中第一子像素的阳极与透明块的排布示意图;
图6是本申请一实施方式中第一子像素的阳极与透明块的排布示意图;
图7是本申请一实施方式中第一子像素的阳极与透明块的排布示意图;
图8是本申请一实施方式中第一子像素的阳极与透明块的排布示意图;
图9是本申请一实施方式中第一子像素的阳极与透明块的排布示意图;
图10是本申请一实施方式中第一子像素的阳极与透明块的排布示意图;
图11是本申请一实施方式中显示面板的平面示意图;
图12是本申请一实施方式中显示面板的制备步骤示意图。
附图标记说明:
11、第一显示区;111、发光区;112、透光区;12、第二显示区;13、第一子像素;131、阳极;132、发光层;133、阴极层;133a、搭接部;134、第一辅助层;135、第二辅助层;14、第二子像素;15、基底;16、阵列层;161、有源层;162、第一绝缘层;163、第一栅极;164、第二绝缘层;165、第二栅极;166、层间介质层;167、源漏极金属层;168、平坦层;17、像素定义层;171、像素开口;18、阴极抑制层;181、透光块;181a、平台部;181b、边缘部。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。此外,应当理解的是,此处所描述的具体实施方式仅用于说明和解释本申请,并不用于限制本申请。在本申请中,在未作相反说明的情况下,使用的方位词如“上”和“下”通常是指装置实际使用或工作状态下的上和下,具体为附图中的图面方向;而“内”和“外”则是针对装置的轮廓而言的。
本申请实施例提供一种显示面板及其制备方法。以下分别进行详细说明。需说明的是,以下实施例的描述顺序不作为对实施例优选顺序的限定。
本申请实施例提供一种显示面板,如图1所示,所述显示面板包括第一显示区11和第二显示区12,所述第二显示区12围绕所述第一显示区11的至少一部分设置,第一显示区11可以设置于显示面板上的任意位置。
其中,显示面板为全面屏显示面板,所述第一显示区11中排布有多个第一子像素13,所述第二显示区12中排布有多个第二子像素14。
需要说明的是,第一显示区11为功能附加区,第一显示区11既可以用于显示图像,从而使得显示面板可以呈现全屏显示的效果,又可以用于安装摄像头、光学触控组件以及指纹识别传感器等光学元件,从而提高用户体验;第二显示区12为主显示区,第二显示区12用于显示图像。
还需要说明的是,第一显示区11处的显示亮度可以与第二显示区12处的显示亮度相同,也可以不同,可以通过调节驱动电流大小和透光率等因素,从而调整第一显示区11和第二显示区12处的显示亮度。
在一实施方式中,所述第一显示区11的透光率大于所述第二显示区12的透光率。
可以理解的是,对于光学元件而言,第一显示区11的透光性对光学元件的工作具有极大的影响,而第一显示区11处的透光性又与第一显示区11处的膜层结构相关,以光学元件为摄像头为例,第一显示区11的透光率越高,摄像头进行拍摄工作时,摄像头的成像品质越好。
如图2所示,在本申请实施例中,所述显示面板包括基底15、设置于所述基底15的一侧的像素定义层17,以及,设置于所述像素定义层17远离所述基底的一侧的阴极层133;所述像素定义层17上设置有多个相间隔的像素开口171。
在一实施例中,基底15可以是柔性基底,柔性基底的材料可以是聚酰亚胺等有机材料;基底15也可以是刚性基底,刚性基底的材料例如可以为玻璃、金属、塑料等;基底15可以为单层膜层结构或多层膜层结构。
在本申请实施例中,相邻两所述像素开口171之间设置有由透光材料形成的阴极抑制层18,所述阴极抑制层18设置于所述像素定义层17远离所述基底15的一侧,所述阴极抑制层18位于所述第一显示区11。
需要说明的是,通过设置与阴极层133粘合力较小甚至相斥的阴极抑制层18,在采用整面蒸镀工艺形成阴极层133时,由于阴极层133与其他膜层的粘合力大于阴极层133与阴极抑制层18的粘合力,使得在阴极抑制层18上沉积的阴极层133较薄或没有阴极层133沉积,从而在不改变阴极层133的制程工艺的前提下,提升第一显示区11的透光率,使得设置在第一显示区11的光学元件可以接收到充足的光信号。
在一实施例中,阴极层133的材料可以为金属镁,阴极抑制层18的材料可以为BAlq(双(2-甲基-8-羟基喹啉)-4-(对苯基苯酚)合铝)、TAZ(3-(联苯-4-基)-5-(4-叔丁基苯基)-4-苯基-4H-1,2,4-三唑)及OTI(氧化铟)中的至少一种。金属镁在BAlq、TAZ和OTI材料上的附着力较差,在蒸镀金属镁形成阴极层133时,阴极抑制层18抑制金属镁在阴极抑制层18上成膜。
具体的,所述显示面板还包括设置于所述基底15的一侧的阵列层16;所述第一子像素13包括阳极131、发光层132以及所述阴极层133;所述阳极131设置于所述阵列层16远离所述基底15的一侧,所述发光层132设置于所述阳极131远离所述基底15的一侧,所述阴极层133设置于所述发光层132远离所述基底15的一侧。
在本申请实施例中,所述第一显示区11包括发光区111和透光区112,所述发光区111用于进行图像显示,所述透光区112用于透射外部光线以提升第一显示区11的透光率,所述阳极131位于所述发光区111。
在一实施例中,第一显示区11包括多个发光区111,多个所述发光区111可以相互连通以形成较大面积的显示区域;多个所述发光区111也可以相互隔离,多个第一子像素13分布在多个发光区111中。
在一实施例中,多个所述发光区111均匀分布于所述第一显示区11中,所述第一子像素13与所述发光区111一一对应,以使得第一子像素13均匀分布于第一显示区11的各个区域中,避免显示集中导致显示时出现大片区域不显示或显示较差的情况,有助于提升用户的使用体验。
在一实施例中,透光区112可以包括多个分区,多个分区可以相互隔离,多个分区也可以相互连通。
其中,所述阴极抑制层18位于第一显示区11的所述透光区112中,所述阴极层133形成于所述阴极抑制层18上的部分的厚度,小于所述阴极层133与所述像素开口171对应的部分的厚度。
在一实施方式中,所述阳极131位于所述阵列层16远离所述基底15的一侧上,所述像素定义层17设置于所述阵列层16和阳极131远离所述基底15的一侧上,所述像素开口171与所述阳极131一一对应,利用像素开口171露出阳极131的至少一部分,所述像素开口171位于所述发光区111中。
具体的,所述发光层132为有机发光材料层;所述显示面板还包括位于所述阳极131远离所述基底15的一侧第一辅助层134,以及,位于所述第一辅助层134远离所述基底15的一侧的第二辅助层135。
其中,所述发光层132位于所述第一辅助层134和第二辅助层135之间,所述发光层132位于所述像素开口171中,所述第一辅助层134的部分位于所述像素定义层17上且覆盖所述阳极131位于所述像素开口171中的部分。
其中,第一辅助层134可以包括沿远离基底15的方向依次层叠设置的空穴注入层和空穴传输层,所述空穴注入层覆盖所述阳极131;所述第二辅助层135可以包括沿远离基底15的方向依次层叠设置的电子传输层和电子注入层,所述电子传输层覆盖所述发光层132。
在本申请实施例中,所述第一辅助层134和所述第二辅助层135的制备材料为透明材料,对第一显示区11的透光率的影响较小,所述第一辅助层134和所述第二辅助层135可以覆盖发光区111和透光区112。
可以理解的是,此时,所述阴极层133和所述阴极抑制层18设置于所述第二辅助层135远离所述基底15的一侧上,所述阴极层133与所述阴极抑制层18的粘合力小于所述阴极层133与所述第二辅助层135的粘合力,使得所述阴极层133在所述第二辅助层135上沉积的部分的厚度,大于所述阴极层133在所述阴极抑制层18上沉积的部分的厚度。
在一实施例中,所述发光层132仅位于发光区111,透光区112中未设置发光层132,可避免发光层132影响透光区112的透光率,有助于提升第一显示区11的透光率。
在一实施例中,所述阴极层133与所述像素开口171对应的部分的厚度大于或等于所述阴极抑制层18的厚度,以防止阴极层133与阴极抑制层18之间形成较大的高度差影响封装层的设置。
在本申请实施例中,所述阴极抑制层18在所述基底15上的正投影的面积小于或等于所述第一显示区11的面积的0.95倍。
可以理解的是,理论上,阴极抑制层18的面积越大,第一显示区11的透光率越大,然而,由于第一显示区11中需要设置足够数量的第一子像素13,并且在利用阴极抑制层18减薄甚至去除位于透光区112的阴极层133时,阴极层133变薄的同时会导致阴极层133的电阻增大,影响阴极层133的电学性能,从而影响第一子像素13的正常显示,因此所述阴极抑制层18的设置面积不可能无限大,当第一显示区11中除去与像素开口171对应的区域外全部设置有阴极抑制层18时,此时阴极抑制层18的可设置面积最大,阴极抑制层18在基底15上的正投影的面积等于第一显示区11的面积的0.95倍,此时可在保证第一显示区11可以正常进行显示的前提下,最大可能的提升第一显示区11的透光率。
进一步的,所述阴极抑制层18在所述基底15上的正投影的面积大于或等于所述第一显示区11的面积的0.05倍。
需要说明的是,阴极抑制层18设置的面积越小,对阴极层133的电学性能和第一子像素13的影响越少,然而,设置阴极抑制层18需要增加额外的工序和材料,会提高显示面板的制备成本,阴极抑制层18的设置面积过小,会导致第一显示区11的透光率提升较小,降低了设置阴极抑制层18的性价比,当阴极抑制层18在基底15上的正投影的面积小于第一显示区11的面积的0.05倍时,会导致设置阴极抑制层18带来的实际收益小于设置阴极抑制层18的成本。
如图2至图11所示,在本申请实施例中,所述阴极层133包括与所述像素开口171一一对应的电极部以及用于连接相邻两个所述电极部的搭接部133a,所述搭接部133a位于所述第一显示区11,相邻两个所述电极部通过所述搭接部133a连接。
需要说明的是,电极部与第一子像素13一一对应,即一个第一子像素13包括一个电极部,而电极部分散设置,即第一子像素13分散设置,可以避免显示集中导致显示时出现大片区域不显示或显示较差的情况,同时利用搭接部133a连接电极部,可以降低阴极层133的整体电阻,进而可减小压降导致的第一显示区11的中心区域与边缘区域的电流大小的差别,从而可提升第一显示区11的显示亮度的均匀性。
其中,电极部可以均匀分布于第一显示区11中,以提升第一显示区11的显示均匀度。
在一实施例中,所述搭接部133a与电极部位于不同层别,搭接部133a与电极部可以采用相同或不同的材料制成。
当搭接部133a与电极部采用不同的材料制成时,搭接部133a可以采用透明导电金属制成,利用搭接部133a减小阴极层133的整体电阻的同时,提升第一显示区11的透光率。
需要说明的是,此时可在整面蒸镀阴极层133时,利用阴极抑制层18去除阴极层133位于发光区111之外的部分,仅保留阴极层133位于发光区111内的部分,以进一步提升第一显示区11的透光率。
在一实施例中,所述搭接部133a与电极部同层设置,搭接部133a与电极部可以采用相同或不同的材料制成。
当搭接部133a与电极部采用不同的材料制成时,搭接部133a可以采用透明导电金属制成,以大幅度提升第一显示区11的透光率,同时利用搭接部133a减小阴极层133的整体电阻。
如图2至图10所示,当搭接部133a与电极部采用相同的材料制成时,所述搭接金属层可以与所述电极部一体成型;所述阴极抑制层18包括多个相间隔的透光块181,所述第一显示区11包括位于相邻两个所述透光块181之间的搭接区,所述搭接部133a位于所述搭接区。
需要说明的是,当所述搭接部133a与电极部同层设置且搭接部133a与电极部采用相同材料时,通过将阴极抑制层18设置成由多个相间隔的透光块181组成,在整面蒸镀形成所有第一子像素13的阴极层133时,相邻两个所述透光块181之间的搭接区处同时沉积阴极材料,以形成电极部以及连接电极部的搭接部133a,从而可以在无需增加制程的前提下,减小阴极层133的整体电阻。
需要说明的是,图3至图10中仅示意了搭接部133a的形状为走线状的情况,这仅是为了更好的示意搭接部133a与像素开口171的位置关系,实际实施中,正面蒸镀阴极层133时,阴极材料分布于整个搭接区,从而可以形成分布在整个搭接区的搭接部133a,此时搭接部133a的形状与搭接区的形状相同。
在本申请实施例中,所述透光区112包括多个透光分区,每一所述透光分区由所述搭接部133a与多个所述像素开口171中的第一像素开口171a、第二像素开口171b、第三像素开口171c以及第四像素开口171d所围成。
其中,所述第二像素开口171b与所述第一像素开口171a相邻且位于所述第一像素开口171a沿第一方向的侧部,所述第三像素开口171c与所述第二像素开口171b相邻且位于所述第二像素开口171b沿第二方向的侧部,所述第四像素开口171d同时与所述第一像素开口171a和所述第三像素开口171c相邻;所述透光块181与所述透光分区一一对应设置。
需要说明的是,参见图3,每一透光分区由4个相邻的像素开口171与搭接部133a所围成。
还需要说明的是,第一方向和第二方向为不同的方向,即第一方向与第二方向交叉,如参见图3所示,在图3中,第一方向平行于第一像素开口171a与第二像素开口171b之间搭接部133a的长度方向,第二方向平行于第二像素开口171b与第三像素开口171c之间搭接部133a的长度方向。
可以理解的是,像素开口171的设置位置即为第一子像素13的设置位置,通过对第一子像素13和透光块181的位置设计,使得第一子像素13和透光块181在第一显示区11中的分布更加均匀,从而保证第一显示区11的显示亮度和透光率的整体均一性。
具体的,所述透光块181位于对应的透光分区内,从而为搭接部133a的排布预留足够的空间,避免相邻两个透光块181连接后导致搭接部133a无法成型,同时防止阴极抑制层18的设置对第一显示区11的显示造成干扰和不良影响。
其中,透光块181的排布与第一子像素13的排布相关,当第一子像素13均匀排布时,透光块181均匀排布;当第一子像素13随机分布时,透光块181随机分布,第一子像素13的排布可以根据实际情况进行选择。
在一实施例中,所述透光块181包括平台部181a和位于所述平台部181a边缘的边缘部181b。
其中,所述平台部181a在所述基底15上的正投影与相邻的像素开口171在所述基底15上的正投影的距离T1,大于或等于所述边缘部181b的宽度T2。
需要说明的是,平台部181a为透光块181抑制阴极材料成型的有效部分,平台部181a的面积越大,则被减薄或去除的阴极部分就越多,但利用掩膜板蒸镀形成图案化的阴极抑制层18时,以目前的工艺,必然会在透光块181的边缘位置形成大致呈斜坡状的结构,即形成所述边缘部181b,而若阴极抑制材料落入像素开口171中时,会影响第一子像素13的正常显示。
本申请中通过对透光块181的平台部181a的位置进行设计,使得平台部181a与像素开口171的距离T1大于边缘部181b的宽度T2,从而可以避免形成透光块181时阴极抑制层18落入像素开口171中。
在一实施方式中,所述边缘部181b的宽度T2为2至5微米,所述边缘部181b的宽度T2可以为2微米、3微米、4微米或5微米。即当边缘部181b的宽度T2为2微米时,所述平台部181a在所述基底15上的正投影与相邻的像素开口171在所述基底15上的正投影的距离T1大于2微米;当边缘部181b的宽度T2为5微米时,所述平台部181a在所述基底15上的正投影与相邻的像素开口171在所述基底15上的正投影的距离T1大于5微米;
需要说明的是,所述边缘部181b的宽度取决于工艺精度和设备精度等因素,理论上边缘部181b的宽度T2越小,则平台部181a的可设置面积越大,从而在不影响第一子像素13正常显示前提下,使得第一显示区11的透光率越大。
其中,所述平台部181a在所述基底15上的正投影的面积大于或等于所述第一显示区11的面积的0.84倍。
所述平台部181a在所述基底15上的正投影的面积小于或等于所述第一显示区11的面积的0.90倍。
需要说明的是,当所述边缘部181b的宽度T2为5微米时,此时平台部181a的可设置面积最小,此时平台部181a在所述基底15上的正投影的面积为所述第一显示区11的面积的0.84倍;当所述边缘部181b的宽度T2为2微米时,此时平台部181a的可设置面积最大,此时平台部181a在所述基底15上的正投影的面积为所述第一显示区11的面积的0.90倍。
在一实施方式中,所述平台部181a在所述基底上的正投影与相邻的像素开口171在所述基底上的正投影的距离T1为2至10微米;所述平台部181a在所述基底上的正投影与相邻的像素开口171在所述基底上的正投影的距离T1可以为2微米、3微米、5微米、8微米或10微米等。
需要说明的是,实际工艺中,因工艺精度等因素,为了避免边缘部181b落入像素开口171中,还需要考虑到边缘部181b与像素开口171之间的距离,边缘部181b与像素开口171之间的距离越小,则平台部181a的可设置面积越大,然而边缘部181b落入像素开口171中的风险越大,同时边缘部181b与像素开口171之间的距离越大,边缘部181b落入像素开口171中的风险越小,然而平台部181a的可设置面积也越小。
在本申请中,在综合考虑边缘部181b于像素开口171的间距、边缘部181b的宽度以及设置阴极抑制层18的性价比等因素的情况下,对平台部181a与像素开口171的距离进行合理设置,以在保证第一显示区11具有较大透光率的前提下,减小边缘部181b落入像素开口171的风险。
其中,所述平台部181a在所述基底15上的正投影的面积大于或等于所述第一显示区11的面积的0.64倍。
所述平台部181a在所述基底15上的正投影的面积小于或等于所述第一显示区11的面积的0.90倍。
需要说明的是,当所述边缘部181b与所述像素开口171的距离T1为5毫米,并且边缘部181b的宽度T2为5毫米时,此时平台部181a的可设置面积最小,此时平台部181a在所述基底15上的正投影的面积为所述第一显示区11的面积的0.64倍;当所述边缘部181b与所述像素开口171的距离T1为0,并且边缘部181b的宽度T2为2毫米时,此时平台部181a的可设置面积最大,此时平台部181a在所述基底15上的正投影的面积为所述第一显示区11的面积的0.90倍。
在一实施方式中,所述阴极抑制层18在所述基底15上的正投影与所述阳极131在所述基底15上的正投影相离。
需要说明的是,阳极131在基底15上的正投影会覆盖所述像素开口171在所述基底15上的正投影,而为了保证第一子像素13的正常显示,需要保证阴极层133在基底15上的正投影覆盖所述像素开口171在所述基底15上的正投影,通过将阴极抑制层18与阳极131设置成不重合,可以保证透光块181与像素开口171保持一定的间距,同时保证阴极层133在基底15上的正投影可以覆盖所述像素开口171在所述基底15上的正投影,防止阴极抑制层18的设置对第一显示区11的显示造成干扰和不良影响。
还需要说明的是,透光块181与像素开口171之间需要保持足够的间距,以便于搭接部133a的排布,通过对阴极抑制层18中透光块181的位置进行设计,使得在第一显示区11具有足够的透光率的前提下,透光块181与像素开口171之间可以具有足够的间距以排布搭接部133a。
在一实施例中,围合形成透光分区的四个所述像素开口171中,每一像素开口171对应一个第一子像素,与围合形成透光分区的四个所述像素开口171对应的四个第一子像素13中,包括至少一个红色子像素(“R”子像素)、一个绿色子像素(“G”子像素)和一个蓝色子像素(“B”子像素)。
在一实施例中,如图3所示,所述平台部181a在所述基底15上的正投影的形状与对应的透光分区的形状相适配,以在透光分区的面积不变的前提下,增大平台部181a的可设置面积,从而进一步提升第一显示区11的透光率。
可以理解的是,平台部在基底上的正投影的形状与对应的透光分区的形状相适配,指的是平台部在基底上的正投影的轮廓的形状与对应的透光分区的轮廓的形状相同,并且平台部在基底上的正投影的轮廓的每一侧边具有与对应的透光分区的轮廓的对应侧边相同的形状。如图3中透光分区的轮廓的形状为将棱形的4个角弧形化后形成的不规则四边形,此时对应的平台部在基底上的正投影的轮廓的形状也为将棱形的4个角弧形化后形成的不规则四边形,并且平台部在基底上的正投影的轮廓的4个角的弧形与透光分区的轮廓的4个角的弧形相同。
还可以理解的是,当透光分区的形状为其他形状时,如透光分区的轮廓的形状为正梯形时,对应的平台部在基底上的正投影的轮廓的形状也为正梯形,并且透光分区的轮廓的上底与对应的平台部在基底上的正投影的轮廓的上底对应,透光分区的轮廓的下底与对应的平台部在基底上的正投影的轮廓的下底对应;当透光分区的形状为圆形时,对应的平台部在基底上的正投影的形状也为圆形,依次类推,在此不一一列举。
在一实施例中,如图4和图5所示,所述平台部181a在所述基底15上的正投影的轮廓的形状为弧形,平台部181a在所述基底15上的正投影的轮廓的形状可以为圆形(图4)、大半圆形、椭圆形(图5)或大半椭圆形等边侧为弧形的形状。
可以理解的是,在阴极抑制层18的制备过程中,平台部181a的形状取决于图案化时使用的掩膜板上开孔的形状,开孔的形状和精度取决于工艺和加工设备的精度,弧形孔的工艺更成熟,加工精度更高,从而使得最终成型的平台部181a的形状的精度更高,从而可以防止最终成型的平台部181a落入像素开口171中或相邻两个透光块181连接,以提升显示面板的制备良率。
如图6和图7所示,所述平台部181a在所述基底15上的正投影的轮廓的形状也可以为方形(图6)、八边形(图7)或三角形等规则或不规则的非弧形形状。
需要说明的是,像素开口171的形状与第一子像素13的形状相匹配,图3至图7仅示意了像素开口171的形状为圆形的情况,在一实施例中,如图8至图10所示,像素开口171的形状还可以为棱形(图8)、方形(图9)或椭圆形(图10)等,所有像素开口171的形状可以相同或不同。
可以理解的是,图8至图9中仅示意了平台部181a在所述基底15上的正投影的轮廓的形状均为圆形的情况,在其他实施例中,当像素开口171的形状为棱形(图8)、方形(图9)或椭圆形(图10)等形状时,平台部181a在所述基底15上的正投影的轮廓也可以为椭圆形、方形、五边形或八边形等其他形状。
还需要说明的是,图3至图10中仅示意了所有平台部181a的形状和大小均相同的情况,在一实施例中,平台部181a的形状可以均不相同或部分不同,平台部181a的大小可以均不相同或部分不同。
可以理解的是,上述说明了通过对第一显示区11中的阴极层133的部分进行减薄或去除,以提升第一显示区11的透光率的方案,还需要说明的是,还可以通过对第一子像素13的密度进行设计,以调整第一显示区11的透光率。
具体的,第一显示区11中的像素密度可以与第二显示区12中的像素密度相同,也可以不同;例如第一显示区11的像素密度可以小于第二显示区12中的像素密度,以增加第一显示区11的透光率。
如图11所示,在一实施例中,所述阵列层16包括设置于所述基底15上的有源层161、覆盖所述有源层161的第一绝缘层162、设置于所述第一绝缘层162远离所述有源层161的一侧上的第一栅极163、覆盖所述第一栅极163的第二绝缘层164、设置于所述第二绝缘层164远离所述基底15的一侧上的第二栅极165、覆盖所述第二栅极165的层间介质层166、设置于所述层间介质层166远离所述基底15的一侧上的源漏极金属层167,以及,覆盖所述源漏极金属层167的平坦层168。
其中,所述阳极131和所述像素定义层17设置于所述平坦层168远离所述基底15的一侧上,所述源漏极金属层167包括源极和漏极,所述阳极131通过过孔与源极和漏极中的一者触接。
基于上述显示面板,本申请还提供一种显示面板的制备方法,所述显示面板包括第一显示区11和第二显示区12。
如图12所示,所述显示面板的制备方法包括:
S10、在所述基底15的一侧形成像素定义层17;
S20、在所述像素定义层17远离所述基底15的一侧形成位于相邻两所述像素开口171之间的阴极抑制层18,所述阴极抑制层18由透光材料形成;所述阴极抑制层18位于所述第一显示区11,所述阴极抑制层18在所述基底15上的正投影的面积小于或等于所述第一显示区11的面积的0.95倍;
在一实施方式中,所述阴极抑制层在所述基底上的正投影的面积大于或等于所述第一显示区的面积的0.05倍。
在一实施方式中,所述显示面板还包括设置于所述像素定义层17远离所述基底15的一侧的阴极层133,所述阴极层133包括与所述像素开口171一一对应的电极部以及用于连接相邻两个所述电极部的搭接部133a,所述搭接部133a位于所述第一显示区11。
在一实施方式中,所述搭接部133a与所述电极部一体成型;所述阴极抑制层18包括多个相间隔的透光块181,所述第一显示区11包括位于相邻两个所述透光块181之间的搭接区,所述搭接部133a位于所述搭接区。
在一实施方式中,所述第一显示区11包括多个透光分区,每一所述透光分区由所述搭接部133a与多个所述像素开口171中的第一像素开口171a、第二像素开口171b、第三像素开口171c以及第四像素开口171d所围成。
其中,所述第二像素开口171b与所述第一像素开口171a相邻且位于所述第一像素开口171a沿第一方向的侧部,所述第三像素开口171c与所述第二像素开口171b相邻且位于所述第二像素开口171b沿第二方向的侧部,所述第四像素开口171d同时与所述第一像素开口171a和所述第三像素开口171c相邻;所述透光块181与所述透光分区一一对应设置。
在一实施方式中,所述透光块18包括平台部181a和位于所述平台部181a边缘的边缘部181b。
其中,所述平台部181a在所述基底15上的正投影与相邻的像素开口171在所述基底15上的正投影的距离,大于或等于所述边缘部181b的宽度。
在一实施方式中,所述边缘部181b的宽度为2至5微米。
在一实施方式中,所述平台部181a在所述基底15上的正投影的面积大于或等于所述第一显示区11的面积的0.84倍。
在一实施方式中,所述平台部181a在所述基底15上的正投影与相邻的像素开口171在所述基底15上的正投影的距离为2至10微米。
在一实施方式中,所述平台部181a在所述基底15上的正投影的面积大于或等于所述第一显示区11的面积的0.64倍。
在一实施方式中,所述平台部181a在所述基底15上的正投影的面积小于或等于所述第一显示区11的面积的0.90倍。
在一实施方式中,所述透光块181在所述基底15上的正投影与所述阳极131在所述基底15上的正投影相离。
在一实施方式中,所述平台部181a在所述基底15上的正投影的形状与对应的所述透光分区的形状相适配。
在一实施方式中,所述平台部181a在所述基底15上的正投影的轮廓的形状为弧形。
本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。

Claims (14)

1.一种显示面板,其特征在于,所述显示面板包括第一显示区和第二显示区,所述显示面板还包括:
基底;
像素定义层,所述像素定义层设置于所述基底的一侧,所述像素定义层上设置有多个相间隔的像素开口;
阴极层,所述阴极层设置于所述像素定义层远离所述基底的一侧;
其中,相邻两所述像素开口之间设置有由透光材料形成的阴极抑制层,所述阴极抑制层设置于所述像素定义层远离所述基底的一侧;所述阴极抑制层位于所述第一显示区,所述阴极抑制层在所述基底上的正投影的面积小于或等于所述第一显示区的面积的0.95倍,并且,所述阴极抑制层的厚度小于所述阴极层中与所述像素开口对应的部分的厚度。
2.根据权利要求1所述的显示面板,其特征在于,所述阴极抑制层在所述基底上的正投影的面积大于或等于所述第一显示区的面积的0.05倍。
3.根据权利要求2所述的显示面板,其特征在于,所述阴极层包括与所述像素开口一一对应的电极部以及用于连接相邻两个所述电极部的搭接部,所述搭接部位于所述第一显示区。
4.根据权利要求3所述的显示面板,其特征在于,所述搭接部与所述电极部一体成型;所述阴极抑制层包括多个相间隔的透光块,所述第一显示区包括位于相邻两个所述电极部之间的搭接区,所述搭接部位于所述搭接区。
5.根据权利要求4所述的显示面板,其特征在于,所述第一显示区包括多个透光分区,每一所述透光分区由所述搭接部与多个所述像素开口中的第一像素开口、第二像素开口、第三像素开口以及第四像素开口所围成;
其中,所述第二像素开口与所述第一像素开口相邻且位于所述第一像素开口沿第一方向的侧部,所述第三像素开口与所述第二像素开口相邻且位于所述第二像素开口沿第二方向的侧部,所述第四像素开口同时与所述第一像素开口和所述第三像素开口相邻;所述透光块与所述透光分区一一对应设置。
6.根据权利要求5所述的显示面板,其特征在于,所述透光块包括平台部和位于所述平台部边缘的边缘部;
其中,所述平台部在所述基底上的正投影与相邻的像素开口在所述基底上的正投影的距离,大于或等于所述边缘部的宽度。
7.根据权利要求6所述的显示面板,其特征在于,所述边缘部的宽度为2至5微米。
8.根据权利要求7所述的显示面板,其特征在于,所述平台部在所述基底上的正投影的面积大于或等于所述第一显示区的面积的0.84倍。
9.根据权利要求6所述的显示面板,其特征在于,所述平台部在所述基底上的正投影与相邻的像素开口在所述基底上的正投影的距离为2至10微米。
10.根据权利要求9所述的显示面板,其特征在于,所述平台部在所述基底上的正投影的面积大于或等于所述第一显示区的面积的0.64倍。
11.根据权利要求8或10所述的显示面板,其特征在于,所述平台部在所述基底上的正投影的面积小于或等于所述第一显示区的面积的0.90倍。
12.根据权利要求6所述的显示面板,其特征在于,所述透光块在所述基底上的正投影与阳极在所述基底上的正投影相离。
13.根据权利要求6所述的显示面板,其特征在于,所述平台部在所述基底上的正投影的形状与对应的所述透光分区的形状相适配。
14.根据权利要求6所述的显示面板,其特征在于,所述平台部在所述基底上的正投影的轮廓的形状为弧形。
CN202110257531.9A 2021-03-09 2021-03-09 显示面板及其制备方法 Active CN113054133B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN202110257531.9A CN113054133B (zh) 2021-03-09 2021-03-09 显示面板及其制备方法
CN202211020815.7A CN115377321A (zh) 2021-03-09 2021-03-09 显示面板及其制备方法
PCT/CN2021/083754 WO2022188214A1 (zh) 2021-03-09 2021-03-30 显示面板及其制备方法
US17/309,871 US20230263010A1 (en) 2021-03-09 2021-03-30 Display panel and method of manufacturing same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110257531.9A CN113054133B (zh) 2021-03-09 2021-03-09 显示面板及其制备方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN202211020815.7A Division CN115377321A (zh) 2021-03-09 2021-03-09 显示面板及其制备方法

Publications (2)

Publication Number Publication Date
CN113054133A CN113054133A (zh) 2021-06-29
CN113054133B true CN113054133B (zh) 2022-09-16

Family

ID=76511089

Family Applications (2)

Application Number Title Priority Date Filing Date
CN202211020815.7A Pending CN115377321A (zh) 2021-03-09 2021-03-09 显示面板及其制备方法
CN202110257531.9A Active CN113054133B (zh) 2021-03-09 2021-03-09 显示面板及其制备方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN202211020815.7A Pending CN115377321A (zh) 2021-03-09 2021-03-09 显示面板及其制备方法

Country Status (3)

Country Link
US (1) US20230263010A1 (zh)
CN (2) CN115377321A (zh)
WO (1) WO2022188214A1 (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11832473B2 (en) 2019-06-26 2023-11-28 Oti Lumionics Inc. Optoelectronic device including light transmissive regions, with light diffraction characteristics
CN117500334A (zh) 2019-06-26 2024-02-02 Oti照明公司 包括具有光衍射特征的光透射区域的光电设备
JP2023553379A (ja) 2020-12-07 2023-12-21 オーティーアイ ルミオニクス インコーポレーテッド 核形成抑制被膜及び下地金属被膜を用いた導電性堆積層のパターニング
CN113555395B (zh) * 2021-07-07 2022-11-01 武汉华星光电半导体显示技术有限公司 显示面板及显示装置
CN113629205B (zh) * 2021-07-19 2023-02-10 武汉华星光电半导体显示技术有限公司 显示面板及显示装置
CN113629208B (zh) * 2021-07-20 2023-04-07 武汉华星光电半导体显示技术有限公司 显示面板及显示装置
CN113745433B (zh) * 2021-09-08 2023-06-02 武汉华星光电半导体显示技术有限公司 一种显示面板
CN114497415B (zh) * 2022-01-24 2024-03-19 京东方科技集团股份有限公司 显示面板及其制造方法、显示装置
CN117396037A (zh) * 2022-02-14 2024-01-12 武汉华星光电半导体显示技术有限公司 显示面板及移动终端
CN114695790B (zh) * 2022-03-18 2023-10-10 武汉华星光电半导体显示技术有限公司 Oled显示面板和oled显示装置
CN114725179B (zh) * 2022-04-25 2024-03-12 武汉华星光电半导体显示技术有限公司 Oled显示面板和显示装置
CN115132815A (zh) * 2022-07-27 2022-09-30 京东方科技集团股份有限公司 显示基板及显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108496260A (zh) * 2015-10-26 2018-09-04 Oti照明公司 用于图案化表面上覆层的方法和包括图案化覆层的装置
CN109722629A (zh) * 2019-01-02 2019-05-07 京东方科技集团股份有限公司 一种掩膜板、阴极制作方法及oled显示装置
CN111682120A (zh) * 2020-06-22 2020-09-18 京东方科技集团股份有限公司 一种显示面板及其制备方法和显示装置
CN112054048A (zh) * 2020-09-17 2020-12-08 合肥维信诺科技有限公司 透光显示模组、显示面板及其制备方法
CN112103318A (zh) * 2020-09-17 2020-12-18 合肥维信诺科技有限公司 显示面板、显示面板的制备方法及显示装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4016144B2 (ja) * 2003-09-19 2007-12-05 ソニー株式会社 有機発光素子およびその製造方法ならびに表示装置
KR100719706B1 (ko) * 2005-09-13 2007-05-17 삼성에스디아이 주식회사 평판표시장치 및 유기 발광표시장치
US9287339B2 (en) * 2010-10-28 2016-03-15 Samsung Display Co., Ltd. Organic light emitting display device and method of manufacturing the same
KR102155736B1 (ko) * 2013-09-13 2020-09-15 삼성디스플레이 주식회사 유기 발광 표시장치 및 그 제조방법
KR20160099979A (ko) * 2015-02-13 2016-08-23 삼성디스플레이 주식회사 유기 발광 표시 장치 및 유기 발광 표시 장치의 제조 방법
CN118215323A (zh) * 2016-12-02 2024-06-18 Oti照明公司 包括设置在发射区域上面的导电涂层的器件及其方法
CN210575958U (zh) * 2019-08-02 2020-05-19 昆山国显光电有限公司 显示面板及显示装置
CN110867523A (zh) * 2019-10-30 2020-03-06 深圳市华星光电半导体显示技术有限公司 显示面板及其制造方法
CN112072000B (zh) * 2020-11-11 2021-01-29 武汉华星光电半导体显示技术有限公司 显示面板及显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108496260A (zh) * 2015-10-26 2018-09-04 Oti照明公司 用于图案化表面上覆层的方法和包括图案化覆层的装置
CN109722629A (zh) * 2019-01-02 2019-05-07 京东方科技集团股份有限公司 一种掩膜板、阴极制作方法及oled显示装置
CN111682120A (zh) * 2020-06-22 2020-09-18 京东方科技集团股份有限公司 一种显示面板及其制备方法和显示装置
CN112054048A (zh) * 2020-09-17 2020-12-08 合肥维信诺科技有限公司 透光显示模组、显示面板及其制备方法
CN112103318A (zh) * 2020-09-17 2020-12-18 合肥维信诺科技有限公司 显示面板、显示面板的制备方法及显示装置

Also Published As

Publication number Publication date
CN115377321A (zh) 2022-11-22
WO2022188214A1 (zh) 2022-09-15
US20230263010A1 (en) 2023-08-17
CN113054133A (zh) 2021-06-29

Similar Documents

Publication Publication Date Title
CN113054133B (zh) 显示面板及其制备方法
CN113054134B (zh) 显示面板
US20220310705A1 (en) Display panel and display device
EP4123633A2 (en) Display panel, preparation method and display device
US11502135B2 (en) Display substrate, display panel and display device
CN111834375B (zh) 显示基板、显示面板及显示装置
CN215954284U (zh) 触控基板、显示面板及显示装置
CN113629205B (zh) 显示面板及显示装置
CN113629115B (zh) 显示面板、显示装置及显示面板的制作方法
CN111819693A (zh) 阵列基板及其制造方法、显示面板和显示装置
CN113345929A (zh) 显示基板及其制备方法、显示装置
CN111403440B (zh) 显示面板及制备方法、显示装置
CN113113456A (zh) 一种oled显示面板及其制备方法、显示装置
US20230165098A1 (en) Display substrate, manufacturing method thereof and three-dimensional display apparatus
US20240032346A1 (en) Display panel
CN113299855A (zh) 显示装置、显示面板及其制造方法
CN109713014B (zh) 有机发光显示面板、装置和有机发光显示面板的制造方法
CN111509140A (zh) 显示用基板及其制备方法、显示装置
US11925074B2 (en) Display panel and electronic apparatus
US11950442B2 (en) Array substrate and manufacturing method thereof, display panel, and electronic apparatus
US20220123064A1 (en) Display Substrate and Manufacturing Method Thereof, and Display Apparatus
CN113345941A (zh) 显示面板及其制备方法、显示装置
EP4141937A1 (en) Display device
US20220320459A1 (en) Display panel, method for manufacturing same, mask assembly, and display device
WO2022183498A1 (zh) 显示面板及其制备方法、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant