CN1128368A - 数据处理装置与其外围设备之间通信的改进 - Google Patents

数据处理装置与其外围设备之间通信的改进 Download PDF

Info

Publication number
CN1128368A
CN1128368A CN95116842A CN95116842A CN1128368A CN 1128368 A CN1128368 A CN 1128368A CN 95116842 A CN95116842 A CN 95116842A CN 95116842 A CN95116842 A CN 95116842A CN 1128368 A CN1128368 A CN 1128368A
Authority
CN
China
Prior art keywords
pin
peripherals
signal
data
connector
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN95116842A
Other languages
English (en)
Inventor
小泉昌弘
新妻直树
川濑泰久
池部元
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SEGAYUNTAPURAIZES CO Ltd
Sega Corp
Original Assignee
SEGAYUNTAPURAIZES CO Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SEGAYUNTAPURAIZES CO Ltd filed Critical SEGAYUNTAPURAIZES CO Ltd
Publication of CN1128368A publication Critical patent/CN1128368A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • AHUMAN NECESSITIES
    • A63SPORTS; GAMES; AMUSEMENTS
    • A63FCARD, BOARD, OR ROULETTE GAMES; INDOOR GAMES USING SMALL MOVING PLAYING BODIES; VIDEO GAMES; GAMES NOT OTHERWISE PROVIDED FOR
    • A63F13/00Video games, i.e. games using an electronically generated display having two or more dimensions
    • A63F13/20Input arrangements for video game devices
    • A63F13/23Input arrangements for video game devices for interfacing with the game device, e.g. specific interfaces between game controller and console
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/033Pointing devices displaced or positioned by the user, e.g. mice, trackballs, pens or joysticks; Accessories therefor
    • G06F3/038Control and interface arrangements therefor, e.g. drivers or device-embedded control circuitry
    • G06F3/0383Signal control means within the pointing device
    • AHUMAN NECESSITIES
    • A63SPORTS; GAMES; AMUSEMENTS
    • A63FCARD, BOARD, OR ROULETTE GAMES; INDOOR GAMES USING SMALL MOVING PLAYING BODIES; VIDEO GAMES; GAMES NOT OTHERWISE PROVIDED FOR
    • A63F2300/00Features of games using an electronically generated display having two or more dimensions, e.g. on a television screen, showing representations related to the game
    • A63F2300/10Features of games using an electronically generated display having two or more dimensions, e.g. on a television screen, showing representations related to the game characterized by input arrangements for converting player-generated signals into game device control signals
    • A63F2300/1025Features of games using an electronically generated display having two or more dimensions, e.g. on a television screen, showing representations related to the game characterized by input arrangements for converting player-generated signals into game device control signals details of the interface with the game device, e.g. USB version detection

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Multimedia (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Details Of Connecting Devices For Male And Female Coupling (AREA)
  • Information Transfer Systems (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)

Abstract

一种与数据处理装置一起使用的外围设备,具有带一组端子管脚的一个外设端口。第一管脚指定给电源和地电位之一,第九管脚指定给电源和地电位的另一个,第二、第三、第七和第八管脚用于传送数据信号,而第四至第六用于传送控制信号。该装置还有一个单元,根据从第二、第三、第七和第八管脚传送的数据信号,用于选择接到该外围设备端口的外围设备的通信方式。该外围设备还包括插头连接器,一条电缆。

Description

数据处理装置与其外围设备之间通信的改进
本发明涉及数据处理装置与接到该数据处理装置的外围设备之间通信的改进,更具体地讲,涉及一个系统,用于识别接到一个博奕装置的外围设备的通信方式和适用于具有各种通信方式的该外围设备的连接器配置。
图象处理系统已知为具有显示器诸如电视机(以下称为“监视器”)的一个系统,图象在其上与时间相关地显示。正如普遍知道的家庭使用的那样,博奕装置是这种图象处理系统的一个代表。
博奕装置包括一个处理单元,该处理单元执行博奕程序并且产生视频和音频信号。各种外围设备(经常地,只称为“外设”)接到该装置,诸如称为操纵盘(joy pads),控制器或键盘的操作开关组件。该处理单元不仅主要执行其中预定的图象处理,而且还执行包括外围设备的控制的各种处理。例如,一个操作者使用外围设备输入必要的信息到该处理单元和显示图象数据,诸如由该处理单元提供的图形与字符数据。因此该外围设备典型地包括一个操作者控制器和具有一个屏幕及扬声器的一个监视器。
当该监视器和操作者控制器所连接的该处理单元由游戏者或操作员启动时,该监视器能够在其屏幕上显示图象并且在其扬声器产生声音,这取决于从该处理单元发送的给定博奕软件的指令。游戏者可利该博奕装置进行游戏。
通常要求该博奕装置能够进行各种游戏。这意味着各类外围设备连接到该处理单元有很多可能性。
各种接口安排在该处理单元和外围设备之间以帮助它们之间的通信。而且,由于通信方式经常随着该外围设备变化,要求该处理单元获得代表所连接的外围设备类型的信息(外围设备识别数据)。对于这个要求,建议所连接的外围设备类型可使用在该处理单元给该外围设备发送两次先为“1”再为“0”的逻辑值的外设选择信号时通过该外围设备数据线获得的逻辑值进行识别。例如,这种现有技术在日本专利公开号2—62618中公开。
但是,上述识别方法实际上在通过该设备的数据线得到的逻辑值的基础上仅仅识别所连接的外围设备的类型。换句话说,这个识别方法没有注意到所连接外围设备的通信方式。这导致一个缺点,经常地,所连接的外围设备不能发送数据到该处理单元,而且该处理单元不能以对这些外围设备最合适的通信方式控制这些外围设备。
因此,本发明的一个目的是使数据处理装置能够采用各种通信方式与各种外围设备进行数据传输通信。
本发明的另一个目的是提供可适应各种通信方式的数据处理装置。
本发明的又一个目的是提供一个连接器插头结构,该结构将一个外围设备连接到可适应各种外围设备的数据处理装置。
本发明的又一个目的是提供一个外围设备,该外围设备具有一个连接器组件,适合于与数据处理装置进行控制信号和数据的传输。
本发明又一个目的是提供具有一个系统的数据处理装置,用于识别接到该装置的外围设备的各种通信方式。
本发明又一个目的是提供具有一个系统的数据处理装置,用于控制通过具有改进的脚管结构的连接器接到该装置的各种外围设备。
为了取得这些目的,根据本发明的一个方面,提供了与数据处理装置一起使用的一个外围设备,所述装置具有带一组终端管脚的外围设备端口,这一组终端脚管由第一至第九管脚构成,并且是以第一至第九管脚的顺序放置成行,所述第一管脚被指定连接到电源和地电位之一,所述第九管脚被指定连接到电源和地电位的另一个,所述第二、第三、第七和第八管脚被指定用于传送数据信号,所述第四至第六管脚被指定用于传送控制信号,所述装置具有选择通信方式的装置,用于根据从所述第二、第三、第七和第八管脚传送的数据信号与接到该外围端口的外围设备通信,所述外围设备包括:一个插头连接器,它可拆开地接到所述外围端口,所述插头连接器有一组管脚,包括第一至第九管脚,并以相应于该外围端口的所述第一至第九管脚的第一至第九管脚的顺序放置成行;一条电缆,包括多条连线,它连接所述插头连接器的端子管脚与在所述外围设备的印刷电路板上的端子;和发送数据信号的装置,该数据信号包括代表所述外围设备通信方式的识别数据,当所述插头连接器接到所述外设端口时,经过所述第二、第三、第七和第八管脚的至少一个管脚与从所述装置提供的时钟信号同步。
根据本发明的另一个方面,还提供数据处理装置和外围设备的组合,包括:所述装置具有放置成行的多个端子管脚的一个外设端口,所述端子管脚包括一对第一管脚,一个管脚指定连接电源和地电位之一,另一个管脚指定连接电源和地电位的另一个;至少一个第二管脚指定用于传送数据信号;多个第三管脚指定传送控制信号,所述装置还有选择通信方式的装置,用于根据从所述至少一个第二管脚传送的数据信号与接到该外设端口的外围设备通信;经过其中一个所述第三管脚传送时钟信号到所述外围设备的装置;和以所选择的通信方式执行与所连接的外围设备通信的装置;所述外围设备有一个插头连接器,它是可拆开地连接到所述外设端口,所述插头连接器有多个端子管脚,相应于所述外设端口的端子管脚以相同数量的管脚和放置成行构成;所述外围设备还具有一条电缆,它包括多条连线,连接所述插头连接器的端子管脚与所述外围设备的印刷电路板上的端子;和用于传送数据信号的装置,该数据信号包括代表所述外围设备的通信方式的识别数据,在所述插头连接器接到所述外围端口时经过到所述装置的至少一个第二管脚与所述时钟信号同步。
在附图中:
图1是采用本发明的博奕系统的透视图;
图2是表示该博奕系统的基本方框图;
图3是表示起着一个系统的作用、用于管理和控制外围设备的主CPU和子CPU之间连接的方框图以及表示子CPU的方框图;
图4表示外围设备端口的连接器结构;
图5A至5C依照典型的通信方式所采用的插头连接器的管脚结构;
图6A至6D是作为外围设备的典型的控制器的功能方框图;
图7是示例的说明由该子CPU执行的处理的流程图;
图8是到外围设备的存取子程序的流程图;
图9表示用于三线信号交换型的通信方式的存取子程序的流程图;
图10表示用于定时并行型通信方式的存取子程序的流程图;
图11是用于定时串行型通信方式的存取子程序的流程图;
图12代表用于三线信号交换型通信方式的控制信号和数据的定时图;
图13代表用于定时并行型通信方式的控制信号和数据的定时图;和
图14是用于定时串行型通信方式的控制信号和数据的定时图。
现在对照图1至14说明本发明的一个实施例。
图1表示本发明所应用的博奕系统的透视图。该博奕系统1包括一个博奕装置2,它起着数据处理装置的作用,用于处理博奕程序和控制各种操作,和作为到该博奕装置的外围设备的一个例子的控制开关组件或控制器3a与3b。至于控制器,可使用在美国专利申请序号08/245446中公开的那种控制键。装置2装备有连接器端口4a与4b,用于连接外围设备。每个连接器端口4a和4b有一个插座或一个插座连接器4as(4bs);插头或插头连接器4ap(4bp)可与它连接或断开。
插头4ap和4bp分别通过电缆5a和5b接到控制器3a和3b。当插头4ap和4bp插入插座4as和4bs时,控制器3a和3b经过电缆5a和5b电气地和功能地连接到博奕装置2的内部电路。
每个插头4ap和4bp有一个插头管脚结构,它保证用于到博奕装置2的控制器的通信方式的传输。而且,装置2包括一个视频输出端和一个音频输出端,未示出。
该视频输出端通过电缆8a连接到诸如电视机的监视器的视频输入端7a。而且音频输出端通过电缆8b连接到监视器6的音频输入端7b。
博奕装置2具有放置在其中心部分的一个CD—ROM驱动模块14。CD—ROM驱动模块14与CD—ROM驱动器9和一个光拾取器一起安装,以便从安装其上的CD—ROM盘上读出博奕程序数据或音频/视频软件。该装置还在CD—ROM驱动块9的后侧放置卡带端口。卡带端口部分10与插座连接器一起安装在其中,与诸如ROM/RAM盒带或用于提供附加功能的一个任选的适配器(未示出)相连接。
装置2执行各种各样的信息处理并且控制诸如图象处理、音频处理和外围设备的控制,以及博奕程序的处理。控制器3a和3b提供装置2的操作信号。由装置2产生的视频和音频信号通过电缆8a和8b提供给监视器6。
图2示意说明博奕装置2的方框图。其中所示的装置2包括一个处理模块11,视频模块12,音频模块13和辅助模块或CD—ROM驱动模块14。卡带端口10包括一个卡带接口(I/F)15,而辅助模块14包括一个小型的光盘接口(I/F)16。
处理模块11包括一个主处理单元(CPU)21,RAM22,ROM23,系统控制单元24和子CPU25。主CPU经过总线26在功能上连接到RAM22,ROM23,系统控制单元24和子CPU25。
通过总线26,系统控制单元24和总线17,该主CPU21在功能上与视频模块12,音频模块13,卡带I/F15和CD I/F16连接。辅助模块14的CD I/F16与CD—ROM驱动器9连接。
主CPU21控制该系统的整个处理,以便增强控制能力,主CPU21由32比特RISC型高速CPU(两个CPU芯片称为SH—2)构成的并且提供一个改进的、高速的计算操作,它起着类似于一个数字信号处理器(DSP)的功能。
RAM32例如具有总共32兆比特的存储容量,其16兆比特的存储区例如分配给主CPU21。RAM22的剩余存储区分配给视频模块12和音频模块13。ROM23存储用于硬件和用于盒式ROM及CD—ROM的初始程序或引导程序。
系统控制单元24起着到主CPU21的共同处理器的功能,以便使单元24接口到16比特总线17,视频模块12,音频模块13和辅助模块14连接到总线17,利用32比特总线26该主CPU21连接到单元24。
当电源接通和/或复位键按下时,子CPU25不仅复位整个系统,而且还执行从外围设备如控制器3a和3b的数据采集以便控制该外围设备。而且子CPU25可改变整个系统的时钟频率。
子CPU25还包括下面叙述的连接——交换装置。连接——交换装置有选择地连接外围设备,诸如以在子CPU25中的CPU核心31(见图3)或者主CPU21连接到连接器端口4a和4b的控制器3a和3b。
视频模块12在通过系统控制单元24从主CPU21给出的视频控制信号的基础上形成视频信号,并且通过电缆8a给监视器6提供该视频信号。这允许监视器6在其屏幕上显示其图象。视频模块12的详细情况可参见PCT/JP 94/01068(1995.2.24在美国申请),PCT/JP 94/01067(1995.2.27在美国申请),PCT/JP 94/01066(1995.2.27在美国申请)。
音频模块13在通过系统控制单元24从主CPU21给出的音频控制信号的基础上产生数字音频信号,并由安装在其中的数模(D/A)变换器将这些数字音频信号变换为相应的模拟音频信号,并且通过电缆8b给监视器6提供变换了的模拟音频信号。这种处理允许监视器6的音频扬声器产生声音。
子CPU25将对照图3说明。图3以方框图表示子CPU25的结构,子CPU25起着控制和管理外围设备的单元的作用。如图中所示的,子CPU25利用总线26与主CPU21连接。子CPU25包括一个CPU核心31,ROM32,RAM33,寄存器表34,寄存器组35,复用器36和I/O接口37。
CPU核心31例如可以是一个4比特CPU。CPU核心31与ROM32连接以从ROM32接收所要求的程序。通过总线38与CPU核心31连接的是RAM33,寄存器表34和寄存器组35。此外,寄存器组35经过复用器36与I/O接口37连接。寄存器组35和复用器36构成该连接——交换装置40。
寄存器组35可再分组为主CPU寄存器组351,子CPU寄存器组352和I/O部分寄存器353。主CPU寄存器组351有两个端子;一端通过总线39和总线26与主CPU21连接,而另一端与复用器36的两个交换端之一连接。子CPU寄存器组352也有两个端子;一端通过总线38与CPU核心31连接,而另一端与复用器36的交换端的另一端连接。
复用器36有一个公共端子,它与I/O接口37连接。接口I/O37与连接器端口4a和4b连接。连接器端口4a和4b通过电缆5a和5b分别与控制器3a和3b连接。
响应在I/O部分寄存器353中规定的数据,复用器36在功能上连接外围设备诸如选择地通过寄存器组352和总线38连接控制器3a和3b到CPU核心31或者通过寄存器组351和总线39及26连接到主CPU21。
CPU核心31这样设计,当CPU核心31经过复用器36与外围设备电气连接时,CPU核心31以“外围设备ID—1”、“外围设备ID—2”、“数据长度”和“数据”的顺序与外围设备通信,根据这些ID(识别数据)决定通信方式,然后执行数据的采集、传输和交换等。
在本实施例中,由4比特数据构成的数据“外围设备ID—1”代表根据外围设备的类型的通信方式。也由4比特数据构成的数据“外围设备ID—2”是代表外围设备的设备型号的一类数据,并且由一组数据构成,该组数据表示重点在于表示例如该信号是模拟的或数字的信号类型的设备型号。“数据长度”代表从外围设备来的数据的总比特数,并且在下面叙述的图中以标记“DSIZE0至DSIZE3”表示。“数据”代表从外围设备提供的,由“数据长度”规定的总比特数的数据。CPU核心31每4比特读出具有上述总数的数据,因为在本实施例中CPU核心31是一个4比特处理器。
虽然寄存器组35,复用器36和I/O接口37分别有两信道电路,为了简化说明,本实施例只表示单信道电路。
这种子CPU25的细节可参阅未决日本专利申请号6—246579和6—246580。
如图4中所示的,I/O接口具有连接到外围设备端口4a和4b的两条信道。每个外围设备端口4a和4b有一组插座管脚1至9。管脚2至8连接到I/O接口并且指定用于发送和接收一组规定的信号。这些信号的名称和功能示于表
                    表1
信号名称  管脚号            备注
    TH     4 来自博奕装置的控制信号
TR 5 来自博奕装置的控制信号
    TL     6 到博奕装置(ack)的控制信号
    R     7 数据信号(第三比特)
    L     8 数据信号(第二比特)
    D     2 数据信号(第一比特)
    U     3 数据信号(第0比特)
   Vcc     1 电源(+5V)
   GND     9 GND
如图45所示的,分别连接到插座4as和4bs的每个插头4ap和4bp具有相应于插座管脚1至9的一组插头管脚1至9。插头4ap和4bp经过电缆5a及5b连接到外围设备的主电路。
管脚号4—6指定用于控制信号。管脚号4是第一控制管脚,并且指定用于从博奕装置2向外围设备(例如,控制器3a、3b)传送外围设备选择信号TH。管脚5是第二控制管脚,并且指定用于从该博奕装置向外围设备传送数据请求信号TR。管脚号6是第三控制管脚,并且指定用于从外围设备向该博奕装置传送外围设备应答信号TL。
管脚号2、3、7和8指定用于数据信号。管脚号2(第一数据管脚)指定用于传送一个比特数据D,管脚号3(第二数据管脚)用于传送一个比特数据U,管脚号7(第三数据管脚)用于传送一个比特数据R,而管脚号8(第四数据管脚)用于传送一个比特数据L。数据R主要用于到博奕装置2的数据传输。这些信号D、U、R和L的数据输入/输出方向可根据接到该装置2的外围设备的类型任选地规定。信号R代表该数据的第三比特,L代表第二比特,D代表第一比特和U代表第零比特。
管脚2至8利用电阻411分别连接到电源Vcc,因而将信号线的电压电平(管脚2至8)提高到电源Vcc的电平。
当外围设备不接到端口4a(4b)时,在每个管脚号2至8上的电压电平等于电源Vcc的电压电平(即逻辑值=二进制值“1”)。因此,当它收到例如D、U、R和L的电压状态“1”的这些数据时,子CPU25识别出外围设备未接到插座4as(4bs)上。
管脚号5和6主要指定用于在上述的博奕装置与外围设备之间传送控制信号。但是,管脚5和6可用于数据信号传输,其中外围设备采用定时并行通信方式或定时串行通信方式(下面将对其加以说明)。
管脚号1指定给代表电源(电压:+5V)的信号Vcc。管脚号9指定给代表地电位(电压:0)的信号GND。
图5A至5C说明插头4ap和4bp的各种管脚配置,它们根据外围设备所采用的通信方式变化。图5A表示用于包括TH/TR选择通信方式和三线信号交换通信方式的标准通信方式的管脚配置。图5B表示用于定时并行通信方式(时钟同步型的并行通信方式)的管脚配置,而图5C表示用于定时串行通信方式(时钟同步型串行通信方式)的管脚配置。定时并行和串行通信方式相应于非标准型的方式。
准备这些管脚配置容易与大量外围设备类型一致,诸如控制小键盘、鼠标器、键盘、调制解调器(modem)和存储单元,而且与根据设备改变的不同通信方式相一致。
由各种外围设备采用的典型的通信方式例如是TH/TR选择通信方式,三线信号交换方式,定时并行方式和定时串行方式。外围设备采用TH/TR选择和三线信号交换通信方式要求在电气上独立地使用连接器端口4a(4b)的所有插座/插头管脚1至9。因此,如图5A中所示的,插头4ap(4bp)的所有管脚1至9互相不短路。
另一方面,外围设备采用定时并行通信方式的情况,管脚5指定给数据请求信号TR,而管脚号6指定给外围设备证应答信号TL,如图5B中所示的,管脚号5和6可电气上短路。而且在外设采用定时串行通信方式的情况下,在原则上连接器端口4a(4b)中的数据传输线可减少为一条线,而且与两条外围设备选择线(TH)和数据请求线(TR)合作,通过该条数据线传送数据是可能的。因此,如图5C所示的,管脚2可接到Vcc,而管脚6至8可接地。
如上所说明的,可以理解每个连接器端口4a和4b对所需信号线的数量(即管脚)有一定的要求,这是根据所采用的通信方式确定的。处理装置2可使用在连接器端口4a和4b的规定信号线(换句话说,规定的管脚)上的逻辑值来确定通信方式。即装置2可根据信号线(管脚)上的逻辑值确定通信方式。
因此,为了识别所采用的通信方式,主要要知道在每条信号线(即,每个规定的管脚)上发送数据和逻辑值所要求的管脚数。在本实施例中,插头的管脚配置设计成能够有效地向装置2发送确定一个外围设备所采用的通信方式所要求的逻辑值。因此,装置2可迅速地确定所采用的通信方式。
在外围设备的通信方式是定时并行方式的情况,该连接器的每个插头4ap(4bp)的管脚配置示于图5B中。在这个方式中,装置2向控制器3a和3b发送规定的逻辑值(“1”或“0”)作为外围设备选择信号TH,并发送给定时钟信号作为数据请求信号TR。为此,所要求的逻辑值信号迅速地通过数据线,与时钟信同步地从控制器3a和3b提供。如图5B中所示的,在这个定时并行通信方式中,用于数据请求信号TR的管脚5与用于外围设备应答信号TL的管脚6短路,因此在插头管脚5和6上的信号(电压)是相同的。因此从装置2发送到管脚5的信号TR几乎同时地从管脚6发回到装置2作为信号TL。这样,装置2通过发送信号TL等于信号TR识别定时并行方式。
另外,在定时串行通信方式的外设设备情况下,只需要一条信号线(U)发送数据。此外,只要求发送时钟信号的外围选择信号线(TH)和数据请求信号线(TR)作为控制线。而且识别这个通信方式所需的逻辑值可设定为R=L=“0”,D=“1”和U=“1”。这些要求可由图5C中所示的插头4ap和4bp的这种管脚配置实现。在图5C中不用于传送数据和控制信号的插头管脚接到固定的电位(Vcc和GND)。例如,管脚2接到电源Vcc,而管脚6至8接到地GND。这个管脚配置使它能够在插头4ap和4bp的管脚产生代表定时串行通信方式所要求的逻辑值,因此这种逻辑值被加到装置2。
图5B和5C中管脚之间的短路可这样实现:放上一个短路线桥接部分,插头管脚被接到包含在该插头的电缆5a(或5b)中的相应接线,或者在插头4ap(4bp)中的印刷电路板上提供一个短路方式。这减少了连接插头4ap(4bp)到外围设备的主电路的电缆5a(或5b)的接线数量。
前述短路可在外围设备的主电路中实现:放上一条短路接线桥接电缆5a(或5b)的接线或者在印刷电路板上形成一个规定的短路印刷图案。虽然这个短路设计不能减少电缆5a(或5b)的数量,但是插头尺寸可减小。
特别是在图5C所示插头4ap(4bp)的管脚配置指定给定时串行通信方式的情况下,管脚2被短路并电气连接到管脚1(信号Vcc;电源管脚),而管脚号6至8全部短路并电气连接到管脚9(信号GND;接地管脚)。因此连接插头4ap(或4bp)与外围设备主电路的电缆中的接线数量可大大地减少,因为只需要数据信号U和控制信号TH和TL的线路。
一方面,当图5C的管脚配置在一个外围设备中有效地实现时,与信号传输无关的电缆线电气连接到电源和地电位,这导致产生落入线路中的噪声的减小。
作为代表采用前述各种通信方式的外围设备的控制器的功能方框图将对照图6A至6D说明,图中使用与上述相同标号的部件。
图6A表示采用TH/TR选择通信方式的控制器3a。控制器3a包括插头连接器4ap,具有九条连线的电缆5a,这些连线连接到插头连接器4ap的九个插头管脚1至9,和一个主电路3M,电缆5a的连线接到该主电路3M。九个插头管脚1至9在电气上彼此不相关,而且单独地接到电缆5a的九条连线。主电路3M有一个操作部分3Ma和一个数据发生器3Mb。由游戏者操作的操作部分3Ma包括按键和/或开关。数据发生器3Mb是由诸如硬件逻辑电路的电路或者一个CPU系统构成的,使得可从其它数据组中选择一个特定的4比特数据R、L、D、U组,并相应于外设选择信号TH和数据请求信号TR的比特方式被提供,该特定的4比特数据含有在操作部分3Ma产生的数据。
图6B表示采用三线信号交换通信方式的控制器3a。控制器3a包括插头连接器4ap,具有九条连线的电缆5a,这些连线接到插头连接器4ap的九个插头管脚1至9,和一个主电路3M,电缆5a的连线接到该主电路3M。九个插头管脚1至9电气上彼此无关而且独立地接到电缆5a的九条连线。主电路3M有一个操作部分3Ma和一个CPU系统3Mb。CPU系统3Mb有一个CPU并且起着数据发生器的功能,该数据发生器响应该操作部分3Ma。由硬件逻辑电路构成的数据发生器可适用于替代CPU系统。CPU系统3Mb是这样与博奕装置2进行通信的:使用三个信号TH、TR和TL,通过插头连接器4ap顺序地输入或输出,然后通过插头连接器4ap提供包括在操作部分3Ma产生的数据的4比特并行数据R、L、D、U到博奕装置2。当从一个操作部分3Ma来的输出信号是模拟量时,该操作部分3Ma包括信号处理电路,如一个A/D变换器。
图6C表示采用定时并行通信方式的控制器3a。控制器3a也包括九个管脚1至9的插头连接器4ap,电缆5a和一个主电路3M。在九个插头管脚1至9中,5号和6号管脚在它们的管脚部分互相短路而其余管脚仍然在电气上无关。1至5和7至9号插头管脚与电缆的各自连线连接。主电路3M有一个操作部分3Ma和一个数据发生器3Mb,它例如可使用门阵列电路构成。通过插头连接器4ap顺序地接收外围设备选择信号TH和数据请求信号TR(由于短路可能等于外围设备应答信号TL)而且几乎同时地收到信号TR,主发生器3Mb向博奕装置2提供4比特并行数据,包括在操作部分3Ma产生的数据。如图6C所示的,这个方式的插头管脚配置使电缆5a的连线数据减少一条。定时并行通信方式允许博奕装置2以与三线信号交换方式相同的方式同控制器3a进行通信。
图6D表示采用定时串行通信方式的控制器3a。控制器3a也包括1至9号的九个管脚的插头连接器4ap,电缆5a和一个主电路3M。在1至9号的九个插头管脚中,1和2号管脚和6至9号管脚分别在它们的管脚部分互相短路,而其余管脚仍然在电气上无关。1、3至5和9号插头管脚与电缆5a的各自连线相连。主电路3M有一个操作部分3Ma和一个数据发生器3Mb,数据发生器3Mb例如可使用门阵列电路构成。通过插头连接器4ap,顺序地接收外围设备选择信号TH和数据请求信号TR并且响应时钟脉冲反向,数据发生器向博奕装置2提供串行数据,包括在操作部分3Ma产生的数据。这个方式的插头管脚配置显著地减少了4条电缆5a的连线数,如图6D所示的。
在图6C和6D中,这个短路配置可在主电路3M侧进行。
在本实施例中,当接到控制器3a(或3b)的插头4ap(或4bp)插入安排在装置2的插座4as(或4bs)中时,前述插头管脚配置允许子CPU 25以“外围设备ID—1”、“外围设备ID—2”、“数据长度”和“数据”的顺序与过程通信,即使作为外围设备的控制器3a(或3b)适于不同的通信方式或不同的设备类型。而且,虽然外围设备的类型和/或通信方式是不同的,前述插头管脚配置以恰当的状态提供“外围ID”和“数据”的通信。
现在对照图3至1 4和表2至6说明在功能上包括用于识别外围设备的通信方式的系统的装置2的工作。
如图7中所示的,在启动之后,子CPU25首先输出控制信号TH=“1”和TR=“1”(见图7中的步骤S101)。子CPU25的CPU核心31读出在管脚7,8,2和3上由每个外围设备产生的数据信号R、L、D和U的逻辑值并且在RAM33的预定存储区中存储所读出的逻辑值(步骤S102)。CPU核心31再次输出控制信号TH=“0”和TR=“1”(步骤S103)。对此进行响应,CPU核心31再次读出由外围设备产生的数据信号R、L、D和U的逻辑值并且将它们存储入RAM33的预定存储区(步骤S104;见图12中的间隔T10和图13中的T20)。
然后CPU核心31计算“外围设备ID—1”(步骤S105)。该“外围设备ID—1”可使用下式计算;
[ID—1]={(在TH=“1”中的数据R)或(在TH=“1”中的数据L))×8h+{(在TH=“1”中的数据R)或(在TH=“1”中的数据U))×4h+{(在TH=“0”中的数据R)或者(在TH=“0”中的数据L)}×2h+{(在TH=“0”中的数据D)或者(在TH=“0”中的数据U))×1h式中h代表16进制数的下标。使用[ID—1]的计算结果,CPU核心31识别外围设备的类型(步骤S106至S110)。下表2表示外围设备类型与[ID—1]计算结果的关系。
              表2
      外围设备   ID—1
    F
    E
       3/6按钮     D
    C
     控制小键盘     B
    A
    9
    8
       适配器     7
    6
 控制器(外围设备#1)     5
    4
      鼠标器     3
    2
    1
    调制解调器     0
具体地讲,例如,CPU核心31首先确定计算结果[ID—1]是否为Bh。当它确定计算的结果[ID—1]是Bh(在步骤S106为“是”)时,它确定该外围设备是与该博奕系统封装在一起的一个控制小键盘。外围设备与ID一1值的关系示于表2。因此CPU核心31执行控制小键盘接入子程序的处理(步骤S111)。当计算结果[ID—1]不是Bh(步骤S106为“否”)时,则CPU核心31确定例如计算结果是否为5h(步骤S107)。
当它确定计算结果[ID—1]是5h(在步骤S107为“是”,也可参见表2)时,则处理控制器接入子程序(步骤S112),详细情况示于图8。
当计算结果[ID—1]不是5h(在步骤S107为“否”)时,子CPU25前进到确定(例如),计算结果[ID—1]是否为7h(步骤S108)。当在步骤S108确定是肯定的(即计算结果[ID—1]=7h),则子CPU25执行适配器接入子程序(步骤S113)。
当它确定计算结果[ID—1]不是7h(在步骤S108为“否”)时,子CPU25继续确定上述计算结果[ID—1]是否为3h(步骤S109)。在计算结果[ID—1]确定为3h(在步骤S109为“是”表2)时,则执行鼠标器接入子程序(步骤S114)。
当上述结果[ID—1]不是3h(在步骤S109为“否”)时,则它确定计算结果[ID—1]是否为Dh(步骤S110)。在这个确定表明计算结果[ID—1]是Dh(在步骤S110为“是”,表2)时,则执行3/6按钮接入子程序(步骤S115)。当在步骤S110确定为否时,处理继续到步骤S116,在该步骤对计算结果[ID—1]=Fh作出该外围设备不连接的决定和对[ID—1]的值而不是上述说明的结果作出不知道的决定(见表2)。
作为代表性,将叙述控制小键盘接入子程序。在这个子程序中,接入控制小键盘是在自动地指定的TH/TR通信方式下进行的。这个通信方式使用由外围设备选择信号TH和数据请求信号TL的组合的两个信号构成的2比特数据来选择在该控制小键盘中产生的一组数据。所选择的数据组从控制小键盘加到该博奕装置。在本实施例中,TH/TR选择通信方式最好应用在控制小键盘中,而对于四比特数据R、L、D和U该2比特数据例如可选择四个码型。表3表示这个方式的真值表,表中标记“右”、“左”、“向下”、“向上”、“开始”和“TRG—A,B,C,X,Y,Z,L,R”是按键部分和开关部分的名称。外围设备应答信号TL在TH/TR选择通信方式中被忽略了。
                                 表3
 数据   TH   TR   TL    R     L     D     U
比特6输入  比特5输入 比特4输出   比特3输出   比特2输出   比特1输出   比特0输出
  第1    1    1    1   TRG-L    1     0    0
  第2    0    1    1    右    左    向下   向上
  第3    1    0    1   开始   TRG-A   TRG-C   TRG-B
  第4    0    0    1   TRG-R   TRG-X   TRG-Y   TRG-Z
作为另一个代表,图8所示的前述控制器接入子程序现在也对照表4进行叙述,表4代表相应于由作为外围设备的控制器使用的典型通信方式的数据R、L、D和U的比特码型。
                         表4
       通信方式       TH=1 TR=1       TH=0 TR=1
    R    L    D    U     R    L    D    U
   三线信号交换     0    0    0    1     0    0    0    1
     定时串行     0    0    1    0     0    0    1    0
     定时并行     0    0    1    1     0    0    1    1
在这个接入子程序中,在前面得到的数据D和U的逻辑值的基础上子CPU25的CPU核心31首先通过一系列步骤S201至S203确定通信方式。当数据D是“0”而U是“1”(在步骤S201为“是”)时,则该外围设备被识别为处于三线信号交换方式(见表4),和由子CPU25的处理前进到三线信号交换型接入子程序(步骤S204)。
当数据D和U分别不是“0”和“1”(在步骤S201为“否”)时,则CPU核心31确定(例如)数据D和U是否分别为“1”和“0”(步骤S202)。当在步骤S202的确定为“是”(即D=“1”和U=“0”,参见表3)时,由CPU核心31继续定时串行通信方式的接入子程序(步骤S202)。
此外,在步骤S202的确定为“否”(即数据D不是“1”而且数据U不是“0”)时,则CPU核心31确定是否数据D为“1”和数据U为“1”(步骤S203)。当确定D=“1”和U=“1”(在步骤S203为“是”,参见表4)时,CPU核心31执行定时并行通信方式的接入子程序(步骤S206)。
当在步骤S201至S203的任何上面的确定过程CPU核心不能找到肯定的回答时(在步骤S201至S203为“否”),则它确定任何外围设备不接到装置2(步骤S207),而且这个子程序结束。
现在详细地说明在上述步骤S204至S206所示的每个接入子程序。
首先,使用图12所示的每个信号的定时图说明图9所示的三线信号交换通信方式的接入子程序,图中标记t表示时间。
在图12中的间隔T11期间,CPU核心31读出“外围设备ID—2”(图9中步骤S301)。换句话说,在间隔T11期间由CPU核心接受R、L、D和U的数据ID—23、ID—22、ID—21和ID—20,并且确定是否ID—23到ID—20的每一个对应于“0h”到“Fh”。(参见表5中的ID)
                    表5
    外围设备   ID—2        备    注
    数字设备     0  控制小键盘、操作杆等
    模拟设备     1      模拟操作杆等
    指示设备     2  鼠标器,图形输入板等
      键盘     3         键盘等
    转接插座     4       转接插座等
    5
    6
    7
    8
    9
    A
    B
    C
    D
    外围设备#2     E       用于变换的ID
    F         非连接
除了读之外,CPU核心31查找表5中的读外围设备ID—2的每个值。例如,对于“外围设备ID—2”=oh,CPU核心31确定该外围设备是一个数字设备;对于“外围设备ID—2”=1h,该外围设备是一个模拟设备;对于“外围设备ID—2”=2h,则是一个指示设备,对于“外围设备ID—2”=3h,则是一个键盘,以此类推。
在这种确定之后,在下一个间隔T12期间CPU核心31读出数据长度(步骤S302)。即,如图1 2所示的,采用R、L、D和U的数据DSIZE0至DSIZE3确定数据长度。
然后CPU核心31在从图12中间隔T13开始的以后间隔期间读出该数据(步骤S303)。然后确定读出的数据数量是否达到该数据长度(步骤S304)。如果该确定为“否”,则过程返回到步骤S303再读出该数据。但是,在步骤S304的确定为“是”(即这时已经读出的数据量达到所确定的数据长度),这个子程序结束。
此外,现在利用图10和13说明图8所示的定时并行通信方式的接入子程序。
图13表示定时并行通信方式的定时图,它与图12中所示的定时图几乎相同。唯一的一个不同是在相同的定时,信号TR和TL二者总是变化。
首先,在图13的间隔T21期间,CPU核心31读出“外围设备ID—2”(图10步骤S401)。
具体地讲,在间隔T21期间由CPU核心31接受R、L、D和U的数据ID—23,ID—22,ID—22,和ID—20,并且它确定数据ID—23至数据ID—20。的每个数据是否对应于“0h”至“Fh”的任一个(见表5所示的ID)。CPU核心31查找表5中所读出的外围设备ID—2的每个值。例如,对于“外围设备ID—2”=0h,CPU核心31确定该外围设备为一个数字设备;对于“外围设备ID—2”=1h,则是一个模拟设备,对于“外围设备ID—2”=2h,则是一个指示设备,对于“外围设备ID—2”=3h,则是一个键盘,以此类推。
在此之后,在下一个间隔T22期间,CPU核心31通过接收R、L、D和U的数据DS1ZE0至DSIZE3读出该数据长度,如图13中所示的(图10中步骤S402)。
然后在从图13的间隔T23开始的以后间隔期间,CPU核心31读出该数据(步骤S403)。然后它确定读出数据的数量是否达到该数据长度(步骤S404)。如果该确定为“否”,则过程返回到步骤S403再读出该数据。但是,在步骤S404该确定为“是”(即这时已读出的数据量达到所确定的数据长度),这个子程序结束。
此外,根据图11和14及表6说明定时串行通信方式的接入子程序。图14说明定时串行方式的信号变化,在图中沿着过去的时间t只表示信号TH、TR和U的逻辑值。
这个通信方式只能得到数据U,数据U是在外围设备选择信号TH为“0”和在同时数据请求信号TR重复地为“1”和“0”时从一个外围设备提供的,信号TH和TR二者是从CPU核心31提供给该外围设备的。所得到的数据在表6中示出。
                  表6TH      TR    TL   R    L    D    U(输入) (输入)(GND)(GND)(GND)(vcc)(数据)       备注1      1     0    0    0    1     0       ID—1(第1)0      1     0    0    0    1     0       ID—2(第2)0    ↓↑    0    0    0    1    SMD30    ↓↑    0    0    0    1    SMD20    ↓↑    0    0    0    1    SMD10    ↓↑    0    0    0    1    SMD00    ↓↑    0    0    0    1   ID—230    ↓↑    0    0    0    1   ID—220    ↓↑    0    0    0    1   ID—210    ↓↑    0    0    0    1   ID—200    ↓↑    0    0    0    1   DSIZE30    ↓↑    0    0    0    1   DSIZE20    ↓↑    0    0    0    1   DSIZE10    ↓↑    0    0    0    1   DSIZE00    ↓↑    0    0    0    1    DATA70    ↓↑    0    0    0    1    DATA00    ↓↑    0    0    0    1     CCB0    ↓↑    0    0    0    1     10    ↓↑    0    0    0    1     10    ↓↑    0    0    0    1     00    ↓↑    0    0    0    1     0      结束MSID—第一
如表6中所示的,只在外围设备选择信号TH为“0”,数据请求信号TR以“1”和“0”的循环重复(在表6中以向上和向下箭头表示)时,信号TL和数据R及L都是“0”,且数据D为“1”,从线U通过管脚3顺序地提供包括SMD3至SMD0,ID—23至ID—20,DSIZE3至DSIZE0以及(数据)7至(数据)0。这些数据由CPU核心31读出。在它们中间,数据ID—23至ID—20的比特码型参见表5以便决定所接的外围设备类型(图11中步骤S501)。
CPU核心31读出由DSIZE0至DSIZE3表示的数据长度(步骤S502),因此可确定该数据长度。
然后在图14的所示的时间序列的预定间隔期间由CPU核心31接收该数据(步骤S503)。读出的数据量对照所确定的数据长度来确定该数据量是否达到该数据长度(步骤S504)。如果该确定是“否”,则过程返回到步骤503重复前述的数据读出。在步骤S504确定为“是”可结束这个子程序。
如已说明的,CPU核心31与外围设备交换信号,以便在“外围设备ID—1”,“外围设备ID—2”和数据长度“DSIZE”之后输入数据“DATA”。
当该数据输入到CPU核心31时,CPU核心31通过寄存器表34与主CPU21交换数据。
在上述实施例中,虽然子CPU25控制外围设备,但是如果主CPU21直接地接到外围设备时,主CPU21也可执行上述过程,以代替子CPU25。
此外,在本发明中可使用另一个识别通信方式的方法。如上所述,在定时并行通信方式中控制信号TR和TL的逻辑值相等(TR=TL),仅在规定管脚(D,TL,R.L)上的逻辑值是以规定方式变化的。在三线信号交换方式的情况下,控制信号TR和TL不同地变化。这能根据该连接器的管脚配置计算外围设备的识别数据并且使用该识别数据确定通信方式。
虽然已对照特别的实施例叙述本发明,便是该叙述仅仅是本发明应用的一个例子而不应作为限定。特别是,本发明的连接器、通信方式识别系统和外围设备控制系统不限于与博奕装置一起使用,而且也可应用到任何其它系统,这种系统使用一个处理单元和至少其一个外围设备。

Claims (36)

1.一种与数据处理装置一起使用的外围设备,所述装置有一个外设端口,该端口有由第一至第九管脚并且以第一至第九管脚的顺序设置构成的一组端子管脚,所述第一管脚指定用于接到电源和地电源之一,所述第九管脚指定用于接到电位和地电位的另一个,所述第二、第三、第七和第八管脚指定用于传输数据信号,所述第四至第六管脚指定用于传送控制信号,所述装置还具有根据从所述第二、第三、第七和第八管脚传送的数据信号选择与接到外围设备端口的外围设备通信的通信方,式的装置,所述外围设备包括:
一个插头连接器,它是可拆开地接到所述外围设备端口,所述插头连接器有一组端子管脚,它由第一至第九管脚构成,并且以相应于该外围设备端的所述第一至第九管脚的第一至第九管脚顺序排列成行;
一条电缆,包括将所述插头连接器的端子管脚与在所述外围设备印刷电路板上的端子连接的多条连线;和
用于传送包括识别数据的数据信号的装置,该识别数据代表当所述插头连接器接到所述外围设备端口时经过所述第二、第三、第七和第八管脚的至少一个管脚、与从所述装置提供的时钟信号同步的所述外围设备的通信方式。
2.根据权利要求1的外围设备,其中所述第四管脚指定用于传送激活该外围设备的信号,所述第五管脚指定用于传送时钟信号,其中所述外围设备还包括用于经过所述第六管脚传送应答信号到该装置的装置,和经过第二、第三、第七和第八管脚以与该时钟信号同步地传送数据信号到该装置的装置。
3.根据权利要求1的外围设备,其中所述第四管脚指定用于传送激活该外围设备的信号,所述第五管脚指定用于传送该时钟信号,其中所述外围设备进一步包括用于短路所述第六管脚与所述第五管脚的装置,和用于经所述第二、第三、第七和第八管脚、与时钟信号同步地传送并行数据信号到该装置的装置。
4.根据权利要求1的外围设备,其中所述第四管脚指定用于传送激活该外围设备的信号,所述第五管脚指定用于传时钟信号,其中所述外围设备还包括用于短路所述第二管脚与所述第一管脚的装置,用于短路所述第六至第八管脚与所述第九管脚,用于经过所述第三管脚与该时钟信号同步地传送串行数据信号到该装置的装置。
5.一种与数据处理装置一起使用的外围设备,该数据处理装置具有一个外设端口,所述外围设备的插头连接器可拆开地连接到该外围设备端口,所述外围设备包括:
一个插头连接器,它可拆开地连接到所述外围设备端口,所述插头连接器有一组端子管脚,包括第一至第九管脚并且以第一至第九管脚的顺序排列成行,所述第一管脚指定接到电源和地电源之一,所述第九管脚指定接到电源和地电位的另一个,所述第二、第三、第七和第八指定用于传送数据信号,所述第四至第六管脚指定用于传送控制信号;
一条电缆,包括多条连线,这些连线连接所述插头连接器的端子管脚与在所述外围设备印刷电路板上的端子;和
用于传送包括识别数据信号的装置,该识别数据代表当所述插头连接器接到所述外围设备端口时经过所述第二、第三、第七和第八管脚的至少一个管脚,与从所述装置提供的时钟信号同步的所述外围设备的通信方式。
6.一种与数据处理装置一起使用的外围设备,该数据处理装置具有一个插座连接器,该连接器具有该外围设备的插头连接器可拆开地连接的一组插座管脚,所述外围设备包括:
一个插头连接器,它可拆开地接到该插座连接器,所述插头连接器具排列成行并且相应于该插座管脚的一组插头管脚,所述插头管脚包括一对第一管脚,指定接到固定电位,至少一个第二管脚指定用于传送数据信号,和第三管脚指定用于传送控制信号;
用于配置所述的插头管脚组,使得该配置的安排指示该外围设备的通信方式的装置;
一条电缆,包括连接插头管脚与所述外围设备的印刷电路板上的端子的多条连线;和
用于传送包括识别数据的数据信号的装置,该识别数据代表当所述插头连接器接到所述外围设备端口时,经过至少一个第二管脚、与经过所述第三管脚之一从所述装置提供的时钟信号同步地所述外围设备的通信方式。
7.根据权利要求6的外围设备,其中所述配置装置包括用于短路规定的管脚的装置。
8.一种与数据处理装置一起使用的外围设备,该数据处理装置具有九个插座管脚的插座连接器,使外围设备的插头连接器可拆开地接到该插座连接器,所述外围设备包括:
一个插头连接器,它可拆开地接到所述插座连接器,所述插头连接器具有相应于该插座管脚排列的九个插头管脚,所述插头管脚包括指定接到固定电位的一对第一管脚,指定用于传送数据信号的四个第二管脚,和指定用于传送控制信号的三个第三管脚;
一条电缆,它包括用于连接所述插头连接器的端子管脚与所述外围设备印刷电路板上的端子的多条连线;
用于将所述第三管脚的其中两个管脚相互短路的装置;知
用于传送并行数据信号的装置,该数据信号包括识别数据,该识别数据代表在所述插头连接器接到所述外围设备端口时经过第二管脚、与从所述装置的一个所述第三管脚提供的时钟信号同步的所述外围设备的通信方式。
9.根据权利要求8的外围设备,其中所述短路装置在所述插头连接器上形成的。
10.根据权利要求9的外围设备,其中所述电缆连线的数量少于所述插座管脚数量。
11.一种与数据处理装置一起使用的外围设备,该数据处理装置具有九个插座管脚的插座连接器,该外围设备的插头连接器可拆开地接到该插座连接器,所述外围设备包括:
一个插头连接器,它可拆开地接到所述插座连接器,所述插头连接器具有相应于该插座管脚排列的九个插头管脚,所述插头管脚包括指定接到固定电位的一对第一管脚,指定用于传送数据信号的一个第二管脚,和指定用于传送控制信号的两个第三管脚;
一条电缆,它包括连接所述插头连接器的端子管脚与所述外围设备印刷电路板上的端子的多条连线;
用于将除所述第一至第三管脚之外的其余管脚短路到所述第一管脚的至少一个管脚的装置;和
用于传送串行数据信号的装置,该数据信号包括识别数据,该识别数据代表在所述插头连接器接到所述外围设备端口时经过所述第二管脚,与从所述装置的一个所述第三管脚提供的时钟信号同步的所述外围设备通信方式。
12.根据权利要求11的外围设备,其中所述短路装置是在所述插头连接器中形成的。
13.根据权利要求11的外围设备,其中所述电缆连线的数量少于所述插座管脚的数量。
14.在一个数据处理装置与一个外围设备的组合中,包括:
所述装置具有排列成行的多个端子管脚的一个外围设备端口,所述端子管脚包括一对第一管脚,一个管脚指定接到电源和地电位之一,而另一管脚指定接到电源和地电位的另一个,至少第二管脚之一指定用于传送数据信号,多个第三管脚指定用于传送控制信号,所述装置还具有根据从所述至少一个第二管脚传送的数据信号选择与接到该外围设备端口的外围设备通信的通信方式的装置,用于经一个所述第三管脚传送时钟信号到所述外围设备的装置,和用于以所选择的通信方式与所接的外围设备进行通信的装置;
所述外围设备具有可拆开地接到所述外围设备端口的一个插头连接器,所述插头连接器具有数量相同并相应于所述外围设备端口的端子管脚排列成行构成的多个端子管脚,所述外围设备还具有一条电缆,它包括连接所述插头连接器的端子管脚与所述外围设备印刷电路板上的端子的多条连线,和用于传送数据信号的装置,该数据信号包括代表在所述插头连接器接到所述外围设备端口时经过到所述装置的所述至少一个第二管脚、与所述时钟信号同步所述外围设备通信方式的识别数据。
15.根据权利要求14的组合,其中所述外围设备端口包括四个第二管脚和三个第三管脚,所述第二和第三管脚排列在所述那对的第一管脚之间的行中。
16.根据权利要求15的组合,其中所述插头连接器包括一对第一管脚,四个第二管脚和三个第三管脚,每个相应于在所述外围设备端口中的每个管脚进行排列。
17.根据权利要求16的组合,其中所述装置还包括经过不同于传送该时钟信号的管脚的外围设备端口中所述第三管脚之一传送用于启动所述外围设备的信号的装置,所述外围设备还包括经过所述外围设备端口中所述第三管脚的其余管脚传送应答信号到该装置的装置,和该数据信号是经过所述四个第二管脚传送的。
18.根据权利要求16的组合,其中所述装置还包括经过不同于传送该时钟信号的管脚的外围设备端口中所述第三管脚之一传送启动所述外围设备的信号的装置,所述外围设备还包括用于短路除了传送该启动信号的管脚以外的两个第三管脚的装置,和用于经过所述四个第二管脚传并行数据信号的装置。
19.根据权利要求16的组合,其中所述装置还包括经过不同于传送该时钟信号的管脚的外围设备端口的所述第三管脚之一传送启动所述外围设备的信号的装置,所述外围设备还包括经过第二管脚之一传送串行数据信号到所述装置的装置,和用于短路第三管脚的剩余管脚的装置。
20.在一个数据处理装置和一个外围设备的组合中,包括:
所述装置具有一个插座连接器,该插座连接器具有由第一至第九管脚、以第一至第九管脚的顺序排列为行构成的一组插座管脚,所述第一管脚指定接到电源和地电位之一,所述第九管脚指定接到电源和地电位的另一个,所述第二、第三、第七和第八管脚指定用于传送数据信号,所述第四至第六管脚拽定用于传送控制信号,
所述装置还包括第一装置,用于向所述第四管脚指定启动所述外围设备信号,第二装置,用于读出在所述第二、第三、第七和第八管脚产生的数据信号,第三装置,根据由所述第二装置读出的数据信号用于选择与接到该外围设备端口的外围设备通信的通信方式,用于传送时钟信号到所述第五管脚的第四装置,和以所述选择的通信方式与所连接的外围设备进行通信的第五装置;
所述外围设备有一个插头连接器,它可拆开地连接到所述插座连接器,所述插头连接器具有以相同数量配置的第一至第九管脚构成、并且以相应于所述插座管脚的第一至第九管脚的顺序排列成行的一组插头管脚,
所述外围设备还包括一条电缆,它包括连接这些插头管脚与所述外围设备的印刷电路板上的端子的多条连线,和用于传送数据信号的第六装置,该数据信号包括代表在所述插头连接器插入所述插座连接器时经过至少所述第二、第三、第七和第八插头管脚之一到所述装置、与所述时钟信号同步的所述外围设备通信方式的识别数据。
21.根据权利要求20的组合,其中所述外围设备还包括第七装置,用于经过第六插头管脚传送应答信号到该装置,和该数据信号是经过所述第二、第三、第七和第八插头管脚传送的。
22.根据权利要求20的组合,其中所述外围设备还包括第七装置,用于短路第六插头管脚与第五插头管脚,和第八装置,用于经过所述第二、第三、第七和第八插头管脚传送并行数据信号。
23.根据权利要求20的组合,其中所述外围设备还包括第七装置,用于经过第三插头管脚传送串行数据信号,第八装置,用于短路第二插头管脚与第一插头管脚,和第九装置,用于短路第六至第八插头管脚与第九插头管脚。
24.一种与一个信息处理装置一起使用的外围设备,所述装置有一个外围设备端口,该外围设备端口具有由第一至第九管脚组成并且以第一至第九管脚的顺序排列成行的一组端子管脚,所述第一管脚指定接到电源和地电位之一,所述第九管脚指定接到电源和地电位的另一个,所述第二、第三、第七和第八管脚指定用于传送数据信号,所述第四至第六管脚指定用于传送控制信号,所述装置具有根据从第二、第三、第七和第八管脚传送的数据信号选择与接到该外围设备端口的外围设备进行通信的通信方式的装置,所述外围设备包括:
一个插头连接器,它可拆开地接到所述外围设备端口,所述插头连接器具有由第一至第九管脚组成的并且以相应于外围设备端口的所述第一至第九管脚的第一至第九管脚的顺序排列成行的一组端子管脚;
用于传送数据信号的装置,该数据信号包括代表在所述插头连接器插入所述外围设备端口时经过至少所述第二、第三、第七和第八管脚、与从所述装置提供的时钟信号同步的所述外围设备通信方式的识别数据。
25.一种与信息处理装置一起使用的外围设备,该信息处理装置有一个插座连接器,该插座连接器具有一组插座管脚,该外围设备的一个插头连接器可拆开地接到该插座连接器,所述外围设备包括:
一个插头连接器,它可拆开地连接到该插座连接器,所述插头连接器具有排成到并且相应于该插座管脚的一组插头管脚,所述插头管脚包括指定接到固定电位的一对第一管脚,用于传送数据信号的至少一个第二管脚,和指定用于传送控制信号的第三管脚,所述插头管脚组被配置成代表外围设备的通信方式;和
用于传送数据信号的装置,该数据信号包括代表在所述插头连接器接到所述外围设备端口时经过至少一个第二管脚,与从所述装置所述第三管脚之一提供的时钟信号同步的所述外围设备通信方式的识别数据。
26.一种用于博奕装置的外围设备,该装置具有一组九个插座管脚的一个插座连接器,该外围设备的插头连接器可拆开地连接到插座连接器,所述外围设备包括:
一个插头连接器,它可拆开地接到该插座连接器,所述插头连接器有一组九个插头管脚,从第一至第九管脚排到成行并且相应于所述插座管脚,第一管脚指定给电源电位,第九管脚指定给地电位,第六管脚指定用于从该外围设备向该博奕装置传送控制信号,和
用于向该博奕装置传送代表三线信号交换型通信方式的数据信号的装置,它包括在从该博奕装置提供给第四管脚的“1”、到第五管脚的“1”的控制信号以及给第四管脚的“0”和第五管脚的“1”的控制信号时用于分别提供数据信号“0”给第七管脚、“0”给第八管脚,“0”给第二管脚和“1”给第三管脚的装置,其中“1”代表电源电位,和“0”代表地电位,因而该博奕装置确定连接到该插座连接器的该外围设备是三线信号交换型的通信方式。
27.一种用于博奕装置的外围设备,该装置具有一组九个插座管脚的一个插座连接器,该外围设备的一个插头连接器可拆开地接到该插座连接器,所述外围设备包括:
一个插头连接器,它可拆开地连接到该插座连接器,所述插头连接器具有一组九个插头管脚,从第一至第九管脚排列成行并且相应于所述插座管脚,第一管脚指定给电源电位,第二管脚指定给地电位,第六管脚指定用于从该外围设备向该博奕装置传送控制信号,和
用于向博奕装置传送代表定时并行型通信方式的数据信号的装置,它包括用于连接第五管脚与第六管脚的装置,和在从该博奕装置提供给第四管脚“1”和第五管脚“1”的控制信号以及提供给第四管脚“0”和第五管脚“1”的控制信号时分别提供给第七管脚“0”,第八管脚“0”,第二管脚“1”,第三管脚“1”的数据信号的装置,其中“1”代表电源电位和“0”代表地电位,因而该博奕装置确定连接到该插座连接器的外围设备是定时并行型的通信方式。
28.一种用于博奕装置的外围设备,该装置具有一组九个插座管脚的一个插座连接器,该外围设备的插头连接器可拆开地连接到该插座连接器,所述外围设备包括:
一个插头连接器,它可拆开地接到该插座连接器,所述插头连接器具有一组九个插头管脚,从第一至第九管脚排列成行并且相应于所述插座管脚,第一管脚指定给电源电痊,第九管脚指定给地电位,和
用于向该博奕装置传送代表定时串行型通信方式的数据信号的装置,它包括连接第二管脚与第一管脚的装置,用于连接第六、第七和第八管脚与第九管脚的装置,和在从该博奕装置提供给第四管脚“1”和第五管脚“1”的控制信号以及给第四管脚“0”和第五管脚“1”的控制信号时分别提供给第七管脚“0”,第八管脚“0”,第二管脚“1”和第三管脚“0”,其中“1”代表电源电位和“0”代表地电位,因而该博奕装置确定接到该插座连接器的外围设备是定时串行型的通信方式。
29.一种用于博奕装置的外围设备,该装置有一个连接器端口,该外围设备的插头连接器可拆开地接到该端口,包括:
一个插头连接器,它可拆开地接到该插座端口,所述插头连接器有一组九个插头管脚,从第一至第九排列成行,第一管脚接到电源,第九管脚接地电位,和
向该博奕装置传送指示三线信号交换型通信方式的数据信号的装置,包括响应从该博奕装置的控制信号提供给第二管脚“0”和第三管脚“1”的数据信号的装置,其中“1”代表电源电位和“0”代表地电位,因而该博奕装置确定接到该连接器端口的外围设备是三线信号交换型通信方式。
30.一种用于博奕装置的外围设备,该装置有一个连接器端口,该外围设备的插头连接器可拆开地连接到该端口,包括:
一个插头连接器,它可拆开地连接到该插座端口,所述插头连接器有一组九个管脚,从第一至第九排列成行,第一管脚接到电源,第九管脚接到地电位,和
向该博奕装置传送指示时钟并行型通信方式的数据信号的装置,它包括连接第五管脚与第六管脚的装置和响应从该博奕装置来的控制信号提供给第二管脚“1”和第三管脚“1”的数据信号的装置,其中“1”代表电源电位和“0”代表地电位,因而该博奕装置确定接到该连接器端口的外围设备是定时并行型通信方式。
31.一种用于博奕装置的外围设备,该装置有一个连接器端口,该外围设备的插头连接器可拆开地连接到该端口,包括:
一个插头连接器,它可拆开地连接到该插座端口,所述插头连接器有一组九个插头管脚,从第一至第九管脚排列成行,第一管脚接到电源,第九管脚接到地电位,和
向该博奕装置传送指示定时串行型通信方式的数据信号的装置,包括连接第二管脚与第一管脚的装置,连接第六、第七和第八管脚与第九管脚的装置,和响应该博奕装置来的控制信号提供给第二管脚“1”和第三管脚“0”的数据信号的装置,其中“1”代表电源电位和“0”代表地电痊,因而该博奕装置确定接到该连接器端口的外围设备是定时串行型的通信方式。
32.一种用于博奕装置的外围设备,通过连接到所述博奕装置的插座连接器而使用该装置,所述外围设备具有可拆开地接到所述插座连接器的一个插头连接器,所述插头连接器有九个连接器管脚,相应于所述插座连接器排列成行,所述连接器管脚包括第一管脚、第二管脚、第三管脚、第四管脚、第五管脚、第六管脚、第七管脚、第八管脚和第九管脚,第一管脚接到电源电位和第九管脚接到从该博奕装置来的地电位,在“1”代表电源电位和“0”代表地电位的情况下,当在第一方式或第二方式从所述博奕装置交替地给所述外围设备提供控制信号时,所述插头连接器经过第一管脚、第八管脚,第二管脚和第三管脚向所述博奕装置提供从外围设备来的数据,这样在第一方式中第四管脚变为“1”和第五管脚变为“1”,因此在第二方式中第四管脚变为“0”和第五管脚变为“1”,其中当控制信号为第一方式或第二方式时,该博奕装置根据从第七管脚、第八管脚、第二管脚和第三管脚来的数据确定外围设备ID,和该博奕装置确定外围设备和博奕适配器之间的选择方式是TH/TR通信方式。
33.根据权利要求32的用于博奕装置的外围设备,所述外围设备包括由游戏者人工操作的放置在其上的多个按键的一个标准控制小键盘。
34.根据权利要求33的用于博奕装置的外围设备,所述外围设备被构成,使得当所述博奕装置给所述控制小键盘提供控制信号使得第四管脚为“1”和第五管脚这“1”时,该控制小键盘将数据传送给所述博奕装置,使第七管脚为“指定给一个键的信号”,第八管脚为“1”,第二管脚为“0”,和第三管脚为“0”,而当所述博奕装置给所述控制小键盘提供控制信号使得第四管脚为“0”和第五管脚为“1”时,该控制小键盘给所述博奕装置发回数据使第七管脚,第八管脚,第二管脚和第三管脚每个为一个不同的“指定给一个键的信号”。
35.根据权利要求33的用于博奕装置的外围设备,所述外围设备被构成,使得在所述两个数据选择信号经过所述第四和第五管脚从所述博奕装置提供给所述控制小键盘时,该控制小键盘为多个键准备所述信号,该信号预分类为每组4比特数据的四个组,以响应这两个数据选择信号的比特组合,和该控制小键盘经过所述第七管脚,第八管脚,第二管脚和第三管脚将准备的4比特数据传回给所述博奕装置。
36.根据权利要求34的用于博奕装置的外围设备,所述外围设备被构成,使得在所述两个数据选择信号经过所述第四和第五管脚从所述博奕装置提供给所述控制小键盘时,所述控制小键盘为多个键准备所述信号,响应这两个数据选择信号的比特组合,所述信号被预类为四组,每组4比特数据,和该控制小键盘经过所述第七管脚,第八管脚,第二管脚和第三管脚将这种准备的4比特数传回给所述博奕装置。
CN95116842A 1994-10-12 1995-09-21 数据处理装置与其外围设备之间通信的改进 Pending CN1128368A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP24658194 1994-10-12
JP246581/94 1994-10-12
JP246580/94 1994-10-12
JP24658094 1994-10-12

Publications (1)

Publication Number Publication Date
CN1128368A true CN1128368A (zh) 1996-08-07

Family

ID=26537801

Family Applications (1)

Application Number Title Priority Date Filing Date
CN95116842A Pending CN1128368A (zh) 1994-10-12 1995-09-21 数据处理装置与其外围设备之间通信的改进

Country Status (3)

Country Link
EP (1) EP0716392B1 (zh)
CN (1) CN1128368A (zh)
DE (2) DE69512873D1 (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100340943C (zh) * 2001-05-07 2007-10-03 三星电子株式会社 计算机及其数据通信控制方法
CN102938831A (zh) * 2011-08-16 2013-02-20 宏达国际电子股份有限公司 电子装置的控制电路以及显示装置
CN102938831B (zh) * 2011-08-16 2016-12-14 宏达国际电子股份有限公司 电子装置的控制电路以及显示装置
CN109845194A (zh) * 2016-09-30 2019-06-04 惠普发展公司,有限责任合伙企业 安全的外围设备通信

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB8711796D0 (en) * 1987-05-19 1987-06-24 Cambridge Computer Ltd Microcomputers
JPH061066A (ja) 1992-06-19 1994-01-11 Ricoh Co Ltd 可逆的熱発色性組成物およびそれを用いた記録媒体
AU3594793A (en) * 1993-01-27 1994-08-15 Life Fitness Physical exercise video system
JP2784307B2 (ja) 1993-02-26 1998-08-06 本田技研工業株式会社 自動加工方法および装置
KR950703188A (ko) 1993-06-30 1995-08-23 이리마지리 쇼우이찌로 화상 처리 장치 및 방법 및 화상 처리부를 갖고 있는 게임기(Image Processing Device and Method Therefor, and Game Machine Having Image Processing Part)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100340943C (zh) * 2001-05-07 2007-10-03 三星电子株式会社 计算机及其数据通信控制方法
CN102938831A (zh) * 2011-08-16 2013-02-20 宏达国际电子股份有限公司 电子装置的控制电路以及显示装置
CN102938831B (zh) * 2011-08-16 2016-12-14 宏达国际电子股份有限公司 电子装置的控制电路以及显示装置
CN109845194A (zh) * 2016-09-30 2019-06-04 惠普发展公司,有限责任合伙企业 安全的外围设备通信
US11321267B2 (en) 2016-09-30 2022-05-03 Hewlett-Packard Development Company, L.P. Safe peripheral device communications
CN109845194B (zh) * 2016-09-30 2022-06-14 惠普发展公司,有限责任合伙企业 安全的外围设备通信的主机计算设备、外围附件及方法

Also Published As

Publication number Publication date
DE69512873D1 (de) 1999-11-25
EP0716392A1 (en) 1996-06-12
DE716392T1 (de) 1997-03-13
EP0716392B1 (en) 1999-10-20

Similar Documents

Publication Publication Date Title
AU695704B2 (en) Improvement in communication between data processing apparatus and peripheral device thereof
CN1249603C (zh) 带有模/数变换器的单片微计算机
US5630170A (en) System and method for determining peripheral's communication mode over row of pins disposed in a socket connector
CN1103956C (zh) 接口切换装置及使用其的打印机和多功能图像处理装置
CN1111824C (zh) 三维图像处理装置
EP0715173A2 (en) Device for inspecting wiring harness
CN87107950A (zh) 盒式存储磁带机和数据处理设备
CN101031807A (zh) 测试装置、配置方法、及设备接口
CN101859288A (zh) 一种板载isp存储器芯片的pcb拼板及其烧录方法
CN1128368A (zh) 数据处理装置与其外围设备之间通信的改进
US20030226129A1 (en) Interactive floor planner apparatus
JP4495557B2 (ja) 半導体集積回路のレイアウト装置、半導体集積回路のレイアウトプログラムおよび半導体集積回路のレイアウトシステム
JP2004047858A (ja) 部品実装装置
KR100356876B1 (ko) 게임 장치, 주변 장치 및 중계 장치
CN101642825B (zh) 线路板雕刻机刀具的自动选择方法
JP2004235575A (ja) 分割基板
JP2526518B2 (ja) ユニバ―サルボ―ド
CN1131299A (zh) 带有打印机的图象控制器
CN220671580U (zh) 服务器板卡测试平台、治具及系统
JP3025870U (ja) 周辺機器用コネクタ
JP4596590B2 (ja) ドライバ制御方法及びその方法を利用する表示装置
CN1104048C (zh) 生成半导体装置的核的方法和生成该核的半导体装置的制造装置
CN1205788A (zh) 用于设置集成电路的操作模式的方法和集成电路
JP3298342B2 (ja) 誤接続防止方法
JP2000090139A (ja) 基板配線パターンの結線情報生成方法

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication