CN112820225A - 一种数据缓存电路、显示面板及显示装置 - Google Patents

一种数据缓存电路、显示面板及显示装置 Download PDF

Info

Publication number
CN112820225A
CN112820225A CN201911120068.2A CN201911120068A CN112820225A CN 112820225 A CN112820225 A CN 112820225A CN 201911120068 A CN201911120068 A CN 201911120068A CN 112820225 A CN112820225 A CN 112820225A
Authority
CN
China
Prior art keywords
gate
signal
output end
data
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201911120068.2A
Other languages
English (en)
Other versions
CN112820225B (zh
Inventor
兰荣华
张俊瑞
朱学辉
王志东
周丽佳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201911120068.2A priority Critical patent/CN112820225B/zh
Priority to US17/007,170 priority patent/US10997892B1/en
Publication of CN112820225A publication Critical patent/CN112820225A/zh
Application granted granted Critical
Publication of CN112820225B publication Critical patent/CN112820225B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Abstract

本申请公开了一种数据缓存电路、显示面板及显示装置,用以简化数据缓存电路结构,减小数据缓存电路的功耗及面积。数据缓存电路包括环形信号计数器,开关模块和第一锁存模块;环形信号计数器的输出端与开关模块的控制端连接;开关模块的输出端与第一锁存模块的控制端连接;环形信号计数器用于输入数据传输启动信号和时钟信号生成并输出计数控制信号;开关模块的时钟信号端用于输入时钟信号,开关模块用于根据输入的计数控制信号和时钟信号生成并输出数据缓存控制信号;第一锁存模块的数据信号输入端用于输入数据信号;第一锁存模块用于根据第一锁存模块的控制端输入的数据缓存控制信号对数据信号进行锁存;第一锁存模块的输出端用于输出数据信号。

Description

一种数据缓存电路、显示面板及显示装置
技术领域
本申请涉及显示技术领域,尤其涉及一种数据缓存电路、显示面板及显示装置。
背景技术
显示产品驱动电路中的数据缓存电路将经过串并转换模块发送的数据信号进行缓存与输出。由于串并转换模块传来的数据具有不同的数据格式,现有技术中的数据缓存电路需要设计不同的控制信号来控制不同格式下的数据进行缓存,现有技术的方案通过设计模值不同的计数器,如图1所示,计数器包括模6计数器和模8计数器,计数器的输入端输入数据计数启动信号EN以及时钟信号CLK1、CLK2,其中,模6计数器输出端与包括12个开关(switch)的开关阵列连接,模6计数器用于对3bit模式数据进行计数以控制开关阵列产生数据缓存控制信号,模8计数器的输出端与包括8个switch的开关阵列连接,模8计数器用于对4bit模式数据进行计数以控制开关阵列产生数据缓存控制信号,8个switch的开关阵列还与1bit模式数据的时钟信号端连接,用于产生1bit模式数据的数据缓存控制信号。并且,开关阵列的输出端与12个六选一锁存器连接,在不同数据格式的数据缓存控制信号的控制下,对不同格式下的数据进行缓存。因此,现有技术的数据缓存电路的电路结构需要加入大量的组合逻辑器件,占用较大的版图面积,且功耗较高。
综上,现有技术提供的数据缓存电路的控制信号产生复杂,电路结构复杂,电路的面积大以及电路功耗高。
发明内容
本申请实施例提供了一种数据缓存电路、显示面板及显示装置,用以简化数据缓存电路结构,减小数据缓存电路的功耗及面积。
本申请实施例提供的一种数据缓存电路,所述数据缓存电路包括:环形信号计数器,多个开关模块,以及多个第一锁存模块;
所述环形信号计数器的输出端与所述开关模块的控制端连接;
一个所述开关模块的输出端与一个或多个所述第一锁存模块的控制端连接;
所述环形信号计数器用于输入数据传输启动信号和时钟信号,并生成并输出计数控制信号;
所述开关模块的时钟信号端用于输入所述时钟信号,所述开关模块用于根据所述开关模块的控制端输入的所述计数控制信号以及所述时钟信号生成并输出数据缓存控制信号;
所述第一锁存模块的数据信号输入端用于输入与数据格式对应的数据信号;所述第一锁存模块用于根据所述第一锁存模块的控制端输入的所述数据缓存控制信号对所述数据信号进行锁存;所述第一锁存模块的输出端用于输出所述数据信号。
本申请实施例提供的数据缓存电路,由于利用环形信号计数器对不同数据格式的数据进行计数,因此,在数据传递的过程中,只需要一组计数控制信号控制开关模块即可完成复杂的数据传输,无需针对不同数据格式的数据设计产生不同控制信号的电路,在简化了计数控制信号的同时,也简化了电路结构,减小了电路的面积和功耗。
可选地,所述环形信号计数器包括:启动模块和多个级联的第二锁存模块;
所述启动模块用于根据输入的所述数据传输启动信号生成并输出计数启动信号;
所述第二锁存模块的输入端与所述启动模块的输出端或上一级所述第二锁存模块的输出端连接;
所述第二锁存模块的输出端与至少一个所述开关模块的控制端连接,并且最后一级所述第二锁存模块的输出端与所述启动模块的输入端连接;
多个级联的所述第二锁存模块的控制端用于输入所述时钟信号;
第一级所述第二锁存模块用于:根据所述计数启动信号和所述时钟信号,通过所述第一级所述第二锁存模块的输出端选择输出所述计数控制信号或持续低电平信号;除所述第一级所述第二锁存模块之外的所述第二锁存模块用于:根据上一级所述第二锁存模块输出的所述计数控制信号和所述时钟信号,通过所述第二锁存模块的输出端选择输出所述计数控制信号或持续低电平信号。
可选地,所述启动模块包括:第一或门;所述第一或门的第一输入端用于输入所述数据传输启动信号,所述第一或门的输出端用于输出计数启动信号,所述第一或门的第二输入端与最后一级所述第二锁存模块的输出端连接;
所述第二锁存模块包括:第一传输门,第二传输门,第一与非门,以及第一非门;
所述第一传输门的输入端与所述第一或门的输出端连接或者与上一级所述第二锁存模块的输出端连接,所述第一传输门的第一控制端和所述第二传输门的第一控制端用于输入所述时钟信号,所述第一传输门的第二控制端和所述第二传输门的第二控制端用于输入所述时钟信号的反向信号;
所述第一传输门的输出端与所述第一与非门的第二输入端连接;
所述第二传输门的输入端与所述第一非门的输出端连接,所述第二传输门的输出端与所述第一与非门的第二输入端连;
所述第一与非门的第一输入端用于输入复位信号,所述第一与非门的输出端与所述第一非门的输入端连接,且所述第一与非门通过所述第一与非门的输出端选择输出所述计数控制信号或持续低电平信号。
可选地,所述开关模块包括:第三传输门,第四非门,第五非门,第六非门,以及第一晶体管;
所述第三传输门的输入端用于输入所述时钟信号,所述第三传输门的第一控制端与所述第四非门的输出端连接,所述第三传输门的第二控制端与所述第四非门的输入端连接,所述第三传输门的输出端与所述第五非门的输入端连接;
所述第四非门的输入端与所述第二锁存模块的输出端连接;
所述第五非门的输出端与所述第六非门的输入端连接;
所述第一晶体管的控制极与所述第四非门的输出端连接,所述第一晶体管的第一极与所述第五非门的输入端连接,所述第一晶体管的第二极接地;
所述第六非门的输出端与所述第一锁存模块的控制端连接,所述第六非门用于通过所述第六非门的输出端选择输出所述时钟信号或持续低电平信号。
可选地,所述开关模块的数量与所述第二锁存模块的数量相等;所述第二锁存模块的输出端与一个所述开关模块的控制端连接。
这样,开关模块设置的数量最少,并且由于每一开关模块与多个第一锁存模块连接,因此第一锁存模块设置的数量也最少,从而可以最大限度的减少数据缓存电路中逻辑器件的数量、减小数据缓存电路所占面积和功耗。
可选地,每一个所述开关模块的输出端与三个所述第一锁存模块的控制端连接。
可选地,所述第一锁存模块包括:N选1数据选择模块,以及第一逻辑组合模块;
所述N选1数据选择模块包括:N个第一与门,N个第四传输门,以及N个第七非门;
所述第一逻辑组合模块包括:第二与非门,第八非门,第九非门,第五传输门,以及第二或门;
所述第一与门的第一输入端输入数据指示信号;所述第一与门的第二输入端输入所述数据缓存控制信号;每一所述第一与门的输出端与一个所述第四传输门的第二控制端连接,且每一所述第一与门的输出端与一个所述第七非门的输入端连接;所述第一与门的输出端与所述第二或门的输入端连接;
所述第四传输门的输入端用于输入与数据格式对应的数据信号;每一所述第四传输门的第一控制端与一个所述第七非门的输出端连接;所述第四传输门的输出端与所述第二与非门的第二输入端连接,且所述第四传输门的输出端与所述第五传输门的输入端连接;
所述第二或门的输出端与所述第九非门的输入端连接,所述第二或门的输出端与所述第五传输门的第一控制端连接;所述第五传输门的输出端与所述第八非门的输入端连接;所述第五传输门的第二控制端与所述第九非门的输出端连接;
所述第二与非门的第一输入端用于输入复位信号,所述第二与非门的输出端与所述第八非门的输入端连接;
其中,N为大于1的整数,且N为所述环形信号计数器传输的数据格式的总数量。
可选地,所述环形信号计数器包括4级所述第二锁存模块,所述数据缓存电路包括4个所述开关模块,所述第一锁存模块包括3选1数据选择模块。
本申请实施例提供的一种显示面板,包括本申请实施例提供的上述数据缓存电路;所述显示面板还包括:串并转换模块,以及像素电路;所述环形信号计数器的输入端与所述串并转换模块的输出端连接,所述第一锁存模块的输出端与所述像素电路连接。
本申请实施例提供的一种显示装置,包括本申请实施例提供的显示面板。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简要介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术提供的一种数据缓存电路的结构示意图;
图2为本申请实施例提供的一种数据缓存电路的结构示意图;
图3为本申请实施例提供的一种环形信号计数器的结构示意图;
图4为本申请实施例提供的一种第二锁存模块的结构示意图;
图5为本申请实施例提供的另一种第二锁存模块的结构示意图;
图6为本申请实施例提供的一种开关模块的结构示意图;
图7为本申请实施例提供的一种数据缓存电路的时序图;
图8为本申请实施例提供的一种第一锁存模块的结构示意图。
具体实施方式
本申请实施例提供了一种数据缓存电路,如图2所示,所述数据缓存电路包括:环形信号计数器1,多个开关模块2,以及多个第一锁存模块3;
所述环形信号计数器1的输出端与所述开关模块2的控制端连接;
一个所述开关模块2的输出端与一个或多个所述第一锁存模块3的控制端连接;
所述环形信号计数器1用于输入数据传输启动信号EN和时钟信号CLK,并生成并输出计数控制信号CNT;
所述开关模块2的时钟信号端用于输入所述时钟信号CLK,所述开关模块2用于根据所述开关模块的控制端输入的所述计数控制信号CNT以及所述时钟信号CLK生成并输出数据缓存控制信号Control;
所述第一锁存模块的数据信号输入端用于输入与数据格式对应的数据信号;所述第一锁存模块3用于根据所述第一锁存模块的控制端输入的所述数据缓存控制信号Control对数据信号进行锁存,所述第一锁存模块的输出端用于输出所述数据信号。
本申请实施例提供的如图2所示的数据缓存电路以包括四个开关模块为例进行举例说明,开关模块分别为Switch1、Switch2、Switch3、Switch4。Switch1、Switch2、Switch3、Switch4输入的计数控制信号CNT分别为CNT1、CNT2、CNT3、CNT。Switch1、Switch2、Switch3、Switch4输出的数据缓存控制信号Control分别为Control1、Control2、Control3、Control4。
本申请实施例提供的数据缓存电路,由于利用环形信号计数器对不同数据格式的数据进行计数,可以消除不同数据格式一串数据有效位数之间存在的差异,因此,在数据传递的过程中,只需要一组计数控制信号控制开关模块即可完成复杂的数据传输,无需针对不同数据格式的数据设计产生不同控制信号的电路,在简化了计数控制信号的同时,也简化了电路结构,减小了电路的面积和功耗。
可选地,如图3所示,所述环形信号计数器包括:启动模块11和多个级联的第二锁存模块12;
图3中以环形信号计数器包括四个级联的第二锁存模块为例进行举例说明,即环形信号计数器为模4环形信号计数器,四个级联的第二锁存模块分别为:latch1、latch 2、latch 3以及latch 4;
所述启动模块11用于根据输入的所述数据传输启动信号EN生成并输出计数启动信号;
所述第二锁存模块的输入端IN与所述启动模块11的输出端或上一级所述第二锁存模块12的输出端OUT连接;
所述第二锁存模块12的输出端OUT与至少一个所述开关模块的控制端连接,并且最后一级所述第二锁存模块12的输出端OUT与所述启动模块11的输入端连接;
多个级联的所述第二锁存模块12的控制端C用于输入所述时钟信号CLK;
第一级所述第二锁存模块latch1用于:根据所述计数启动信号和所述时钟信号,通过所述第一级所述第二锁存模块的输出端选择输出所述计数控制信号或持续低电平信号;除所述第一级所述第二锁存模块之外的所述第二锁存模块latch 2、latch 3以及latch4用于:根据上一级所述第二锁存模块12输出的所述计数控制信号和所述时钟信号,通过所述第二锁存模块的输出端选择输出所述计数控制信号或持续低电平信号。
时钟信号CLK1、时钟信号CLK2代表不同时刻的时钟信号,在具体实施时,多个级联第二锁存模块交替输入时钟信号CLK1、时钟信号CLK2。
可选地,如图3所示,所述启动模块包括:第一或门111;所述第一或门111的第一输入端用于输入所述数据传输启动信号EN,所述第一或门111的输出端用于输出计数启动信号,所述第一或门111的第二输入端与最后一级所述第二锁存模块12的输出端连接;
如图4所示,所述第二锁存模块包括:第一传输门121,第二传输门122,第一与非门123,以及第一非门124;
所述第一传输门121的输入端IN与所述第一或门111的输出端连接或者与上一级所述第二锁存模块12的输出端OUT连接,所述第一传输门121的第一控制端和所述第二传输门122的第一控制端用于输入所述时钟信号CLK,所述第一传输门121的第二控制端和所述第二传输门122的第二控制端用于输入所述时钟信号的反向信号CLKN;
所述第一传输门121的输出端与所述第一与非门123的第二输入端连接;
所述第二传输门122的输入端与所述第一非门124的输出端连接,所述第二传输门122的输出端与所述第一与非门123的第二输入端连接;
所述第一与非门123的第一输入端用于输入复位信号RST,所述第一与非门123的输出端与所述第一非门124的输入端连接,且所述第一与非门123的输出端OUT与开关模块的控制端连接,第一与非门123通过第一与非门123的输出端OUT选择输出所述计数控制信号或持续低电平信号。
可选地,如图5所示,所述第二锁存模块还包括第二非门125和第三非门126,所述第二非门125的输入端输入时钟信号CLK,所述第二非门125的输出端与第一传输门121的第一控制端连接,以使第一传输门121的第一控制端输入时钟信号的反向信号CLKN,所述第三非门126的输入端输入时钟信号CLK,所述第三非门126的输出端与第二传输门122的第二控制端连接,以使第二传输门122的第二控制端输入时钟信号的反向信号CLKN。
具体地,当数据传输启动信号EN为高电平信号时,触发环形信号计数器开始计数工作,启动模块11输出端输出高电平信号,第一传输门121的输入端输入高电平信号。当第一传输门开启、第二传输门关闭时,从第一传输门121的输入端IN输入的信号通过第二锁存模块的输出端OUT输出。
可选地,如图6所示,所述开关模块包括:第三传输门21,第四非门22,第五非门23,第六非门24,以及第一晶体管25;
所述第三传输门21的输入端IN用于输入所述时钟信号,所述第三传输门21的第一控制端与所述第四非门22的输出端连接,所述第三传输门21的第二控制端与所述第四非门22的输入端连接,所述第三传输门21的输出端与所述第五非门23的输入端连接;
所述第四非门22的输入端S与所述第二锁存模块的输出端连接;
所述第五非门23的输出端与所述第六非门24的输入端连接;
所述第一晶体管25的控制极与所述第四非门22的输出端连接,所述第一晶体管25的第一极与所述第五非门23的输入端连接,所述第一晶体管25的第二极接地;
所述第六非门24的输出端与所述第一锁存模块的控制端连接,所述第六非门24用于通过所述第六非门24的输出端选择输出所述时钟信号或持续低电平信号。
具体地,第四非门22的输入端S输入高电平信号时,第一晶体管25的控制极输入低电平,第一晶体管25关闭,第三传输门21打开,并通过第五非门23和第六非门24组成的缓冲器将从第三传输门21输入端IN输入的时钟信号传输到第六非门24的输出端OUT输出。第四非门22的输入端S接受到低电平信号时,第一晶体管25的控制极输入高电平,第一晶体管25打开,第三传输门21关闭,第六非门24的输出端OUT输出持续低电平信号。
可选地,本申请实施例提供的数据缓存电路中,所述开关模块的数量等于所述第二锁存模块的数量的整数倍。
例如,当环形信号计数器包括四个第二锁存模块时,数据缓存电路可以包括4M个开关模块,M为大于0的整数,每一第二锁存模块的输出端,与M个开关模块连接。
可选地,本申请实施例提供的数据缓存电路中,所述开关模块的数量与所述第二锁存模块的数量相等;所述第二锁存模块的输出端与一个所述开关模块的控制端连接。
这样,开关模块设置的数量最少,并且由于每一开关模块与多个第一锁存模块连接,因此第一锁存模块设置的数量也最少,从而可以最大限度的减少数据缓存电路中逻辑器件的数量、减小数据缓存电路所占面积和功耗。
以环形信号计数器包括四个第二锁存模块为例,在具体实施时,如图2所示、如图3所示,数据缓存电路包括四个开关模块,分别为Switch1、Switch2、Switch3、Switch4,latch1与Switch1连接、latch 2与Switch2连接、latch 3与Switch3连接,latch 4与Switch4连接。当第二锁存模块输入的时钟信号为CLK1时,与该第二锁存模块连接的开关模块的时钟信号端输入CLK2,当第二锁存模块输入的时钟信号为CLK2时,与该第二锁存模块连接的开关模块的时钟信号端输入CLK1。当数据缓存电路包括四个第二锁存模块和四个开关模块时,数据缓存电路的时序如图7所示。
可选地,如图1所示,本申请实施例提供的数据缓存电路中,每一个所述开关模块2的输出端与三个所述第一锁存模块3的控制端连接。
可选地,所述第一锁存模块包括:N选1数据选择模块,以及第一逻辑组合模块;
所述N选1数据选择模块包括:N个第一与门,N个第四传输门,以及N个第七非门;
所述第一逻辑组合模块包括:第二与非门,第八非门,第九非门,第五传输门,以及第二或门;
所述第一与门的第一输入端输入数据指示信号;所述第一与门的第二输入端输入所述数据缓存控制信号;
每一所述第一与门的输出端与一个所述第四传输门的第二控制端连接,且每一所述第一与门的输出端与一个所述第七非门的输入端连接;
所述第一与门的输出端还与所述第二或门的输入端连接;
所述第四传输门的输入端用于输入与数据格式对应的数据信号;每一所述第四传输门的第一控制端与一个所述第七非门的输出端连接;所述第四传输门的输出端与所述第二与非门的第二输入端连接,且所述第四传输门的输出端与所述第五传输门的输入端连接;
所述第二或门的输出端与所述第九非门的输入端连接,所述第二或门的输出端与所述第五传输门的第一控制端连接;所述第五传输门的输出端与所述第八非门的输入端连接;所述第五传输门的第二控制端与所述第九非门的输出端连接;
所述第二与非门的第一输入端用于输入复位信号,所述第二与非门的输出端与所述第八非门的输入端连接;
其中,N为大于1的整数,且N为所述环形信号计数器传输的数据格式的总数量。
即第四传输门的输入端对应于第一锁存模块的数据信号输入端,用于输入与数据格式对应的数据信号;第一锁存模块还具有数据指示信号输入端,第一与门的第一输入端对应于第一锁存模块的数据指示信号输入端,第一与门的第二输入端对应于第一锁存模块的控制端,用于输入数据缓存控制信号;第八非门的输出端对应于第一锁存模块的输出端,用于输出经过第一锁存模块缓存的数据信号。
接下来,以环形信号计数器传输1比特(bit)模式、3bit模式以及4bit模式共3种数据格式的数据为例,即N等于3,对本申请实施例提供的数据缓存电路中的第一锁存模块进行举例说明。如图8所示,第一锁存模块包括:3选1数据选择模块31,以及第一逻辑组合模块32;
3选1数据选择模块31包括:3个第一与门313,3个第四传输门311,以及3个第七非门312;
第一逻辑组合模块32包括:第二与非门321,第八非门322,第九非门324,第五传输门323,以及第二或门325;
三个第一与门313的第一输入端分别输入数据指示信号1bit_flag、3bit_flag以及4bit_flag;第一与门313的第二输入端输入数据缓存控制信号Control;每一第一与门313的输出端与一个第四传输门311的第二控制端连接,且每一第一与门313的输出端与一个第七非门312的输入端连接;3个第一与门313的输出端与第二或门的输入端连接;
第四传输门311的输入端用于输入与数据格式对应的数据信号,三个第四传输门311的输入端分别输入1bit_data、3bit_data以及4bit_data;每一第四传输门311的第一控制端与一个第七非门312的输出端连接;第四传输门311的输出端与第二与非门321的第二输入端连接,且第四传输门311的输出端与第五传输门323的输入端连接;
第二或门325的输出端与第九非门324的输入端连接,第二或门325的输出端与第五传输门323的第一控制端连接;第五传输门323的输出端与第八非门322的输入端连接;第五传输门323的第二控制端与第九非门324的输出端连接;
第二与非门321的第一输入端用于输入复位信号RST,第二与非门321的输出端与第八非门322的输入端连接。
具体的,在本申请实施例中,对于每一种数据格式的数据,当第一与门313输出高电平时,第四传输门311打开,将与数据格式对应的数据信号输入到第二与非门321的第二输入端;当三个第一与门的输出端的信号均为低电平时,从第五传输门第二控制端输入的信号为高电平,第五传输门323打开;第八非门322的输出端用于输出通过数据缓存电路缓存的数据;第二与非门321的第一输入端输入的复位信号RST低电平有效,当复位信号RST为低电平信号时,第一锁存模块清零。
可选地,本申请实施例提供的数据缓存电路,所述环形信号计数器包括4级所述第二锁存模块,所述数据缓存电路包括4个所述开关模块,所述第一锁存模块包括3选1数据选择模块。
需要说明的是,通常情况下对于显示产品中的数据缓存电路,数据格式包括1bit模式、3bit模式以及4bit模式共3种数据格式,当需要传输3种数据格式的数据时,环形信号计数器包括4级所述第二锁存模块,即环形信号计数器的模值为4时,环形信号计数器的组成器件数量最少,相应的,开关模块所需数量最少,第一锁存模块所需数量也最少,并且N选一数据选择模块中的逻辑器件的数量也最少。当需要对1bit模式、3bit模式以及4bit模式的数据进行传输及缓存,本申请实施例提供的数据缓存电路,只需要设置一个模4环形信号计数器、四个开关模块以及12个第一锁存模块,且第一锁存模块中,只需要设置3选一数据选择模块。而现有技术的方案,需要设置两种计数器,17个开关,且需要设置六选一锁存器。相比于现有技术,本申请实施例提供的数据缓存电路,可以大大减少电路逻辑器件的数量,减小电路的所占面积和功耗。
以数据缓存电路可传输的数据格式包括1bit模式、3bit模式以及4bit模式为例,对本申请实施例提供的数据缓存电路传输数据的周期进行举例说明,3bit模式传输下采用12为一个传输周期,一个传输周期传递12bit数据。4bit模式下采用16为一个传输周期,但每4个数据中只有3个数据有效,因此一个传输周期传递16×3/4=12bit数据。1bit模式下采用4位一个传输周期,但每1个数据会作为3个有效数据进行传输,故一个传输周期传递4×3=12bit数据。即不同数据格式下,采用本申请实施例提供的数据缓存电路,实际需要传递的数据量相同,因此不同模式可以通过多路复用,使得不同的数据格式的数据可以共用同一由环形信号计数器、开关模块以及第一锁存模块组成的控制通路进行传输及缓存。
本申请实施例提供的一种显示面板,包括本申请实施例提供的上述数据缓存电路。
可选地,所述显示面板还包括:串并转换模块,以及像素电路;所述环形信号计数器的输入端与所述串并转换模块的输出端连接,所述第一锁存模块的输出端与所述像素电路连接。
具体地,在本申请实施例中,数据传输启动信号EN,时钟信号CLK,数据指示信号1bit_flag、3bit_flag、4bit_flag,以及与数据格式对应的数据信号1bit_data、3bit_data、4bit_data,均可通过串并转换模块输出。从数据缓存电路输出端输出的数据输入像素电路,作为像素中存储的数据。
以数据缓存电路包括4级所述第二锁存模块、4个所述开关模块,12个第一锁存模块为例,第一锁存模块包括3选1数据选择模块,在具体实施时,从串并转换模块连接到数据缓存电路可以设置16条数据线,16条数据线分别命名为d15~d0,对于3bit模式,取其中12条数据线例如d0~d11分别连接到12个三选一锁存器的3bit_data端,用于整理3bit模式下的数据。对于4bit模式,取其中12条数据线例如d15~d13、d11~d9、d7~d5以及d3~d1,分别连接到12个三选一锁存器的4bit_data端,用于整理4bit模式下的数据,此时d12、d8、d4、d0为dummy数据,不对其传输的数据进行锁存。对于1bit模式,取其中4条数据线例如d3~d0,每条数据线分别连接到一列3个三选一锁存器的1bit_data端,用于整理1bit模式下的数据。
本申请实施例提供的一种显示装置,包括本申请实施例提供的显示面板。
本申请实施例提供的显示装置,例如可以是手机、电视、电脑等装置。
综上所述,本申请实施例提供的数据缓存电路、显示面板及显示装置,由于利用环形信号计数器对不同数据格式的数据进行计数,因此,在数据传递的过程中,只需要一组计数控制信号控制开关模块即可完成复杂的数据传输,无需针对不同数据格式的数据设计产生不同控制信号的电路,在简化了计数控制信号的同时,也简化了电路结构,减小了电路的面积和功耗。
显然,本领域的技术人员可以对本申请进行各种改动和变型而不脱离本申请的精神和范围。这样,倘若本申请的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。

Claims (10)

1.一种数据缓存电路,其特征在于,所述数据缓存电路包括:环形信号计数器,多个开关模块,以及多个第一锁存模块;
所述环形信号计数器的输出端与所述开关模块的控制端连接;
一个所述开关模块的输出端与一个或多个所述第一锁存模块的控制端连接;
所述环形信号计数器用于输入数据传输启动信号和时钟信号,生成并输出计数控制信号;
所述开关模块的时钟信号端用于输入所述时钟信号,所述开关模块用于根据所述开关模块的控制端输入的所述计数控制信号以及所述时钟信号生成并输出数据缓存控制信号;
所述第一锁存模块的数据信号输入端用于输入与数据格式对应的数据信号;所述第一锁存模块用于根据所述第一锁存模块的控制端输入的所述数据缓存控制信号对所述数据信号进行锁存;所述第一锁存模块的输出端用于输出所述数据信号。
2.根据权利要求1所述的数据缓存电路,其特征在于,所述环形信号计数器包括:启动模块和多个级联的第二锁存模块;
所述启动模块用于根据输入的所述数据传输启动信号生成并输出计数启动信号;
所述第二锁存模块的输入端与所述启动模块的输出端或上一级所述第二锁存模块的输出端连接;
所述第二锁存模块的输出端与至少一个所述开关模块的控制端连接,并且最后一级所述第二锁存模块的输出端与所述启动模块的输入端连接;
多个级联的所述第二锁存模块的控制端用于输入所述时钟信号;
第一级所述第二锁存模块用于:根据所述计数启动信号和所述时钟信号,通过所述第一级所述第二锁存模块的输出端选择输出所述计数控制信号或持续低电平信号;除所述第一级所述第二锁存模块之外的所述第二锁存模块用于:根据上一级所述第二锁存模块输出的所述计数控制信号和所述时钟信号,通过所述第二锁存模块的输出端选择输出所述计数控制信号或持续低电平信号。
3.根据权利要求2所述的数据缓存电路,其特征在于,所述启动模块包括:第一或门;所述第一或门的第一输入端用于输入所述数据传输启动信号,所述第一或门的输出端用于输出计数启动信号,所述第一或门的第二输入端与最后一级所述第二锁存模块的输出端连接;
所述第二锁存模块包括:第一传输门,第二传输门,第一与非门,以及第一非门;
所述第一传输门的输入端与所述第一或门的输出端连接或者与上一级所述第二锁存模块的输出端连接,所述第一传输门的第一控制端和所述第二传输门的第一控制端用于输入所述时钟信号,所述第一传输门的第二控制端和所述第二传输门的第二控制端用于输入所述时钟信号的反向信号;
所述第一传输门的输出端与所述第一与非门的第二输入端连接;
所述第二传输门的输入端与所述第一非门的输出端连接,所述第二传输门的输出端与所述第一与非门的第二输入端连;
所述第一与非门的第一输入端用于输入复位信号,所述第一与非门的输出端与所述第一非门的输入端连接,且所述第一与非门通过所述第一与非门的输出端选择输出所述计数控制信号或持续低电平信号。
4.根据权利要求2所述的数据缓存电路,其特征在于,所述开关模块包括:第三传输门,第四非门,第五非门,第六非门,以及第一晶体管;
所述第三传输门的输入端用于输入所述时钟信号,所述第三传输门的第一控制端与所述第四非门的输出端连接,所述第三传输门的第二控制端与所述第四非门的输入端连接,所述第三传输门的输出端与所述第五非门的输入端连接;
所述第四非门的输入端与所述第二锁存模块的输出端连接;
所述第五非门的输出端与所述第六非门的输入端连接;
所述第一晶体管的控制极与所述第四非门的输出端连接,所述第一晶体管的第一极与所述第五非门的输入端连接,所述第一晶体管的第二极接地;
所述第六非门的输出端与所述第一锁存模块的控制端连接,所述第六非门用于通过所述第六非门的输出端选择输出所述时钟信号或持续低电平信号。
5.根据权利要求2所述的数据缓存电路,其特征在于,所述开关模块的数量与所述第二锁存模块的数量相等;所述第二锁存模块的输出端与一个所述开关模块的控制端连接。
6.根据权利要求1所述的数据缓存电路,其特征在于,每一个所述开关模块的输出端与三个所述第一锁存模块的控制端连接。
7.根据权利要求6所述的数据缓存电路,其特征在于,所述第一锁存模块包括:N选1数据选择模块,以及第一逻辑组合模块;
所述N选1数据选择模块包括:N个第一与门,N个第四传输门,以及N个第七非门;
所述第一逻辑组合模块包括:第二与非门,第八非门,第九非门,第五传输门,以及第二或门;
所述第一与门的第一输入端输入数据指示信号;所述第一与门的第二输入端输入所述数据缓存控制信号;每一所述第一与门的输出端与一个所述第四传输门的第二控制端连接,且每一所述第一与门的输出端与一个所述第七非门的输入端连接;所述第一与门的输出端与所述第二或门的输入端连接;
所述第四传输门的输入端用于输入与数据格式对应的所述数据信号;每一所述第四传输门的第一控制端与一个所述第七非门的输出端连接;所述第四传输门的输出端与所述第二与非门的第二输入端连接,且所述第四传输门的输出端与所述第五传输门的输入端连接;
所述第二或门的输出端与所述第九非门的输入端连接,所述第二或门的输出端与所述第五传输门的第一控制端连接;所述第五传输门的输出端与所述第八非门的输入端连接;所述第五传输门的第二控制端与所述第九非门的输出端连接;
所述第二与非门的第一输入端用于输入复位信号,所述第二与非门的输出端与所述第八非门的输入端连接;
其中,N为大于1的整数,且N为所述环形信号计数器传输的数据格式的总数量。
8.根据权利要求7所述的数据缓存电路,其特征在于,所述环形信号计数器包括4级所述第二锁存模块,所述数据缓存电路包括4个所述开关模块,所述第一锁存模块包括3选1数据选择模块。
9.一种显示面板,其特征在于,包括权利要求1~8任一项所述的数据缓存电路;所述显示面板还包括:串并转换模块,以及像素电路;所述环形信号计数器的输入端与所述串并转换模块的输出端连接,所述第一锁存模块的输出端与所述像素电路连接。
10.一种显示装置,其特征在于,包括权利要求9所述的显示面板。
CN201911120068.2A 2019-11-15 2019-11-15 一种数据缓存电路、显示面板及显示装置 Active CN112820225B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201911120068.2A CN112820225B (zh) 2019-11-15 2019-11-15 一种数据缓存电路、显示面板及显示装置
US17/007,170 US10997892B1 (en) 2019-11-15 2020-08-31 Data caching circuit, display panel and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911120068.2A CN112820225B (zh) 2019-11-15 2019-11-15 一种数据缓存电路、显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN112820225A true CN112820225A (zh) 2021-05-18
CN112820225B CN112820225B (zh) 2023-01-24

Family

ID=75689666

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911120068.2A Active CN112820225B (zh) 2019-11-15 2019-11-15 一种数据缓存电路、显示面板及显示装置

Country Status (2)

Country Link
US (1) US10997892B1 (zh)
CN (1) CN112820225B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114822625A (zh) * 2022-05-23 2022-07-29 长鑫存储技术有限公司 计数器电路
CN114822624A (zh) * 2022-05-23 2022-07-29 长鑫存储技术有限公司 计数器电路
US12040797B2 (en) 2022-05-23 2024-07-16 Changxin Memory Technologies, Inc. Counter circuit

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1286998A (en) * 1968-10-24 1972-08-31 Patelhold Patentverwertung Improvements in or relating to electronic counting and storage systems
GB1461393A (en) * 1973-03-12 1977-01-13 Nat Res Dev Pulse coded ocmmunication systems
JPH01177221A (ja) * 1988-01-07 1989-07-13 Seiko Epson Corp 直並列変換器
US4901076A (en) * 1987-10-29 1990-02-13 International Business Machines Corporation Circuit for converting between serial and parallel data streams by high speed addressing
CN1187010A (zh) * 1996-12-30 1998-07-08 Lg半导体株式会社 用于多位存储单元的数据读出器件和方法
CN101119107A (zh) * 2007-09-25 2008-02-06 苏州市华芯微电子有限公司 低功耗无交叠四相时钟电路及实现方法
US20090243734A1 (en) * 2008-03-27 2009-10-01 Gavril Margittai Method and device for determining a duty cycle offset
CN102163418A (zh) * 2010-02-23 2011-08-24 晶锜科技股份有限公司 串行传输装置
CN103531167A (zh) * 2013-10-23 2014-01-22 天利半导体(深圳)有限公司 一种串/并行数据控制电路
CN103890857A (zh) * 2011-10-27 2014-06-25 惠普发展公司,有限责任合伙企业 采用环形寄存器的可移位的存储器
CN108447436A (zh) * 2018-03-30 2018-08-24 京东方科技集团股份有限公司 栅极驱动电路及其驱动方法、显示装置
CN209118742U (zh) * 2018-12-05 2019-07-16 南京芯视元电子有限公司 一种低功耗的数据传输电路及显示装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3876600B2 (ja) * 2000-09-08 2007-01-31 セイコーエプソン株式会社 電気光学装置の駆動方法、電気光学装置の駆動回路、電気光学装置および電子機器
JP4066662B2 (ja) * 2001-03-09 2008-03-26 セイコーエプソン株式会社 電気光学素子の駆動方法、駆動装置及び電子機器
JP2002351430A (ja) * 2001-05-30 2002-12-06 Mitsubishi Electric Corp 表示装置
KR102497761B1 (ko) * 2015-10-30 2023-02-07 엘지디스플레이 주식회사 어레이 기판

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1286998A (en) * 1968-10-24 1972-08-31 Patelhold Patentverwertung Improvements in or relating to electronic counting and storage systems
GB1461393A (en) * 1973-03-12 1977-01-13 Nat Res Dev Pulse coded ocmmunication systems
US4901076A (en) * 1987-10-29 1990-02-13 International Business Machines Corporation Circuit for converting between serial and parallel data streams by high speed addressing
JPH01177221A (ja) * 1988-01-07 1989-07-13 Seiko Epson Corp 直並列変換器
CN1187010A (zh) * 1996-12-30 1998-07-08 Lg半导体株式会社 用于多位存储单元的数据读出器件和方法
CN101119107A (zh) * 2007-09-25 2008-02-06 苏州市华芯微电子有限公司 低功耗无交叠四相时钟电路及实现方法
US20090243734A1 (en) * 2008-03-27 2009-10-01 Gavril Margittai Method and device for determining a duty cycle offset
CN102163418A (zh) * 2010-02-23 2011-08-24 晶锜科技股份有限公司 串行传输装置
CN103890857A (zh) * 2011-10-27 2014-06-25 惠普发展公司,有限责任合伙企业 采用环形寄存器的可移位的存储器
CN103531167A (zh) * 2013-10-23 2014-01-22 天利半导体(深圳)有限公司 一种串/并行数据控制电路
CN108447436A (zh) * 2018-03-30 2018-08-24 京东方科技集团股份有限公司 栅极驱动电路及其驱动方法、显示装置
CN209118742U (zh) * 2018-12-05 2019-07-16 南京芯视元电子有限公司 一种低功耗的数据传输电路及显示装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114822625A (zh) * 2022-05-23 2022-07-29 长鑫存储技术有限公司 计数器电路
CN114822624A (zh) * 2022-05-23 2022-07-29 长鑫存储技术有限公司 计数器电路
WO2023226062A1 (zh) * 2022-05-23 2023-11-30 长鑫存储技术有限公司 计数器电路
CN114822624B (zh) * 2022-05-23 2024-05-03 长鑫存储技术有限公司 计数器电路
US12040797B2 (en) 2022-05-23 2024-07-16 Changxin Memory Technologies, Inc. Counter circuit

Also Published As

Publication number Publication date
CN112820225B (zh) 2023-01-24
US20210150959A1 (en) 2021-05-20
US10997892B1 (en) 2021-05-04

Similar Documents

Publication Publication Date Title
CN101937718B (zh) 双向移位寄存器
TWI433459B (zh) 雙向移位暫存器
CN110912549B (zh) 一种串并转换电路及其驱动方法、显示面板
CN108694894B (zh) 移位缓存及栅极驱动电路、显示面板及设备和驱动方法
CN108182905B (zh) 开关电路、控制单元、显示装置、栅极驱动电路及方法
CN110379383A (zh) 参考电压产生电路及显示装置
CN112820225B (zh) 一种数据缓存电路、显示面板及显示装置
JPH1198022A (ja) パラレル―パラレル変換回路並びにこれを用いたパラレル―シリアル変換回路及びシリアル―パラレル変換回路
JPH0520887A (ja) シフト回路及びシフトレジスタ
CN110909661A (zh) 指纹识别显示面板及指纹识别显示装置
CN105869562A (zh) 一种移位寄存器、栅极驱动电路及显示面板
CN106448538A (zh) 栅极驱动单元、栅极驱动电路及其驱动方法和显示装置
JPH03184425A (ja) データ語変換用回路装置
CN114095027A (zh) 一种低压低功耗的异步逐次逼近式模数转换器装置
US20210158774A1 (en) Data transmission circuit, display device and data transmission method
CN110689839B (zh) 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN104732946A (zh) 一种移位寄存器和显示装置
CN101577102A (zh) 扫描驱动器
US8604949B2 (en) Serial-to-parallel converter, and display device incorporating the same
US7990293B2 (en) Programmable deserializer
US11483010B2 (en) Output control circuit, method for transmitting data and electronic device
CN100552826C (zh) 移位寄存器
JPS60160727A (ja) 直並列変換回路およびこれを用いた表示駆動装置
CN112820226B (zh) 一种串并转换电路及显示面板
CN104517584A (zh) 一种移位寄存单元、栅极驱动电路、显示面板和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant