CN112701095B - 一种功率芯片堆叠封装结构 - Google Patents

一种功率芯片堆叠封装结构 Download PDF

Info

Publication number
CN112701095B
CN112701095B CN202011483309.2A CN202011483309A CN112701095B CN 112701095 B CN112701095 B CN 112701095B CN 202011483309 A CN202011483309 A CN 202011483309A CN 112701095 B CN112701095 B CN 112701095B
Authority
CN
China
Prior art keywords
electrode
chip
pin
base island
power chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011483309.2A
Other languages
English (en)
Other versions
CN112701095A (zh
Inventor
王琇如
唐和明
郑明祥
黄源炜
曹周
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Great Team Backend Foundry Dongguan Co Ltd
Original Assignee
Great Team Backend Foundry Dongguan Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Great Team Backend Foundry Dongguan Co Ltd filed Critical Great Team Backend Foundry Dongguan Co Ltd
Priority to CN202011483309.2A priority Critical patent/CN112701095B/zh
Publication of CN112701095A publication Critical patent/CN112701095A/zh
Priority to PCT/CN2021/101673 priority patent/WO2022127061A1/zh
Application granted granted Critical
Publication of CN112701095B publication Critical patent/CN112701095B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/492Bases or plates or solder therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/0601Structure
    • H01L2224/0603Bonding areas having different sizes, e.g. different heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/401Disposition
    • H01L2224/40151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/40221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/40245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73221Strap and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)

Abstract

本发明公开一种功率芯片堆叠封装结构,该功率芯片堆叠封装结构包括依次堆叠以形成堆叠结构的金属片、第一芯片、引线框架和第二芯片,以及包封堆叠结构的封装体;引线框架包括基岛、与基岛电连接的第一管脚、以及与基岛绝缘的第二管脚;第一芯片相对的两面设有第一电极和第二电极,第二芯片相对的两面设有第三电极和第四电极;金属片与第一电极、第二电极与基岛、基岛与第三电极分别通过导电结合层结合;第四电极与第二管脚电连接;金属片的正面、第一管脚的一部分、第二管脚的一部分露出封装体。该功率芯片堆叠封装结构,将两个芯片固定在引线框架相对的两侧进行堆叠封装,并且金属片外露,在缩小了封装结构的尺寸的同时,兼具更优的散热性能。

Description

一种功率芯片堆叠封装结构
技术领域
本发明涉及半导体技术领域,尤其涉及一种功率芯片堆叠封装结构。
背景技术
目前,半导体封装发展的趋势向多芯片封装的方向发展。堆叠封装是多芯片封装的一种。小封装尺寸以及良好的散热性能,为功率芯片堆叠封装结构的发展趋势。
现有的功率芯片堆叠封装结构,一种是将不同芯片分别封装在不同的封装体内,再将封装体堆叠,通过穿孔、焊球等方式实现多个芯片之间的互连,形成最终的整体封装结构;此种功率芯片堆叠封装结构,每一芯片均需要一基底承载,且需要对每一芯片进行封装,封装结构的尺寸较大,不利于产品的小型化设计。
另一种功率芯片堆叠封装结构,将两个或多个芯片封装于同一个封装体内,芯片的电极通过铜线与管脚电连接,以将芯片电极外引;但是,对于相对两面均设有电极的双面电极芯片而言,当需要将两个或多个双面电极芯片堆叠封装,此种封装结构较难在实现芯片间互连以及电极的外引。
并且,上述两种功率芯片堆叠封装结构也无法实现高效的散热。
现有技术中,缺乏一种可将双面设有电极的芯片进行堆叠,且可解决功率芯片堆叠封装结构尺寸较大、散热性能不佳的功率芯片堆叠封装结构。
发明内容
本发明实施例的目的在于:提供一种功率芯片堆叠封装结构,其实现了两个或多个双面设有电极的芯片的堆叠封装,缩小了封装尺寸,提升了散热性能。
一种功率芯片堆叠封装结构,包括依次堆叠以形成堆叠结构的金属片、第一芯片、引线框架和第二芯片,以及包封所述堆叠结构的封装体;
所述引线框架包括基岛、与所述基岛电连接的第一管脚、以及与所述基岛绝缘的第二管脚;
所述第一芯片相对的两面设有第一电极和第二电极,所述第二芯片相对的两面设有第三电极和第四电极;所述金属片的背面与所述第一电极、所述第二电极与所述基岛的正面、所述基岛的背面与所述第三电极分别通过导电结合层结合;所述第四电极与所述第二管脚电连接;
所述金属片的正面、所述第一管脚的一部分、所述第二管脚的一部分露出所述封装体;
所述第一芯片为三极管芯片,所述第二芯片为二极管芯片;
所述第一芯片为三极管芯片,所述第一电极为源极,所述第二电极为漏极;所述第一芯片还包括与所述源极共面的栅极和检测电极;
所述引线框架还包括与所述基岛绝缘的第三管脚、与所述基岛绝缘的第四管脚,所述栅极通过金属线与所述第三管脚电连接,所述检测电极通过金属线与所述第四管脚电连接;或,所述功率芯片堆叠封装结构包括两块导电片,所述栅极通过导电结合层结合于其一所述导电片的背面,所述检测电极通过导电结合层结合于另一所述导电片的背面,两个所述导电片的正面均露出所述封装体;
所述第二管脚为片状管脚;所述第二管脚位于所述封装体外的部分的宽度为c,所述封装体的宽度为d,c与d的比值为0.4至0.9。
作为优选,还包括金属桥,所述金属桥的正面通过导电结合层与所述第四电极结合,所述金属桥与所述第二管脚电连接。
作为优选,所述金属桥的背面露出所述封装体。
作为优选,所述基岛与所述第一管脚为一体结构,所述第一管脚的宽度为a,所述基岛的宽度为b,a与b的比值为0.5至1。
作为优选,所述二极管芯片的相对两面分别设有阳极和阴极;
所述第二电极为所述漏极,所述第三电极为所述阴极。
作为优选,所述第一管脚包括第一连接面,所述第二管脚包括第二连接面;所述金属片的正面、所述第一连接面和所述第二连接面位于同一平面内。
本发明的有益效果为:该功率芯片堆叠封装结构,将两个双面设有电极的芯片固定在引线框架相对的两侧进行堆叠封装,并且金属片外露,在缩小了封装结构的尺寸的同时,兼具更优的散热性能,适用范围更广,更加可靠。
附图说明
下面根据附图和实施例对本发明作进一步详细说明。
图1为本发明其一实施例所述功率芯片堆叠封装结构的第一方向纵剖图;
图2为本发明其一实施例所述功率芯片堆叠封装结构的第二方向纵剖图;
图3为本发明其一实施例所述功率芯片堆叠封装结构的内部结构正面视图;
图4为本发明其一实施例所述功率芯片堆叠封装结构的内部结构背面视图;
图5为本发明其一实施例所述功率芯片堆叠封装结构的整体结构背面视图;
图6为本发明其一实施例所述功率芯片堆叠封装结构的整体结构正面视图;
图7为本发明另一实施例所述功率芯片堆叠封装结构的纵剖图;
图8为本发明另一实施例所述功率芯片堆叠封装结构的内部结构正面视图;
图9为本发明另一实施例所述功率芯片堆叠封装结构的内部结构背面视图;
图10为本发明另一实施例所述功率芯片堆叠封装结构的整体结构背面视图;
图11为本发明另一实施例所述功率芯片堆叠封装结构的整体结构正面视图;
图12为本发明其一实施例所述功率芯片堆叠封装结构的应用示意图;
图中:10、金属片;20、第一芯片;21、源极;23、栅极;24、检测电极;31、基岛;32、第一管脚;33、第二管脚;34、第三管脚;35、第四管脚;40、第二芯片;41、阴极;50、金属桥;61、导电结合层;62、金属线;63、导电片;70、封装体;80、电路板;90、散热器。
具体实施方式
为使本发明解决的技术问题、采用的技术方案和达到的技术效果更加清楚,下面将结合附图对本发明实施例的技术方案作进一步的详细描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明的描述中,除非另有明确的规定和限定,术语“相连”、“固定”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。
在本发明中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一和第二特征直接接触,也可以包括第一和第二特征不是直接接触而是通过它们之间的另外的特征接触。而且,第一特征在第二特征“之上”、“上方”和“上面”包括第一特征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”包括第一特征在第二特征正下方和斜下方,或仅仅表示第一特征水平高度小于第二特征。
本发明提出一种功率芯片堆叠封装结构,其缩小了封装结构的尺寸,且兼具更优的散热性能。其中,热耗越低、散热效率越高,散热性能越优。
如图1-12所示,在本发明的功率芯片堆叠封装结构的一实施例中,该功率芯片堆叠封装结构包括依次堆叠以形成堆叠结构的金属片10、第一芯片20、引线框架、第二芯片40和金属桥50,以及封装体70;所述封装体70包封所述金属片10、所述第一芯片20、所述引线框架、所述第二芯片40和金属桥50,以通过封装体70堆叠结构进行物理保护和电气保护;
所述引线框架包括基岛31、与所述基岛31电连接的第一管脚32、以及与所述基岛31绝缘的第二管脚33;
所述第一芯片20相对的两面分别设有第一电极和第二电极,所述第二芯片40相对的两面分别设有第三电极和第四电极;
所述金属片10的背面与所述第一电极之间、所述第二电极与所述基岛31的正面之间、所述基岛31的背面与所述第三电极之间、所述第四电极与所述金属片10的正面之间分别通过导电结合层61结合;所述金属桥50与所述第二管脚33电连接;
所述金属片10的正面、所述第一管脚32的一部分、所述第二管脚33的一部分露出所述封装体70,第一电极通过金属片10外引,第二电极和第三电极通过第一管脚32外引,第四电极通过第二管脚33外引。
需要说明的是,第一管脚32的一部分露出封装体70,可以是第一管脚32的一端伸出封装体70,也可以是第一管脚32的一表面露出封装体70;第二管脚33的一部分露出封装体70的限定范围同理。金属片10除了露出正面,也可以露出其他部位。
本发明的功率芯片堆叠封装结构,将第一芯片20和第二芯片40分别结合于引线框架基岛31相对的两侧,既可实现第一芯片20的第二电极与第二芯片40的第三电极之间的互连,又可通过第一管脚32将第二电极和第三电极外引,如此,既可缩小第一芯片20与第二芯片40之间的间隙,可缩小封装尺寸,也满足了两个芯片的电极之间互连且外引的设计需求。
并且,本发明的功率芯片堆叠封装结构,在第一芯片20背离基岛31的一侧设置金属片10,金属片10与第一电极电连接,金属片10既用于将第一电极与其他电子器件连接,又用于向外散热;相对于通过金属导线、管脚将第一电极外引的方式,本发明可缩短电传导路径,降低电阻,从而降低热耗,封装结构内部的热量也可通过金属片10外露的部分直接快速地向外散出,无需管脚传导,可缩短热传导路径,提高传热效率,散热效率高;再者,金属片10面积大,金属片10与第一电极之间的接触面积大,可增大电和热的传导面积,降低电阻,降低热耗,提高散热效率,从而提升散热性能。
在采用金属片10将第一芯片20背离基岛31一面上的第一电极外引的基础上,本发明还采用了金属桥50,通过在第二芯片40背离基岛31的一侧设置金属桥50,第四电极通过金属桥50与第二管脚33电连接;相对于采用金属线62的方式,采用面积较大的金属桥50,可以增大第四电极与金属桥50之间的接触面积,可增大电和热的传导面积,从而降低电阻和热阻,降低热耗、提高散热效率,从而提升散热性能。
本发明的功率芯片堆叠封装结构,缩小了各元件之间的间隙,既缩小了封装解结构的尺寸,又兼具良好的散热性能,其适用性更广,可靠性更高。
为了进一步提升该功率芯片堆叠封装结构的散热性能,将金属桥50配置为:背离第二芯片40的一面露出封装体70,即金属桥50的背面露出封装体70。如此,该功率芯片堆叠封装结构为双面散热结构,从而能够更加高效地将封装结构内部的热量向外散出。
如图12所示,该功率芯片堆叠封装结构在应用时,可将金属片10的正面焊接于电路板80,将第一管脚32、第二管脚33焊接于电路板80,实现电路连接;并且,在金属桥50的背面外露的基础上,可通过更加高效的方式实现散热,可在封装体70的顶部增加设置散热器90,并且还可以对散热器90进行强制对流散热。
该功率芯片堆叠封装结构,通过将金属桥50的背面设置为露出封装体70,可以使该功率芯片堆叠封装结构运行时具有更加优秀的散热性能,可以实现更高的功率,具有更加优秀的运行性能。
该功率芯片堆叠封装结构,也适用于对包含多个芯片的智能功率模组的封装结构。
具体地,导电结合层61由导电结合材料固化形成,在第一电极与金属片10之间、在第二电极与基岛31之间、在第三电极与基岛31之间提供导电结合材料,通过焊接或粘合的方式,实现结合。其中,结合材料可以为铅锡银合金、金硅合金、银浆中的一种或多种,也可以为其他结合材料,结合材料的成分不作为对本发明的限制。
其中,第一芯片20与基岛31结合时,可以是将第一芯片20设有第二电极的一整面覆盖导电结合材料,也可以是仅在第二电极的电极区域覆盖导电结合材料;第二芯片40与基岛31结合时,可以是将第二芯片40设有第三电极的一整面覆盖导电结合材料,也可以是仅在第三电极的电极区域覆盖导电结合材料。
本发明中的金属片10可以为但不限于铜片,金属线62可以为但不限于铜线。
如图3、4、8、9所示,为了进一步提升该功率芯片堆叠封装结构的性能,采用基岛31与第一管脚32一体设计的一体结构,一体结构为整片式结构,该一体结构的一部分作为基岛31,另一部分作为第一管脚32,如此相当于直接将基岛31伸出封装体70;现有技术中的功率芯片堆叠封装结构的管脚一般为宽度较窄的管脚,而本发明中,第一管脚32的宽度与基岛31的宽度相当,从而提供更大的电和热的传导面积,从而使该功率芯片堆叠封装结构具有更大的载流能力,更高的散热效率,更优的散热性能。
优选地,述第一管脚32的宽度为a,所述基岛31的宽度为b,a与b的比值为0.5至1。具体地,a与b的比值(a:b)可以为但不限于0.8、0.9、0.95和1。
其中,基岛31指的是一体结构位于封装体70内的部分,第一管脚32指的是一体结构露出封装体70外的部分。
在本实施例中,第一管脚32由封装体70的其一侧壁向外伸出,由封装结构的外观看,封装体70伸出第一管脚32的一侧仅设有一管脚,即第一管脚32,如此,保证第一管脚32的宽度。
如图3-6、8-11所示,为了进一步提升该功率芯片堆叠封装结构的性能,采用的第二管脚33为片状管脚;所述第二管脚33伸出所述封装体70外,所述第二管脚33位于所述封装体70外的部分的宽度为c,所述封装体70的宽度为d,c与d的比值(c:d)为0.4至0.9。如此设置,第二管脚33提供更大的电和热的传导面积,从而使该功率芯片堆叠封装结构具有更大的载流能力,更高的散热效率,更优的散热性能。
本发明的功率芯片堆叠封装结构,第一芯片20和第二芯片40中,其一为三极管芯片,另一为二极管芯片。该功率芯片堆叠封装结构应用时,二极管芯片具有正向导通、反向截止的功能,将三极管芯片与二极管芯片的配合,在栅极23关闭的情况下,由于电感等原因产生的反向电流可被二极管芯片截止。从而使该功率器件封装结构满足更高功率的工作需求。
对于三极管芯片和二极管芯片的设置,至少可采用如下两种实施方式实施:
实施方式一:第一芯片20为三极管芯片,第二芯片40为二极管芯片;三极管相对的两面分别设有源极21和漏极,二极管芯片相对的两面分别设有阳极和阴极41;第一电极为源极21,第二电极为漏极,第三电极为阴极41,第四电极为阳极。
在该功率芯片堆叠封装结构应用时,在三极管芯片与电路板80的电路中,并联二极管芯片,将三极管芯片的漏极和二极管芯片的阴极41相连,可通过二极管芯片截止反向电流。
本实施方式中,将三极管芯片作为第一芯片20,如此,源极21与金属片10焊接,在应用时,金属片10可直接焊接上电路板80,实现源极21与电路板80的连接。
该功率芯片堆叠封装结构在应用时,功率芯片堆叠封装结构的源极21引出端朝向电路板80,更加安全可靠。而若采用三极管芯片作为第二芯片40,将源极21通过金属桥50与第二管脚33电连接,由于三极管芯片的源极21暴露于相对开放的环境内,则不适于将作为源极21引出端的金属桥50的背面露出封装体70,如此无法实现散热性能最优化。
实施方式二:第一芯片20为二极管芯片,第二芯片40为三极管芯片;三极管相对的两面分别设有源极21和漏极,二极管芯片相对的两面分别设有阳极和阴极41;第一电极为阳极、第二电极为阴极41,第三电极为漏极、第四电极为源极21。
本发明中所述的三极管芯片,可以为但不限于MOSFET芯片;三极管芯片为开关器件。
在一实施例中,所述第一芯片20为三极管芯片,所述第一电极为所述源极21,所述第二电极为所述漏极;所述第一芯片20还包括与所述源极21共面的栅极23;
所述引线框架还包括与所述基岛31绝缘的第三管脚34,所述栅极23通过金属线62与所述第三管脚34电连接;或,所述功率芯片堆叠封装结构还包括导电片63,所述栅极23通过导电结合层61结合于所述导电片63的背面,所述导电片63的正面露出所述封装体70。
在一实施例中,所述第一芯片20为三极管芯片,所述第一电极为所述源极21,所述第二电极为所述漏极;所述第一芯片20还包括与所述源极21共面的栅极23和检测电极24;
如图8-11所示,所述引线框架还包括与所述基岛31绝缘的第三管脚34、与所述基岛31绝缘的第四管脚35,所述栅极23通过金属线62与所述第三管脚34电连接,所述检测电极24通过金属线62与所述第四管脚35电连接;或,如图3-6所示,所述功率芯片堆叠封装结构包括两块导电片63,所述栅极23通过导电结合层61结合于其一所述导电片63的背面,所述检测电极24通过导电结合层61结合于另一所述导电片63的背面,两个所述导电片63的正面均露出所述封装体70。
其中,检测电极24为由源极21引出的电极,其与其他器件连接时,可通过检测检测电极24的电流,得到源极21电流大小,从而便于对第一芯片20进行过流保护;提高该功率芯片堆叠封装结构的可靠性。其中,检测电极24的设置方式可采用现有技术设置。
由于功率芯片堆叠封装结构在应用时,栅极23和检测电极24不会经过大电流,故而栅极23和检测电极24采用金属导线与管脚连接时,也不会产生过多损耗,对散热性能的影响极小。
如图3-6所示,当栅极23与一导电片63结合,检测电极24与另一导电片63结合,两个导电片63的正面均由封装体70的底面露出时,采用此种栅极23、检测电极24外引的方式,在封装时,可同时将金属片10焊接于源极21,将一导电片63焊接于栅极23,将另一导电片63焊接于检测电极24(也可直接在第一芯片20的表面焊接一金属片,再通过蚀刻等方式实现源极21引出端、栅极23引出端和检测电极24引出端之间的绝缘隔离),相对于采用金属线62将栅极23、检测电极24外引的方式,采用此种栅极23、检测电极24外引的方式有利于提高封装效率;并且,采用此种栅极23、检测电极24外引的方式时,无需再增加设置用于外引栅极23、检测电极24的管脚,如此,可采用宽度较大的第二管脚33,如图3-4所示,c与d的比值大于0.65,如此,可有效提高载流能力。
优选地,为了便于该功率芯片堆叠封装结构装上电路板80,所述第一管脚32包括第一连接面,所述第二管脚33包括第二连接面;所述金属片10的正面、所述第一连接面和所述第二连接面位于同一平面内。
优选地,为了便于加工,金属片10的正面与封装体70的底面齐平,金属桥50的背面与封装体70的顶面齐平。
于本文的描述中,需要理解的是,术语“上”、“下”、“左、”“右”等方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述和简化操作,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”,仅仅用于在描述上加以区分,并没有特殊的含义。
在本说明书的描述中,参考术语“一实施例”、“示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施例或示例。
此外,应当理解,虽然本说明书按照实施方式加以描述,但并非每个实施方式仅包含一个独立的技术方案,说明书的这种叙述方式仅仅是为清楚起见,本领域技术人员应当将说明书作为一个整体,各实施例中的技术方案也可以适当组合,形成本领域技术人员可以理解的其他实施方式。
以上结合具体实施例描述了本发明的技术原理。这些描述只是为了解释本发明的原理,而不能以任何方式解释为对本发明保护范围的限制。基于此处的解释,本领域的技术人员不需要付出创造性的劳动即可联想到本发明的其它具体实施方式,这些方式都将落入本发明的保护范围之内。

Claims (6)

1.一种功率芯片堆叠封装结构,其特征在于,包括依次堆叠以形成堆叠结构的金属片(10)、第一芯片(20)、引线框架和第二芯片(40),以及包封所述堆叠结构的封装体(70);
所述引线框架包括基岛(31)、与所述基岛(31)电连接的第一管脚(32)、以及与所述基岛(31)绝缘的第二管脚(33);
所述第一芯片(20)相对的两面设有第一电极和第二电极,所述第二芯片(40)相对的两面设有第三电极和第四电极;所述金属片(10)的背面与所述第一电极、所述第二电极与所述基岛(31)的正面、所述基岛(31)的背面与所述第三电极分别通过导电结合层(61)结合;所述第四电极与所述第二管脚(33)电连接;
所述金属片(10)的正面、所述第一管脚(32)的一部分、所述第二管脚(33)的一部分露出所述封装体(70);
所述第一芯片(20)为三极管芯片,所述第二芯片(40)为二极管芯片;
所述第一电极为源极(21),所述第二电极为漏极;所述第一芯片(20)还包括与所述源极(21)共面的栅极(23)和检测电极(24);所述引线框架还包括与所述基岛(31)绝缘的第三管脚(34)、与所述基岛(31)绝缘的第四管脚(35),所述栅极(23)通过金属线(62)与所述第三管脚(34)电连接,所述检测电极(24)通过金属线(62)与所述第四管脚(35)电连接;或,所述功率芯片堆叠封装结构包括两块导电片(63),所述栅极(23)通过导电结合层(61)结合于其一所述导电片(63)的背面,所述检测电极(24)通过导电结合层(61)结合于另一所述导电片(63)的背面,两个所述导电片(63)的正面均露出所述封装体(70);
所述第二管脚(33)为片状管脚;所述第二管脚(33)位于所述封装体(70)外的部分的宽度为c,所述封装体(70)的宽度为d,c与d的比值为0.4至0.9。
2.根据权利要求1所述的功率芯片堆叠封装结构,其特征在于,还包括金属桥(50),所述金属桥(50)的正面通过导电结合层(61)与所述第四电极结合,所述金属桥(50)与所述第二管脚(33)电连接。
3.根据权利要求2所述的功率芯片堆叠封装结构,其特征在于,所述金属桥(50)的背面露出所述封装体(70)。
4.根据权利要求1所述的功率芯片堆叠封装结构,其特征在于,所述基岛(31)与所述第一管脚(32)为一体结构,所述第一管脚(32)的宽度为a,所述基岛(31)的宽度为b,a与b的比值为0.5至1。
5.根据权利要求1-4任一项所述的功率芯片堆叠封装结构,其特征在于,所述二极管芯片的相对两面分别设有阳极和阴极(41);
所述第二电极为所述漏极,所述第三电极为所述阴极(41)。
6.根据权利要求1-4中任一项所述的功率芯片堆叠封装结构,其特征在于,所述第一管脚(32)包括第一连接面,所述第二管脚(33)包括第二连接面;所述金属片(10)的正面、所述第一连接面和所述第二连接面位于同一平面内。
CN202011483309.2A 2020-12-15 2020-12-15 一种功率芯片堆叠封装结构 Active CN112701095B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202011483309.2A CN112701095B (zh) 2020-12-15 2020-12-15 一种功率芯片堆叠封装结构
PCT/CN2021/101673 WO2022127061A1 (zh) 2020-12-15 2021-06-22 一种功率芯片堆叠封装结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011483309.2A CN112701095B (zh) 2020-12-15 2020-12-15 一种功率芯片堆叠封装结构

Publications (2)

Publication Number Publication Date
CN112701095A CN112701095A (zh) 2021-04-23
CN112701095B true CN112701095B (zh) 2022-10-14

Family

ID=75508410

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011483309.2A Active CN112701095B (zh) 2020-12-15 2020-12-15 一种功率芯片堆叠封装结构

Country Status (2)

Country Link
CN (1) CN112701095B (zh)
WO (1) WO2022127061A1 (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112701095B (zh) * 2020-12-15 2022-10-14 杰群电子科技(东莞)有限公司 一种功率芯片堆叠封装结构
CN113257797B (zh) * 2021-06-25 2022-04-22 瑞能半导体科技股份有限公司 一种共阳极二极管器件及其制备方法
CN113540051A (zh) * 2021-07-16 2021-10-22 芯知微(上海)电子科技有限公司 一种芯片封装结构及封装方法
CN113421862B (zh) * 2021-08-24 2021-11-02 捷捷半导体有限公司 一种芯片封装结构及其制作方法
CN113937009A (zh) * 2021-10-13 2022-01-14 重庆平伟伏特集成电路封测应用产业研究院有限公司 表贴式双面散热半导体功率器件的封装方法
CN116631971B (zh) * 2023-04-28 2024-04-16 海信家电集团股份有限公司 功率模块
CN116825745B (zh) * 2023-08-31 2023-12-08 中科华艺(天津)科技有限公司 一种双芯片结构的mtcmos封装结构
CN116995041A (zh) * 2023-09-26 2023-11-03 深圳平创半导体有限公司 一种功率半导体器件的封装结构及封装方法
CN117832177B (zh) * 2024-03-04 2024-05-28 深圳市沃芯半导体技术有限公司 开关电源模块封装系统及封装方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102308383A (zh) * 2009-02-05 2012-01-04 费查尔德半导体有限公司 半导体管芯封装件及其制造方法
CN103534805A (zh) * 2011-05-16 2014-01-22 丰田自动车株式会社 功率模块
WO2017067346A1 (zh) * 2015-10-20 2017-04-27 杰群电子科技(东莞)有限公司 堆叠式倒装芯片封装结构及其制造方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070052079A1 (en) * 2005-09-07 2007-03-08 Macronix International Co., Ltd. Multi-chip stacking package structure
US7605451B2 (en) * 2006-06-27 2009-10-20 Hvvi Semiconductors, Inc RF power transistor having an encapsulated chip package
US8686546B2 (en) * 2010-06-18 2014-04-01 Alpha & Omega Semiconductor, Inc. Combined packaged power semiconductor device
JP7293592B2 (ja) * 2018-09-14 2023-06-20 富士電機株式会社 半導体素子及び半導体装置
CN113748509B (zh) * 2019-04-24 2024-04-30 罗姆股份有限公司 半导体装置
CN212113705U (zh) * 2020-06-01 2020-12-08 杰群电子科技(东莞)有限公司 一种功率半导体模块
CN212113710U (zh) * 2020-06-10 2020-12-08 杰群电子科技(东莞)有限公司 一种引线框架及焊接铝箔的芯片封装结构
CN112701095B (zh) * 2020-12-15 2022-10-14 杰群电子科技(东莞)有限公司 一种功率芯片堆叠封装结构

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102308383A (zh) * 2009-02-05 2012-01-04 费查尔德半导体有限公司 半导体管芯封装件及其制造方法
CN103534805A (zh) * 2011-05-16 2014-01-22 丰田自动车株式会社 功率模块
WO2017067346A1 (zh) * 2015-10-20 2017-04-27 杰群电子科技(东莞)有限公司 堆叠式倒装芯片封装结构及其制造方法

Also Published As

Publication number Publication date
CN112701095A (zh) 2021-04-23
WO2022127061A1 (zh) 2022-06-23

Similar Documents

Publication Publication Date Title
CN112701095B (zh) 一种功率芯片堆叠封装结构
US7948069B2 (en) Surface mountable hermetically sealed package
EP3107120B1 (en) Power semiconductor module
US7880283B2 (en) High reliability power module
KR101208332B1 (ko) 반도체 패키지용 클립 구조 및 이를 이용한 반도체 패키지
JP2008259267A5 (zh)
JP2005302951A (ja) 電力用半導体装置パッケージ
CN214043635U (zh) 一种智能功率模块及电力电子设备
US20240203841A1 (en) Novel packaging structure of power semiconductor module
CN116259549B (zh) 一种双面散热功率半导体的封装方法及封装结构
US10410996B2 (en) Integrated circuit package for assembling various dice in a single IC package
WO2022127060A1 (zh) 一种功率器件封装结构及电力电子设备
CN113517244A (zh) 一种功率半导体模块的新型封装结构
CN113192938B (zh) 一种大电流无极性的肖特基二极管
CN115602672A (zh) 一种多芯片堆叠封装结构
CN112786567A (zh) 一种半导体功率模组及半导体功率模组的封装方法
CN112687676A (zh) 压接式igbt子模组及压接式igbt模块
CN218299797U (zh) 一种多芯片合封的半导体封装结构
CN215644461U (zh) 一种功率模块及电子设备
CN215578525U (zh) 一种功率半导体模块的新型封装结构
CN216120276U (zh) 双面散热功率mosfet半导体器件
CN217983321U (zh) 一种双面散热的半导体芯片封装结构
CN216749898U (zh) 一种功率半导体的封装结构
CN211238226U (zh) 功率半导体封装器件
CN213340380U (zh) 一种半导体器件封装结构

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant