CN112422116A - 多级驱动数据传输电路及数据传输方法 - Google Patents
多级驱动数据传输电路及数据传输方法 Download PDFInfo
- Publication number
- CN112422116A CN112422116A CN201910786276.XA CN201910786276A CN112422116A CN 112422116 A CN112422116 A CN 112422116A CN 201910786276 A CN201910786276 A CN 201910786276A CN 112422116 A CN112422116 A CN 112422116A
- Authority
- CN
- China
- Prior art keywords
- signal
- generating unit
- tri
- output
- data transmission
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000005540 biological transmission Effects 0.000 title claims abstract description 52
- 238000000034 method Methods 0.000 title claims abstract description 36
- 238000007493 shaping process Methods 0.000 claims description 26
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 15
- 230000000630 rising effect Effects 0.000 claims description 10
- 238000010586 diagram Methods 0.000 description 12
- 238000003708 edge detection Methods 0.000 description 2
- 238000010276 construction Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/08—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
- H03K19/094—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
- H03K19/09425—Multistate logic
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0002—Multistate logic
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
- G11C7/106—Data output latches
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
- G11C7/1087—Data input latches
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/22—Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management
- G11C7/222—Clock generating, synchronizing or distributing circuits within memory device
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/08—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
- H03K19/094—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
- H03K19/09425—Multistate logic
- H03K19/09429—Multistate logic one of the states being the high impedance or floating state
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/20—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/023—Generators characterised by the type of circuit or by the means used for producing pulses by the use of differential amplifiers or comparators, with internal or external positive feedback
- H03K3/0233—Bistable circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2207/00—Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
- G11C2207/10—Aspects relating to interfaces of memory device to external buses
- G11C2207/101—Analog or multilevel bus
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1003—Interface circuits for daisy chain or ring bus memory arrangements
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Power Engineering (AREA)
- Logic Circuits (AREA)
- Dc Digital Transmission (AREA)
Abstract
本发明公开一种多级驱动数据传输电路及数据传输方法。该多级驱动数据传输电路,包括:第一驱动模块与第二驱动模块;其中,第一驱动模块包括:第一信号产生单元及第一三态驱动器;第二驱动模块包括:第二三态驱动器;第二三态驱动器的第一输入端与第一三态驱动器的输出端耦接;第一信号产生单元包括:第一输入端、第二输入端及输出端;第一信号产生单元的输出端与第一三态驱动器的第二输入端耦接;第一信号产生单元用于通过其第一输入端接收第一信号,通过其第二输入端接收来自第二驱动模块的、第一信号的第一反馈信号,根据第一信号及第一反馈信号,产生有效信号宽度宽于第一信号的第一控制信号,并向第一三态驱动器提供第一控制信号。
Description
技术领域
本发明涉及三态驱动总线传输技术,具体而言,涉及一种多级驱动数据传输电路及数据传输方法。
背景技术
在半导体集成电路中,将三态驱动器连接在总线上,使用三态驱动器来驱动总线传输是很常用的技术。
三态驱动器的三态输出受到控制信号的控制,当控制信号有效时,器件实现正常逻辑状态输出,即将输入的数据直接送到输出端;当控制信号无效时,输出处于高阻状态,即等效于与所连的电路断开。
但由于不同的制程、电压、温度的变化,三态驱动器的控制信号可能会发生比较大的变化,导致输出驱动时间过短,输出信号不完整,或者导致连续的不同节拍的数据发生混乱。
在所述背景技术部分公开的上述信息仅用于加强对本发明的背景的理解,因此它可以包括不构成对本领域普通技术人员已知的现有技术的信息。
发明内容
有鉴于此,本发明提供一种多级驱动数据传输电路及数据传输方法。
本发明的其他特性和优点将通过下面的详细描述变得显然,或部分地通过本发明的实践而习得。
根据本发明的一方面,提供一种多级驱动数据传输电路,包括:第一驱动模块与第二驱动模块;其中,第一驱动模块包括:第一信号产生单元及第一三态驱动器;第二驱动模块包括:第二三态驱动器;第二三态驱动器的第一输入端与第一三态驱动器的输出端耦接;第一信号产生单元包括:第一输入端、第二输入端及输出端;第一信号产生单元的输出端与第一三态驱动器的第二输入端耦接;第一信号产生单元用于通过其第一输入端接收第一信号,通过其第二输入端接收来自第二驱动模块的、第一信号的第一反馈信号,根据第一信号及第一反馈信号,产生有效信号宽度宽于第一信号的第一控制信号,并向第一三态驱动器提供第一控制信号。
根据本发明的一实施方式,所述第一信号产生单元包括:第一RS锁存器,所述第一信号产生单元的第一输入端为所述第一RS锁存器的设置端,所述第一信号产生单元的第二输入端为所述第一RS锁存器的重置端,所述第一信号产生单元的输出端为所述第一RS锁存器的第一输出端。
根据本发明的一实施方式,所述第一信号产生单元包括:第一D触发器,所述第一信号产生单元的第一输入端为所述第一D触发器的时钟输入端,所述第一信号产生单元的第二输入端为所述第一D触发器的重置端,所述第一信号产生单元的输出端为所述第一D触发器的输出端。
根据本发明的一实施方式,所述第二驱动模块还包括:信号整形单元,包括:输入端和输出端;所述信号整形单元用于通过其输入端接收所述第一信号,对所述第一信号进行整形,产生并通过其输出端输出所述第一反馈信号。
根据本发明的一实施方式,所述信号整形单元包括:偶数个相互串接的第一反相器。
根据本发明的一实施方式,所述第一驱动模块还包括:脉冲信号产生单元,包括:输入端和输出端,通过其输出端与所述第一信号产生单元的第一输入端耦接,用于接收所述第一信号,根据所述第一信号的上升沿,产生脉冲信号,并通过所述第一信号产生单元的第一输入端向所述第一信号产生单元提供所述脉冲信号。
根据本发明的一实施方式,所述脉冲信号产生单元包括:奇数级门电路、与非门及第二反相器;其中,所述奇数级门电路通过其输入端接收所述第一信号;所述与非门通过其第一输入端接收所述第一信号,通过其第二输入端与所述奇数级门电路的输出端耦接,接收所述奇数级门电路的输出信号,通过其输出端与所述第二反相器的输入端耦接;所述第二反相器的输出端与所述第一信号产生单元的第一输入端耦接。
根据本发明的一实施方式,还包括:第三驱动模块,包括:第三三态驱动器;所述第三三态驱动器的第一输入端与所述第二三态驱动器的输出端耦接;所述第二驱动模块还包括:第二信号产生单元;所述第二信号产生单元包括:第一输入端、第二输入端及输出端;所述第二信号产生单元的输出端与所述第二三态驱动器的第二输入端耦接;所述第二信号产生单元用于通过其第一输入端接收所述第一信号,通过其第二输入端接收来自所述第三驱动模块的、所述第一信号的第二反馈信号,根据所述第一信号及所述第二反馈信号,产生有效信号宽度宽于所述第一信号的第二控制信号,并向所述第二三态驱动器提供所述第二控制信号。
根据本发明的一实施方式,所述第二信号产生单元包括:第二RS锁存器,所述第二信号产生单元的第一输入端为所述第二RS锁存器的设置端,所述第二信号产生单元的第二输入端为所述第二RS锁存器的重置端,所述第二信号产生单元的输出端为所述第二RS锁存器的第一输出端。
根据本发明的一实施方式,所述第二信号产生单元包括:第二D触发器,所述第二信号产生单元的第一输入端为所述第二D触发器的时钟输入端,所述第二信号产生单元的第二输入端为所述第二D触发器的重置端,所述第二信号产生单元的输出端为所述第二D触发器的输出端。
根据本发明的另一方面,提供一种多级驱动数据传输方法,包括:分别接收第一信号及来自下一级驱动模块的、所述第一信号的反馈信号;以及根据所述第一信号及所述反馈信号,产生有效信号宽度宽于所述第一信号的控制信号,并向本级驱动模块中的三态驱动器提供所述控制信号。
根据本发明的一实施方式,根据所述第一信号及所述反馈信号,产生有效信号宽度宽于所述第一信号的控制信号,包括:分别将所述第一信号及所述反馈信号输入到RS锁存器的设置端和重置端,将所述RS锁存器第一输出端的信号作为所述控制信号。
根据本发明的一实施方式,根据所述第一信号及所述反馈信号,产生有效信号宽度宽于所述第一信号的控制信号,包括:分别将所述第一信号及所述反馈信号输入到D触发器的时钟输入端和重置端,将所述D触发器输出端输出的信号作为所述控制信号,将一固定电压信号输入到所述D触发器的数据端。
根据本发明的一实施方式,在接收所述反馈信号之前,所述方法还包括:在所述下一级驱动模块中,对所述第一信号进行整形,以获得并输出所述反馈信号。
根据本发明的一实施方式,在接收所述第一信号之前,所述方法还包括:根据所述第一信号的上升沿,产生脉冲信号,并将所述脉冲信号作为所述第一信号输出。
根据本发明的多级驱动数据传输电路及多级驱动数据传输方法,可以对输入到三态驱动器的控制信号进行处理,将原控制信号送至下一级驱动模块后,再反馈回本级的驱动模块。由于反馈路径的存在,可以根据反馈回来的控制信号与原控制信号,产生有效信号宽度宽于原控制信号的新的控制信号,从而避免因控制信号有效时间不足而导致无法将数据完整传输到下一级驱动模块中的问题。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性的,并不能限制本发明。
附图说明
通过参照附图详细描述其示例实施例,本发明的上述和其它目标、特征及优点将变得更加显而易见。
图1是根据一示例性实施方式示出的一种多级驱动数据传输电路的框图。
图2是根据一示例性实施例示出的第一信号产生单元101的示意图。
图3是根据一示例性实施例示出的第二信号产生单元201的示意图。
图4是根据一示例实施例示出的一种脉冲信号产生单元的框图。
图5是根据一示例性实施方式示出的一种多级驱动数据传输方法的流程图。
图6是根据一示例示出的信号时序示意图。
图7是根据一示例性实施例示出的另一种第一信号产生单元101的示意图。
具体实施方式
现在将参考附图更全面地描述示例实施方式。然而,示例实施方式能够以多种形式实施,且不应被理解为限于在此阐述的范例;相反,提供这些实施方式使得本发明将更加全面和完整,并将示例实施方式的构思全面地传达给本领域的技术人员。附图仅为本发明的示意性图解,并非一定是按比例绘制。图中相同的附图标记表示相同或类似的部分,因而将省略对它们的重复描述。
此外,所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施方式中。在下面的描述中,提供许多具体细节从而给出对本发明的实施方式的充分理解。然而,本领域技术人员将意识到,可以实践本发明的技术方案而省略所述特定细节中的一个或更多,或者可以采用其它的方法、组元、装置、步骤等。在其它情况下,不详细示出或描述公知结构、方法、装置、实现或者操作以避免喧宾夺主而使得本发明的各方面变得模糊。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。
如前所述,三态驱动器在控制信号有效期间被开启,用于将输入的数据输出;在控制信号无效期间被关闭,输出处于高阻状态,总线上的数据由保持电路保持住。但如果控制信号的有效宽度由于制程或者工作电压和温度等原因变得太窄,三态驱动器的开启时间可能会不足以使数据完整地传输到下一级驱动模块中,从而发生错误。
本发明实施方式提供一种多级驱动数据传输电路及多级驱动数据传输方法,可以对输入到三态驱动器的控制信号进行处理,将原控制信号送至下一级驱动模块后,再反馈回本级的驱动模块。由于反馈路径的存在,可以根据反馈回来的控制信号与原控制信号,产生有效信号宽度宽于原控制信号的新的控制信号,从而避免因控制信号有效时间不足而导致无法将数据完整传输到下一级驱动模块中的问题。
下面首先说明本发明实施方式提供的多级驱动数据传输电路。
图1是根据一示例性实施方式示出的一种多级驱动数据传输电路的框图。
参考图1,多级驱动数据传输电路1包括:第一驱动模块10及第二驱动模块20。
其中,第一驱动模块10包括:第一信号产生单元101和第一三态驱动器102。第二驱动模块20包括:第二三态驱动器202。
第一三态驱动器102的输出端102c(数据输出端)通过总线Bus与第二三态驱动器202的第一输入端202a(数据输入端)耦接,将第一驱动模块10输出的数据通过总线Bus输出到第二驱动模块20中。
第一信号产生单元101包括:第一输入端101a、第二输入端101b及输出端101c。第一信号产生单元101的输出端101c与第一三态驱动器102的第二输入端102b(控制信号输入端)耦接。第一信号产生单元101的第一输入端101a用于接收第一信号(如数据传输电路1中的控制信号),第二输入端101b用于接收来自第二驱动模块20的、第一信号的第一反馈信号。也即,用原有控制信号(第一信号)的前沿打开第一三态驱动器102,发送数据信号。同时,使用同样的信号线,将控制信号一起发送出去。当第一信号与数据信号被同时传输到第二驱动模块20后,第一信号再反馈回第一驱动模块10中的第一信号产生单元101的第二输入端101b。第一信号产生单元101在分别接收到第一信号与其反馈信号后,根据第一信号与其反馈信号,产生有效信号宽度宽于第一信号的第一控制信号,用于提供给第一三态驱动器102,以对第一三态驱动器102进行数据传输控制。
图2是根据一示例性实施例示出的第一信号产生单元101的示意图。如图2所示,在一些实施例中,第一信号产生单元101可以被实施为一个RS锁存器。
其中,第一信号产生单元101的第一输入端101a如为RS锁存器的设置端(即S端),第二输入端101b如为RS锁存器的重置端(即R端),输出端101c如为RS锁存器的第一输出端(即Q端)。
由于反馈路径的存在,即使第一信号的有效信号宽度(如为1的时长)不足以使得数据信号完整地传输到下一个驱动模块(如第二驱动模块20),但因为在RS锁存器的另一输入端还输入了反馈信号,只要反馈信号仍为0,就不会对RS锁存器进行重置,从而仍可使RS锁存器继续保持有效信号输出,使得第一三态驱动器102继续保持开启状态,进而保证数据信号的完整传输。
图6是根据一示例示出的信号时序示意图。如图6所示,当第一信号的有效宽度较较窄(如图中所示的t1~t2)时,由于在t2~t3时刻,反馈信号为0,因此第一输出端输出的第一控制信号在t2~t3时刻的输出仍为1,从而延展了第一信号的有效宽度(如图中所示,有效信号宽度为t1~t3)。
图7是根据一示例性实施例示出的另一种第一信号产生单元101的示意图。如图7所示,在一些实施例中,第一信号产生单元101还可以被实施为一个D触发器。
其中,第一信号产生单元101的第一输入端101a如为D触发器的时钟信号端(即图中的CLK端),用于接收第一信号;第二输入端101b如为D触发器的重置端(即图中的RESET端),用于接收反馈信号;输出端101c如为D触发器的输出端(即图中的Q端),输出第一控制信号。
此外,D触发器的数据端101d(即图中的DATA端)可以输入一固定电压信号VDD。
同样地,由于反馈路径的存在,即使第一信号的有效信号宽度(如为1的时长)不足以使得数据信号完整地传输到下一个驱动模块(如第二驱动模块20),但因为在D触发器的RESET输入端还输入了反馈信号,仍以图6为例,在t2~t3时刻,反馈信号为0,无法对D触发器进行重置(RESET),即对D触发器当前输出状态进行了锁存,因此第一输出端输出的第一控制信号在t2~t3时刻的输出仍为1,从而延展了第一信号的有效宽度,进而保证数据信号的完整传输。继续参考图1,在一些实施例中,第二驱动模块20还可以包括:信号整形单元203。信号整形单元203包括:输入端203a和输出端203b,用于通过其输入端接收第一信号,对第一信号进行整形,进而产生通过其输出端203b输出的第一反馈信号。由于经过较长的总线传输后,第一信号的质量会变得较差,通过信号整形单元203对其进行整形,可以提高其信号质量,从而保证反馈信号反馈回第一驱动模块10时,具有较好的信号质量。
在一些实施例中,信号整形单元203可以被实施为偶数个串接的反相器,起到缓冲器的作用。在第一信号经过总线传输后,经过缓冲器对其进行整形。本领域技术人员应理解的是,图1中两个相互串接的反相器的位置仅为示例,偶数个相互串接的反相器可以串接在一起,也可以通过导线串接在第二驱动模块20中的不同位置,用于对接收到的第一信号进行整形。
需要说明的是,当第一驱动模块10之前也耦接有其他驱动模块时,第一驱动模块10中也包含信号整形单元,以向前一级驱动模块提供经过整形后的第一信号的反馈信号。
如果是多级的传输路径,每一级驱动模块中,都可以为三态驱动器的控制信号输入端耦接一个上述的信号产生单元。参考图1,在一些实施例中,数据传输电路1还可以包括:第三驱动模块30。第三驱动模块30包括:第三三态驱动器302。第三三态驱动器302的第一输入端302a(数据输入端)与第二三态驱动器202的输出端202c(数据输出端)通过总线耦接。
第二驱动模块20还可以包括:第二信号产生单元201。第二信号产生单元201包括:第一输入端201a、第二输入端201b及输出端201c。第二信号产生单元201的输出端201c与第二三态驱动器202的第二输入端202b(控制信号输入端)耦接,用于通过其第一输入端201a接收第一信号,通过其第二输入端201b接收来自第三驱动模块30的、第一信号的第二反馈信号,也即当第一信号与数据信号被同时传输到第三驱动模块30后,第一信号再反馈回第二驱动模块20中的第二信号产生单元201的第二输入端201b。第二信号产生单元201在分别接收到第一信号与其反馈信号后,根据第一信号与其反馈信号,产生有效信号宽度宽于第一信号的第二控制信号,用于提供给第二三态驱动器202,以对第二三态驱动器202进行数据传输控制。
图3是根据一示例性实施例示出的第二信号产生单元201的示意图。如图3所示,在一些实施例中,第二信号产生单元201同样可以被实施为一个RS锁存器。
其中,第二信号产生单元201的第一输入端201a如为RS锁存器的设置端(即S端),第二输入端201b如为RS锁存器的重置端(即R端),输出端201c如为RS锁存器的第一输出端(即Q端)。
由于反馈路径的存在,即使第一信号的有效信号宽度(如为1的时长)不足以使得数据信号完整地传输到下一个驱动模块(如第二驱动模块20),但因为在RS锁存器的另一输入端还输入了反馈信号,只要反馈信号仍为0,就不会对RS锁存器进行重置,从而仍可使RS锁存器继续保持有效信号输出,使得第二三态驱动器202继续保持开启状态,从而保证数据信号的完整传输。
同样地,如图6所示,当第二信号的有效宽度较较窄(如图中所示的t1~t2)时,由于在t2~t3时刻,反馈信号仍为0,因此第一输出端输出的新的第二控制信号在t2~t3时刻的输出仍为1,从而延展了第二信号的有效宽度(如图中所示,有效信号宽度为t1~t3)。
此外,第二信号产生单元201也可以被实施为图7所示的D触发器,其连接关系及工作原理在此不再赘述。
同样地,第三驱动模块30还可以包括:信号整形单元303。信号整形单元303包括:输入端303a和输出端303b,用于通过其输入端接收第一信号,对第一信号进行整形,进而产生通过其输出端303b输出的第二反馈信号。由于经过较长的总线传输后,第一信号的质量会变得较差,通过信号整形单元303对其进行整形,可以提高其信号质量,从而保证第二反馈信号反馈回第二驱动模块20时,具有较好的信号质量。
在一些实施例中,信号整形单元303同样可以被实施为两个耦接的反相器,起到缓冲器的作用。在第一信号经过总线传输后,经过缓冲器对其进行整形。
此外,如图1中所示的第三驱动模块30中也可以包括如上述的信号产生单元,其输出与第三三态驱动器302的第二输入端302b(控制信号输入端)耦接。为了简化附图,图中未示出该信号产生单元。
需要说明的是,图1中的数据传输电路1以多个驱动模块串行连接为例,但本发明不以此为限,例如还可以为两个驱动模块并行连接支路通过总线串行连接至下一级驱动模块中等。
在一些实施例中,为了防止输入的第一信号宽度太大而导致RS锁存器工作异常,可以根据第一信号的上升沿,产生一个脉冲信号,作为信号产生单元(101或201)中第一输入端(101a或201a)的输入。
图4是根据一示例实施例示出的一种脉冲信号产生单元的框图。联合参考图1和图4,第一驱动模块10还可以包括:脉冲信号产生单元104。脉冲信号产生单元104包括:输入端104a和输出端104b,通过其输出端104b与第一信号产生单元101的第一输入端101a耦接,用于接收第一信号,根据第一信号的上升沿,产生一个脉冲信号,并通过第一信号产生单元101的第一输入端101a向第一信号产生单元101提供该脉冲信号。
如图4所示,脉冲信号产生单元104例如可以包括:奇数级门电路1041、与非门1042及反相器1043。其中,奇数级门电路1041通过其输入端1041a接收第一信号;与非门1042通过其第一输入端1042a接收第一信号,通过其第二输入端1042b与奇数级门电路1041的输出端1041b耦接,接收奇数级门电路1041的输出信号,通过其输出端1042c与反相器1043的输入端1043a耦接;反相器1043的输出端1043b与第一信号产生单元101的第一输入端101a耦接。
其中,奇数级门电路1041的延时就是脉冲信号的宽度,通过该脉冲信号产生单元104来产生脉冲信号作为输入,可以防止出现因为输入的第一信号的宽度太大而导致RS锁存器工作异常的问题。
类似地,第二驱动模块20与第三驱动模块30中也可以包括上述的脉冲信号产生单元,为了简化附图,图1中未示出,且在此不再赘述。
此外,第一信号产生单元101例如还可以被实施为反相器与下降沿检测电路的组合。下降沿检测电路例如可以将图4中所示的与非门1042替换为一或非门,并去掉反相器1043来实现。同时,为了实现对第一信号上升沿的检测,并根据上升沿产生脉冲信号,还需要在下降沿检测电路之前增加一反相器,从而使接收到的第一信号的上升沿变为下降沿。
应清楚地理解,本发明描述了如何形成和使用特定示例,但本发明的原理不限于这些示例的任何细节。相反,基于本发明公开的内容的教导,这些原理能够应用于许多其它实施方式。
下述为本发明方法实施例,可以应用于本发明装置实施例中。对于本发明方法实施例中未披露的细节,请参照本发明装置实施例。
图5是根据一示例性实施方式示出的一种多级驱动数据传输方法的流程图。图5所示的多级驱动数据传输方法可以应用于上述多级驱动数据传输电路中。
参考图5,多级驱动数据传输方法2包括:
在步骤S22中,分别接收第一信号及来自下一级驱动模块的、该第一信号的反馈信号。
例如,通过图1中的第一信号产生单元101或第二信号产生单元201接收第一信号及来自第二驱动模块20或第三驱动模块30的、该第一信号的反馈信号。
在步骤S24中,根据第一信号及反馈信号,产生有效信号宽度宽于第一信号的控制信号,并向本级驱动模块中的三态驱动器提供该控制信号。
例如,通过如图1中所示的第一信号产生单元101或第二信号产生单元201,根据第一信号及反馈信号,产生有效信号宽度宽于第一信号的控制信号,并向第一三态驱动器102或第二三态驱动器202提供该控制信号。
由于反馈路径的存在,可以根据反馈回来的控制信号与原控制信号,产生有效信号宽度宽于原控制信号的新的控制信号,从而避免因控制信号有效时间不足而导致无法将数据完整传输到下一级驱动模块中的问题。
在一些实施例中,步骤S24可以进一步通过下述实施例实现:分别将第一信号及反馈信号输入到RS锁存器的设置端和重置端,将RS锁存器第一输出端的信号作为该控制信号。
在一些实施例中,步骤24可以通过下述实施例实现:分别将第一信号及反馈信号输入到D触发器的时钟输入端和重置端,将D触发器输出端输出的信号作为该控制信号,将一固定电压信号VDD输入到D触发器的数据端。
在一些实施例中,多级驱动数据传输方法1在步骤S22之前,还可以进一步包括:在下一级驱动模块中,对接收到的第一信号进行整形,以获得并输出该反馈信号。例如,可以通过如图1中所示的信号整形单元203或信号整形单元303来对接收到的第一信号进行整形,从而向第一信号产生单元101或第二信号产生单元102提供第一反馈信号或第二反馈信号。
在一些实施例中,多级驱动数据传输方法1在步骤S22之前,还可以进一步包括:根据所述第一信号的上升沿,产生脉冲信号,并将该脉冲信号作为第一信号输出。
此外,需要注意的是,上述附图仅是根据本发明示例性实施方式的方法所包括的处理的示意性说明,而不是限制目的。易于理解,上述附图所示的处理并不表明或限制这些处理的时间顺序。另外,也易于理解,这些处理可以是例如在多个模块中同步或异步执行的。
以上具体地示出和描述了本发明的示例性实施方式。应可理解的是,本发明不限于这里描述的详细结构、设置方式或实现方法;相反,本发明意图涵盖包含在所附权利要求的精神和范围内的各种修改和等效设置。
Claims (13)
1.一种多级驱动数据传输电路,其特征在于,包括:
第一驱动模块,包括:第一信号产生单元及第一三态驱动器;以及
第二驱动模块,包括:第二三态驱动器;
其中,所述第二三态驱动器的第一输入端与所述第一三态驱动器的输出端耦接;
所述第一信号产生单元包括:第一输入端、第二输入端及输出端;所述第一信号产生单元的输出端与所述第一三态驱动器的第二输入端耦接;所述第一信号产生单元用于通过其第一输入端接收第一信号,通过其第二输入端接收来自所述第二驱动模块的、所述第一信号的第一反馈信号,根据所述第一信号及所述第一反馈信号,产生有效信号宽度宽于所述第一信号的第一控制信号,并向所述第一三态驱动器提供所述第一控制信号。
2.根据权利要求1所述的多级驱动数据传输电路,其特征在于,所述第一信号产生单元包括:第一RS锁存器,所述第一信号产生单元的第一输入端为所述第一RS锁存器的设置端,所述第一信号产生单元的第二输入端为所述第一RS锁存器的重置端,所述第一信号产生单元的输出端为所述第一RS锁存器的第一输出端。
3.根据权利要求1所述的多级驱动数据传输电路,其特征在于,所述第一信号产生单元包括:第一D触发器,所述第一信号产生单元的第一输入端为所述第一D触发器的时钟输入端,所述第一信号产生单元的第二输入端为所述第一D触发器的重置端,所述第一信号产生单元的输出端为所述第一D触发器的输出端。
4.根据权利要求1-3任一项所述的多级驱动数据传输电路,其特征在于,所述第二驱动模块还包括:信号整形单元,包括:输入端和输出端;所述信号整形单元用于通过其输入端接收所述第一信号,对所述第一信号进行整形,产生并通过其输出端输出所述第一反馈信号。
5.根据权利要求4所述的多级驱动数据传输电路,其特征在于,所述信号整形单元包括:偶数个相互串接的第一反相器。
6.根据权利要求1-3任一项所述的多级驱动数据传输电路,其特征在于,所述第一驱动模块还包括:脉冲信号产生单元,包括:输入端和输出端,通过其输出端与所述第一信号产生单元的第一输入端耦接,用于接收所述第一信号,根据所述第一信号的上升沿,产生脉冲信号,并通过所述第一信号产生单元的第一输入端向所述第一信号产生单元提供所述脉冲信号。
7.根据权利要求6所述的多级驱动数据传输电路,其特征在于,所述脉冲信号产生单元包括:奇数级门电路、与非门及第二反相器;其中,所述奇数级门电路通过其输入端接收所述第一信号;所述与非门通过其第一输入端接收所述第一信号,通过其第二输入端与所述奇数级门电路的输出端耦接,接收所述奇数级门电路的输出信号,通过其输出端与所述第二反相器的输入端耦接;所述第二反相器的输出端与所述第一信号产生单元的第一输入端耦接。
8.根据权利要求1-3任一项所述的多级驱动数据传输电路,其特征在于,还包括:第三驱动模块,包括:第三三态驱动器;所述第三三态驱动器的第一输入端与所述第二三态驱动器的输出端耦接;所述第二驱动模块还包括:第二信号产生单元;所述第二信号产生单元包括:第一输入端、第二输入端及输出端;所述第二信号产生单元的输出端与所述第二三态驱动器的第二输入端耦接;所述第二信号产生单元用于通过其第一输入端接收所述第一信号,通过其第二输入端接收来自所述第三驱动模块的、所述第一信号的第二反馈信号,根据所述第一信号及所述第二反馈信号,产生有效信号宽度宽于所述第一信号的第二控制信号,并向所述第二三态驱动器提供所述第二控制信号。
9.一种多级驱动数据传输方法,其特征在于,包括:
分别接收第一信号及来自下一级驱动模块的、所述第一信号的反馈信号;以及
根据所述第一信号及所述反馈信号,产生有效信号宽度宽于所述第一信号的控制信号,并向本级驱动模块中的三态驱动器提供所述控制信号。
10.根据权利要求9所述的多级驱动数据传输方法,其特征在于,根据所述第一信号及所述反馈信号,产生有效信号宽度宽于所述第一信号的控制信号,包括:分别将所述第一信号及所述反馈信号输入到RS锁存器的设置端和重置端,将所述RS锁存器第一输出端的信号作为所述控制信号。
11.根据权利要求9所述的多级驱动数据传输方法,其特征在于,根据所述第一信号及所述反馈信号,产生有效信号宽度宽于所述第一信号的控制信号,包括:分别将所述第一信号及所述反馈信号输入到D触发器的时钟输入端和重置端,将所述D触发器输出端输出的信号作为所述控制信号,将一固定电压信号输入到所述D触发器的数据端。
12.根据权利要求9所述的多级驱动数据传输方法,其特征在于,在接收所述反馈信号之前,所述方法还包括:在所述下一级驱动模块中,对所述第一信号进行整形,以获得并输出所述反馈信号。
13.根据权利要求9所述的多级驱动数据传输方法,其特征在于,在接收所述第一信号之前,所述方法还包括:根据所述第一信号的上升沿,产生脉冲信号,并将所述脉冲信号作为所述第一信号输出。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910786276.XA CN112422116A (zh) | 2019-08-23 | 2019-08-23 | 多级驱动数据传输电路及数据传输方法 |
US17/055,082 US11323116B2 (en) | 2019-08-23 | 2019-11-22 | Multi-level drive data transmission circuit and method |
EP19943007.5A EP3934102B1 (en) | 2019-08-23 | 2019-11-22 | Multi-stage drive data transmission circuit and data transmission method |
PCT/CN2019/120279 WO2021036034A1 (zh) | 2019-08-23 | 2019-11-22 | 多级驱动数据传输电路及数据传输方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910786276.XA CN112422116A (zh) | 2019-08-23 | 2019-08-23 | 多级驱动数据传输电路及数据传输方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN112422116A true CN112422116A (zh) | 2021-02-26 |
Family
ID=74685436
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910786276.XA Pending CN112422116A (zh) | 2019-08-23 | 2019-08-23 | 多级驱动数据传输电路及数据传输方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US11323116B2 (zh) |
EP (1) | EP3934102B1 (zh) |
CN (1) | CN112422116A (zh) |
WO (1) | WO2021036034A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023056709A1 (zh) * | 2021-10-09 | 2023-04-13 | 深圳比特微电子科技有限公司 | 流水线时钟驱动电路、计算芯片、算力板和计算设备 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112422116A (zh) | 2019-08-23 | 2021-02-26 | 长鑫存储技术有限公司 | 多级驱动数据传输电路及数据传输方法 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59229923A (ja) | 1983-06-13 | 1984-12-24 | Hitachi Ltd | 集積回路用論理回路 |
US5500818A (en) * | 1993-10-29 | 1996-03-19 | Sun Microsystems, Inc. | Method and apparatus for providing accurate T(on) and T(off) times for the output of a memory array |
JP3856892B2 (ja) * | 1997-03-03 | 2006-12-13 | 日本電信電話株式会社 | 自己同期型パイプラインデータパス回路および非同期信号制御回路 |
JP4057125B2 (ja) * | 1998-01-23 | 2008-03-05 | 株式会社ルネサステクノロジ | 半導体記憶装置 |
US6590424B2 (en) * | 2000-07-12 | 2003-07-08 | The Trustees Of Columbia University In The City Of New York | High-throughput asynchronous dynamic pipelines |
US6894535B2 (en) | 2001-12-18 | 2005-05-17 | Agilent Technologies, Inc. | Method and apparatus for ensuring signal integrity in a latch array |
US9058858B2 (en) | 2011-11-23 | 2015-06-16 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method and apparatus for dual rail SRAM level shifter with latching |
US9548735B1 (en) * | 2012-12-19 | 2017-01-17 | Maxim Intergrated Products, Inc. | System and method for adaptive power management |
CN106569040B (zh) | 2016-10-31 | 2019-07-26 | 中国科学院微电子研究所 | 单粒子瞬态脉冲宽度测量电路、集成电路和电子设备 |
CN106569042B (zh) | 2016-10-31 | 2019-07-26 | 中国科学院微电子研究所 | 单粒子瞬态脉冲宽度测量电路、集成电路和电子设备 |
JP2019145186A (ja) * | 2018-02-21 | 2019-08-29 | 東芝メモリ株式会社 | 半導体記憶装置 |
CN112422116A (zh) | 2019-08-23 | 2021-02-26 | 长鑫存储技术有限公司 | 多级驱动数据传输电路及数据传输方法 |
CN210405270U (zh) | 2019-08-23 | 2020-04-24 | 长鑫存储技术有限公司 | 多级驱动数据传输电路 |
-
2019
- 2019-08-23 CN CN201910786276.XA patent/CN112422116A/zh active Pending
- 2019-11-22 EP EP19943007.5A patent/EP3934102B1/en active Active
- 2019-11-22 WO PCT/CN2019/120279 patent/WO2021036034A1/zh unknown
- 2019-11-22 US US17/055,082 patent/US11323116B2/en active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023056709A1 (zh) * | 2021-10-09 | 2023-04-13 | 深圳比特微电子科技有限公司 | 流水线时钟驱动电路、计算芯片、算力板和计算设备 |
Also Published As
Publication number | Publication date |
---|---|
EP3934102A4 (en) | 2022-06-22 |
EP3934102B1 (en) | 2023-07-05 |
WO2021036034A1 (zh) | 2021-03-04 |
EP3934102A1 (en) | 2022-01-05 |
US20210367601A1 (en) | 2021-11-25 |
US11323116B2 (en) | 2022-05-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7320098B2 (en) | Semiconductor integrated circuit device having scan flip-flop circuit | |
US6924685B2 (en) | Device for controlling a setup/hold time of an input signal | |
CN112422116A (zh) | 多级驱动数据传输电路及数据传输方法 | |
JP2020532033A (ja) | シフトレジスター及びその駆動方法、ゲート駆動回路、並び表示装置 | |
JP3932260B2 (ja) | データ伝送システム | |
CN210405270U (zh) | 多级驱动数据传输电路 | |
US7872513B2 (en) | Apparatus and circuit including latch circuit, and method of controlling latch circuit | |
US20240077906A1 (en) | Processor and computing system | |
US6873183B1 (en) | Method and circuit for glitchless clock control | |
US10122268B2 (en) | Voltage generators and systems | |
CN114882934B (zh) | 测试电路 | |
US7236036B2 (en) | Apparatus and method for generating pulses | |
US7334169B2 (en) | Generation of test mode signals in memory device with minimized wiring | |
JP3211952B2 (ja) | 同期化回路 | |
US7295044B2 (en) | Receiver circuits for generating digital clock signals | |
US20040019830A1 (en) | Test apparatus of semiconductor integrated circuit with hold error preventing function | |
US11838026B2 (en) | Method of and apparatus for controlling clock signal | |
US6708261B1 (en) | Multi-stage data buffers having efficient data transfer characteristics and methods of operating same | |
US6859070B2 (en) | Semiconductor integrated circuit device having flip-flops that can be reset easily | |
US8816759B2 (en) | Electric circuit and semiconductor device | |
CN112953513A (zh) | 反相信号生成电路 | |
CN102136239B (zh) | 驱动器电路 | |
WO2010017977A2 (en) | Simultaneous bi-directional data transfer | |
CN110415750B (zh) | 移位寄存器 | |
KR100418520B1 (ko) | 프로그래머블 임피던스 출력 드라이버의 코드 선택장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |