CN112259677B - 一种具有图案的薄膜键合体、制备方法及电子器件 - Google Patents

一种具有图案的薄膜键合体、制备方法及电子器件 Download PDF

Info

Publication number
CN112259677B
CN112259677B CN202011119370.9A CN202011119370A CN112259677B CN 112259677 B CN112259677 B CN 112259677B CN 202011119370 A CN202011119370 A CN 202011119370A CN 112259677 B CN112259677 B CN 112259677B
Authority
CN
China
Prior art keywords
layer
thin film
pattern
bonding
top surface
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011119370.9A
Other languages
English (en)
Other versions
CN112259677A (zh
Inventor
王金翠
张秀全
张涛
刘桂银
李真宇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Jinan Jingzheng Electronics Co Ltd
Original Assignee
Jinan Jingzheng Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jinan Jingzheng Electronics Co Ltd filed Critical Jinan Jingzheng Electronics Co Ltd
Priority to CN202011119370.9A priority Critical patent/CN112259677B/zh
Publication of CN112259677A publication Critical patent/CN112259677A/zh
Application granted granted Critical
Publication of CN112259677B publication Critical patent/CN112259677B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N30/00Piezoelectric or electrostrictive devices
    • H10N30/01Manufacture or treatment
    • H10N30/07Forming of piezoelectric or electrostrictive parts or bodies on an electrical element or another base
    • H10N30/072Forming of piezoelectric or electrostrictive parts or bodies on an electrical element or another base by laminating or bonding of piezoelectric or electrostrictive bodies
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N30/00Piezoelectric or electrostrictive devices
    • H10N30/01Manufacture or treatment
    • H10N30/08Shaping or machining of piezoelectric or electrostrictive bodies
    • H10N30/081Shaping or machining of piezoelectric or electrostrictive bodies by coating or depositing using masks, e.g. lift-off
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N30/00Piezoelectric or electrostrictive devices
    • H10N30/80Constructional details
    • H10N30/85Piezoelectric or electrostrictive active materials

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Surface Acoustic Wave Elements And Circuit Networks Thereof (AREA)

Abstract

本申请公开一种具有图案的薄膜键合体、制备方法及电子器件,方法包括:在基底层顶表面形成与目标薄膜图案相同的图案保护层,以及裸露区;对裸露区表面处理,使裸露区的表面粗糙度大于或等于0.5nm;去除图案保护层,得到处理后的基底层,利用离子注入法和键合分离法,在处理后的基底层顶表面形成具有目标薄膜图案的图案薄膜层。本申请通过在薄膜层与处理后的基底层键合分离时,由于裸露区和键合区的粗糙度不同,而在粗糙度较小的键合区上形成具有目标薄膜图案的图案薄膜层。与现有技术相比,本申请提供的制备方法,能够在基底层上制备出图案表面完好的图案薄膜层,从而能够保证应用的电子器件的信噪比、啁啾、耦合效率等。

Description

一种具有图案的薄膜键合体、制备方法及电子器件
技术领域
本申请属于半导体元件制备领域,特别涉及一种具有图案的薄膜键合体、制备方法及电子器件。
背景技术
铌酸锂或钽酸锂等晶体材料由于具有居里温度高、自发极化强、机电耦合系数高、优异的电光效应等优点,而被广泛的应用于非线性光学、铁电、压电、电光等领域,尤其在薄膜体声波器件、滤波器、调制器等领域受到越来越广泛的关注和应用。如果利用铌酸锂或钽酸锂等晶体材料制备薄膜体声波器件、滤波器、调制器等电子器件,为满足电子器件不同应用场景的需求,一般需要采用具有特定图案的薄膜层。
目前,制备具有图案的薄膜层的方法主要包括如下步骤:首先,在衬底上制备出薄膜层,然后,采用刻蚀的方法在制备得到的薄膜层上刻蚀出需要的图案。但是,由于铌酸锂和钽酸锂本身具有硬度高的特质,因此,在薄膜层上刻蚀图案的刻蚀表面非常粗糙,并会对薄膜层造成一定的损伤,从而影响应用的电子器件的信噪比、啁啾、耦合效率等。
发明内容
为解决现有技术中由于铌酸锂和钽酸锂本身具有硬度高的特质,因此,在薄膜层上刻蚀图案的刻蚀表面非常粗糙,并会对薄膜层造成一定的损伤,从而影响应用的电子器件的信噪比、啁啾、耦合效率等技术问题,本申请提供一种具有图案的薄膜键合体、制备方法及电子器件。
第一方面,本申请提供一种具有图案的薄膜键合体的制备方法,包括:
准备基底层;
在所述基底层顶表面形成与目标薄膜图案相同的图案保护层,以及裸露区,其中,所述裸露区是指所述基底层顶表面没有被所述图案保护层覆盖的区域;
对所述裸露区表面处理,使所述裸露区的表面粗糙度大于或等于所述基底层顶表面与薄膜层键合分离的粗糙度临界值;
去除所述图案保护层,得到处理后的基底层,所述处理后的基底层顶表面包括裸露区和键合区,所述键合区的表面粗糙度小于所述基底层顶表面与薄膜层键合分离的粗糙度临界值,其中,所述键合区是指去除所述图案保护层后,基底层上对应所述图案保护层的区域;
利用离子注入法,在薄膜基体内形成薄膜层、分离层和余质层;
利用键合分离法,在处理后的基底层顶表面形成具有目标薄膜图案的图案薄膜层,其中,所述薄膜层中与所述键合区对应的区域与所述键合区键合并保留于所述处理后的基底层顶表面,所述薄膜层中与所述裸露区对应的区域,以及,余质层从所述处理后的基底层顶表面剥离。
进一步地,所述裸露区的表面粗糙度大于或等于0.5nm,或者大于或等于0.4nm。
进一步地,利用键合分离法,在处理后的基底层顶表面形成具有目标薄膜图案的图案薄膜层,包括:
将所述薄膜层与处理后的基底层顶表面键合,形成键合体;
对所述键合体热处理,所述薄膜层中与所述裸露区对应的区域,以及,余质层从处理后的基底层顶表面剥离,在处理后的基底层顶表面形成具有目标薄膜图案的图案薄膜层。
进一步地,所述准备基底层包括:
在衬底层上制备隔离层,形成基底层,其中,所述隔离层位于所述基底层的顶层。
进一步地,所述准备基底层包括:
依次在衬底层上制备缺陷层和隔离层,形成所述基底层,其中所述缺陷层位于所述衬底层和所述隔离层之间,所述隔离层位于所述基底层的顶层。
进一步地,利用光刻方法,在基底层顶表面形成与目标薄膜图案相同的图案保护层,所述图案保护层的材料为光刻胶。
进一步地,采用刻蚀方法或化学腐蚀方法,对所述裸露区表面处理。
进一步地,采用丙酮溶液去除所述图案保护层。
进一步地,所述图案薄膜层为铌酸锂、钽酸锂、石英、砷化镓、硅、磷酸钛氧钾或磷酸钛氧铷晶体材料。
第二方面,本申请还提供一种具有图案的薄膜键合体,所述具有图案的薄膜键合体采用第一方面任一所述方法制备得到。
进一步地,裸露区的表面粗糙度大于或等于0.5nm,或者大于或等于0.4nm。
第三方面,本申请还提供一种电子器件,所述电子器件包括第二方面任一所述的具有图案的薄膜键合体。
本申请提供的一种具有图案的薄膜键合体、制备方法及电子器件,通过对基底层顶表面进行处理,使处理后的基底层顶表面包括表面粗糙度大的裸露区和表面粗糙度小的键合区,进一步采用离子注入法和键合分离法,在处理后的基底层上制备薄膜层,其中,在薄膜层与处理后的基底层键合分离时,由于裸露区和键合区的粗糙度不同,粗糙度大的裸露区界面键合力弱或界面不发生键合,粗糙度小的键合区界面键合力强,因此,粗糙度较大的裸露区对应的薄膜区域最终从键合体上剥离,而粗糙度较小的键合区对应的薄膜区域最终保留在键合体上,形成具有目标薄膜图案的图案薄膜层。与现有技术相比,本申请提供的制备方法,能够在基底层上制备出图案表面完好的图案薄膜层,并且制备工艺简单,不需要对薄膜层进行刻蚀处理,从而能够保证应用的电子器件的信噪比、啁啾、耦合效率等。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的一种具有图案的薄膜键合体的制备方法的制备工艺流程图;
图2为本申请实施例提供的一种基底层的结构示意图;
图3为本申请实施例提供的又一种基底层的结构示意图;
图4为本申请实施例提供的一种具有图案的薄膜键合体的结构示意图。
附图标记说明
110-基底层,110A-衬底层,110B-隔离层,110C-缺陷层,120-图案保护层,130A-裸露区,130B-键合区,140-薄膜基体,140A-薄膜层,140B-分离层,140C-余质层,140A1-图案薄膜层,140A2-裸露区对应的薄膜层。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在这里专用的词“示例性”意为“用作例子、实施例或说明性”。这里作为“示例性”所说明的任何实施例不必解释为优于或好于其它实施例。尽管在附图中示出了实施例的各种方面,但是除非特别指出,不必按比例绘制附图。
在本申请的描述中,需要说明的是,术语“上”、“下”、“内”、“外”、“前”、“后”、“左”和“右”等指示的方位或位置关系为基于本申请工作状态下的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”、“第三”和“第四”仅用于描述目的,而不能理解为指示或暗示相对重要性。
本申请提供一种具有图案的薄膜键合体的制备方法,如图1所示,包括以下步骤:
步骤1、准备基底层110。
基底层110主要是用于支撑图案薄膜层的底层结构,其中,基底层110可以是单层结构,也可以是复合结构,本申请对此不进行限定。
在一具体例子中,基底层110只包括衬底层110A,衬底层110A可以采用铌酸锂、氧化铝、钽酸锂、硅、石英或碳化硅等材料,本申请对此不进行限定。
在另一具体例子中,如图2所示,基底层110包括衬底层110A和隔离层110B,则对应的在步骤1中,在准备好的衬底层110A上制备隔离层110B,本申请对制备隔离层110B的方法不进行限定,例如可以采用沉积法在衬底层110A上沉积目标厚度的隔离层110B;又例如,如果衬底层110A为硅材料,隔离层110B为二氧化硅材料,则可以采用氧化法在衬底层110A上氧化一层二氧化硅层作为隔离层110B。
其中,隔离层110B可以防止图案薄膜层中的信号泄露至衬底层110A,为了更好的将信号限制在图案薄膜层中,隔离层110B可以选用具有较低折射率或具有较大声抗阻的材料,例如二氧化硅、氮化硅、非晶硅或多晶硅等材料。另外,隔离层110B的厚度最好大于100nm。如果隔离层110B的厚度小于100nm,一方面工艺上不易制备,另一方面,厚度太小,无法有效地阻止信号的泄漏。因此,隔离层110B的厚度大于100nm,既能满足工艺要求,又能有效地阻止信号的泄漏。
在又一具体例子中,如图3所示,基底层110包括衬底层110A、隔离层110B和缺陷层110C,则对应的在步骤1中,在准备好的衬底层110A上制备缺陷层110C,然后,在制备好的缺陷层110C上继续制备隔离层110B,得到具有三层结构的基底层110。
由于制作工艺的原因,在隔离层110B和衬底层110A之间可能存在很多缺陷和电荷,导致隔离层110B和衬底层110A之间界面的载流子集中,产生寄生电导,从而在射频应用中产生额外的损耗。因此,为了避免寄生电导的形成,本申请实施例隔离层110B和衬底层110A之间设置缺陷层110C,缺陷层110C中存在一定密度的缺陷,可以捕获存在于隔离层110B和衬底层110A之间的载流子,避免这些载流子引起隔离层110B界面处的载流子聚集,降低衬底层110A的损耗。其中,缺陷层110C可以为多晶硅、多晶锗或非晶硅等材料,本申请对此不进行限定。
需要说明的是,本申请的关键点在于图案薄膜层的制备,而为了下游客户减少操作工艺,缩短加工过程,本申请可以直接制备成下游客户需要的带有图案薄膜层的键合体,因此,对于基底层110并不局限于上述列举的一层、两侧、三层结构,也可以为其他更多层结构,本申请对此不进行限定。
步骤2、在所述基底层110顶表面形成与目标薄膜图案相同的图案保护层120,以及裸露区130A,其中,所述裸露区130A是指所述基底层110顶表面没有被所述图案保护层120覆盖的区域。
首先,确定要制备的薄膜图案,即目标薄膜图案,然后,在上述步骤1制备得到的基底层110顶表面制备图案保护层120,其中,图案保护层120覆盖于基底层110顶表面的区域与目标薄膜图案相同,图案保护层120由光刻胶形成于基底层110顶表面上。另外,光刻后,在基底层110顶表面还形成裸露区130A,裸露区130A是指基底层110顶表面没有被光刻胶覆盖的区域。
本申请对在基底层110顶表面制备图案保护层120的方法不进行限定,在一优选实施例方式中,利用光刻方法,在基底层110顶表面制备图案保护层120,采用光刻方法的优势在于,图案保护层120的材料为光刻胶,进而在后续步骤中去除所述图案保护层后,不会改变在基底层110顶表面形成的键合区的表面粗糙度,其中,去除光刻胶的方法可以采用丙酮溶液溶解光刻胶或其他可行方法,本申请对此不进行限定。
需要说明是,本申请实施例所述的目标薄膜图案是指最终想要制备得到的薄膜层的表面图案,其中,目标薄膜图案可以是S型、矩形、正方形、圆形、棱形等规则图案,或者,不规则图案,本申请对此不进行限定,可根据实际需要进行选择。
其中,图案保护层120的图案的尺寸可以是:宽度为50μm-5mm,长度为100μm-10mm,深度为50μm-500μm,本申请对此不进行限定。例如,图案保护层120的图案的尺寸是:宽度为500μm,长度为2000μm,深度为110μm。
步骤3、对裸露区130A表面处理,使所述裸露区130A的表面粗糙度大于或等于所述基底层110顶表面与薄膜层键合分离的粗糙度临界值。
首先需要说明的是,在采用离子注入法和键合分离法制备薄膜时,要想将薄膜层保留在基底层110上的一个重要因素是:薄膜层与基底层110键合面的粗糙度要小于薄膜层与基底层110键合分离的粗糙度临界值,否则在键合分离时,薄膜层不能保留在基底层110上,而会因为键合面的粗糙度较大,薄膜层与基底层110之间的键合力较弱,使薄膜层从基底层110上分离下来。基于此,本申请提供的技术思路在于,利用粗糙度影响薄膜层与基底层110键合效果,在基底层110实现具有目标薄膜图案的图案薄膜层。
还需要说明的是,本申请实施例中基底层110顶表面与薄膜层键合分离的粗糙度临界值是指在步骤6基底层110顶表面与薄膜层键合分离过程中,刚好能够使薄膜层不与基底层110顶表面键合或者刚好能够使薄膜层从基底层110顶表面分离下来,基底层110顶表面对应的粗糙度。也就是说,如果裸露区的粗糙度大于或等于所述基底层顶表面与薄膜层键合分离的粗糙度临界值,则薄膜层不与基底层顶表面的裸露区键合,裸露区对应的薄膜层会从基底层110顶表面分离下来;如果裸露区的粗糙度小于所述基底层顶表面与薄膜层键合分离的粗糙度临界值,则薄膜层会与基底层顶表面的裸露区键合,并且裸露区对应的薄膜层不会从基底层110顶表面分离下来,而是保留在基底层110顶表面。
另外,对于不同材料键合分离的粗糙度临界值可能是不同的,因此,本申请实施例中所述的基底层110顶表面与薄膜层键合分离的粗糙度临界值是指当前方法中确定采用的基底层顶层材料与薄膜层材料对应的键合分离的粗糙度临界值。也就是说,如果基底层顶层材料为硅,薄膜层为铌酸锂晶体材料,则对应一个键合分离的粗糙度临界值;如果基底层顶层材料为碳化硅,薄膜层为铌酸锂晶体材料,则可能对应另一个键合分离的粗糙度临界值。因此,本申请实实施例对键合分离的粗糙度临界值不进行限定,具体根据采用的基底层顶层材料与薄膜层材料而设定。例如,如果基底层110顶表面为硅或二氧化硅,薄膜层为铌酸锂或钽酸锂晶体材料,则二氧化硅与铌酸锂或钽酸锂晶体材料键合分离的粗糙度临界值为0.5nm。
因此,为了在基底层110实现具有目标薄膜图案的图案薄膜层,基底层110的键合面(即基底层110顶表面)应该包括具有两种粗糙度的区域,其中一种区域的粗糙度应该小于键合分离的粗糙度临界值,以使该区域对应保留有与目标薄膜图案相同的薄膜层;另一种区域的粗糙度应该大于或等于键合分离的粗糙度临界值,以使不与目标薄膜图案对应的薄膜层区域从基底层110上剥离。
步骤3中的裸露区130A即是与目标薄膜图案不对应的区域,也就是说键合后,希望薄膜层中与裸露区130A对应的部分能够从基底层110上剥离。因此上述步骤3中,对裸露区130A表面处理,使所述裸露区130A的表面粗糙度大于或等于所述基底层110顶表面与薄膜层键合分离的粗糙度临界值,一般的,所述基底层110顶表面与薄膜层键合分离的粗糙度临界值可能是0.4nm或0.5nm。
在对裸露区130A表面处理的过程中,目标薄膜图案区域由覆盖的图案保护层120保护而不受影响。本申请对裸露区130A表面处理的方法不进行限定,例如可以采用刻蚀方法或化学腐蚀方法,对所述裸露区表面处理。
步骤4、去除所述图案保护层120,得到处理后的基底层110,所述处理后的基底层顶表面包括裸露区130A和键合区130B,所述键合区130B的表面粗糙度小于所述基底层顶表面与薄膜层键合分离的粗糙度临界值,其中,所述键合区130B是指去除所述图案保护层120后,基底层上对应所述图案保护层120的区域。
应理解,在步骤1中制备得到的基底层110顶表面的粗糙度是满足与薄膜层键合的要求的,即步骤1中制备得到的基底层110顶表面的粗糙度应该是小于所述基底层顶表面与薄膜层键合分离的粗糙度临界值的。
如果图案保护层120是通过光刻方法形成于基底层110顶表面的光刻胶,则去除图案保护层120后,基底层110顶表面与图案保护层120对应的区域的粗糙度依然能够保证小于0.4nm。本申请对去除图案保护层120的方法不进行限定,例如可以采用丙酮溶液溶解去除所述图案保护层。如果图案保护层120是通过其他方法制备得到,则需要对去除图案保护层120的区域处理,使处理后得到的键合区130B的表面粗糙度小于所述基底层顶表面与薄膜层键合分离的粗糙度临界值即可。
经过上述步骤4处理后,得到的处理后的基底层顶表面为平坦的表面,因此可以作为步骤5和步骤6中与薄膜基体140键合的键合面。
步骤5、利用离子注入法,在薄膜基体140内形成薄膜层140A、分离层140B和余质层140C。
本申请实施例中,所述的薄膜基体140是指具有一定厚度的,用于得到薄膜层140A的基础材料。薄膜基体140可以为铌酸锂、钽酸锂、石英、砷化镓、硅、磷酸钛氧钾或磷酸钛氧铷晶体材料,本申请对此不进行限定。
可以由薄膜基体140的一面向所述薄膜基体140内部进行离子注入,从而在薄膜基体140上形成薄膜层140A、分离层140B和余质层140C。
本申请实施例对所述离子注入的方式不做特别限定,可以使用现有技术中任意一种离子注入的方式,所注入的离子可以为通过热处理能够生成气体的离子,例如:氢离子或者氦离子。注入氢离子时,注入剂量可以为3×1016ions/cm2~8×1016ions/cm2,注入能量可以为120KeV~400KeV;注入氦离子时,注入剂量可以为1×1016ions/cm2~1×1017ions/cm2,注入能量可以为50KeV~1000KeV。例如,注入氢离子时,注入计量可以为4×1016ions/cm2,注入能量可以为180KeV;注入氦离子时,注入剂量为4×1016ions/cm2,注入能量为200KeV。
本申请实施例中,可以通过调整离子注入深度来调整薄膜层140A的厚度,具体地,离子注入的深度越大,所制备的薄膜层140A的厚度越大;相反,离子注入的深度越小,所制备的薄膜层140A的厚度越小。
步骤6、利用键合分离法,在处理后的基底层110顶表面形成具有目标薄膜图案的图案薄膜层140A1,其中,所述薄膜层140A中与所述键合区130B对应的区域与所述键合区130B键合并保留于所述处理后的基底层110顶表面,所述薄膜层140A中与所述裸露区130A对应的区域,以及,余质层140C从所述处理后的基底层110顶表面剥离。
首先,执行步骤601、将薄膜基体140的离子注入面(即薄膜层140A所在面)与处理后的基底层110顶表面键合,得到键合体。
本申请实施例中,所述键合体是指薄膜基体140与处理后的基底层110键合后形成的键合体,其中,薄膜基体140未从处理后的基底层110上剥离。
本申请对薄膜基体140与处理后的基底层110键合的方式不做特别限定,可以采用现有技术中任意一种薄膜基体140与处理后的基底层110键合的方式,例如,将薄膜基体140的键合面进行表面活化,将处理后的基底层110的键合面也进行表面活化,再将两个活化后的表面进行键合,获得键合体。
本申请对薄膜基体140的键合面进行表面活化的方式不做特别限定,可以采用现有技术中任意一种对薄膜基体140进行表面活化的方式,例如,等离子体活化以及化学溶液活化等;同样地,本申请对处理后的基底层110的键合面表面活化的方式也不做特别限定,可以采用现有技术中任意一种可用于处理后的基底层110的键合面进行表面活化的方式,例如,等离子体活化。
然后,执行步骤602、对所述键合体热处理,所述薄膜层140A中与所述裸露区130A对应的区域,以及,余质层140C从处理后的基底层110顶表面剥离,在处理后的基底层110顶表面形成具有目标薄膜图案的图案薄膜层140A1。
在一种可实现的方式中,对键合体进行热处理,所述热处理的温度可以为100℃~600℃,在热处理过程中,所述分离层140B内形成气泡,例如,H离子形成氢气,He离子形成氦气等,随着热处理进展,分离层内140B的气泡连成一片,最后分离层140B裂开,将余质层140C与所述薄膜层140A分离,从而使余质层140C由键合体上剥离下来,在处理后的基底层110顶表面形成薄膜层140A。
由上述步骤3和步骤4可知,处理后的基底层110顶表面作为键合面包括裸露区130A和键合区130B,其中,裸露区130A的表面粗糙度大于或等于0.4nm,或者大于或等于0.5nm,键合区130B的表面粗糙度小于0.4nm或0.5nm,因此,对键合体进行热处理后,只有与薄膜层140A中与键合区130B对应的部分保留在基底层110上,形成具有目标薄膜图案的图案薄膜层140A1;而由于裸露区130A的粗糙度大于或等于键合面分离的临界粗糙度,因此,对键合体进行热处理后,裸露区130A对应的薄膜层140A2会从键合体上剥离,最终得到键合体包括基底层110,以及层叠于所述基底层110顶表面的具有目标薄膜图案的图案薄膜层140A1。进一步地,可以将图案薄膜层140A1抛光减薄至50-3000nm(例如400nm、500nm、600nm、800nm、1000nm等),得到具有纳米级厚度的图案薄膜层。
在本申请实施例中,一种可实现的热处理方式为,将键合体放入加热设备中,先升温至预设温度,再在此温度下恒温保温。其中,优选的,保温条件包括:保温时间可以是1分钟~48小时,例如,保温时间为3小时,保温温度可以是100℃~600℃,例如保温时间为400℃,保温气氛可以是,在真空环境下或在氮气及惰性气体中的至少一种气体形成的保护气氛下进行。
综上可知,本申请实施例提供的具有图案的薄膜键合体的制备方法,通过对基底层顶表面进行处理,使处理后的基底层顶表面包括表面粗糙度大的裸露区和表面粗糙度小的键合区,进一步采用离子注入法和键合分离法,在处理后的基底层上制备薄膜层,其中,在薄膜层与处理后的基底层键合分离时,由于裸露区和键合区的粗糙度不同,粗糙度大的裸露区界面键合力弱或界面不发生键合,粗糙度小的键合区界面键合力强,因此,粗糙度较大的裸露区对应的薄膜区域最终从键合体上剥离,而粗糙度较小的键合区对应的薄膜区域最终保留在键合体上,形成具有目标薄膜图案的图案薄膜层。与现有技术相比,本申请提供的制备方法,能够在基底层上制备出图案表面完好的图案薄膜层,并且制备工艺简单,不需要对薄膜层进行刻蚀处理,从而能够保证应用的电子器件的信噪比、啁啾、耦合效率等。
本申请实施例还提供一种具有图案的薄膜键合体,该具有图案的薄膜键合体可以采用上述实施例提供的一种具有图案的薄膜键合体制备方法制备得到。
本申请实施例提供一种具有图案的薄膜键合体,如图4所示,包括基底层110以及层叠于所述基底层110顶表面的图案薄膜层140A1。其中,本申请实施例对图案薄膜层140A1的材料不进行限定,只要是能够通过离子注入方法形成薄膜层、分离层和余料层三层结构,然后能够通过键合加热分离的方式制备薄膜层的材料均可,例如图案薄膜层140A1可以是铌酸锂、钽酸锂、石英、砷化镓、硅、磷酸钛氧钾或磷酸钛氧铷等晶体材料;基底层110可以是单层结构或复合结构,例如基底层110包括衬底层110A,衬底层110A可以采用铌酸锂、氧化铝、钽酸锂、硅、石英或碳化硅等材料;又例如基底层110包括衬底层110A和隔离层110B,隔离层110B位于衬底层110A和图案薄膜层140A1之间,隔离层110B可以采用二氧化硅、氮化硅、非晶硅或多晶硅等材料。再例如基底层110包括衬底层110A、隔离层110B和缺陷层110C,缺陷层110C位于衬底层110A和隔离层110B之间,隔离层110B位于缺陷层110C和图案薄膜层140A1之间,缺陷层110C可以为多晶硅、多晶锗或非晶硅等材料。
参见上述具有图案的薄膜键合体制备方法可知,制备得到的键合体中基底层110的顶表面还包括没有键合图案薄膜层140A1的裸露区130A,其中,裸露区130A的表面粗糙度大于或等于基底层顶表面与薄膜层键合分离的粗糙度临界值,例如裸露区130A的表面粗糙度大于或等于0.4nm,或者大于或等于0.5nm。
还需要说明的是,本申请对图案薄膜层140A1的图案和图案尺寸均不进行限定,可以根据需要调整。
本申请实施例还提供一种电子器件,所述电子器件包括上述实施例中任一所述的具有图案的薄膜键合体。例如,将上述实施例中的具有图案的薄膜键合体应用于薄膜体声波器件、滤波器、调制器等电子器件,具体的,可以根据电子器件的需要,制备薄膜键合体中图案薄膜层中的图案。
以上结合具体实施方式和范例性实例对本申请进行了详细说明,不过这些说明并不能理解为对本申请的限制。本领域技术人员理解,在不偏离本申请精神和范围的情况下,可以对本申请技术方案及其实施方式进行多种等价替换、修饰或改进,这些均落入本申请的范围内。本申请的保护范围以所附权利要求为准。

Claims (12)

1.一种具有图案的薄膜键合体的制备方法,其特征在于,包括:
准备基底层;
在所述基底层顶表面形成与目标薄膜图案相同的图案保护层,以及裸露区,其中,所述裸露区是指所述基底层顶表面没有被所述图案保护层覆盖的区域;
对所述裸露区表面处理,使所述裸露区的表面粗糙度大于或等于所述基底层顶表面与薄膜层键合分离的粗糙度临界值;
去除所述图案保护层,得到处理后的基底层,所述处理后的基底层顶表面包括裸露区和键合区,所述键合区的表面粗糙度小于所述基底层顶表面与薄膜层键合分离的粗糙度临界值,其中,所述键合区是指去除所述图案保护层后,基底层上对应所述图案保护层的区域;
利用离子注入法,在薄膜基体内形成薄膜层、分离层和余质层;
利用键合分离法,在处理后的基底层顶表面形成具有目标薄膜图案的图案薄膜层,其中,所述薄膜层中与所述键合区对应的区域与所述键合区键合并保留于所述处理后的基底层顶表面,所述薄膜层中与所述裸露区对应的区域,以及,余质层从所述处理后的基底层顶表面剥离。
2.根据权利要求1所述的方法,其特征在于,所述裸露区的表面粗糙度大于或等于0.5nm。
3.根据权利要求1所述的方法,其特征在于,利用键合分离法,在处理后的基底层顶表面形成具有目标薄膜图案的图案薄膜层,包括:
将所述薄膜层与处理后的基底层顶表面键合,形成键合体;
对所述键合体热处理,所述薄膜层中与所述裸露区对应的区域,以及,余质层从处理后的基底层顶表面剥离,在处理后的基底层顶表面形成具有目标薄膜图案的图案薄膜层。
4.根据权利要求1所述的方法,其特征在于,利用光刻方法,在基底层顶表面形成与目标薄膜图案相同的图案保护层,所述图案保护层的材料为光刻胶。
5.根据权利要求1所述的方法,其特征在于,所述准备基底层包括:
依次在衬底层上制备缺陷层和隔离层,形成所述基底层,其中所述缺陷层位于所述衬底层和所述隔离层之间,所述隔离层位于所述基底层的顶层。
6.根据权利要求4所述的方法,其特征在于,采用刻蚀方法或化学腐蚀方法,对所述裸露区表面处理;采用丙酮溶液去除所述图案保护层。
7.根据权利要求1所述的方法,其特征在于,所述图案薄膜层为铌酸锂、钽酸锂、石英、砷化镓、硅、磷酸钛氧钾或磷酸钛氧铷晶体材料。
8.根据权利要求1所述的方法,其特征在于,所述裸露区的表面粗糙度大于或等于0.4nm。
9.一种具有图案的薄膜键合体,其特征在于,所述具有图案的薄膜键合体采用如权利要求1-8任一所述方法制备得到。
10.根据权利要求9所述的具有图案的薄膜键合体,其特征在于,裸露区的表面粗糙度大于或等于0.5nm。
11.根据权利要求9所述的具有图案的薄膜键合体,其特征在于,裸露区的表面粗糙度大于或等于0.4nm。
12.一种电子器件,其特征在于,所述电子器件包括如权利要求9-11任一所述的具有图案的薄膜键合体。
CN202011119370.9A 2020-10-19 2020-10-19 一种具有图案的薄膜键合体、制备方法及电子器件 Active CN112259677B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011119370.9A CN112259677B (zh) 2020-10-19 2020-10-19 一种具有图案的薄膜键合体、制备方法及电子器件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011119370.9A CN112259677B (zh) 2020-10-19 2020-10-19 一种具有图案的薄膜键合体、制备方法及电子器件

Publications (2)

Publication Number Publication Date
CN112259677A CN112259677A (zh) 2021-01-22
CN112259677B true CN112259677B (zh) 2022-11-01

Family

ID=74244819

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011119370.9A Active CN112259677B (zh) 2020-10-19 2020-10-19 一种具有图案的薄膜键合体、制备方法及电子器件

Country Status (1)

Country Link
CN (1) CN112259677B (zh)

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5790605A (en) * 1980-11-28 1982-06-05 Fujitsu Ltd Optical waveguide and its production
US6143629A (en) * 1998-09-04 2000-11-07 Canon Kabushiki Kaisha Process for producing semiconductor substrate
US7064069B2 (en) * 2003-10-21 2006-06-20 Micron Technology, Inc. Substrate thinning including planarization
JP4528634B2 (ja) * 2005-01-13 2010-08-18 富士フイルム株式会社 金属膜の形成方法
US7601271B2 (en) * 2005-11-28 2009-10-13 S.O.I.Tec Silicon On Insulator Technologies Process and equipment for bonding by molecular adhesion
JP5182379B2 (ja) * 2009-01-29 2013-04-17 株式会社村田製作所 複合基板の製造方法
CN101556924B (zh) * 2009-05-19 2010-09-08 来燕利 硅片键合分离方法
TW201317137A (zh) * 2011-10-26 2013-05-01 Luminous Optical Technology Co Ltd 具有曲率變化圖案的玻璃面及其製造方法
JP6140487B2 (ja) * 2013-03-14 2017-05-31 富士フイルム株式会社 パターン形成方法、及び電子デバイスの製造方法
CN104375382A (zh) * 2014-03-31 2015-02-25 中能柔性光电(滁州)有限公司 一种柔性导电膜图形化制造方法
EP3162172B1 (en) * 2014-06-30 2022-09-28 3M Innovative Properties Company Metallic microstructures with reduced-visibility and method for producing the same
JP2016120595A (ja) * 2014-12-24 2016-07-07 株式会社ボンマーク 印刷用サスペンドメタルマスク及びその製造方法
KR101648110B1 (ko) * 2015-05-21 2016-08-12 주식회사 두하누리 낮은 조도를 가지는 금속과 고분자 간 접착 방법 및 이를 이용한 기판
US10630259B2 (en) * 2018-02-05 2020-04-21 Zhuhai Crystal Resonance Technologies Co., Ltd. Single crystal piezoelectric RF resonators and filters with improved cavity definition
CN110718486B (zh) * 2019-10-17 2022-10-04 沈阳硅基科技有限公司 一种薄膜转移方法
CN110952068B (zh) * 2019-11-20 2021-07-06 电子科技大学 图形化单晶薄膜制备方法、图形化单晶薄膜及谐振器
CN111175892A (zh) * 2020-01-07 2020-05-19 电子科技大学 一种铌酸锂光波导器件及其制备方法
CN111403596B (zh) * 2020-03-20 2022-07-26 电子科技大学 一种离子注入剥离单晶薄膜的表面处理方法

Also Published As

Publication number Publication date
CN112259677A (zh) 2021-01-22

Similar Documents

Publication Publication Date Title
US6346459B1 (en) Process for lift off and transfer of semiconductor devices onto an alien substrate
US7351644B2 (en) Thin handle substrate method and structure for fabricating devices using one or more films provided by a layer transfer process
US11336250B2 (en) Method for preparing film bulk acoustic wave device by using film transfer technology
KR102375690B1 (ko) 복합 웨이퍼의 제조 방법
KR101541940B1 (ko) Soi 기판의 제조 방법
KR101526245B1 (ko) 임시 접합을 채용하는 반도체 구조를 제조하기 위한 방법
US5918139A (en) Method of manufacturing a bonding substrate
CN109103079B (zh) 一种纳米级单晶薄膜及其制备方法
EP1170801B1 (en) Bonded wafer producing method
US20110076849A1 (en) Process for bonding and transferring a layer
CN110246757A (zh) 一种基于cmos电路衬底的单晶薄膜的制备方法
JP2002184960A (ja) Soiウェーハの製造方法及びsoiウェーハ
CN112542379B (zh) 一种薄膜图形化工艺方法、复合薄膜及电子元器件
CN112259677B (zh) 一种具有图案的薄膜键合体、制备方法及电子器件
CN115951509B (zh) 电光晶体薄膜、制备方法及电子元件
CN114214732B (zh) 一种改善复合薄膜表面极化反转现象的方法及复合薄膜
CN112259676B (zh) 一种具有图案的薄膜键合体、制备方法及电子器件
CN112259675B (zh) 一种具有图案的薄膜键合体、制备方法及电子器件
CN112259678B (zh) 一种用于改善薄膜层炸裂的方法及薄膜材料
CN111477543A (zh) 一种键合衬底晶圆与单晶压电晶圆的方法及复合单晶压电晶圆基板
JP3921823B2 (ja) Soiウェーハの製造方法およびsoiウェーハ
CN113541626A (zh) 一种复合单晶压电基板及制备方法
CN115915899A (zh) 一种优化注入颗粒的复合薄膜及其制备方法
TW202338916A (zh) 用於製備鐵電材料薄膜之方法
CN114388688A (zh) 基于等离子体刻蚀的黑化单晶压电复合薄膜及其制备方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant