CN112086402A - 具有跨过界面的桥接件的线路板 - Google Patents
具有跨过界面的桥接件的线路板 Download PDFInfo
- Publication number
- CN112086402A CN112086402A CN201910892683.9A CN201910892683A CN112086402A CN 112086402 A CN112086402 A CN 112086402A CN 201910892683 A CN201910892683 A CN 201910892683A CN 112086402 A CN112086402 A CN 112086402A
- Authority
- CN
- China
- Prior art keywords
- routing circuit
- bridge
- core substrate
- circuit
- routing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 229910052751 metal Inorganic materials 0.000 claims abstract description 160
- 239000002184 metal Substances 0.000 claims abstract description 160
- 239000000758 substrate Substances 0.000 claims abstract description 128
- 239000011347 resin Substances 0.000 claims description 65
- 229920005989 resin Polymers 0.000 claims description 65
- 239000011159 matrix material Substances 0.000 claims description 48
- 230000002093 peripheral effect Effects 0.000 claims description 39
- 238000002955 isolation Methods 0.000 claims description 23
- 239000000463 material Substances 0.000 claims description 20
- 239000003607 modifier Substances 0.000 claims description 20
- 229910000679 solder Inorganic materials 0.000 claims description 15
- 238000007789 sealing Methods 0.000 claims description 6
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 5
- 229910052802 copper Inorganic materials 0.000 claims description 4
- 239000010949 copper Substances 0.000 claims description 4
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 claims description 4
- 229910052782 aluminium Inorganic materials 0.000 claims description 3
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 claims description 3
- 239000010931 gold Substances 0.000 claims description 3
- 229910052737 gold Inorganic materials 0.000 claims description 3
- 239000004411 aluminium Substances 0.000 claims 1
- 239000010410 layer Substances 0.000 description 136
- 239000004065 semiconductor Substances 0.000 description 76
- 238000004519 manufacturing process Methods 0.000 description 14
- 238000005336 cracking Methods 0.000 description 12
- 230000008602 contraction Effects 0.000 description 9
- 238000000034 method Methods 0.000 description 9
- 238000005382 thermal cycling Methods 0.000 description 6
- 230000000694 effects Effects 0.000 description 5
- 238000003466 welding Methods 0.000 description 5
- 230000008901 benefit Effects 0.000 description 4
- 239000003990 capacitor Substances 0.000 description 4
- 239000000919 ceramic Substances 0.000 description 4
- 238000010586 diagram Methods 0.000 description 4
- 238000000059 patterning Methods 0.000 description 3
- 125000006850 spacer group Chemical group 0.000 description 3
- 239000004593 Epoxy Substances 0.000 description 2
- 239000000853 adhesive Substances 0.000 description 2
- 230000001070 adhesive effect Effects 0.000 description 2
- 239000011230 binding agent Substances 0.000 description 2
- 238000005253 cladding Methods 0.000 description 2
- 239000011247 coating layer Substances 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 238000012797 qualification Methods 0.000 description 2
- 239000004642 Polyimide Substances 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000032798 delamination Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 239000008393 encapsulating agent Substances 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000002708 enhancing effect Effects 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 230000017525 heat dissipation Effects 0.000 description 1
- 238000003698 laser cutting Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
- 238000005476 soldering Methods 0.000 description 1
- 230000000930 thermomechanical effect Effects 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5386—Geometry or layout of the interconnection structure
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/562—Protection against mechanical damage
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
- H01L33/62—Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0201—Thermal arrangements, e.g. for cooling, heating or preventing overheating
- H05K1/0203—Cooling of mounted components
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0271—Arrangements for reducing stress or warp in rigid printed circuit boards, e.g. caused by loads, vibrations or differences in thermal expansion
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0296—Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
- H05K1/0298—Multilayer circuits
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Geometry (AREA)
- Manufacturing & Machinery (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Insulated Metal Substrates For Printed Circuits (AREA)
Abstract
本发明提供一种具有跨过界面的桥接件的线路板,包括与核心基板或金属引线合并的电隔离件或互连件以及桥接件,该桥接件跨过两相接表面之间的界面,以使电隔离件或互连件上的路由电路电性连接至核心基板上的另一路由电路或电性连接至金属引线。由于桥接件可提供未直接贴附界面的可靠连接通道,故任何界面上的裂损或剥离现象都不会对路由的完整性造成影响。
Description
技术领域
本发明涉及一种线路板,尤指一种具有跨过界面的桥接件的线路板。
背景技术
高效能微处理器及ASIC需要高效能线路板,以信号互连。然而,随着板设计的复杂度提高,可能需要异构整合(heterogeneous integration)的路由构件(routingcomponent),以解决诸多电性或热性相关要求。Wang等人的美国专利案号8,859,908、Sun的美国专利案号8,415,780、Wang等人的美国专利案号9,185,791及Lee的美国专利案号9,706,639揭示各种封装基板,其将散热件设置于树脂层压板的穿口中,以使半导体芯片(chip)所产生的热可直接通过下方的散热件散出。然而,由于散热件与树脂层压板之间有明显的热膨胀系数(CTE)不匹配,故其接触区域易裂损。因此,若部分路由电路直接接触界面边界,则上述基板不适合互连使用。
有鉴于最近基板的各种发展阶段及限制,目前亟需根本改善基板的电性、热性及机械效能。
发明内容
本发明的主要目的是提供一种具有跨过界面的桥接件的线路板,其将异构路由构件整合于其中。该线路板的特征在于具有跨过两相接表面间界面的桥接件。该桥接件所提供的电路由绕过了CTE不匹配所引起的潜在界面裂缝区。
本发明的另一目的是将应力调节件分散于界面层中,以形成具有低热膨胀系数(CTE)的修饰基质。凭借调整界面层的热-机械特性,可减缓界面层的膨胀与收缩,因而改善跨过界面层的桥接件的可靠度。
依据上述及其他目的,本发明提供一种具有跨过界面的桥接件的线路板,其包括:一核心基板,其具有一开口,其中该开口的内部侧壁在其顶面及其底面之间延伸贯穿该核心基板;一电隔离件,其设置于该核心基板的该开口中,其中该电隔离件包括多个导热元件分配其中;一接合层,其填于该电隔离件的外围侧壁与该开口的该内部侧壁之间的一间隙,其中该接合层的热膨胀系数不同于该电隔离件及该核心基板的热膨胀系数;一第一路由电路与一第二路由电路,该第一路由电路设置于该电隔离件的顶面上,而该第二路由电路设置于该核心基板的该顶面上,其中该第一路由电路与该第二路由电路在外表面处呈实质上共平面并相互隔开;以及一桥接件,其一端接至该第一路由电路,而另一端则接至该第二路由电路,以电性连接该第一路由电路及该第二路由电路,其中该桥接件未有任何一部分是直接贴附至该电隔离件的该顶面、该核心基板的该顶面、或该电隔离件与该核心基板间的该接合层。
于另一样式中,本发明提供另一种具有跨过界面的桥接件的线路板,其包括:一核心基板,其具有一开口,其中该开口的内部侧壁在其顶面及其底面之间延伸贯穿该核心基板;一互连件,其设置于该核心基板的该开口中,其中该互连件包括交替形成的多个电路层及多个介电层;一接合层,其填于该互连件的外围侧壁与该开口的该内部侧壁之间的一间隙,其中该接合层的热膨胀系数不同于该互连件及该核心基板的热膨胀系数;一第一路由电路与一第二路由电路,该第一路由电路设置于该互连件的顶面上,而该第二路由电路设置于该核心基板的该顶面上,其中该第一路由电路电性耦接至该互连件的该多个电路层,且该第一路由电路与该第二路由电路在外表面处呈实质上共平面并相互隔开;以及一桥接件,其一端接至该第一路由电路,而另一端则接至该第二路由电路,以电性连接该第一路由电路及该第二路由电路,其中该桥接件未有任何一部分是直接贴附至该互连件的该顶面、该核心基板的该顶面、或该互连件与该核心基板间的该接合层。
于再一样式中,本发明提供再一种具有跨过界面的桥接件的线路板,其包括:一互连件,其包括交替形成的多个电路层及多个介电层;多个金属引线,其侧向环绕该互连件的外围侧壁;一树脂层,其填于该多个金属引线间的空间,并环绕该互连件的该外围侧壁,其中该树脂层的热膨胀系数不同于该互连件及该多个金属引线的热膨胀系数;一路由电路,其设置于该互连件的顶面上,其中该路由电路电性耦接至该互连件的该多个电路层,且该路由电路的外表面与该多个金属引线的顶侧呈实质上共平面,且该路由电路与该多个金属引线隔开;以及一桥接件,其一端接至该路由电路,而另一端则接至该多个金属引线,以电性连接该路由电路及该多个金属引线,其中该桥接件未有任何一部分是直接贴附至该互连件的该顶面或该树脂层的顶面。
于又一样式中,本发明提供又一种具有跨过界面的桥接件的线路板,其包括:一电隔离件,其包括多个导热元件分配其中;多个金属引线,其侧向环绕该电隔离件的外围侧壁;一树脂层,其填于该多个金属引线间的空间,并环绕该电隔离件的该外围侧壁,其中该树脂层的热膨胀系数不同于该电隔离件及该多个金属引线的热膨胀系数;一路由电路,其设置于该电隔离件的顶面上,其中该路由电路的外表面与该多个金属引线的顶侧呈实质上共平面,且该路由电路与该多个金属引线隔开;以及一桥接件,其一端接至该路由电路,而另一端则接至该多个金属引线,以电性连接该路由电路及该多个金属引线,其中该桥接件未有任何一部分是直接贴附至该电隔离件的该顶面或该树脂层的顶面。
所述的具有跨过界面的桥接件的线路板,其中,该多个导热元件的导热率高于10W/mk。
所述的具有跨过界面的桥接件的线路板,其中,还包括多个应力调节件分配于该接合层中,以形成一修饰接合基质,该修饰接合基质在该间隙中的宽度大于10微米,其中该多个应力调节件的热膨胀系数低于该接合层的热膨胀系数,且该修饰接合基质的热膨胀系数低于50ppm/℃。
所述的具有跨过界面的桥接件的线路板,其中,该桥接件为一接合线,其是金线、铜线或铝线。
所述的具有跨过界面的桥接件的线路板,其中,该桥接件为一表面贴装构件或一金属板,且该桥接件凭借一焊接材料接至该第一路由电路及该第二路由电路。
所述的具有跨过界面的桥接件的线路板,其中,该桥接件为一焊接材料,且该焊接材料与该第一路由电路及该第二路由电路直接接触。
所述的具有跨过界面的桥接件的线路板,其中,该桥接件为一表面贴装构件或一金属板,且该桥接件凭借一焊接材料接至该路由电路及该多个金属引线。
所述的具有跨过界面的桥接件的线路板,其中,该互连件包括树脂类多层布线构件(wiring component),其具有该多个电路层及该多个介电层。
所述的具有跨过界面的桥接件的线路板,其中,还包括一密封层,其侧向延伸于该互连件的底面、该核心基板的该底面及该接合层的底面下方。
所述的具有跨过界面的桥接件的线路板,其中,还包括多个应力调节件分配于该树脂层中,以形成一修饰树脂基质,其中该多个应力调节件的热膨胀系数低于该树脂层的热膨胀系数,且该修饰树脂基质的热膨胀系数低于50ppm/℃。
本发明提供的具有跨过界面的桥接件的线路板,可靠度高、价格低廉、且非常适合大量制造生产。相较于传统技术,本发明可大幅提升产量、合格率、效能与成本效益。
本发明的上述及其他特征与优点可凭借下述较佳实施例的详细叙述更加清楚明了。
参考随附图式,本发明可凭借下述较佳实施例的详细叙述更加清楚明了。
附图说明
图1为本发明第一实施例中,电隔离件设有顶部金属膜及底部金属膜的剖视图;
图2及3分别为本发明第一实施例中,图1结构上形成第一路由电路于电隔离件上的剖视图及顶部立体示意图;
图4为本发明第一实施例中,核心基板设有顶部金属层及底部金属层的剖视图;
图5及图6分别为本发明第一实施例中,图4结构上形成第二路由电路于核心基板上的剖视图及顶部立体示意图;
图7为本发明第一实施例中,图5结构上形成开口的剖视图;
图8及图9分别为本发明第一实施例中,图2及3结构插入图7结构中开口的剖视图及顶部立体示意图;
图10为本发明第一实施例中,图8结构上提供修饰接合基质的剖视图;
图11及图12分别为本发明第一实施例中,图10结构上提供桥接件以完成线路板制作的剖视图及顶部立体示意图;
图13及图14分别为本发明第一实施例中,半导体元件安装至图11及12所示线路板的半导体组体剖视图及顶部立体示意图;
图15为本发明第一实施例中,另一样式的线路板剖视图;
图16为本发明第一实施例中,再一样式的线路板剖视图;
图17为本发明第一实施例中,又一样式的线路板剖视图;
图18为本发明第一实施例中,更一样式的线路板剖视图;
图19及图20分别为本发明第二实施例中,电隔离件设有第一路由电路、导热垫及底部金属膜的剖视图及顶部立体示意图;
图21及图22分别为本发明第二实施例中,核心基板设有第二路由电路、第三路由电路及金属化通孔的剖视图及顶部立体示意图;
图23及图24分别为本发明第二实施例中,图19及20结构插入图21及22结构中开口的剖视图及顶部立体示意图;
图25及图26分别为本发明第二实施例中,图23及24结构上提供修饰接合基质的剖视图及顶部立体示意图;
图27及图28分别为本发明第二实施例中,图25及26结构上提供桥接件以完成线路板制作的剖视图及顶部立体示意图;
图29及图30分别为本发明第二实施例中,半导体元件安装至图27及28所示线路板的半导体组体剖视图及顶部立体示意图;
图31为本发明第二实施例中,另一样式的线路板剖视图;
图32为本发明第二实施例中,再一样式的线路板剖视图;
图33为本发明第二实施例中,又一样式的线路板剖视图;
图34为本发明第三实施例中,互连件上设有第一路由电路及底部金属膜的剖视图;
图35为本发明第三实施例中,核心基板上设有第二路由电路、第三路由电路及金属化通孔的剖视图;
图36为本发明第三实施例中,图34结构电性耦接至图35结构以完成线路板制作的剖视图;
图37为本发明第三实施例中,半导体元件、电性构件及封盖安装至图36所示线路板的半导体组体剖视图;
图38为本发明第三实施例中,另一样式的半导体组体剖视图;
图39为本发明第三实施例中,再一样式的半导体组体剖视图;
图40为本发明第三实施例中,另一样式的线路板剖视图;
图41为本发明第三实施例中,再一样式的线路板剖视图;
图42为本发明第三实施例中,又一样式的线路板剖视图;
图43及图44分别为本发明第四实施例中,互连件上设有路由电路、导热垫及底部金属膜的剖视图及顶部立体示意图;
图45及图46分别为本发明第四实施例中,图43及44结构上提供金属引线的剖视图及顶部立体示意图;
图47及图48分别为本发明第四实施例中,图45及46结构上提供修饰树脂基质的剖视图及顶部立体示意图;
图49及图50分别为本发明第四实施例中,图47及48结构上提供桥接件以完成线路板制作的剖视图及顶部立体示意图;
图51及图52分别为本发明第四实施例中,半导体元件及电性构件安装至图49及50所示线路板的半导体组体剖视图及顶部立体示意图;
图53为本发明第四实施例中,另一样式的线路板剖视图;
图54为本发明第四实施例中,再一样式的线路板剖视图;
图55为本发明第五实施例中,电隔离件上设有路由电路、导热垫、底部金属膜及金属化贯孔的剖视图;
图56为本发明第五实施例中,图55结构上提供金属引线、修饰树脂基质及桥接件以完成线路板制作的剖视图;
图57为本发明第五实施例中,半导体元件及电性构件安装至图56所示线路板的半导体组体剖视图;
图58为本发明第五实施例中,另一样式的线路板剖视图;
图59为本发明第五实施例中,再一样式的线路板剖视图。
附图标记说明:线路板100、110、120、130、140、200、210、220、230、300、310、320、330、340、350、400、410、420、500、510、520;电隔离件11;树脂粘着剂111;导热元件113;互连件13;电路层131;介电层133;金属盲孔138;电性构件139、73;顶部金属膜21;第一路由电路22;导热垫23、43;路由电路24;底部金属膜26;金属化贯孔28;核心基板31;开口315;间隙316;金属引线33;顶部金属层41;第二路由电路42;底部金属层46;第三路由电路47;金属化通孔48;修饰接合基质51;修饰树脂基质52;接合层53;树脂层54;应力调节件55;桥接件61;凸块62;接合线63、65;披覆层66;半导体元件71;封盖81;密封层96。
具体实施方式
在下文中,将提供一实施例以详细说明本发明的实施样式。本发明的优点以及功效将凭借本发明所揭示的内容而更为显著。在此说明所附的图式是简化过且做为例示用。图式中所示的元件数量、形状及尺寸可依据实际情况而进行修改,且元件的配置可能更为复杂。本发明中也可进行其他方面的实践或应用,且不偏离本发明所定义的精神及范畴的条件下,可进行各种变化以及调整。
[实施例1]
图1-图12为本发明第一实施例中,一种线路板的制作方法图,该线路板包括一电隔离件、一核心基板、一接合层、一第一路由电路、一第二路由电路及桥接件。
图1为顶部金属膜21及底部金属膜26分别沉积于电隔离件11的平坦顶面及底面上的剖视图。于本实施例中,该电隔离件11包括一树脂粘着剂111及分散于树脂粘着剂111中的多个导热元件113。该多个导热元件113通常具有高于10W/mk的导热率,且基于电隔离件11的总重量,该多个导热元件113含量较佳约为10%(重量百分比)或更多。因此,该电隔离件11可作为导热电绝缘平台。该顶部金属膜21及该底部金属膜26各自具有背向电隔离件11的平坦外表面,且通常由厚度约35微米的铜所制成。
图2及图3分别为通过顶部金属膜21金属图案化以形成第一路由电路22于电隔离件11顶面上的剖视图及顶部立体示意图。金属图案化的技术包括湿式蚀刻、电化学蚀刻、激光辅助蚀刻、以及其组合,与其上的蚀刻掩模(etch mask,图未示)合并使用,以定义出第一路由电路22。如图3所示,第一路由电路22为图案化金属层,其提供用以后续电性连接的多个接触垫。
图4为顶部金属层41及底部金属层46分别沉积于核心基板31的平坦顶面及底面上的剖视图。该核心基板31的热膨胀系数(CTE)可不同于电隔离件11的热膨胀系数,且该核心基板31可由陶瓷、玻璃、环氧树脂、模制化合物、玻璃-环氧树脂、聚酰亚胺或其类似物所制成。该顶部金属层41及该底部金属层46各自具有背向核心基板31的平坦外表面,且通常由厚度约35微米的铜所制成。
图5及图6分别为形成第二路由电路42于核心基板31上的剖视图及顶部立体示意图。凭借顶部金属层41的金属图案化,使核心基板31的顶面上形成第二路由电路42。如图6所示,第二路由电路42为图案化金属层,其提供用以后续电性连接的多个接触垫。
图7为核心基板31中形成开口315的剖视图。该开口315的内部侧壁于核心基板31顶面与底面之间延伸贯穿核心基板31,并贯穿底部金属层46。该开口315可凭借各种技术形成,如冲压或激光切割。
图8及图9分别为将电隔离件11容置于核心基板31开口315中的剖视图及顶部立体示意图。将电隔离件1对准并插入核心基板31的开口315中,并使第一路由电路22及第二路由电路42的外表面都朝上并相互呈实质上共平面。开口315的内部侧壁侧向环绕电隔离件11的外围侧壁,并与电隔离件11的外围侧壁保持距离。因此,电隔离件11外围侧壁与核心基板31内部侧壁之间具有一位于开口315内之间隙316。该间隙316侧向环绕电隔离件11,同时被核心基板31侧向包围。
图10为接合层53涂布于间隙316中的剖视图。接合层53(通常由树脂制成)填入间隙316中,并侧向覆盖、环绕且同形披覆电隔离件11的外围侧壁及核心基板31的内部侧壁。该接合层53于电隔离件11与核心基板31之间提供牢固的机械性连结,且接合层53的热膨胀系数(CTE)通常大于电隔离件11及核心基板31的热膨胀系数。可选地,可将多个应力调节件55(其CTE小于接合层53)分散于接合层53中,以于间隙316中形成修饰接合基质51,以有效降低树脂裂损的风险。较佳为,应力调节件55的CTE比接合层53低至少10ppm/℃,以展现显著效果。于本实施例中,以间隙316的总体积为基准,修饰接合基质51含有至少30%(体积百分比)的应力调节件55,且修饰接合基质51的热膨胀系数较佳是小于50ppm/℃。因此,于热循环期间,修饰接合基质51的内部膨胀及收缩现象可获减缓,以防止裂损。此外,为有效释放热-机械性引起的应力,该修饰接合基质51较佳是具有大于10微米的足够宽度(更佳为25微米或更多)于间隙316中,以吸收应力。
图11及图12分别为桥接件61接触第一路由电路22及第二路由电路42的剖视图及顶部立体示意图。于此图中,该多个桥接件61为接合线(如金线、铜线或铝线),并每个桥接件61的一端连接并接触电隔离件11上的第一路由电路22,而另一端则连接并接触核心基板31上的第二路由电路42。因此,该多个桥接件61跨过电隔离件11与核心基板31相接顶面之间的界面,以电性连接第一路由电路22与第二路由电路42,且桥接件61并无任何部分直接贴附至界面周围的表面或是界面处的接合层53。
据此,如图11及图12所示,已完成的线路板100包括电隔离件11、第一路由电路22、底部金属膜26、核心基板31、第二路由电路42、底部金属层46、接合层53、应力调节件55及桥接件61。该电隔离件11设置于核心基板31的开口315中,并包含有导热元件113分散其中。电隔离件11的外围侧壁是凭借接合层53贴附至核心基板31的内部侧壁,其中接合层53接触电隔离件11的外围侧壁及核心基板31的内部侧壁。第一路由电路22及第二路由电路42为图案化金属层,其相互隔开并分别沉积于电隔离件11与核心基板31上。底部金属膜26及底部金属层46为未图案化金属板,其分别设置于电隔离件11与核心基板31下方。该多个桥接件61连接至第一路由电路22及第二路由电路42。由于桥接件61没有任何一部分是直接贴附于电隔离件11顶面、核心基板31顶面或电隔离件11与核心基板31间的接合层53,故可避免界面龟裂所引起的电断接问题。尤其,通过在接合层53中添加应力调节件55,可降低接合层53严重的内部膨胀及收缩现象而导致的裂损风险,因而可确保线路板100的可靠度。
图13及图14分别为半导体元件71电性连接至图11及12所示线路板100的半导体组体剖视图及顶部立体示意图。该多个半导体元件71(绘示成LED芯片)是凭借凸块62接触第一路由电路22,以覆晶方式耦接至电隔离件11上的第一路由电路22。据此,该多个半导体元件71可凭借第一路由电路22及桥接件61,电性连接至核心基板31上的第二路由电路42。
图15为本发明第一实施例中另一线路板样式的剖视图。该线路板110与图11所示结构相似,不同处在于,该多个桥接件61为表面贴装构件(surface mounted device,SMD)。该多个表面贴装构件通过接触第一路由电路22与第二路由电路42的焊接材料,以贴附至第一路由电路22及第二路由电路42。
图16为本发明第一实施例中再一线路板样式的剖视图。该线路板120与图11所示结构相似,不同处在于,该多个桥接件61为金属板。该多个金属板通过接触第一路由电路22与第二路由电路42的焊接材料,以贴附至第一路由电路22及第二路由电路42。
图17为本发明第一实施例中又一线路板样式的剖视图。该线路板130与图11所示结构相似,不同处在于,该多个桥接件61为焊接材料。该多个焊接材料接触第一路由电路22与第二路由电路42,并跨过第一路由电路22与第二路由电路42外围边缘间的间隙。
图18为本发明第一实施例中更一线路板样式的剖视图。该线路板140与图11所示结构相似,不同处在于,该核心基板31的厚度小于电隔离件11的厚度,且修饰接合基质51延伸至间隙316外以进一步覆盖核心基板31下方的底部金属层46。于此样式中,该修饰接合基质51含有应力调节件55,其含量为修饰接合基质51总体积的至少30%(体积百分比)。
[实施例2]
图19-图28为本发明第二实施例中,另一种线路板的制作方法图。
为了简要说明的目的,上述实施例1中任何可作相同应用的叙述都并于此,且无须再重复相同叙述。
图19及图20分别为平坦顶面上设有第一路电路22与导热垫23且平坦底面上设有底部金属膜26的电隔离件11的剖视图及顶部立体示意图。如图20所示,第一路由电路22提供用于后续电性连接的多个接触垫,且导热垫23提供高导热平面,以供元件贴附。该电隔离件11包含有导热元件113分散其中。因此,第一路由电路22/导热垫23与底部金属膜26以其间的电隔离件11相互电性隔离并热性导通。
图21及图22分别为第二路由电路42及第三路由电路47分别沉积于核心基板31的平坦顶面及底面上且金属化通孔48于核心基板31中的剖视图及顶部立体示意图。该第二路由电路42及该第三路由电路47为图案化金属层,其通过贯穿核心基板31的金属化通孔48相互电性连接。该核心基板31具有由其顶面延伸至底面的开口315。
图23及图24分别为将电隔离件11容置于核心基板31开口315中的剖视图及顶部立体示意图。电隔离件11的外围侧壁与核心基板31的内部侧壁以位于开口315内之间隙316相互隔开。
图25及图26分别为间隙316中具有修饰接合基质51的剖视图及顶部立体示意图。该修饰接合基质51于电隔离件11与核心基板31之间提供机械接合,并包含有多个应力调节件55分散其中。
图27及图28分别为线路板200的剖视图及顶部立体示意图,其使用接合线作为桥接件61,用以第一路由电路22与第二路由电路42之间以及导热垫23与第二路由电路42之间的电性连接。于此图中,该多个桥接件61的其中一者连接至导热垫23与第二路由电路42,而其他桥接件61则连接至第一路由电路22与第二路由电路42。由于两相接表面上的两路由电路(即第一路由电路22与第二路由电路42)凭借跨过两相接表面的界面的桥接件61来连接,故任何因CTE不匹配所引起的龟裂或剥离现象将不会影响路由的完整性。
图29及图30分别为半导体元件71及电性构件73电性连接至图27及28所示线路板200的半导体组体剖视图及顶部立体示意图。半导体元件71面朝上地安装于导热垫23上方,并通过接合线63接触第一路由电路22及半导体元件71以电性耦接至第一路由电路22,且通过接合线65接触第二路由电路42及半导体元件71以电性耦接至第二路由电路42。该电性构件73贴附至第一路由电路22上,并通过第一路由电路22及桥接件61以电性连接至第二路由电路42,且通过第一路由电路22及接合线63以电性连接至半导体元件71。因此,半导体元件71可通过接合线65电性连接至第二路由电路42的一些接触垫,并通过接合线63、第一路由电路22、电性构件73及桥接件61电性连接至第二路由电路42的其他接触垫。该电性构件73可为电阻器、电容器、电感器或其他被动或主动构件,使得半导体组体的电特性可获得改善。
图31为本发明第二实施例中另一线路板样式的剖视图。该线路板210与图27所示结构相似,不同处在于,(i)该多个桥接件61为表面贴装构件,(ii)该核心基板31比电隔离件11薄,以及(iii)该修饰接合基质51延伸至间隙316外,并进一步覆盖核心基板31底面及核心基板31下方的第三路由电路47。
图32为本发明第二实施例中再一线路板样式的剖视图。该线路板220与图27所示结构相似,不同处在于,电隔离件11中更包括金属化贯孔28,且该多个桥接件61为金属板。该金属化贯孔28贯穿电隔离件11,且其一端接触导热垫23,而另一端接触底部金属膜26。
图33为本发明第二实施例中又一线路板样式的剖视图。该线路板230与图27所示结构相似,不同处在于,该多个桥接件61为焊接材料。该多个焊接材料接触第一路由电路22与第二路由电路42,并跨过第一路由电路22与第二路由电路42外围边缘间之间隙。
[实施例3]
图34-图36为本发明第三实施例中,又一种线路板的制作方法图。
为了简要说明的目的,上述实施例中任何可作相同应用的叙述都并于此,且无须再重复相同叙述。
图34为第一路由电路22及底部金属膜26分别沉积于互连件13的平坦顶面及底面上的剖视图。于本实施例中,该互连件13为树脂类多层布线构件,且包括交替形成的多个电路层131及多个介电层133。该第一路由电路22侧向延伸于最顶部的介电层133上,并通过介电层133中的金属盲孔138电性耦接至电路层131,而底部金属膜26则侧向延伸于最底部的介电层133下方。
图35为核心基板31的剖视图,其平坦顶面上设有第二路电路42与导热垫43,且其平坦底面上设有第三路由电路47,同时有金属化通孔48嵌埋其中。第二路由电路42及第三路由电路47通过贯穿核心基板31的金属化通孔48相互电性连接。该导热垫43提供高导热平面,以供元件贴附。该核心基板31的热膨胀系数可不同于互连件13的热膨胀系数,且核心基板31包括由其顶面延伸至底面的开口315。
图36为互连件13通过修饰接合基质51接合于核心基板31开口315中且桥接件61电性连接第一路由电路22与第二路由电路42的剖视图。互连件13对准插入核心基板31的开口315,且第一路由电路22与第二路由电路42的外表面朝上并相互呈实质上共平面。于本实施例中,该修饰接合基质51包括有接合层53以及多个应力调节件55,其中接合层53填于互连件13外围侧壁与核心基板31内部侧壁之间的间隙中,而应力调节件55分散于接合层53中。该接合层53在互连件13与核心基板31之间提供稳固的机械结合,且接合层53的膨胀系数(CTE)通常高于互连元件13与核心基板31的CTE。应力调节件55的CTE低于接合层53的CTE,以减轻修饰接合基质51的内部膨胀和收缩。于本实施例中,桥接件61为接合线,其一端接至第一路由电路22,而另一端接至第二路由电路42。因此,第二路由电路42通过桥接件61、第一路由电路22及金属盲孔138电性连接至互连件13。
于此阶段,已完成的线路板300包括互连件13、第一路由电路22、底部金属膜26、核心基板31、第二路由电路42、导热垫43、第三路由电路47、金属化通孔48、接合层53、应力调节件55及桥接件61。
图37为半导体元件71及电性构件73电性连接至图36所示线路板300的半导体组体剖视图。半导体元件71面朝上地安装于导热垫43上方,并通过与第一路由电路22及半导体元件71接触的接合线63,电性耦接至第一路由电路22,同时通过与第二路由电路42及半导体元件71接触的接合线65,电性耦接至第二路由电路42。电性构件73贴附至第一路由电路22上,并通过第一路由电路22及桥接件61电性连接至第二路由电路42,同时通过第一路由电路22及接合线63电性连接至半导体元件71。此外,封盖81安装于线路板300上,以从上方将半导体元件71及电性构件73密封其中。为了防止因CTE不匹配导致封盖81与核心基板31分离,核心基板31及封盖81较佳是具有相同的CTE。于本实施例中,核心基板31及封盖81由陶瓷所制成,以防止环境湿气进入半导体组体的内部。
图38为本发明第三实施例中另一半导体组体样式的剖视图。半导体组体中使用的线路板310类似于图37中所示,不同处在于,接合层53底面下方更沉积有一披覆层66,其侧向延伸于核心基板31底面下方,以与底部金属膜26及第三路由电路47的选定部位整合为一体。因此,底部金属膜26与披覆层66的组合可作为密封层96,其侧向延伸于互连件13底面、核心基板31底表面及接合层53底面下方。于此样式中,该密封层96完全覆盖互连件13底面、接合层53底面、以及互连件13与接合层53之间及核心基板31与接合层53之间的界面,以防止湿气从环境通过界面处的裂缝进入半导体组体的内部。
图39是为本发明第三实施例中再一半导体组体样式的剖视图。该半导体组体中使用的线路板320类似于图38中所示,不同处在于,该互连件13更包括一电性构件139,其嵌埋于其中并电性耦接至其中一电路层131。该电性构件13可为电阻器、电容器、电感器或任何其他被动或主动构件。于此样式中,未有电性构件安装并电性连接于第一路由电路22上。
图40为本发明第三实施例中又一线路板样式的剖视图。该线路板330与图36所示结构相似,不同处在于,该多个桥接件61为表面贴装构件,且接合层53底面下方更沉积有一披覆层66,其与底部金属膜26及第三路由电路47的一选定部位整合为一体。
图41为本发明第三实施例中再一线路板样式的剖视图。该线路板340与图40所示结构相似,不同处在于,该多个桥接件61为金属板。
图42为本发明第三实施例中更一线路板样式的剖视图。该线路板350与图40所示结构相似,不同处在于,该多个桥接件61为焊接材料。
[实施例4]
图43-图48为本发明第四实施例中,再一种线路板的制作方法图。
为了简要说明的目的,上述实施例中任何可作相同应用的叙述都并于此,且无须再重复相同叙述。
图43及图44分别为互连件13的平坦顶面上设有路由电路24及导热垫23且平坦底面上设有底部金属膜26的剖视图及顶部立体示意图。该路由电路24及导热垫23沉积于互连件13最顶部的介电层133上,而底部金属膜26则沉积于互连件13最底部的介电层133下方。此外,路由电路24是通过互连件13的金属盲孔138电性耦接至电路层131。
图45及图46分别为多个金属引线33于互连件13外围侧壁周围的剖视图及顶部立体示意图。金属引线33与互连件13的外围侧壁隔开,并侧向环绕互连件13的外围侧壁,且每一金属引线33具有与路由电路24及导热垫23外表面呈实质上共平面的顶侧以及与底部金属膜26外表面呈实质上共平面的底侧。
图47及图48分别为树脂层54沉积于金属引线33间的空间中并接合至互连件13外围侧壁的剖视图及顶部立体示意图。该树脂层54侧向覆盖、环绕且同形披覆互连件13及金属引线33的外围侧壁。该树脂层54的热膨胀系数(CTE)通常高于互连件13及金属引线33的热膨胀系数。于此图中,树脂层54的顶面与导热垫23及路由电路24的外表面以及金属引线33的顶侧呈实质上共平面,且树脂层54的底面与底部金属膜26的外表面及金属引线33的底侧呈实质上共平面。可选地,可将CTE低于树脂层54的多个应力调节件55分散于树脂层54中,以形成修饰树脂基质52,进而可有效降低树脂裂损的风险。较佳为,应力调节件55的CTE比树脂层54的CTE低至少10ppm/℃,以展现显著效果。于本实施例中,该修饰树脂基质52含有含量为修饰树脂基质52总体积的至少30%(体积百分比)的应力调节件55,且修饰树脂基质52的热膨胀系数较佳是低于50ppm/℃。因此,于热循环期间,修饰树脂基质52的内部膨胀及收缩现象可获减缓,以防止裂损。
图49及图50分别为桥接件61接触路由电路24及金属引线33的剖视图及顶部立体示意图。该多个桥接件61绘示为接合线,其一端连接并接触互连件13上的路由电路24,而另一端则连接至金属引线33。因此,该多个桥接件61跨过互连件13与金属引线33的相接顶面,且未直接贴附于界面,以电性连接路由电路24及金属引线33。
据此,已完成的线路板400包括互连件13、导热垫23、路由电路24、底部金属膜26、金属引线33、树脂层54、应力调节件55及桥接件61。
图51及图52分别为半导体元件71及电性构件73电性连接至图49及50所示线路板400的半导体组体剖视图及顶部立体示意图。该半导体元件71面朝上地安装至导热垫23上方,并通过接合线63接触路由电路24及半导体元件71以电性耦接至路由电路24,且通过接合线65接触金属引线33及半导体元件71以电性耦接至金属引线33。该电性构件73贴附至路由电路24,并通过路由电路24及桥接件61以电性连接至金属引线33,且通过路由电路24及接合线63以电性连接至半导体元件71。因此,半导体元件71可通过接合线65电性连接至部分金属引线33,并通过接合线63、路由电路24、电性构件73及桥接件61以电性连接其他金属引线33。
图53为本发明第四实施例中另一线路板样式的剖视图。该线路板410与图49所示结构相似,不同处在于,该多个桥接件61为表面贴装构件。该多个表面贴装构件通过接触路由电路24与金属引线33的焊接材料,以贴附至路由电路24及金属引线33。
图54为本发明第四实施例中再一线路板样式的剖视图。该线路板420与图49所示结构相似,不同处在于,该多个桥接件61为金属板,其通过接触路由电路24与金属引线33的焊接材料,以贴附至路由电路24及金属引线33。
[实施例5]
图55-图56为本发明第五实施例中,又一种线路板的制作方法图。
为了简要说明的目的,上述实施例中任何可作相同应用的叙述都并于此,且无须再重复相同叙述。
图55为电隔离件11的平坦顶面上设有路由电路24及导热垫23、平坦底面上设有底部金属膜26且电隔离件11中有金属化贯孔28的剖视图。该电隔离件11包含有导热元件113分散其中。该路由电路24提供用于后续电性连接的多个接触垫。该导热垫23提供高导热平面,用以元件贴附,且通过金属化贯孔28连接至底部金属膜26。
图56为电隔离件11通过修饰树脂基质52与金属引线33接合并通过桥接件61电性耦接至金属引线33的剖视图。该多个金属引线33与电隔离件11的外围侧壁保持距离,并侧向环绕电隔离件11的外围侧壁。该修饰树脂基质52侧向覆盖、环绕且同形披覆电隔离件11及金属引线33的外围侧壁,并包含有多个应力调节件55分散其中。该多个桥接件61绘示成接合线,其一端连接并接触电隔离件11上的路由电路24,而另一端则连接至金属引线33。因此,该路由电路24通过桥接件61电性连接至金属引线33。
据此,已完成的线路板500包括电隔离件11、导热垫23、路由电路24、底部金属膜26、金属化贯孔28、金属引线33、修饰树脂基质52及桥接件61。
图57为半导体元件71及电性构件73电性连接至图56所示线路板500的半导体组体剖视图。该半导体元件71面朝上地安装至导热垫23上方,并通过接合线63电性耦接至路由电路24,且通过接合线65电性耦接至金属引线33。该电性构件73贴附至路由电路24,并通过路由电路24及桥接件61电性连接至金属引线33。
图58为本发明第五实施例中另一线路板样式的剖视图。该线路板510与图56所示结构相似,不同处在于,该多个桥接件61为表面贴装构件。
图59为本发明第五实施例中再一线路板样式的剖视图。该线路板520与图56所示结构相似,不同处在于,该多个桥接件61为金属板。
如上述实施例所示,本发明建构出一种具有较佳可靠度的独特线路板。于一较佳实施例中,核心基板通过接合层接合并定位于电隔离件或互连件外围侧壁周围,且电隔离件或互连件顶面上的第一路由电路通过一或更多桥接件,电性连接至核心基板顶面上的第二路由电路。或者,多个金属引线可通过树脂层设置于电隔离件或互连件外围侧壁周围,并与电隔离件或互连件外围侧壁隔开,且电隔离件或互连件顶面上的路由电路通过一或更多桥接件,电性连接到至少一金属引线的顶侧。
电隔离件包括用于加强散热的多个导热元件分配于其中,且可作为元件贴附的平台。例如,导热元件可以约10%(重量百分比)或更多含量分散于树脂粘着剂中。较佳为,导热元件具有高于10W/mk的导热率。因此,电隔离件可作为电绝缘平台,以供电路沉积于上,且也对元件提供初级热传导,使得元件产生的热可传导散出。
互连件可包括树脂类多层布线构件,且可视情况包括一或更多电性构件(如电阻器、电容器、电感器或任何其他被动或主动构件),其嵌入并电性耦接至树脂类多层布线构件。更具体地说,该互连件可包括多个电路层,其通过介电层中的金属盲孔相互电性连接,以对线路板提供多层布线能力。
该核心基板环绕电隔离件或互连件的外围侧壁,且其内部侧壁与电隔离件或互连件的外围侧壁保持距离,并通过接合层贴附至电隔离件或互连件的外围侧壁。核心基板的CTE可不同于电隔离件或互连件的CTE。于一较佳实施例中,该核心基板由陶瓷制成,以防止环境湿气进入半导体组体的内部。
金属引线位于电隔离件或互连件的外围侧壁周围,且其CTE通常不同于电隔离件或互连件的CTE。金属引线可作为信号垂直传导路径,并可视情况提供能量传递及返回的接地/电源面。较佳为,金属引线的顶侧与电隔离件或互连件上的路由电路外表面呈实质上共平面。
该接合层侧向覆盖、环绕且同形披覆核心基板的开口侧壁及电隔离件/互连件外围侧壁,以于核心基板与电隔离件/互连件之间提供稳固的机械结合。由于接合层的CTE通常高于线路板中的其他构件(例如电隔离件、互连件及核心基板),因此在热循环期间容易因内部膨胀和收缩而引起裂缝。为了降低裂损风险,可将多个应力调节件混合并分散于接合层中,以形成修饰接合基质。接合层与应力调节件之间的CTE差异可为10ppm/℃或更高,以展现显著效果。较佳为,应力调节件的含量为修饰接合基质总体积的至少30%(体积百分比),更佳为50%以上,且修饰接合基质的CTE低于50ppm/℃。因此,可减缓热循环期间修饰接合基质的内部膨胀及收缩现象,以防止龟裂。此外,为有效释放热-机械引起的应力,该修饰接合基质于间隙中较佳具有大于10微米(更佳为25微米以上)的足够宽度,以吸收应力。再者,该修饰接合基质可延伸至间隙外,并进一步覆盖核心基板底面。
该树脂层侧向覆盖、环绕且同形披覆电隔离件/互连件及金属引线的外围侧壁。由于树脂层的CTE通常高于线路板中的其他构件(例如电隔离件、互连件及金属引线),因此在热循环期间容易因内部膨胀和收缩而引起裂缝。为了降低树脂裂损风险,可将多个应力调节件混合并分散于树脂层中,以形成修饰树脂基质。树脂层与应力调节件之间的CTE差异可为10ppm/℃或更高,以展现显著效果。较佳为,应力调节件的含量为修饰树脂基质总体积的至少30%(体积百分比),更佳为50%以上,且修饰树脂基质的CTE低于50ppm/℃。因此,可减缓热循环期间修饰树脂基质的内部膨胀及收缩现象,以防止龟裂。
第一路由电路及第二路由电路为图案化金属层,其于电隔离件/互连件贴附至核心基板之前分别形成于电隔离件/互连件顶面及核心基板顶面上。同样地,路由电路是于提供树脂层之前沉积于电隔离件或互连件顶面上的图案化金属层。于使用互连件的样式中,(第一)路由电路通过互连件的介电层中的金属盲孔,电性连接至互连件。电隔离件或互连件上的第一路由电路的外围边缘与核心基板上的第二路由电路的外围边缘相互隔开。因此,当未将桥接件接至第一和第二路由电路时,电隔离件或互连件上的第一路由电路与核心基板上的第二路由电路呈电隔离。同样地,当未将桥接件接至路由电路及金属引线时,电隔离件或互连件上的路由电路会与金属引线呈电隔离。
该桥接件的一端是接至电隔离件/互连件上的第一路由电路外表面,而另一端则接至核心基板上的第二路由电路外表面,或是其一端接至电隔离件/互连件上的路由电路外表面,而另一端则接至金属引线顶侧。因此,桥接件提供电隔离件/互连件上的第一路由电路与核心基板上的第二路由电路之间或是电隔离件/互连件上的路由电路与金属引线之间的电性连接。由于桥接件跨越两相邻表面(即电隔离件/互连件的顶面和核心基板/金属引线的顶面)的界面,且桥接件没有任何一部分直接贴附于界面周围的表面上或界面处的接合层/树脂层上,故任何因CTE不匹配而导致的界面裂缝或剥离都不会影响路由完整性。桥接件举例包括但不限于,接合线、表面贴装构件(SMD)、金属板或焊接材料。例如,接合线的一端可电性耦接至第一路由电路,而另一端可电性耦接至第二路由电路,或是其一端电性耦接至路由电路,而另一端则电性耦接至金属引线;SMD或金属板可凭借焊接材料,安装于第一及第二路由电路外表面上,或安装于路由电路外表面与金属引线顶侧;或者,焊接材料可设置跨过第一路由电路与第二路由电路之间的间隙,并与第一路由电路及第二路由电路接触。
本发明更提供了一种半导体组体,其中如芯片的半导体元件凭借多种连接介质,包括凸块(如金或焊料凸块等)或接合线,电性连接至上述线路板。例如,该半导体元件可凭借与第一路由电路接触的凸块,以覆晶方式耦接至电隔离件或互连件上的第一路由电路,因而通过第一路由电路及桥接件电性连接至核心基板上的第二路由电路。或者,半导体元件可面朝上地安装于电隔离件或互连件上方,并使用与第一路由电路及半导体元件接触的接合线,电性耦接至第一路由电路,及/或使用与第二路由电路及半导体元件接触的额外接合线,电性耦接至核心基板上的第二路由电路。同样地,于电隔离件或互连件周围使用金属引线的样式中,该半导体元件可面朝上地安装于电隔离件或互连件上方,并使用与路由电路及半导体元件接触的接合线,耦接至电隔离件或互连件上的路由电路,及/或使用与金属引线及半导体元件接触的额外接合线,电性耦接至金属引线。因此,该半导体元件可通过接合线、(第一)路由电路及桥接件或/及直接通过额外接合线,电性连接至第二路由电路或金属引线。根据某些实施例,该半导体元件可安装于核心基板上方,并电性连接至第一路由电路。例如,半导体元件可面朝上地贴附于核心基板上方,并使用与半导体元件及第一路由电路接触的接合线,电性耦接至互连件上的第一路由电路,及/或使用与半导体元件及第二路由电路接触的额外接合线,电性耦接至核心基板上的第二路由电路。因此,该半导体元件可通过接合线、第一路由电路及桥接件或/及直接通过额外接合线,电性连接至第二路由电路。另外,该半导体组体也可进一步包括一或更多电性构件(如电阻器、电容器、电感器或任何其他被动或主动构件),其安装于电隔离件上或互连件上的(第一)路由电路上方,以改善组体的电特性。根据某些实施例,该电性构件可通过(第一)路由电路及桥接件,电性连接至核心基板上的第二路由电路或金属引线,并通过(第一)路由电路及与半导体元件和(第一)路由电路接触的桥接件,电性连接至半导体元件。此外,该半导体组体可进一步包括一封盖,其安装于核心基板的顶面上方,以将半导体元件及可选的电性构件密封其中。较佳为,核心基板与封盖由陶瓷制成,以防止环境湿气进入半导体组体的内部。此外,该线路板可进一步包括密封层(通常为金属层),其侧向延伸于互连件底面、核心基板底面及接合层底面下方。较佳为,该密封层完全覆盖接合层底面、互连件底面、以及互连件与接合层之间及核心基板与接合层之间的界面,以防止湿气从环境通过界面处的裂缝进入半导体组体的内部。
该组体可为第一级或第二级单晶或多晶装置。例如,该组体可为包含单一芯片或多枚芯片的第一级封装体。或者,该组体可为包含单一封装体或多个封装体的第二级模块,其中每一封装体可包含单一或多枚芯片。该半导体元件可为封装芯片或未封装芯片。此外,该半导体元件可为裸芯片,或是晶圆级封装晶粒等。
「覆盖」一词意指于垂直及/或侧面方向上不完全以及完全覆盖。例如,于一较佳实施例中,该接合层更覆盖核心基板的底面,不论另一元件(如底部金属层)是否位于接合层与核心基板之间。
「环绕」一词意指元件间的相对位置,无论元件间是否彼此被隔开或是相互邻接。例如,于一较佳实施例中,该多个金属引线侧向环绕电隔离件或互连件,并通过树脂层与电隔离件或互连件相分隔。
「安装于……上/上方」及「贴附于……上/上方」语意包含与单一或多个支撑元件间的接触与非接触。例如,于一较佳实施例中,半导体元件可贴附于核心基板上,不论半导体元件是否接触核心基板或是通过导热垫与核心基板相分隔。
「电性连接」、「电性耦接」的词意指直接或间接电性连接。例如,于一较佳实施例中,第一路由线可凭借桥接件,电性连接至第二路由线,但不与第二路由线接触。
凭借此方法制备成的线路板是可靠度高、价格低廉、且非常适合大量制造生产。本发明的制作方法具有高度适用性,且系以独特、进步的方式结合运用各种成熟的电性及机械性连接技术。此外,本发明的制作方法不需昂贵工具即可实施。因此,相较于传统技术,此制作方法可大幅提升产量、合格率、效能与成本效益。
在此所述的实施例是例示之用,其中该多个实施例可能会简化或省略本技术领域已熟知的元件或步骤,以免模糊本发明的特点。同样地,为使图式清晰,图式也可能省略重复或非必要的元件及元件符号。
Claims (13)
1.一种具有跨过界面的桥接件的线路板,其特征在于,包括:
一核心基板,其具有一开口,其中该开口的内部侧壁在其顶面及其底面之间延伸贯穿该核心基板;
一电隔离件,其设置于该核心基板的该开口中,其中该电隔离件包括多个导热元件分配其中;
一接合层,其填于该电隔离件的外围侧壁与该开口的该内部侧壁之间的一间隙,其中该接合层的热膨胀系数不同于该电隔离件及该核心基板的热膨胀系数;
一第一路由电路与一第二路由电路,该第一路由电路设置于该电隔离件的顶面上,而该第二路由电路设置于该核心基板的该顶面上,其中该第一路由电路与该第二路由电路在外表面处呈实质上共平面并相互隔开;以及
一桥接件,其一端接至该第一路由电路,而另一端则接至该第二路由电路,以电性连接该第一路由电路及该第二路由电路,其中该桥接件未有任何一部分是直接贴附至该电隔离件的该顶面、该核心基板的该顶面、或该电隔离件与该核心基板间的该接合层。
2.一种具有跨过界面的桥接件的线路板,其特征在于,包括:
一核心基板,其具有一开口,其中该开口的内部侧壁在其顶面及其底面之间延伸贯穿该核心基板;
一互连件,其设置于该核心基板的该开口中,其中该互连件包括交替形成的多个电路层及多个介电层;
一接合层,其填于该互连件的外围侧壁与该开口的该内部侧壁之间的一间隙,其中该接合层的热膨胀系数不同于该互连件及该核心基板的热膨胀系数;
一第一路由电路与一第二路由电路,该第一路由电路设置于该互连件的顶面上,而该第二路由电路设置于该核心基板的该顶面上,其中该第一路由电路电性耦接至该互连件的该多个电路层,且该第一路由电路与该第二路由电路在外表面处呈实质上共平面并相互隔开;以及
一桥接件,其一端接至该第一路由电路,而另一端则接至该第二路由电路,以电性连接该第一路由电路及该第二路由电路,其中该桥接件未有任何一部分是直接贴附至该互连件的该顶面、该核心基板的该顶面、或该互连件与该核心基板间的该接合层。
3.一种具有跨过界面的桥接件的线路板,其特征在于,包括:
一互连件,其包括交替形成的多个电路层及多个介电层;
多个金属引线,其侧向环绕该互连件的外围侧壁;
一树脂层,其填于该多个金属引线间的空间,并环绕该互连件的该外围侧壁,其中该树脂层的热膨胀系数不同于该互连件及该多个金属引线的热膨胀系数;
一路由电路,其设置于该互连件的顶面上,其中该路由电路电性耦接至该互连件的该多个电路层,且该路由电路的外表面与该多个金属引线的顶侧呈实质上共平面,且该路由电路与该多个金属引线隔开;以及
一桥接件,其一端接至该路由电路,而另一端则接至该多个金属引线,以电性连接该路由电路及该多个金属引线,其中该桥接件未有任何一部分是直接贴附至该互连件的该顶面或该树脂层的顶面。
4.一种具有跨过界面的桥接件的线路板,其特征在于,包括:
一电隔离件,其包括多个导热元件分配其中;
多个金属引线,其侧向环绕该电隔离件的外围侧壁;
一树脂层,其填于该多个金属引线间的空间,并环绕该电隔离件的该外围侧壁,其中该树脂层的热膨胀系数不同于该电隔离件及该多个金属引线的热膨胀系数;
一路由电路,其设置于该电隔离件的顶面上,其中该路由电路的外表面与该多个金属引线的顶侧呈实质上共平面,且该路由电路与该多个金属引线隔开;以及
一桥接件,其一端接至该路由电路,而另一端则接至该多个金属引线,以电性连接该路由电路及该多个金属引线,其中该桥接件未有任何一部分是直接贴附至该电隔离件的该顶面或该树脂层的顶面。
5.根据权利要求1或4所述的具有跨过界面的桥接件的线路板,其特征在于,该多个导热元件的导热率高于10W/mk。
6.根据权利要求1-2中任一项所述的具有跨过界面的桥接件的线路板,其特征在于,还包括多个应力调节件分配于该接合层中,以形成一修饰接合基质,该修饰接合基质在该间隙中的宽度大于10微米,其中该多个应力调节件的热膨胀系数低于该接合层的热膨胀系数,且该修饰接合基质的热膨胀系数低于50ppm/℃。
7.根据权利要求1-4中任一项所述的具有跨过界面的桥接件的线路板,其特征在于,该桥接件为一接合线,其是金线、铜线或铝线。
8.根据权利要求1-2中任一项所述的具有跨过界面的桥接件的线路板,其特征在于,该桥接件为一表面贴装构件或一金属板,且该桥接件凭借一焊接材料接至该第一路由电路及该第二路由电路。
9.根据权利要求1-2中任一项所述的具有跨过界面的桥接件的线路板,其特征在于,该桥接件为一焊接材料,且该焊接材料与该第一路由电路及该第二路由电路直接接触。
10.根据权利要求3-4中任一项所述的具有跨过界面的桥接件的线路板,其特征在于,该桥接件为一表面贴装构件或一金属板,且该桥接件凭借一焊接材料接至该路由电路及该多个金属引线。
11.根据权利要求2-3中任一项所述的具有跨过界面的桥接件的线路板,其特征在于,该互连件包括树脂类多层布线构件,其具有该多个电路层及该多个介电层。
12.根据权利要求2-3中任一项所述的具有跨过界面的桥接件的线路板,其特征在于,还包括一密封层,其侧向延伸于该互连件的底面、该核心基板的该底面及该接合层的底面下方。
13.根据权利要求3-4中任一项所述的具有跨过界面的桥接件的线路板,其特征在于,还包括多个应力调节件分配于该树脂层中,以形成一修饰树脂基质,其中该多个应力调节件的热膨胀系数低于该树脂层的热膨胀系数,且该修饰树脂基质的热膨胀系数低于50ppm/℃。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/438824 | 2019-06-12 | ||
US16/438,824 US20190333850A1 (en) | 2014-03-07 | 2019-06-12 | Wiring board having bridging element straddling over interfaces |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112086402A true CN112086402A (zh) | 2020-12-15 |
CN112086402B CN112086402B (zh) | 2022-12-13 |
Family
ID=73734283
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910892683.9A Expired - Fee Related CN112086402B (zh) | 2019-06-12 | 2019-09-20 | 具有跨过界面的桥接件的线路板 |
CN202010529734.4A Active CN112087859B (zh) | 2019-06-12 | 2020-06-11 | 具有防渗基座及嵌入构件的线路板及其半导体组体 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010529734.4A Active CN112087859B (zh) | 2019-06-12 | 2020-06-11 | 具有防渗基座及嵌入构件的线路板及其半导体组体 |
Country Status (2)
Country | Link |
---|---|
CN (2) | CN112086402B (zh) |
TW (1) | TWI844687B (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102201377A (zh) * | 2010-03-24 | 2011-09-28 | 玛克西姆综合产品公司 | 带有散热的晶圆级封装 |
US20170084530A1 (en) * | 2014-03-07 | 2017-03-23 | Bridge Semiconductor Corporation | Wiring board having isolator and bridging element and method of making wiring board |
US20170263546A1 (en) * | 2014-03-07 | 2017-09-14 | Bridge Semiconductor Corporation | Wiring board with electrical isolator and base board incorporated therein and semiconductor assembly and manufacturing method thereof |
CN108235559A (zh) * | 2016-12-21 | 2018-06-29 | 钰桥半导体股份有限公司 | 具有隔离件及桥接件的线路板及其制法 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005026620A (ja) * | 2003-07-03 | 2005-01-27 | Sony Corp | 半導体装置 |
US20080023805A1 (en) * | 2006-07-26 | 2008-01-31 | Texas Instruments Incorporated | Array-Processed Stacked Semiconductor Packages |
US8067784B2 (en) * | 2008-03-25 | 2011-11-29 | Bridge Semiconductor Corporation | Semiconductor chip assembly with post/base heat spreader and substrate |
TWI404175B (zh) * | 2009-12-25 | 2013-08-01 | 矽品精密工業股份有限公司 | 具電性連接結構之半導體封裝件及其製法 |
CN102893419A (zh) * | 2010-10-29 | 2013-01-23 | 铼钻科技股份有限公司 | 应力被调节的半导体装置及其相关方法 |
TWI489918B (zh) * | 2012-11-23 | 2015-06-21 | Subtron Technology Co Ltd | 封裝載板 |
US9847509B2 (en) * | 2015-01-22 | 2017-12-19 | Industrial Technology Research Institute | Package of flexible environmental sensitive electronic device and sealing member |
TWI611541B (zh) * | 2015-09-07 | 2018-01-11 | 鈺橋半導體股份有限公司 | 具有內建電性隔離件以及防潮蓋之線路板製備方法及其半導體組體 |
WO2017152687A1 (en) * | 2016-03-10 | 2017-09-14 | Little Nobleman Technology Limited | Absorbent article and related methods |
US20180182665A1 (en) * | 2016-12-28 | 2018-06-28 | Invensas Bonding Technologies, Inc. | Processed Substrate |
CN107864556A (zh) * | 2017-12-19 | 2018-03-30 | 杜桂萍 | 一种快速散热ic载板 |
-
2019
- 2019-09-20 CN CN201910892683.9A patent/CN112086402B/zh not_active Expired - Fee Related
-
2020
- 2020-06-10 TW TW109119524A patent/TWI844687B/zh active
- 2020-06-11 CN CN202010529734.4A patent/CN112087859B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102201377A (zh) * | 2010-03-24 | 2011-09-28 | 玛克西姆综合产品公司 | 带有散热的晶圆级封装 |
US20170084530A1 (en) * | 2014-03-07 | 2017-03-23 | Bridge Semiconductor Corporation | Wiring board having isolator and bridging element and method of making wiring board |
US20170263546A1 (en) * | 2014-03-07 | 2017-09-14 | Bridge Semiconductor Corporation | Wiring board with electrical isolator and base board incorporated therein and semiconductor assembly and manufacturing method thereof |
CN108235559A (zh) * | 2016-12-21 | 2018-06-29 | 钰桥半导体股份有限公司 | 具有隔离件及桥接件的线路板及其制法 |
Also Published As
Publication number | Publication date |
---|---|
CN112087859A (zh) | 2020-12-15 |
TW202101697A (zh) | 2021-01-01 |
TWI844687B (zh) | 2024-06-11 |
CN112087859B (zh) | 2024-08-30 |
CN112086402B (zh) | 2022-12-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR0156480B1 (ko) | 반도체 장치 및 제조방법 | |
KR100480515B1 (ko) | 반도체 장치 | |
US6985362B2 (en) | Printed circuit board and electronic package using same | |
US11291146B2 (en) | Leadframe substrate having modulator and crack inhibiting structure and flip chip assembly using the same | |
US20190267307A1 (en) | Heat conductive wiring board and semiconductor assembly using the same | |
US20170243803A1 (en) | Thermally enhanced semiconductor assembly with three dimensional integration and method of making the same | |
US20150115433A1 (en) | Semiconducor device and method of manufacturing the same | |
JP4899406B2 (ja) | フリップチップ型半導体装置 | |
US10361151B2 (en) | Wiring board having isolator and bridging element and method of making wiring board | |
US20190333850A1 (en) | Wiring board having bridging element straddling over interfaces | |
CN103579137A (zh) | 可靠的表面安装整体功率模块 | |
KR102228633B1 (ko) | 모듈레이터와 크랙 억제 구조를 가진 리드프레임 기판 및 이를 이용한 플립 칩 조립체 | |
US10804205B1 (en) | Interconnect substrate with stiffener and warp balancer and semiconductor assembly using the same | |
KR100800476B1 (ko) | 반도체 패키지 및 그 제조방법과 반도체 모듈 및 그제조방법 | |
US6351389B1 (en) | Device and method for packaging an electronic device | |
TWI720497B (zh) | 導熱線路板及其半導體組體 | |
US20160211207A1 (en) | Semiconductor assembly having wiring board with electrical isolator and moisture inhibiting cap incorporated therein and method of making wiring board | |
CN112086402B (zh) | 具有跨过界面的桥接件的线路板 | |
CN111885810B (zh) | 导热线路板及其半导体组体 | |
US20080315416A1 (en) | A semiconductor package with passive elements embedded within a semiconductor chip | |
TWI744649B (zh) | 具有跨過界面之橋接件的線路板 | |
TW202125739A (zh) | 具有雙佈線結構及彎翹平衡件之半導體組體 | |
KR20030085449A (ko) | 개량된 플립 칩 패키지 | |
CN113053852B (zh) | 半导体组体 | |
US20050231922A1 (en) | Functional printed circuit board module with an embedded chip |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20221213 |