CN111819621A - 显示设备和多显示系统 - Google Patents

显示设备和多显示系统 Download PDF

Info

Publication number
CN111819621A
CN111819621A CN201980017281.2A CN201980017281A CN111819621A CN 111819621 A CN111819621 A CN 111819621A CN 201980017281 A CN201980017281 A CN 201980017281A CN 111819621 A CN111819621 A CN 111819621A
Authority
CN
China
Prior art keywords
video signal
display device
display
memory unit
video
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201980017281.2A
Other languages
English (en)
Other versions
CN111819621B (zh
Inventor
三原知浩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp NEC Display Solutions Ltd
Original Assignee
NEC Display Solutions Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Display Solutions Ltd filed Critical NEC Display Solutions Ltd
Publication of CN111819621A publication Critical patent/CN111819621A/zh
Application granted granted Critical
Publication of CN111819621B publication Critical patent/CN111819621B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • G06F3/1446Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display display composed of modules, e.g. video walls
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/12Synchronisation between the display unit and other units, e.g. other display units, video-disc players
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/14Display of multiple viewports
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/395Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/02Composition of display devices
    • G09G2300/026Video wall, i.e. juxtaposition of a plurality of screens to create a display screen of bigger dimensions
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/12Frame memory handling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Multimedia (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

显示设备包括:视频回放单元(10b),该视频回放单元被配置为播放包括多个帧的视频媒体;第一存储器单元(13b),该第一存储器单元被配置为存储正在播放的视频媒体的视频信号;获取单元(14b),该获取单元被配置为获取表示用于播放由多个显示设备形成的多显示系统中的与自身显示设备不同的第一显示设备中的视频媒体中的每一帧的读出定时的读出控制信号;读出控制单元(15b),该读出控制单元被配置为使得根据所获取的读出控制信号从第一存储器单元顺序地读出与读出控制信号相对应的视频信号的帧;以及显示控制电路(16b),该显示控制电路被配置为在显示单元上显示已读出的视频信号的帧。

Description

显示设备和多显示系统
技术领域
本发明涉及显示设备和多显示系统。
本申请基于2018年3月15日提交的PCT/JP2018/010200要求优先权,其公开内容通过引用合并于此。
背景技术
存在多显示系统,其中使用了诸如投影仪和监视器的多个显示设备的,并且在各个显示设备之间分割和投影要显示的单个屏幕,从而构造了单个大屏幕(例如,参见专利文件1)。这样的显示设备例如以菊花链连接。此外,视频信号从用于提供视频内容的视频信号供给设备输入到主显示设备。主显示设备将视频信号供给到下游连接的从显示设备。该视频信号被顺序传输到下游显示设备。然后,多个显示设备各自在视频信号中放大并显示由自身显示设备显示的目标区域,从而借助于多个显示设备显示单个视频信号。
另外,显示设备包括除了用于接收和显示来自外部源的视频信号的功能之外还具有用于播放视频媒体的视频回放功能的显示设备。在这样的显示设备中,可以考虑将分配给每个自身显示设备的视频信号的区域存储为视频媒体,并以原始尺寸显示该区域。在这种情况下,可以在各个显示设备中生成视频信号,而无需通过菊花链信号线发送。因此,可以防止视频信号恶化。另外,具有不需要执行放大处理的优点。
专利文献
[专利文献1]
日本专利No.4698139
发明内容
本发明要解决的问题
然而,当使用形成多显示器的各个显示设备的屏幕来显示内容的单个画面时,存在以下问题:如果通过各个显示设备的视频回放功能分别播放视频信号,则各个显示设备中的显示定时可能不同步。
解决问题的手段
根据本发明的一个方面,显示设备包括:第一存储器单元,该第一存储器单元被配置为存储从视频回放设备输入的视频信号;获取单元,该获取单元被配置为从由多个显示设备形成的多显示系统中与自身显示设备不同的第一显示设备获取以构成视频信号的一帧内的周期输出的指示读出定时的读出控制信号;读出控制单元,该读出控制单元被配置为根据定时使视频信号从第一存储器单元被读出;以及显示单元,该显示单元被配置为基于从第一存储器单元读出的视频信号来显示视频。
根据本发明的一个方面,显示设备包括:存储器单元,该存储器单元被配置为存储从视频回放设备输入的视频信号;输出单元,该输出单元被配置为以一帧内的周期,向另一显示设备输出读出控制信号,该读出控制信号指示在由多个显示设备形成的多显示系统中自身显示设备中读出构成视频信号的帧的定时;读出控制单元,该读出控制单元被配置为根据读出控制信号使与读出控制信号相对应的视频信号从第一存储器单元被读出;显示单元,该显示单元被配置为显示读出的视频信号。
根据本发明的一个方面,显示设备包括:第一存储器单元,该第一存储器单元被配置为存储从视频回放设备输入的视频信号;第二存储器单元,该第二存储器单元被配置为存储与视频回放设备相对应的视频信号,该视频信号是从由多个显示设备形成的多显示系统中的与自身显示设备不同的第一显示设备输入的;比较单元,该比较单元被配置为逐帧比较从第一存储器单元读出的视频信号和从第二存储器单元读出的视频信号;读出控制单元,该读出控制单元被配置为基于比较单元中的比较结果,使存储在第一存储器单元中的从视频回放设备输入的视频信号被读出;以及显示单元,该显示单元被配置为基于从第一存储器单元读出的视频信号显示视频。
根据本发明的一个方面,多显示系统包括:第一显示设备,该第一显示设备具有:被配置为存储从视频回放设备输入的视频信号的第一存储器单元;被配置为以一帧内的周期,向另一显示设备输出读出控制信号,该读出控制信号指示用于读出构成在由多个显示设备形成的多显示系统中的与自身显示设备中的视频信号的帧的定时;被配置为根据读出控制信号使与读出控制信号相对应的视频信号从第一存储器单元被读出的读出控制单元;以及被配置为显示读出的视频信号的显示单元;以及第二显示设备,该第二显示设备具有:被配置为存储与从第一显示设备输入的视频信号相对应的视频信号的第二存储器单元;被配置为存储从连接至自己的第二显示设备的视频回放设备输入的视频信号的第三存储器单元;被配置为从第一显示设备获取以构成视频信号的一帧内的周期输出的指示读出定时的读出控制信号的获取单元;被配置为根据所获取的读出控制信号使与该读出控制信号相对应的视频信号从第三存储器单元被读出的读出控制单元;以及被配置为基于从第三存储器单元读出的视频信号来显示视频的显示单元。
根据本发明的一个方面,显示方法包括:由第一存储器单元存储从视频回放设备输入的视频信号;由获取单元在从由多个显示设备形成的多显示系统中的不同于自身显示设备的第一显示设备获取以构成视频信号的一帧内的周期输出的指示读出定时的读出控制信号;由读出控制单元根据定时使视频信号从第一存储器单元被读出;由显示单元基于从第一存储器单元读出的视频信号显示视频。
根据本发明的一个实施例,显示方法包括:由存储器单元存储从视频回放设备输入的视频信号;由输出单元以一帧内的周期向另一显示设备输出读出控制信号,该读出控制信号指示读出由多个显示设备形成的多显示系统中的自身显示设备中构成视频信号的帧的定时;由读出控制单元根据读出控制信号,使与该读出控制信号相对应的视频信号从第一存储器单元被读出;由显示单元显示读出的视频信号。
根据本发明的一个方面,显示方法包括:由第一存储器单元存储从视频回放设备输入的视频信号;由第二存储器单元存储与视频回放设备相对应的视频信号,该视频信号是从由多个显示设备形成的多显示系统中的不同于自身显示设备的第一显示设备输入的;由比较单元逐帧比较从第一存储器单元读出的视频信号和从第二存储器单元读出的视频信号;由读出控制单元基于比较单元中的比较结果,使存储在第一存储器单元中的从视频回放设备输入的视频信号被读出。
发明的有益效果
根据本发明,即使当借助于形成多显示的各个显示设备的视频回放功能单独播放视频信号时,也可以在各个显示设备中以同步的显示定时显示视频信号。
附图说明
图1是示出根据本发明的第一实施例的多显示系统100的结构的示意性结构图。
图2是示出在多显示系统100上显示的图像的示例的图。
图3是用于说明显示设备1的功能的示意性功能框图。
图4是用于说明显示设备2的功能的示意性功能框图。
图5是用于说明显示设备中的操作的流程图。
图6是表示根据第二实施例的显示设备1a的结构的示意性框图。
图7是表示根据第三实施例的显示设备1b的功能的示意性框图。
图8是表示根据第四实施例的显示设备1c的功能的示意性框图。
图9是表示根据第五实施例的显示设备1d的功能的示意性框图。
图10是表示根据第五实施例的显示设备2d的功能的示意性框图。
图11是用于说明显示设备1d中的操作的流程图。
图12是用于说明显示设备2d中的操作的流程图。
图13A是分别示出帧存储器单元23和帧存储器单元33中的帧之间的关系的图。
图13B是分别示出帧存储器单元23和帧存储器单元33中的帧之间的关系的图。
图13C是分别示出帧存储器单元23和帧存储器单元33中的帧之间的关系的图。
图14A是分别示出帧存储器单元23和帧存储器单元33中的帧之间的关系的图。
图14B是分别示出帧存储器单元23和帧存储器单元33中的帧之间的关系的图。
图14C是分别示出帧存储器单元23和帧存储器单元33中的帧之间的关系的图。
图15是用于说明显示设备1d(帧存储器单元13)和显示设备2d(帧存储器单元23)中的帧的显示定时的图。
图16是表示根据第六实施例的显示设备2e的功能的示意性框图。
图17是表示根据第七实施例的显示设备2f的功能的示意性框图。
具体实施方式
在下文中,将参考附图说明根据本发明实施例的显示系统1。图1是示出根据本发明的第一实施例的多显示系统100的结构的示意性结构图。
多显示系统100具有借助于视频信号线菊花链连接的显示设备1、显示设备2、显示设备3和显示设备4。另外,在该多显示系统100中,信号源5连接到显示设备1。信号源5是用于供给视频信号的设备,并且例如可以是计算机、视频回放设备等。信号源5借助于视频信号线61电连接到显示设备1。信号源5借助于视频信号线61向显示设备1输出视频信号。
显示设备1经由视频信号线62连接到显示设备2。显示设备2经由视频信号线63连接到显示设备3。显示设备3经由视频信号线64连接到显示设备4。
以这种方式,信号源5、显示设备1、显示设备2、显示设备3和显示设备4通过视频信号线61、视频信号线62、视频信号线63和视频信号线64信号线菊花链连接。
在这种情况下,显示设备1、显示设备2、显示设备3和显示设备4各自设置有媒体播放器(在下文中也称为MP)和同步电路。显示设备1设置有MP 10和同步电路15,显示设备2设置有MP 20和同步电路25,显示设备3设置有MP 30和同步电路35,并且显示设备4设置有MP40和同步电路45。MP10、MP 20、MP 30和MP 40播放视频媒体,使得在显示设备1、显示设备2、显示设备3和显示设备4的四个显示屏上播放单个视频。在这种情况下,当在显示设备1上显示显示图像1a时,在显示设备2上显示显示图像2d,在显示设备3上显示图像3a,并且在显示设备4上显示显示图像4a,如图2所示,这些显示图像被组合以显示为单个视频。
另外,在这种情况下,当将图像显示为单个视频时,必须同步在显示设备上显示显示图像的定时。显示设备1中的同步电路15,显示设备2中的同步电路25,显示设备3中的同步电路35和显示设备4中的同步电路45具有使显示图像的定时与其他显示设备同步的功能。通过以这种方式同步显示定时,即使不同的视频媒体在相应的显示设备中单独播放,它们也将被显示以便在整个多显示系统100上形成单个视频。
当在MP(MP 10,MP 20,MP 30和MP 40)上播放视频媒体时,信号源5不需要向显示设备1供给视频信号。在这种情况下,不需要经由视频信号线61从信号源5向显示设备1供给视频信号。同时,视频信号线62、视频信号线63和视频信号线64连接在各个显示设备之间,以便在构造多显示系统100时,形成菊花链连接。因此,本实施例利用视频信号线62、视频信号线63和视频信号线64。
图3是用于说明显示设备1的功能的示意性功能框图。
MP 10播放视频媒体并输出所播放的视频信号。可以将要生成的视频数据预先存储在显示设备1的存储设备中,或者可以读出存储在记录介质中的视频数据。另外,MP 10可以执行类似于信号源5的功能。
选择器(在下文中也称为SEL)11选择从视频信号线61输入的视频信号或从MP 10输出的视频信号,并将所选择的视频信号输出到视频处理电路12并且还输出到输出单元18。
关于要选择哪个视频信号,例如,SEL 11从外部源获取关于要显示的内容是来自信号源5的视频信号还是由MP 10播放的视频信号的指令,并且根据这些指令选择视频信号。来自外部源的指令可以例如来自显示设备1的远程控制设备等。
视频处理电路12实现用于将从SEL 11输入的视频信号写入帧存储器单元13的处理。另外,视频处理电路12具有同步电路111。同步电路111基于视频信号中的水平同步信号或垂直同步信号生成用于将视频信号写入帧存储器单元13的各种定时信号。
帧存储器单元13存储从视频处理电路12写入的视频信号,并将所存储的视频信号输出(读出)到驱动电路16。
SEL 14选择从视频信号线61供给的信号或从MP 10供给的信号,并将所选择的信号输出到同步电路15。在这种情况下,在多显示系统100中的显示设备中,如果自身显示设备(显示设备1)是菊花链中最上游的显示设备(首先连接到信号源5的显示设备),则SEL 14选择从MP 10输出的视频信号,而如果其不是最上游的显示设备,则SEL 14选择从视频信号线61输出的信号。在这种情况下,显示设备1是菊花链中最上游的显示设备,因此,SEL 14选择从MP 10输出的信号。关于自身显示设备是否是最上游的显示设备,可以使用控制信号来检测在显示设备被菊花链连接以形成多显示系统100时是否存在连接在自身显示设备的上游或下游的显示设备。
在这种情况下,从MP 10获得的视频信号仅需要是从其可以识别MP 10播放视频信号的定时的信号。例如,可以使用用于开始播放正由MP 10播放的视频媒体中的章节的定时信号,用于在播放视频媒体时显示视频的特定帧的定时信号等。
同步电路15基于从SEL 14输出的定时信号,读出并输出用于控制使驱动电路16从帧存储器单元13读出视频信号的定时的读出控制信号。通过以根据定时信号的定时读出要读出的帧(要显示的帧)的视频信号,同步电路15可以以根据读出控制信号的定时将视频信号从帧存储器单元13供给到驱动电路16。
例如,同步电路15基于视频信号中的水平同步信号或垂直同步信号,生成表示要从帧存储器单元13读出视频信号的定时的读出控制信号,并且将读出控制信号输出到帧存储器单元13。作为该读出控制信号,可以使用视频信号中包含的同步信号。同步信号是表示要读出视频媒体的每一帧的定时的信号。例如,同步信号表示要以规则的间隔顺序读出视频媒体的每一帧的定时。
驱动电路16使显示设备单元17显示已经根据读出控制信号从帧存储器单元13读出的视频信号。例如,驱动电路16通过驱动显示设备单元17中的每个像素的显示元件,使显示设备单元17绘制视频信号。
显示设备单元17显示视频信号。该显示设备单元17例如是液晶显示面板。
输出单元18选择从SEL 11输入的视频信号或从视频信号线61输入的视频信号,并且将所选择的信号通过视频信号线62输出到下游显示设备(显示设备2)。当SEL 11选择来自信号源5的视频信号时(当要显示的内容是来自信号源5的视频信号时),输出单元18选择从视频信号线61输入的视频信号,并且当要显示的内容是由MP 10播放的视频信号时,输出单元18选择从SEL 11输入的视频信号。视频信号线62连接到输出单元18的输出端子。因此,输出单元18可以经由菊花链视频信号线向连接在下游的显示设备输出表示用于在自身显示设备上播放视频媒体的回放定时(例如,用于显示视频媒体的视频信号的显示定时)的读出控制信号。
接下来,图4是用于说明显示设备2的功能的示意性功能框图。显示设备2的功能中的一些功能与显示设备1中的功能相同。将省略相同部分的说明,主要说明差异。
MP 20播放视频媒体并输出正在播放的视频信号。
SEL 21选择从视频信号线62输入的视频信号或从MP 20输入的视频信号,并将所选择的视频信号输出到视频处理电路22并且还输出到输出单元28。
关于要选择哪个视频信号,例如,SEL 21从外部源获取关于要显示的内容是来自信号源5的视频信号还是由MP 20播放的视频信号的指令,并且根据这些指令来选择视频信号。来自外部源的指令可以例如来自显示设备1的远程控制设备等。
视频处理电路22执行用于将从SEL 21输入的视频信号写入帧存储器单元23的处理。另外,视频处理电路22具有同步电路211。同步电路211基于视频信号中的水平同步信号或垂直同步信号生成用于将视频信号写入帧存储器单元13的各种定时信号。
帧存储器单元23存储从视频处理电路12写入的视频信号,并将所存储的视频信号输出(读出)到驱动电路26。在此,将说明视频处理电路22将视频信号写入帧存储器单元33的情况,但是另一功能单元(例如写入部)也能够将从视频处理电路22输出的视频信号写入帧存储器单元23。
SEL 24选择从视频信号线62供给的视频信号或从MP 20供给的视频信号,并将所选择的信号输出到同步电路25。这里,在多显示系统100中的显示设备中,如果自身显示设备(显示设备2)是菊花链中最上游的显示设备,则SEL 24选择从MP 20输出的信号,而如果其不是最上游的显示设备,则SEL 24选择从视频信号线62供给的信号。在这种情况下,显示设备2不是菊花链中最上游的显示设备,因此SEL24选择从视频信号线62供给的视频信号。
在这种情况下,通过视频信号线62获得的视频信号是从上游连接的显示设备(在当前情况下为显示设备1)的输出单元输出的视频信号。
同步电路25基于从SEL 24输出的视频信号中的水平同步信号或垂直同步信号,生成表示要从帧存储器单元13读出视频信号的定时的读出控制信号,以及将读出控制信号输出到帧存储器单元23。作为其结果,可以以根据读出控制信号的定时将视频信号从帧存储器单元23供给到驱动电路26。
在这种情况下,由MP 20播放的视频媒体的视频信号被临时存储在帧存储器单元23中,并且读出视频信号的定时遵循来自同步电路25的读出控制信号,换言之,从连接在自身显示设备上游的显示设备获得的读出控制信号。因此,可以与上游连接的显示设备从帧存储器单元读出视频信号并将该视频信号显示在显示设备单元上的定时同步地从帧存储器单元读出视频信号并将该视频信号显示在自身显示设备中的显示设备单元上。
另外,在这种情况下,可以将包括在菊花链中最上游级的显示设备中的MP上播放的视频信号中的同步信号供给到连接到第二级的随后级的显示设备。因此,通过使用包括在最上游的显示设备中和在位于比第二显示设备更下游的显示设备中的相同视频信号中的同步信号作为读出控制信号,各个显示设备中的显示定时可以被同步。
驱动电路26在显示设备单元27上显示已经根据读出的控制信号从帧存储器单元23读出的视频信号。显示设备单元27显示视频信号。
输出单元28选择从SEL 21输入的视频信号或从视频信号线62输入的视频信号,并且将所选择的信号通过视频信号线63输出到下游显示设备(在这种情况下为显示设备3)。当SEL 21选择来自信号源5的视频信号时(当要显示的内容是来自信号源5的视频信号时),输出单元28选择从SEL 21输入的视频信号,以及当要显示的内容是MP20播放的视频信号时,输出单元28选择从视频信号线62输入的视频信号。视频信号线63连接到输出单元28的输出端子。因此,输出单元28可以经由菊花链视频信号线将从上游连接的显示设备获得的视频信号输出到下游连接的显示设备。
通过具有该输出单元28,根据自身显示设备是否是多个菊花链显示设备中最上游的显示设备,可以将来自信号源5的视频信号或最上游的显示设备中的MP播放的视频信号输出到下游显示设备。另外,通过使用输出单元28,可以利用视频信号线来向比第三显示设备更下游连接的显示设备中的每个显示设备供给由最上游的显示设备中的MP播放的视频信号。
接下来,显示设备3和显示设备4的结构与显示设备2的结构相似。关于显示设备4,显示设备未连接在其下游。因此,显示设备未连接到显示设备4的选择器的输出端子。
另外,根据上述结构,所有显示设备在设置在显示设备中的MP、两个SEL、输出单元、视频处理电路、同步电路、帧存储器单元、驱动电路以及显示设备单元方面具有相同的结构。为此,只要获得关于显示来自信号源5的视频信号还是显示来自MP的视频信号的指令,SEL就可以根据自身显示设备是否是菊花链中最上游的显示设备来适当地选择信号。因此,通过如图3或图4准备并以菊花链连接多个显示设备,无需执行任何特殊处理就可以根据显示设备是否是最上游的显示设备来获得功能。
接下来,将说明显示设备的操作。图5是用于说明显示设备中的操作的流程图。
例如,每个显示设备根据来自诸如远程控制设备或设置在显示设备中的输入切换按钮等的外部设备的指令来选择视频信号(步骤S101)。在这种情况下,将选择来自MP的视频信号。
每个MP通过播放视频媒体将视频信号输出到视频处理电路(步骤S102)。视频处理电路将视频信号写入帧存储器单元(步骤S103)。
同时,SEL选择从视频信号线供给的信号或从MP供给的信号(步骤S104)。在这种情况下,如果自身显示设备是最上游的显示设备,则SEL 14选择从MP 10输出的信号。如果自身显示设备不是最上游的显示设备,例如,如果自身显示设备是显示设备2,则SEL 24选择从视频信号线61供给的视频信号。
在步骤S104中,当由SEL选择了信号时,同步电路(15、25、35、45)基于从相对于自身显示设备在上游连接的SEL供给的视频信号来生成读出控制信号,并且将读出控制信号输出到帧存储器单元(步骤S105)。
输出单元将视频信号输出到下游显示设备(步骤S106)。在这种情况下,要在每个显示设备中显示的视频信号是从MP供给的视频信号。因此,最上游的显示设备的输出单元将由MP 10播放的视频信号输出至下游的显示设备,并且比第二显示设备更下游的显示设备选择由最上游的显示设备的MP播放的视频信号(该视频信号已经经由视频信号线到达),并经由视频信号线将视频信号输出到下游的显示设备。
同时,同步电路基于从SEL获得的视频信号来生成读出控制信号,并将该读出控制信号输出到帧存储器单元,从而使视频信号从帧存储器单元被读出(步骤S107)。驱动电路在显示设备单元上显示已读出的视频信号(步骤S108)。
根据以上说明的实施方式,显示设备1中使用的读出控制信号也被除显示设备1以外的显示设备2、显示设备3以及显示设备4共同使用。因此,即使当视频媒体由每个显示设备中的MP播放时,也可以同步视频信号的显示。另外,当同步视频信号的显示时,使用菊花链信号线(视频信号线),因此,除了菊花链信号线之外,不需要提供用于同步的专用线。另外,当视频媒体正由MP播放时,不需要视频信号线传输来自信号源5的视频信号,因此它们可用于传输读出控制信号。
另外,在比第二显示设备更下游的显示设备中,当从菊花链中最上游的显示设备的视频信号中获得了同步信号时,优选地,其在每个显示设备中正在播放的视频媒体的视频信号的单个帧内的回放定时的偏差范围内。
图6是表示根据第二实施例的显示设备1a的结构的示意框图。显示设备1a与第一实施例中的显示设备1的不同之处在于,它还具有实时时钟(在下文中称为RTC)19。RTC 19具有生成时间信息的功能。另外,RTC 19基于从同步电路15获得的读出控制信号和所生成的时间信息来向MP 10指令关于用于输出视频信号的定时。基于此,MP 10根据从RTC 19获得的定时来输出视频信号。在这种情况下,比第二显示设备更下游连接的每个显示设备具有与RTC 19相同的功能。通过使多个显示设备中的时间同步,可以使由自身显示设备中设置的MP输出视频信号的定时同步或接近。作为其结果,在各个显示设备中可以减小用于播放视频信号的定时的较大偏差,从而允许减少在帧存储器单元中收集的视频信号的量。作为其结果,可以减少帧存储器单元的所需容量。
作为读出控制信号,不仅可以使用最上游的显示设备的读出控制信号,还可以使用外部信号源5的读出控制信号。作为从外部源获得的读出控制信号,可以使用通过NTP(网络时间协议)获得的时间信息。通过在显示设备之间共享这样的时间信息,可以同步由每个显示设备中的MP播放视频媒体的定时。作为其结果,可以减小帧存储器单元的容量。
图7是表示第三实施例中的显示设备1b的功能的示意性框图。
视频回放单元10b播放视频媒体。存储器单元13b存储要播放的视频媒体的视频信号。获取单元14b获取表示与由多个显示设备形成的多显示系统中的自身显示设备不同的第一显示设备中的视频媒体的回放定时的读出控制信号。读出控制单元15b根据所获取的读出控制信号来使来自存储器单元13b的视频信号被读取。显示控制电路16使显示单元17b显示读出的视频信号。
图8是表示第四实施例中的显示设备1c的功能的示意性框图。
视频回放单元10c播放视频媒体。
存储器单元13c存储正在播放的视频媒体的视频信号。
输出单元18c将读出控制信号输出到其他显示设备,该读出控制信号表示要在由多个显示设备形成的多显示系统中的自身显示设备中播放视频媒体的回放定时。读出控制单元15c使视频信号根据读出控制信号从存储器单元中读出。显示控制电路16c使显示单元17c显示读出视频信号。
在这种情况下,可以通过从根据第四实施例的显示设备1c的下游菊花链链接根据第三实施例的至少一个显示设备1b来构造多显示系统。
图9是表示第五实施例中的显示设备1d的功能的示意性框图。该显示设备1d的一些功能与图3所示的显示设备1中的功能相同。相同的部分将被分配与图3中相同的附图标记,它们的解释将被省略,并且解释将主要集中在差异上。
控制单元101控制显示设备1d中的单元。例如,当在多显示中使显示设备中的显示定时同步时,控制单元101借助于MP 10来播放测试视频信号,该测试视频信号是与显示同步的视频信号。在该实施例中,通过在显示设备1d中播放测试视频信号,可以在下游显示设备中使用测试信号,并且借助于控制信号生成单元生成读出控制信号。
该测试视频信号可以存储在MP 10中的内部存储器中,可以存储在控制单元101中的内部存储器中,或者可以经由视频信号线61从信号源5供给。在一个示例中,将说明将测试视频信号被存储在MP 10中的情况。
另外,测试视频信号是包括多个帧的视频信号,并且帧的数目在预先确定的数目之内。另外,该测试视频信号是在每一帧中显示内容不同的视频信号。
另外,当MP 10播放测试视频信号时,控制单元101向驱动电路16a输出不应显示该测试视频信号的指令。
当从控制单元101输入指示不应显示测试视频信号的指令时,驱动电路16a不在显示设备单元17上显示测试视频信号的帧。换句话说,即使从帧存储器单元13输出测试视频信号的帧数据,驱动电路16a也不显示测试视频信号。
输出单元18a经由视频信号线62连接到下游的显示设备(在这种情况下为显示设备2d)。作为该视频信号线62,可以使用至少能够传输视频信号和控制信号的通信电缆。视频信号线62可以例如利用符合诸如DisplayPort或HDMI(注册商标)的标准的通信电缆。在该实施例中,显示设备借助于类似于视频信号线62的通信电缆连接。
通过使用该通信电缆,在多显示中,上游侧显示设备可以将视频信号和控制信号供给到下游连接的显示设备。
在这种情况下,当播放测试视频信号时,控制单元101从MP 10输出测试视频信号,并输出指示正在播放的视频信号是测试信号的控制信号。因此,当由SEL 11选择来自MP 10的视频信号时,控制信号与从MP 10输出的测试视频信号一起被供给到输出单元18a,并且输出单元18a将测试视频信号和指示正在播放的视频信号是测试信号的控制信号输出到下游显示设备。
另外,可以从信号源5供给测试视频信号。
图10是表示第五实施例中的显示设备2d的功能的示意性框图。该显示设备2d的一些功能与图4所示的显示设备2中的功能相同。相同的部分将被分配与图4中相同的附图标记,它们的解释将被省略,并且解释将主要集中在差异上。
写单元32电连接到视频信号线63,接收从输出单元28输出的视频信号,并将该视频信号写入帧存储器单元33。
帧存储器单元33存储由写单元32写的视频信号。
差计算单元34针对多种情况确定帧存储器单元23或帧存储器单元33中存储的视频信号帧与另一存储器单元中存储的视频信号帧之间的差,同时相对于存储在另一存储器单元中的视频信号中的帧的回放定时,改变存储在存储器单元中的一个中的视频信号中的帧的回放定时。
当确定差时,差计算单元34可以通过确定存储在帧存储器单元33中的视频信号的帧与存储在帧存储器单元23中的视频信号的帧相差多少,或者确定存储在帧存储器单元23中的视频信号的帧与存储在帧存储器单元33中的视频信号的帧相差多少的方法来确定差。
求和单元35确定由差计算单元34计算出的差的总和。
控制信号生成单元36基于由求和单元35计算出的总和来针对帧存储器单元23中存储的视频信号生成读出控制信号。控制信号生成单元36将所生成的读出控制信号提供给同步电路25a。
另外,控制信号生成单元36可以代替将生成的读出控制信号供给到同步电路25a,而将读出控制信号供给到另一单元。
例如,控制信号生成单元36可以基于由求和单元35计算出的总和来针对帧存储器单元23中存储的视频信号生成读出控制信号,并且可以将所生成的读出控制信号供给到MP20。在这种情况下,MP 20基于从控制信号生成单元36供给的读出控制信号来改变(设置)输出视频信号的定时,使得显示定时的差在单个帧内。
另外,例如,控制信号生成单元36基于由求和单元35计算出的和来针对帧存储器单元23中存储的视频信号生成读出控制信号,并且可以将所生成的读出控制信号供给到视频处理电路22或同步电路221。在这种情况下,已经向其提供了读出控制信号的视频处理电路22或同步电路221改变了写入帧存储器单元23的定时,使得显示定时的差在单个帧内。在这种情况下,在视频处理电路22内部设置帧存储器单元。然后,将从SEL 21获得的视频信号暂时存储在视频处理电路22内部的帧存储器单元中,并且根据供给读出控制信号的定时,视频处理电路22或同步电路221以定时将暂时存储的视频信号写入帧存储器单元23使得显示定时的差在单个帧内的定时。
同步电路25a具有同步电路25的功能,并且还具有将由控制信号生成单元36生成的读出控制信号供给到帧存储器单元23的功能。因此,同步电路25a可以使与由控制信号生成单元36生成的读出控制信号相对应的视频信号的帧被读取。
控制单元201控制显示设备2d中的单元。例如,控制单元201确定从视频信号线63输入的视频信号是否是测试视频信号。例如,控制单元201可以通过确定视频信号是否包含指示要播放测试视频信号的控制信号来确定视频信号是否是测试视频信号。
如果确定视频信号是测试视频信号,则控制单元201向驱动电路26a输出指示不应显示视频信号的指令。如果确定视频信号不是测试视频信号,则控制单元201不输出指示不应显示视频信号的指令。
驱动电路26a不在显示设备单元27上显示测试视频信号的帧。换句话说,当从控制单元201输入指示不应该显示视频信号的指令时,驱动电路26a对于测试视频信号变为不显示。例如,如果输入了指示不应显示来自控制单元201的视频信号的指令,则驱动电路26a可以通过暂停驱动信号向显示设备单元17的输出而变为不显示。
另外,当没有从控制单元201输入不应该显示视频信号的指令时,驱动电路26a在显示设备单元27上显示视频信号。因此,驱动电路26a不在显示设备单元27上显示由控制信号生成单元36用来生成读出控制信号的帧。
另外,当从控制单元201输入指示不应显示视频信号的指令时,驱动电路26a可以在显示设备单元27上显示固定视频信号。固定视频信号可以例如是用于以特定颜色显示整个屏幕的视频信号。特定颜色可以是黑色或白色。当显示固定视频信号时,驱动电路26a显示固定信号,而与正从帧存储器单元中读出的视频信号无关。
另外,当从控制单元201输入指示不应显示视频信号的指令时,驱动电路26a可以使视频信号的显示静音。
图11是用于说明图9的显示设备1中的操作的流程图。
SEL 11选择要输入的视频信号(步骤S201)。在这种情况下,SEL11选择从MP 10供给的视频信号。
接下来,当由显示设备1d的远程控制设备或设置在显示设备1d中的调度功能发出从MP 10输出视频信号的命令时(步骤S202),控制单元101获取所述命令。一旦获得该命令,控制单元101就向MP 10输出播放测试视频信号的指令,并且向驱动电路16a输出指示驱动电路16a不应显示视频信号的指令。
在从控制单元101获取测试视频信号回放指令之后,MP 10在标准时间内输出测试视频信号作为显示同步视频信号(步骤S203)。SEL11选择从MP 10供给的测试视频信号。在这种情况下,测试视频信号中包括的帧的数目是预先确定的。因此,通过播放要播放的测试视频信号,可以在标准时间内经由SEL 11将测试视频信号输出到视频处理电路12和输出单元18a。
输出单元18a经由视频信号线62将从SEL 11获得的测试视频信号输出到下游显示设备(在这种情况下为显示设备2d)。由于测试视频信号是从输出单元18a输出的,所以显示设备2d可以通过使用该测试视频信号中的同步信号来确定要显示视频信号的帧的定时。
当从SEL 11输入测试视频信号时,视频处理电路12使用测试视频信号中包含的同步信号,根据与该同步信号相对应的定时,为每一帧生成视频信号,并将视频信号写入帧存储器单元13中(步骤S204)。该同步信号是表示可以基于例如水平同步信号或垂直同步信号来生成第一帧图像的定时的信号。例如,同步信号是表示要读出视频媒体的每一帧的定时的信号。另外,同步信号表示以固定间隔顺序读出视频媒体的每一帧的定时。
另一方面,SEL 14选择从MP 10输出的测试视频信号,并将测试视频信号输出到同步电路15。
当从SEL 14输入测试视频信号时,同步电路15基于根据该测试视频信号中的水平同步信号或垂直同步信号的定时,生成表示要从帧存储器单元13读出视频信号的定时的读出控制信号(步骤S205)。
帧存储器单元13根据从同步电路15输出的读出控制信号,逐帧输出存储在该帧存储器单元13中的视频信号(步骤S206)。
驱动电路16a已经接收到指示来自控制单元101的视频信号不应当被显示的指令作为输入,并且因此在该指令被输入的同时不会使从帧存储器单元13输出的帧被显示在显示设备单元17上。
另一方面,当测试视频信号的输出结束时,MP 10输出要实际显示在显示设备单元17上的视频信号(步骤S207)。通过MP 10正在播放的视频信号从测试视频信号切换到要在显示设备单元17上实际显示的视频信号的定时,控制单元101暂停向驱动电路16a的输出指示不应显示视频信号的指令。因此,视频信号由视频处理电路12写入帧存储器单元13中。另外,当从SEL 14供给要实际显示在显示设备单元17上的视频信号时,同步电路15基于根据该视频信号中的水平同步信号或垂直同步信号的定时,生成表示用于从帧存储器单元13读出视频信号的定时的读出控制信号。
帧存储器单元13基于从同步电路15输出的读出控制信号,逐帧地输出存储在该帧存储器单元13中的视频信号。驱动电路16a在显示设备单元17上显示从帧存储器单元13输出的每一帧的视频信号(步骤S208)。
之后,重复从步骤S204到步骤S208的过程,从而在显示设备单元17上显示视频信号。
因此,在正播放测试视频信号的同时,测试视频信号不显示在显示设备单元17上,并且当视频信号从测试视频信号切换到要实际显示的视频信号时,视频信号在显示设备单元17上显示。
接下来,将通过使用图12中的流程图来说明显示设备2d中的操作。
SEL 21选择要输入的视频信号(步骤S301)。在这种情况下,SEL21选择从MP 20供给的视频信号。
接下来,当由显示设备2d的远程控制设备或设置在显示设备2d中的调度功能发出从MP 20输出视频信号的命令时(步骤S302),MP20获取所述命令并根据该命令在标准时间内输出测试视频信号(步骤S303)。另外,求和单元35重置求和结果。该重置可以在步骤S303的定时执行,或者在步骤S302中发布输出视频信号的命令的定时执行。
另外,在这种情况下,预先确定包括在测试视频信号中的帧的数目。因此,通过播放要播放的测试视频信号,可以在标准时间内经由SEL 21将测试视频信号输出到视频处理电路22和输出单元28。
输出单元28经由视频信号线63输出测试视频信号。从输出单元28输出的测试视频信号被供给到帧存储器单元33、控制单元201和下游显示设备。帧存储器单元33存储从输出单元28输出的测试视频信号。在这种情况下,帧存储器单元33的存储容量是允许存储测试视频信号的各个帧的容量。例如,如果测试视频信号是五个帧长的视频信号,则帧存储器单元33具有足够的存储区域以存储视频信号的五个帧。可以根据可以在帧存储器单元33中存储的帧的数目来设置测试视频信号中包含的视频信号的帧的数目。
控制单元201确定从输出单元28输出的视频信号是否是测试视频信号。在这种情况下,控制单元201确定从输出单元28输出的视频信号是测试视频信号,并且向驱动电路26a输出指示不应显示视频信号的指令。作为其结果,在从输出单元28输出测试视频信号之后,驱动电路26a直到从输出单元28输出不是测试视频信号的视频信号(要实际显示的视频信号)为止,才在显示设备单元17上显示视频信号。因此,在测试视频信号用于生成同步信号的同时,可以防止测试视频信号显示在显示设备单元17上。
当从SEL 21输入测试视频信号时,视频处理电路22使用测试视频信号中包含的同步信号,根据与该同步信号相对应的定时,为每一帧生成视频信号,并将视频信号写入帧存储器单元23中(步骤S304)。该同步信号例如是表示可以基于水平同步信号或垂直同步信号来生成单帧图像的定时的信号。在这种情况下,帧存储器单元23的存储容量是允许存储测试视频信号的各个帧的容量。例如,如果测试视频信号是五个帧长的视频信号,则帧存储器单元23具有能够存储视频信号的五个帧的存储区域。可以根据可以在帧存储器单元23中存储的帧的数目来设置测试视频信号中包括的视频信号的帧的数目。
SEL 24选择从视频信号线62供给的视频信号,并将该视频信号供给到同步电路25a。在这种情况下,测试视频信号从SEL 24被供给到同步电路25a。同步电路25a基于从SEL24获得的视频信号中的水平同步信号或垂直同步信号的定时,生成表示要从帧存储器单元23读出视频信号的定时的读出控制信号(步骤S305)。
帧存储器单元23根据从同步电路25a输出的读出控制信号,逐帧输出存储在该帧存储器单元23中的视频信号(步骤S306)。每一帧的视频信号被供给到驱动电路26a和差计算单元34。
同时,当从帧存储器单元23供给每一帧的视频信号时,差计算单元34计算存储在帧存储器单元33中的每一帧的视频信号与从帧存储器单元23供给的每一帧的视频信号之间的差。求和单元35对所获得的差求和并存储求和结果(步骤S307)。
此外,差计算单元34重复执行从步骤S303到步骤S307的过程。在这种情况下,每次差计算单元34重复从步骤S303到步骤S307的过程时,其生成读出控制信号,其中,在步骤S305中从帧存储器单元23的读出相对于前一时间被延迟一帧(步骤S308)。求和单元35在每次执行从步骤S303到步骤S307的过程时计算和值,并且存储每个计算的总和值。
差计算单元34根据帧存储器单元23中存储的测试视频信号中的帧的数目,确定要重复执行从步骤S303到步骤S307的过程的次数,并且根据所确定的次数重复执行过程(步骤S309)。在这种情况下,测试视频信号中有五个帧,并且帧存储器单元23存储五个帧长的视频信号。因此,过程重复五次。作为其结果,例如,当执行步骤S308五次时,以被延迟五个帧的定时生成读出控制信号之后,确定差的总和。
例如,当第一次执行步骤S307时,帧存储器单元23和帧存储器单元33之间的关系如图13A所示。当第二次执行步骤S307时,如图13B所示,针对帧存储器单元23中的帧以相对于帧存储器单元33中的帧在先前时间(第一时间)期间相对于帧存储器单元23中的帧的回放定时延迟一帧的时间的定时来播放的情况,确定帧存储器单元23和帧存储器单元33中的帧之间的差。
类似地,第三次和第四次执行过程时,分别针对以进一步延迟等于帧存储器单元23中的视频信号中的一帧的时间的定时播放帧的情况,确定帧存储器单元23和帧存储器单元33中的帧之间的差。
此外,在图13C中示出了当第五次执行步骤S307时的帧存储器单元23和帧存储器单元33之间的关系。
因此,求和单元35针对第一次至第五次执行步骤S307的情况确定差总和值(d1a、d2a、d3a、d4a和d5a)。
当帧存储器单元33中存在与帧存储器单元23中的帧的回放时间相对应的帧时,可以确定相应帧之间的差。如果在帧存储器单元33中没有与帧存储器单元23中的帧的回放时间相对应的帧,则可以确定存在至少六个帧的时间差,并且可以不使用该回放定时来生成读出控制信号。
接下来,差计算单元34将用于读取帧存储器单元23的读出控制信号返回到第一定时,并且在这样做之后,将从帧存储器单元33的读出延迟一帧,计算存储在帧存储器单元33中的每一帧的视频信号与从帧存储器单元23供给的每一帧的视频信号之间的差,并确定每次存在差时所获得的差值。求和单元35确定差总和值并存储求和结果(步骤S310)。
此外,差计算单元34重复执行差总和值计算处理。该差总和值计算处理类似于以上从步骤S303到步骤S307的处理。在这种情况下,差计算单元34在步骤S305中不改变读出控制信号,并且通过将帧存储器单元33的读出控制信号相对于前一时间延迟一帧来执行差总和值计算处理(步骤S311)。
差计算单元34根据存储在帧存储器单元33中的测试视频信号的帧的数目重复执行差总和值计算处理(步骤S312)。在这种情况下,重复过程的次数比存储在帧存储器单元33中的帧的数目少一。更具体地说,如果在帧存储器单元33中存储了五个测试视频信号帧,则该处理重复四次。作为其结果,例如,当执行步骤S308四次时,以被延迟四个帧的定时生成读出控制信号之后,计算差总和。
例如,图14A示出了当第一次执行步骤S310时的帧存储器单元23和帧存储器单元33之间的关系。当第二次执行步骤S310时,如图14B所示,针对帧存储器单元33中的帧以相对于帧存储器单元23中的帧在先前时间(第一时间)期间相对于帧存储器单元23中的帧的回放定时被延迟一帧的时间的定时来播放的情况,确定帧存储器单元23和帧存储器单元33中的帧之间的差。
类似地,第三次执行过程时,针对以被延迟等于帧存储器单元23中的视频信号中的一帧的时间的定时播放帧的情况,确定帧存储器单元23和帧存储器单元33中的帧之间的差。
此外,在图14C中示出了当第四次执行步骤S310时的帧存储器单元23和帧存储器单元33之间的关系。
因此,求和单元35针对第一次至第五次执行步骤S307的情况确定差总和值(d2b、d2b、d3b和d4b(没有相应的帧))。
另外,在帧存储器单元33中存在与帧存储器单元23中的帧的回放时间相对应的帧的情况下,可以将在步骤S310中确定的差确定为相应帧之间的差。如果在帧存储器单元33中没有与帧存储器单元23中的帧的回放时间相对应的帧,则其可以确定存在六帧或更多个帧的时间差,并且可以不使用该回放定时来生成读出控制信号。
另外,如果帧存储器单元33中不存在与帧存储器单元23中的帧的回放时间相对应的帧,则差计算单元34可以通过使用规定帧作为帧存储器单元33中的帧来确定差,使得该差变得大于当帧存储器单元33中存在与帧存储器单元23中的帧的回放时间相对应的帧时的帧之间的差。作为规定帧,例如,可以使用在整个区域中显示黑色的帧(全黑帧)。
另外,如果在帧存储器单元33中不存在与帧存储器单元23中的帧的回放时间相对应的帧,则差计算单元34可以检测到没有相应的帧,并且可以输出指示差大于当帧存储器单元33中存在与帧存储器单元23中的帧的回放时间相对应的帧时的帧之间的差的信息。
接下来,帧存储器单元33将用于读出记录在该帧存储器单元33中的视频信号的读出控制信号返回到第一次的定时(步骤S313)。第一次的定时是指当首先执行步骤S310时的读出控制信号的定时。
求和单元35将所存储的总和值输出到控制信号生成单元36。
控制信号生成单元36确定在总和值(在上述示例中,总共为九个)中是否存在与从连接到输出单元28的视频信号线63获得的视频信号的定时与从帧存储器单元23输出的视频信号66的定时相同的情况相对应的值,并且如果存在与定时相同的情况相对应的值,则此时的读出控制信号被生成作为帧存储器单元23的读出控制信号(步骤S314)。
在这种情况下,包含在测试视频信号中的帧的数目和每一帧中的视频的内容是已知的。为此,当计算帧存储器单元23和帧存储器单元33中的各个帧之间的差时,针对帧存储器单元33中的帧相对于帧存储器单元33中的帧被延迟一至五帧的情况,预先计算帧存储器单元23中的帧相对于帧存储器单元33中的帧的差的累积值,作为累积值,并且将各个累积值预先存储在控制信号生成单元36内部的存储器单元中。此外,针对帧存储器单元23中的帧相对于帧存储器单元33中的帧被延迟一至四帧的情况,预先计算帧存储器单元33中的帧相对于帧存储器单元23中的帧的差的累积值,并且各个将累积值预先存储在控制信号生成单元36内部的存储器单元中。在这样做之后,控制信号生成部36预先存储各累积值中的累积值,该累积值是帧存储部23中的帧与帧存储部33中的帧相同的情况下的累积值。
然后,如果在步骤S314中确定的累积值中存在帧存储器单元23中的帧与帧存储器单元33中的帧相同的情况下的累积值相同的累积值,则当确定该累积值时,控制信号生成单元36可以基于帧存储器单元33和帧存储器单元23的回放定时来生成读出控制信号。作为其结果,可以使自身显示设备的回放定时与最上游的显示设备的回放定时同步。
另外,可能存在在步骤S314中,没有获得与当帧存储器单元23中的帧与帧存储器单元33中的帧相同时的累积值相同的累积值的情况。在这样的情况下,在多个预先存储的累积值中,选择与回放定时尽可能接近当帧存储器单元23中的帧与帧存储器单元33中的帧相同时的回放定时的帧的组合累积值相同的累积值。此外,基于计算所选择的累积值的帧存储器单元23和帧存储器单元23中的帧的组合,生成读出控制信号。作为其结果,可以将自身显示设备相对于最上游的显示设备的回放定时的偏差保持为大约几帧。
当生成读出控制信号时,MP 20输出要形成要实际显示的内容的视频信号(步骤S315)。在这种情况下,控制信号生成单元36可以在正播放测试视频信号的同时根据由求和单元35确定的总和值来生成读出控制信号。因此,在显示设备1d和显示设备2d中,要实际显示的视频信号的回放定时优选地处于在MP 10和MP 20之间没有太大偏差的水平。SEL 21将MP 20播放的视频信号供给到视频处理电路22和输出单元28。从SEL 21向输出单元28供给视频信号。但是,视频信号由MP 20播放,因此选择从视频信号线62供给的视频信号,并且将视频信号输出到下游显示设备。作为其结果,在下游显示设备中,可以使用从第一显示设备供给的视频信号中的同步信号从帧存储器单元读取MP播放的视频。
另外,在已经生成读出控制信号之后,显示设备2d可以连续地执行处理以输出要形成要实际显示的内容的视频信号。另外,在基于图12执行用于同步视频信号的显示定时的同步处理并生成读出控制信号之后,显示设备2d可以根据从外部源输入回放指令的定时执行用于输出要形成要实际显示的内容的视频信号的处理。
在多显示系统中的下游显示设备(例如显示设备2d)已经基于图12执行了用于同步视频信号的显示定时的同步处理之后,整个多显示系统中的显示设备进入同步状态。为此,当显示要形成要实际显示的内容的视频信号时,可以通过整个多显示系统的同步(匹配显示定时)来显示它。
另外,在已经执行了图12中说明的同步处理之后,多显示系统中的显示设备可以执行图5中说明的同步处理。作为其结果,通过执行图12中的同步处理,可以将显示定时的偏差保持在一帧内,并且在这样做之后,通过执行图5中说明的同步处理,可以将显示定时的偏差做得更小。
视频处理电路22根据包含在正由MP 20播放的视频信号中的同步信号生成该视频信号中的帧,并将每一帧分别存储在帧存储器单元23中。
同步电路25a根据由控制信号生成单元36生成的读出控制信号,使视频信号从帧存储器单元23被逐帧地读取。作为其结果,根据由控制信号生成单元36生成的读出控制信号,将视频信号的帧从帧存储器单元23顺序地供给到驱动电路26a。驱动电路26a通过显示设备单元27逐帧地显示从帧存储器单元23供给的视频信号(步骤S316)。
通过以这种方式对存储在帧存储器单元23和帧存储器单元33中的视频信号的多个帧之间的差求和,可以确定显示定时是否在那些多个帧的范围内同步。作为其结果,即使在显示定时中存在几帧的差,也可以使显示定时同步。
另外,显示定时可以同步的范围不限于一帧之内的差。例如,如图15所示,即使在显示设备1d(帧存储器单元13)和显示设备2d(帧存储器单元23)之间存在两个或更多个帧的帧显示定时的差异,只要在几帧的范围内,也能够使显示定时同步。
另外,即使在这些多个帧的范围内不存在相同的定时,也可以将显示定时的偏差程度保持在一个帧内或几个帧内。
图16是表示根据第六实施例的显示设备2e的功能的示意性框图。该显示设备2e具有与第五实施例中的显示设备2d的一部分相同的部分。相同的部分将被分配相同的附图标记,并且将省略其说明。
比较单元37逐帧比较从帧存储器单元23读取的视频信号和从帧存储器单元33读取的视频信号。例如,比较单元37将从帧存储器单元23读取的视频信号的帧与从帧存储器单元33读取的视频信号的帧进行比较,并且如果帧之间没有差或者该差是阈值或更小,则确定帧是相同的。在这种情况下,存储在帧存储器单元23和帧存储器单元33中的视频信号可以是同步视频信号,该同步视频信号是用于同步的测试信号。
控制信号生成单元36a基于来自比较单元37的比较结果来生成用于读出存储在帧存储器单元23中的视频信号的控制信号。例如,当来自比较单元37的比较结果指示匹配或指示差是阈值或更小时,控制信号生成单元36a生成用于读出视频信号的控制信号。
同步电路25a将由控制信号36a生成的控制信号供给到帧存储器单元23。作为其结果,同步电路25a可以使与由控制信号生成单元36生成的控制信号相对应的视频信号的帧被读取。
另外,如果在帧存储器单元33中不存在与帧存储器单元23中的帧的回放时间相对应的帧,则比较单元37可以通过使用规定帧作为帧存储器单元33中的帧来执行比较,使得差变得大于当帧存储器单元33中存在与帧存储器单元23中的帧的回放时间相对应的帧时的帧之间的差。作为规定的帧,例如,可以使用在整个区域都显示黑色的框架(全黑框架)。
另外,如果在帧存储器单元33中不存在与帧存储器单元23中的帧的回放时间相对应的帧,则比较单元37可以检测到不存在相应的帧,并且可以输出指示差大于当帧存储器单元33中存在与帧存储器单元23中的帧的回放时间相对应的帧时的帧之间的差。
图17是表示根据第七实施例的显示设备2f的功能的示意性框图。
存储器单元23f存储从视频回放设备输入的视频信号。该视频回放设备可以相对于显示设备2f从外部连接。
存储器单元33f存储视频信号,该视频信号对应于视频回放设备,并且是在由多个显示设备形成的多显示系统中从与自身显示设备不同的第一显示设备输入的视频信号。
比较单元37f逐帧比较从存储器单元23f读取的视频信号和从存储器单元33f读取的视频信号。
读出控制单元25f基于比较单元37f中的比较结果,使得从存储在存储器单元23f中的视频回放设备输入的视频信号被读出。
显示单元27f显示从存储器单元23读出的视频信号的视频。
在上述实施例中,说明了将图1、图3、图4、图6、图9、图10和图16中的MP以及图7和图8中的视频回放单元设置在视频显示设备内部的情况。然而,这些可以设置在显示设备外部。
另外,可以将用于执行图3、图4、图6、图7或图8中的显示设备的功能的程序记录在计算机可读记录介质上,并且可以通过将记录在该记录介质上的程序读取到计算机系统中并执行该程序来执行显示过程。在这种情况下,“计算机系统”包括OS和诸如外围设备的硬件。
另外,如果“计算机系统”使用基于www的系统,则它包括网页展示环境(或显示环境)。
另外,“计算机可读记录介质”是指包含在计算机系统中的诸如软盘、磁光盘、ROM和CD-ROM的便携式介质以及诸如硬盘的存储设备。此外,“计算机可读记录介质”包括将程序保持一定时间的那些介质,诸如用作服务器或客户端的计算机系统内部的易失性存储器。另外,上述程序可以仅用于执行一些前述功能,并且此外,可以结合已经记录在计算机系统中的程序来执行前述功能。另外,可以将上述程序存储在规定服务器上,并且可以响应于来自其他设备的请求通过通信线路来分发(下载等)所述程序。
以上,已经参照附图对本发明的实施方式进行了详细说明,但具体的结构不限于这些实施例,还包括不脱离本发明的精神的设计等。
1、1a、1b、1c、2、3、4 显示设备
5 信号源
10、20、30、40 MP(媒体播放器)
11、14、21、24 SEL(选择器)
12、22 视频处理电路
13、23 帧存储器单元
13b、13c 存储器单元
14b 获取单元
15、25、35、45 111同步电路
15b、15c 读出控制单元
16、26 驱动电路
16b、16c 显示控制电路
17、27 显示设备
17b、17c 显示单元
18、18c、28 输出单元
19 RTC(实时时钟)
32 写单元
33 帧存储器单元
34 差计算单元
35 求和单元
36 控制信号生成单元
61、62、63、64 视频信号线
201 控制单元

Claims (13)

1.一种显示设备,包括:
第一存储器单元,所述第一存储器单元被配置为存储从视频回放设备输入的视频信号;
获取单元,所述获取单元被配置为从由多个显示设备形成的多显示系统中的与自身显示设备不同的第一显示设备获取读出控制信号,所述读出控制信号以构成所述视频信号的一帧内的周期输出,指示读出定时;
读出控制单元,所述读出控制单元被配置为根据所述定时使所述视频信号从所述第一存储器单元被读出;以及
显示单元,所述显示单元被配置为基于从所述第一存储器单元读出的所述视频信号来显示视频。
2.根据权利要求1所述的显示设备,进一步包括:
输出单元,所述输出单元被配置为将所述读出控制信号输出到下游连接的显示设备。
3.根据权利要求1或2所述的显示设备,进一步包括:
第二存储器单元,所述第二存储器单元被配置为存储从所述第一显示设备输入的视频信号,所述视频信号与从所述视频回放设备输入的所述视频信号相对应;以及
比较单元,所述比较单元被配置为逐帧比较从所述第一存储器单元读出的所述视频信号和从所述第二存储器单元读出的所述视频信号;
其中,所述读出控制单元基于所述比较单元中的比较结果,使存储在所述第一存储器单元中的从所述视频回放设备输入的所述视频信号被读出。
4.根据权利要求3所述的显示设备,其中
所述显示控制电路不在所述显示单元上显示控制信号生成单元用来生成所述读出控制信号的帧。
5.根据权利要求3或4所述的显示设备,其中
控制信号生成单元用来生成所述读出控制信号的帧的数目在预先确定的数目内。
6.一种显示设备,包括:
存储器单元,所述存储器单元被配置为存储从视频回放设备输入的视频信号;
输出单元,所述输出单元被配置为以一帧内的周期向另一显示设备输出读出控制信号,所述读出控制信号指示用于读出构成由多个显示设备形成的多显示系统中的自身显示设备中的视频信号的帧的定时;
读出控制单元,所述读出控制单元被配置为根据所述读出控制信号,使与所述读出控制信号相对应的视频信号从所述第一存储器单元被读出;以及
显示单元,所述显示单元被配置为显示读出的所述视频信号。
7.根据权利要求1至6中的任一项所述的显示设备,其中
所述读出控制信号是在所述第一显示设备上显示的视频信号中的垂直同步信号或水平同步信号。
8.根据权利要求1至7中的任一项所述的显示设备,其中
所述读出控制信号是经由菊花链连接多显示系统中的多个显示设备的信号线传输的。
9.一种显示设备,包括:
第一存储器单元,所述第一存储器单元被配置为存储从视频回放设备输入的视频信号;
第二存储器单元,所述第二存储器单元被配置为存储与所述视频回放设备相对应的视频信号,所述视频信号是从由多个显示设备形成的多显示系统中的与自身显示设备不同的第一显示设备输入的;
比较单元,所述比较单元被配置为逐帧比较从所述第一存储器单元读出的所述视频信号和从所述第二存储器单元读出的所述视频信号;
读出控制单元,所述读出控制单元被配置为基于所述比较单元中的比较结果,使从存储在所述第一存储器单元中的从所述视频回放设备输入的所述视频信号被读出;以及
显示单元,所述显示单元被配置为基于从所述第一存储器单元读出的所述视频信号来显示视频。
10.一种多显示系统,包括:
第一显示设备,所述第一显示设备具有:第一存储器单元,所述第一存储器单元被配置为存储从视频回放设备输入的视频信号;输出单元,所述输出单元被配置为以一帧内的周期向另一显示设备输出读出控制信号,所述读出控制信号指示用于读出构成由多个显示设备形成的多显示系统中的自身显示设备中的视频信号的帧的定时;读出控制单元,所述读出控制单元被配置为根据所述读出控制信号使与所述读出控制信号相对应的视频信号从所述第一存储器单元被读出;以及显示单元,所述显示单元被配置为显示读出的所述视频信号;以及
第二显示设备,所述第二显示设备具有:第二存储器单元,所述第二存储器单元被配置为存储与从所述第一显示设备输入的所述视频信号相对应的视频信号;第三存储器单元,所述第三存储器单元被配置为存储从连接至自身第二显示设备的视频回放设备输入的视频信号;获取单元,所述获取单元被配置为从所述第一显示设备获取读出控制信号,所述读出控制信号以构成所述视频信号的一帧内的周期输出,指示读出定时;读出控制单元,所述读出控制单元被配置为根据获取的所述读出控制信号使与所述读出控制信号相对应的视频信号从所述第三存储器单元被读出;以及显示单元,所述显示单元被配置为基于从所述第三存储器单元读出的所述视频信号来显示视频。
11.一种显示方法,包括:
由第一存储器单元存储从视频回放设备输入的视频信号;
由获取单元从由多个显示设备形成的多显示系统中的不同于自身显示设备的第一显示设备获取读出控制信号,所述读出控制信号以构成所述视频信号的一帧内的周期输出,指示读出定时;
由读出控制单元根据所述定时使所述视频信号从所述第一存储器单元被读出;以及
由显示单元基于从所述第一存储器单元读出的所述视频信号来显示视频。
12.一种显示方法,包括:
由存储器单元存储从视频回放设备输入的视频信号;
由输出单元以一帧内的周期向另一显示设备输出读出控制信号,所述读出控制信号指示用于读出构成由多个显示设备形成的多显示系统中的自身显示设备中的视频信号的帧的定时;
由读出控制单元根据所述读出控制信号使与所述读出控制信号相对应的视频信号从所述第一存储器单元被读出;以及
由显示单元显示读出的所述视频信号。
13.一种显示方法,包括:
由第一存储器单元存储从视频回放设备输入的视频信号;
由第二存储器单元存储与所述视频回放设备相对应的视频信号,所述视频信号是从由多个显示设备形成的多显示系统中的不同于自身显示设备的第一显示设备输入的;
由比较单元逐帧比较从所述第一存储器单元读出的所述视频信号和从所述第二存储器单元读出的所述视频信号;
基于所述比较单元中的比较结果,由读出控制单元使存储在所述第一存储器单元中的从所述视频回放设备输入的所述视频信号被读出;以及
由显示单元基于从所述第一存储器单元读出的所述视频信号来显示视频。
CN201980017281.2A 2018-03-15 2019-03-14 显示设备和多显示系统 Active CN111819621B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
PCT/JP2018/010200 WO2019176046A1 (ja) 2018-03-15 2018-03-15 表示装置、マルチディスプレイシステム
JPPCT/JP2018/010200 2018-03-15
PCT/JP2019/010532 WO2019177095A1 (ja) 2018-03-15 2019-03-14 表示装置、マルチディスプレイシステム

Publications (2)

Publication Number Publication Date
CN111819621A true CN111819621A (zh) 2020-10-23
CN111819621B CN111819621B (zh) 2023-04-04

Family

ID=67906971

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201980017281.2A Active CN111819621B (zh) 2018-03-15 2019-03-14 显示设备和多显示系统

Country Status (4)

Country Link
US (1) US11573758B2 (zh)
JP (1) JP6986621B2 (zh)
CN (1) CN111819621B (zh)
WO (2) WO2019176046A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112817685A (zh) * 2021-04-16 2021-05-18 湖北芯擎科技有限公司 一种显示切换方法、装置、电子设备和存储介质

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6891913B2 (ja) * 2019-03-25 2021-06-18 カシオ計算機株式会社 電子表示装置及び表示制御方法
JP2022088031A (ja) * 2020-12-02 2022-06-14 ソニーセミコンダクタソリューションズ株式会社 信号処理装置、信号処理方法、および表示システム
CN113050902A (zh) * 2021-03-31 2021-06-29 京东方科技集团股份有限公司 拼接屏及其控制方法、系统
US11733953B2 (en) 2021-10-15 2023-08-22 Dell Products L.P. Information handling system remote access to display functionality of daisy chained displays

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5321750A (en) * 1989-02-07 1994-06-14 Market Data Corporation Restricted information distribution system apparatus and methods
CN1393009A (zh) * 2000-09-20 2003-01-22 松下电器产业株式会社 视频装置和视频显示方法
JP2005134705A (ja) * 2003-10-31 2005-05-26 Nec Mitsubishi Denki Visual Systems Kk 画像表示装置及びマルチディスプレイ装置
JP2008051848A (ja) * 2006-08-22 2008-03-06 Seiko Epson Corp 表示装置、マルチディスプレイシステム、同期制御方法、同期制御プログラム、および記録媒体
JP2010156846A (ja) * 2008-12-26 2010-07-15 Pentel Corp マルチディスプレイシステム
CN202422700U (zh) * 2012-01-17 2012-09-05 深圳市迈普视通科技有限公司 一种支持多模式的led屏拼接装置
CN103188509A (zh) * 2011-12-28 2013-07-03 三星电子株式会社 用于多个3d内容的信号处理装置、显示装置、及其方法
US8978075B1 (en) * 2012-01-18 2015-03-10 Coincident.Tv, Inc. Associating media using metadata and controlling multiple-device synchronization and rendering
US20150187333A1 (en) * 2012-06-22 2015-07-02 Universitaet Des Saarlandes Method and system for displaying pixels on display devices
CN105094308A (zh) * 2014-05-09 2015-11-25 Lg电子株式会社 终端及其操作方法
CN105516632A (zh) * 2015-11-13 2016-04-20 武汉精测电子技术股份有限公司 Lvds视频信号转换为dp1.2视频信号的方法及系统
KR20160098006A (ko) * 2015-02-09 2016-08-18 엘지전자 주식회사 디스플레이 장치 및 그의 명령 전송 방법

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3374806B2 (ja) * 1999-10-18 2003-02-10 日本電気株式会社 固定画素表示装置によるマルチ画面表示システム
JP4183556B2 (ja) * 2003-05-21 2008-11-19 三菱電機株式会社 ディスプレイ装置及びマルチディスプレイシステム
US20090094658A1 (en) * 2007-10-09 2009-04-09 Genesis Microchip Inc. Methods and systems for driving multiple displays
JP2012078393A (ja) * 2010-09-30 2012-04-19 Sharp Corp マルチディスプレイ装置および映像信号発生装置
JP5687041B2 (ja) * 2010-12-09 2015-03-18 三菱電機株式会社 情報表示装置および情報表示方法
US9961295B2 (en) * 2012-06-22 2018-05-01 Nec Display Solutions, Ltd. Display device
KR102036034B1 (ko) * 2012-10-22 2019-10-24 주식회사 오리온 멀티 디스플레이 환경에서의 디스플레이 장치간 신호 지연 완충 장치 및 방법
JP2017016041A (ja) * 2015-07-06 2017-01-19 パナソニックIpマネジメント株式会社 静止画送受信同期再生装置

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5321750A (en) * 1989-02-07 1994-06-14 Market Data Corporation Restricted information distribution system apparatus and methods
CN1393009A (zh) * 2000-09-20 2003-01-22 松下电器产业株式会社 视频装置和视频显示方法
JP2005134705A (ja) * 2003-10-31 2005-05-26 Nec Mitsubishi Denki Visual Systems Kk 画像表示装置及びマルチディスプレイ装置
JP2008051848A (ja) * 2006-08-22 2008-03-06 Seiko Epson Corp 表示装置、マルチディスプレイシステム、同期制御方法、同期制御プログラム、および記録媒体
JP2010156846A (ja) * 2008-12-26 2010-07-15 Pentel Corp マルチディスプレイシステム
CN103188509A (zh) * 2011-12-28 2013-07-03 三星电子株式会社 用于多个3d内容的信号处理装置、显示装置、及其方法
CN202422700U (zh) * 2012-01-17 2012-09-05 深圳市迈普视通科技有限公司 一种支持多模式的led屏拼接装置
US8978075B1 (en) * 2012-01-18 2015-03-10 Coincident.Tv, Inc. Associating media using metadata and controlling multiple-device synchronization and rendering
US20150187333A1 (en) * 2012-06-22 2015-07-02 Universitaet Des Saarlandes Method and system for displaying pixels on display devices
CN105094308A (zh) * 2014-05-09 2015-11-25 Lg电子株式会社 终端及其操作方法
KR20160098006A (ko) * 2015-02-09 2016-08-18 엘지전자 주식회사 디스플레이 장치 및 그의 명령 전송 방법
CN105516632A (zh) * 2015-11-13 2016-04-20 武汉精测电子技术股份有限公司 Lvds视频信号转换为dp1.2视频信号的方法及系统

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112817685A (zh) * 2021-04-16 2021-05-18 湖北芯擎科技有限公司 一种显示切换方法、装置、电子设备和存储介质

Also Published As

Publication number Publication date
US11573758B2 (en) 2023-02-07
WO2019177095A1 (ja) 2019-09-19
WO2019176046A1 (ja) 2019-09-19
JP6986621B2 (ja) 2021-12-22
US20210042081A1 (en) 2021-02-11
CN111819621B (zh) 2023-04-04
JPWO2019177095A1 (ja) 2020-12-03

Similar Documents

Publication Publication Date Title
CN111819621B (zh) 显示设备和多显示系统
CN102117595B (zh) 用于对齐帧数据的技术
KR101467714B1 (ko) 다중 디스플레이들을 위한 이미지 동기화
JP6275326B2 (ja) 映像情報再生システム及び映像情報再生装置
US8259123B2 (en) Image processing apparatus
JP2015099346A (ja) マルチスクリーンディスプレイシステム及びこのための映像信号補正方法
KR102229927B1 (ko) 멀티스크린 시스템, 영상분할서버 및 그 영상분할방법, 분할영상단말기 및 멀티스크린 제어방법
CN102117594A (zh) 用于对齐帧数据的技术
JP2000148080A (ja) マルチディスプレイ装置の表示制御装置、表示装置及びマルチディスプレイ装置
US10412320B1 (en) Method and system for switching display from first video source to second video source
US20190166336A1 (en) Display system, image processing apparatus, and display method
WO2018216198A1 (ja) マルチ画面表示システム、画像表示装置、画像表示方法、および画像表示プログラム
JP3853637B2 (ja) 情報処理システム、方法及びコンピュータプログラム
JP4016914B2 (ja) 動画表示制御システム
CA2529404C (en) Method and system for depicting digital display elements
US10212316B2 (en) Video processing apparatus
JP2018112694A (ja) 遊技機
CN100594541C (zh) 显示控制设备以及显示控制设备的设置方法
JPH09274475A (ja) 1台のコンピュータに複数台接続可能な表示装置
JPH1165542A (ja) 画像信号処理装置
JP2006310906A (ja) 映像信号処理装置
JP2004333522A (ja) 画像表示装置
JP5487929B2 (ja) 画像同期装置
JPH05127646A (ja) 表示装置
KR100660962B1 (ko) 디지털 디스플레이 요소를 표현하는 방법 및 시스템

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information
CB02 Change of applicant information

Address after: Tokyo

Applicant after: Sharp NEC display solutions Co.,Ltd.

Address before: Tokyo

Applicant before: NEC DISPLAY SOLUTIONS, Ltd.

GR01 Patent grant
GR01 Patent grant