CN1112632C - 补偿监视器时钟相位的装置和方法 - Google Patents

补偿监视器时钟相位的装置和方法 Download PDF

Info

Publication number
CN1112632C
CN1112632C CN00123501A CN00123501A CN1112632C CN 1112632 C CN1112632 C CN 1112632C CN 00123501 A CN00123501 A CN 00123501A CN 00123501 A CN00123501 A CN 00123501A CN 1112632 C CN1112632 C CN 1112632C
Authority
CN
China
Prior art keywords
signal
data
clock
memory
pictorial data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN00123501A
Other languages
English (en)
Other versions
CN1284672A (zh
Inventor
李在玟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Electronics Inc
Original Assignee
LG Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Electronics Inc filed Critical LG Electronics Inc
Publication of CN1284672A publication Critical patent/CN1284672A/zh
Application granted granted Critical
Publication of CN1112632C publication Critical patent/CN1112632C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/12Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/005Adapting incoming signals to the display format of the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Synchronizing For Television (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

用于补偿监视器时钟相位的装置,第一存储器存储基准数字数据,PLL产生与主体施加的水平和垂直同步信号同步的预定采样时钟,A/D转换器依据采样时钟采样从主体接收的模拟图象信号。A/D转换器将模拟图象信号转换成数字图象信号,在定标器将信号格式化为帧后,第二存储器暂时按帧单元来存储数字图象信号。微计算机从定标器输出的数字信号中提取数字数据,以依据提取的数字数据是否等于第一存储器中存储的基准数据来控制PLL。

Description

补偿监视器时钟相位的装置和方法
技术领域
本发明涉及视频监视器,特别涉及补偿失真的时钟相位的装置和方法。
背景技术
一般来说,视频监视器是显示具有例如SVGA(800×600)、XGA(1024×768)、SXGA(1280×1024)图象模式的图象信号的装置,例如,该信号是在一系列的信号处理后,从与监视器连接的主体传送而来。主体例如是工作站或个人计算机的视频卡。
此外,监视器最初是基于阴极射线管技术。近来,随着现代技术的发展,有朝向大尺寸显示装置的趋势,利用LCD作为适于大尺寸监视器的典型板型显示元件的数字式监视器已经商品化。
如图1所示,现有技术的监视器包括微计算机1,其根据从主体传送的水平同步信号和垂直同步信号的频率来确定图象模式。微计算机输出控制信号,以按照图象模式来执行信号处理操作。其次,设有锁相环(PLL)2,其根据微计算机1的控制信号来产生时钟脉冲。
再有,还包括A/D转换器3,其根据由PLL2提供的时钟脉冲来采样从主体传送的R/G/B图象信号。A/D转换器将模拟图象信号转换成数字信号。设有定标器(scaler)4,其利用PLL2提供的时钟脉冲,响应微计算机1的控制信号,将从A/D转换器3输出的数字R/G/B信号的大小调整成帧单元。
最后,帧缓冲存储器5存储来自定标器4的输出,LCD模块6依据微计算机1的控制信号输出帧缓冲存储器5中存储的图象信号。
下面说明如上所述的现有技术监视器的操作。
首先,微计算机1对PLL2输出控制信号。PLL2进而对A/D转换器3和定标器4提供与从主体传送的水平/垂直同步信号的频率对应的采样时钟。具体地说,PLL2根据微计算机的控制信号来产生时钟脉冲,以将时钟脉冲提供给A/D转换器3和定标器4。
A/D转换器3依据由PLL2提供的采样时钟采样从主体传送的R/G/B图象信号,并因此将模拟图象信号转换成要输出给定标器4的数字信号。
接着,定标器4依据微计算机1的控制信号来调整A/D转换器3的输出大小,并将A/D转换器3的调整过的输出存储至帧缓冲存储器5。然后,帧缓冲存储器5中这样存储的数字图象信号通过显示模块被显示,例如LCD模块6。
但是,上述现有技术的监视器有许多缺点。例如,用户必须人工地重设时钟相位,以补偿时钟相位的失真,该失真可能因温度的改变而出现。时钟相位的失真可能因周围温度的变化而出现,并可能引起屏幕显示的失真。
发明内容
本发明的目的在于至少解决上述问题和/或缺点,并至少提供以下说明的优点。
本发明的另一目的在于提供补偿监视器时钟相位的装置和方法,其基本上消除因现有技术的制约和缺点造成的一个或多个问题。
本发明的再一目的在于提供补偿监视器时钟相位的装置和方法,其中,将屏幕上显示的图象数据与指定的基准数据比较,并自动地补偿检测出的时钟相位的失真。
本发明的又一目的在于当产生时钟相位的失真时可显示正常的屏幕。
本发明的另一目的在于检测屏幕的反常状态。
为了整体或部分地至少实现这些或其它优点,提供补偿监视器时钟相位的装置,包括:第一存储器,存储基准数字数据Vram;PLL,产生与从主体施加的水平同步信号H-Sync和垂直同步信号V-Sync同步的预定采样时钟;A/D转换器,依据由PLL产生的采样时钟采样由主体施加的模拟图象信号,以将模拟图象信号转换成数字图象信号;第二存储器,按帧单元暂时存储由A/D转换器输出的数字图象信号;定标器,依据显示模块的信号输入时序传送数字图象信号,其中该信号从A/D转换器输出并存储在第二存储器中以构成帧;和微计算机,从定标器输出的数字信号中提取数字数据,以根据提取的数字数据是否与第一存储器中存储的基准数据一致来控制PLL。
再有,为了整体或部分地至少实现这些优点,提供用于补偿配有PLL的监视器的时钟相位的方法,包括:设定基准数字数据,在OSD上显示对应于预置的基准数字数据的时钟相位调整条(bar),在预定时间周期后提取在当前屏幕上显示的数字数据A,在确定基准数字数据是否与当前屏幕上显示的数字图象数据A一致后,通过控制PLL来调整时钟脉冲的输出相位,以便使基准数字数据与当前屏幕上显示的数字数据A一致,如果调整的数字数据A与设定的基准数字数据一致,那么存储调整的时钟相位值。
为了整体或部分地至少进一步实现本发明的上述目的,提供一种显示装置,包括:第一存储器,存储基准数据;时钟发生器,产生与至少一个同步信号同步的采样时钟;转换器,按照采样时钟将第一格式图象信号转换成第二格式图象信号;第二存储器,存储第二格式图象信号,作为帧单元;定标器,形成帧单元第二格式图象信号并将帧单元第二格式图象信号传送给显示模块;和微计算机,检测从定标器输出的第二格式信号中提取的预定区域的时钟脉冲的数量,将检测到的时钟脉冲的数量与基准数据进行比较,并依据比较的结果来控制时钟发生器。
为了整体或部分地至少进一步实现本发明的上述目的,提供一种补偿监视器时钟相位的方法,包括:设定基准数据值;在屏幕显示(OSD)上显示对应于基准数据的时钟相位调整条;提取在屏幕上显示的图象数据;确定基准数据是否实质上等于图象数据;通过控制时钟脉冲发生器来调整时钟脉冲的输出相位,以便图象数据等于基准数据;和如果调整的图象数据实质上等于基准数据,那么存储调整过的时钟相位值。
为了整体或部分地至少进一步实现本发明的上述目的,提供一种控制视频图象的方法,包括:在第一存储器中存储指定的基准值;在视频信号处理器中接收第一格式的视频信号;利用基于从第一格式的视频信号中提取的频率信息的控制信号,将第一格式的视频信号转换成第二格式的视频信号;定标第二格式的视频信号,以产生基于第二格式视频信号的帧单元和反馈信号;将反馈信号反馈给视频信号处理器;检测从反馈信号中提取的预定区域的时钟脉冲的数量;以及把检测到的时钟脉冲的数量与基准值进行比较,并根据比较结果来调整控制信号。
为了整体或部分地至少进一步实现本发明的上述目的,提供一种视频信号控制系统,包括:视频信号处理器,它接收第一格式的视频输入信号,从其产生控制信号,并将视频信号转换成第二格式;第一存储器,与视频信号处理器连接,该存储器存储至少一个指定的基准值;和定标器,被连接以接收第二格式的视频信号,产生帧单元,把反馈信号提供给视频信号处理器,其中,视频信号处理器检测从反馈控制信号中提取的预定区域的时钟脉冲的数量,以控制视频信号的转换。
在以下论述中将部分地阐明本发明的附加优点、目的和特征,并且对于本领域技术人员来说,根据审看以下内容,或由本发明的实施,可以部分明了或理解这些附加优点、目的和特征。按所附权利要求书明确指出的那样,可实现和达到本发明的目的和优点。
附图说明
下面参照以下附图来详细说明本发明,在附图中,相同的参考序号表示相同的部分,其中:
图1是表示现有技术监视器的示意方框图。
图2是表示本发明优选实施例的补偿监视器时钟相位的装置的示意方框图。
图3是表示本发明优选实施例的补偿监视器时钟相位的方法的流程图。
具体实施方式
本发明优选实施例的补偿监视器时钟相位的装置如图2所示。它包括产生时钟脉冲的锁相环(PLL)30,和采样从主体传送的模拟R/G/B图象信号的A/D转换器40。该采样依据PLL30提供的时钟脉冲来完成,并将模拟图象信号转换成数字图象信号。
再有,设有第一存储器20,用于存储由A/D转换器40输出的数字图象数据的指定基准值,并设有微计算机10,用于将来自A/D转换器40并反馈给微计算机10的数字图象数据输出与第一存储器20中存储的基准数字图象数据进行比较。当发生差错时,最好进行这样的比较,以控制PLL。
其次,设有定标器50,按照微计算机10的控制信号,利用由PLL30提供的时钟脉冲,将A/D转换器40输出的数字R/G/B图象信号的大小调整成帧单元。设有第二存储器60,用于存储来自定标器50的输出,而LCD模块70用于在定标器50的大小调整后显示第二存储器中存储的数字图象信号。第一存储器最好是EEPROM,而第二存储器60最好是帧缓冲存储器。
下面说明补偿上述结构监视器的时钟相位的装置的操作。
首先,微计算机10对PLL30产生和输出控制信号。PLL使用该控制信号,根据从主体传送的水平/垂直同步信号的频率,产生采样时钟并把它提供给A/D转换器40。具体地说,PLL30产生由微计算机10的控制信号预置的时钟脉冲,以将时钟脉冲提供给A/D转换器40。
然后,A/D转换器40根据时钟脉冲来采样从主体传送的模拟R/G/B图象信号,随后将R/G/B图象信号转换成数字图象信号,并将数字信号输出给定标器50。
然后,从定标器50输出的数字图象信号被反馈至微计算机10,微计算机10从输入数字图象信号中提取预定的区域,以检测时钟脉冲的对应数量。将时钟脉冲的检测数量与第一存储器20中存储的基准数据比较,以便检测异常时钟相位的发生。
就是说,微计算机10确定第一存储器20中存储的基准数字数据是否对应于(例如,等于)当前检测的数字数据。然后,如果当前检测的数字数据的值大于或小于第一存储器中存储的基准数字数据,那么计算机确定产生了异常时钟相位。如果确定发生了这种失真,那么微计算机10对PLL输出控制信号,以增大或减小PLL的变量,改变PLL相位,从而改变A/D转换器40输出的数字图象数据。
将这样改变的数字图象数据再次与基准数字图象数据比较,以补偿时钟相位。
定标器50在第二存储器60中按帧单元存储根据微计算机10的控制信号更改的来自A/D转换器40的输出,然后通过LCD模块70来显示该输出。
下面说明本发明的补偿监视器时钟相位的装置的操作。参照图3,如步骤S1所示,用户最好通过数据的人工再调整来预置基准数字图象数据Vram,在OSD上显示与基准数字图象数据Vram对应的位置。
接着,如步骤S2所示,确定是否经过了预定时间周期。作为步骤S2的确定结果,如步骤S3所示,如果已经经过预定的时间,那么就提取当前显示屏幕的数字数据(A)。
接着,如步骤S4所示,确定提取的数字数据(A)是否对应于第一存储器中存储的基准数字数据Vram。
作为步骤S4确定的结果,如果提取的数字数据(A)不对应于第一存储器中存储的基准数字数据Vram,那么如步骤S5所示,确定提取的数字数据(A)的值是否小于基准数字数据。
根据步骤S5确定的结果,如果提取的数字数据(A)的值小于第一存储器中存储的基准数字数据,确定正在产生异常的时钟相位。如步骤S6所示,PLL被控制,连续增加在OSD上显示的相位,以控制时钟相位。
接着,如步骤S7所示,提取由PLL控制的数字图象数据B。然后,如步骤S8所示,确定受控制的数字数据B的值是否等于基准数字数据Vram。
作为步骤S8中确定的结果,如果受控制的数字数据B的值与基准数字数据相同,那么如步骤S9所示,存储与这样的更新数字图象数据B对应的相位变量。此外,如步骤S10所示,改变OSD上条的位置,使其对应于存储的时钟相位变量。
最后,如步骤S11所示,确定电源是否关断来结束整个例行程序。
另一方面,作为步骤S5的确定结果,提取的数字数据(A)的值大于基准数字数据Vram,如步骤S12所示,PLL被控制,使相位变量减少1。
然后,如步骤S13所示,提取由PLL控制输出的数字数据C,如步骤S14所示,以确定提取的数字数据C是否对应于存储的基准数字值Vram。
作为步骤S14所示的确定结果,如果提取的数字数据C等于存储的基准数字数据Vram,那么如步骤S15所示,受控制的时钟值被存储在第一存储器中。
再有,如步骤S16所示,改变OSD上的条的位置,使其对应于受控制的时钟值。
在本发明优选实施例的补偿监视器的时钟相位的装置和方法中,如果用户输入一信号并以最佳屏幕状态结束时钟相位控制,那么在受控制的状态下从数字图象数据的预定区域扫描数字数据,并把数字数据的采样时钟脉冲的数量设定为基准数字数据Vram,以确定时钟相位是否失真。
就是说,如果当前屏幕上显示的数字数据的值与预置的基准数字数据不同,那么确定该时钟相位失真。在这种情况下,改变时钟相位,直至当前屏幕上显示的数字数据等于预置的基准数字数据。此外,根据改变的时钟相位来修正时钟相位控制条的位置,并按修正位置在OSD上显示。
在本发明优选实施例的补偿监视器的时钟相位的装置和方法中,按最好由用户预置的指定时间周期来检测屏幕的异常状态,只要发生异常状态就自动地补偿。因此,可以维持正常的屏幕状态,从而提高监视器的可靠性。
上述实施例和优点仅是示范性的,并不限制本发明。本教示可以容易地用于其它类型的装置。本发明的论述是用于说明性的,而不限制权利要求书的范围。对于本领域技术人员来说,显然有许多替代、改进和变更。在权利要求书中,方法加功能条款用来覆盖作为完成列举功能的上述结构,不仅包括结构等价物,而且包括等价的结构。

Claims (18)

1.一种显示装置,包括:
第一存储器,存储基准数据;
时钟发生器,产生与至少一个同步信号同步的采样时钟;
转换器,按照采样时钟将第一格式图象信号转换成第二格式图象信号;
第二存储器,存储第二格式图象信号,作为帧单元;
定标器,形成帧单元第二格式图象信号并将帧单元第二格式图象信号传送给显示模块;和
微计算机,检测从定标器输出的第二格式信号中提取的预定区域的时钟脉冲的数量,将检测到的时钟脉冲的数量与基准数据进行比较,并依据比较的结果来控制时钟发生器。
2.如权利要求1的装置,其中,第一存储器为EEPROM。
3.如权利要求1的装置,其中,第二存储器是帧缓冲存储器。
4.如权利要求1的装置,其中,第一格式是模拟格式,第二格式是数字格式,而转换器是A/D转换器。
5.如权利要求1的装置,其中,时钟发生器是锁相环。
6.一种补偿监视器时钟相位的方法,包括:
设定基准数据值;
在OSD上显示对应于基准数据的时钟相位调整条;
提取在屏幕上显示的图象数据;
确定基准数据是否实质上等于图象数据;
通过控制时钟脉冲发生器来调整时钟脉冲的输出相位,以便图象数据等于基准数据;和
如果调整的图象数据实质上等于基准数据,那么存储调整过的时钟相位值。
7.如权利要求6的方法,其中,调整时钟脉冲的输出相位的步骤还包括:
通过扫描当前屏幕上显示的图象信号的指定区域来提取图象数据;
确定提取的图象数据是否小于基准数据;和
如果确定提取的图象数据小于基准数据,那么连续增加时钟发生器的相位变量,直至提取的图象数据等于基准数据。
8.如权利要求6的方法,其中,调整时钟脉冲的输出相位的步骤还包括:
通过扫描当前屏幕上显示的图象信号的指定区域来提取图象数据;
确定提取的图象数据是否大于基准数据;和
如果首先确定提取的图象数据大于基准数据,那么连续减小时钟发生器的相位变量,直至提取的图象数据等于基准数据。
9.如权利要求6的方法,其中,如果提取的图象数据最初等于基准数据,那么再次提取图象数据。
10.如权利要求6的方法,其中,依据调整的时钟相位来更新在OSD上显示的时钟相位调整条。
11.如权利要求6的方法,其中,通过周期性地检测图象数据来进行提取屏幕上被显示的图象数据的步骤。
12.如权利要求6的方法,其中,图象数据是数字图象数据。
13.如权利要求7的方法,其中,基准数据是数字数据。
14.一种控制视频图象的方法,包括:
在第一存储器中存储指定的基准值;
在视频信号处理器中接收第一格式的视频信号;
利用基于从第一格式的视频信号中提取的频率信息的控制信号,将第一格式的视频信号转换成第二格式的视频信号;
定标第二格式的视频信号,以产生基于第二格式视频信号的帧单元和反馈信号;
将反馈信号反馈给视频信号处理器;
检测从反馈信号中提取的预定区域的时钟脉冲的数量;以及
把检测到的时钟脉冲的数量与基准值进行比较,并根据比较结果来调整控制信号。
15.如权利要求14的方法,其中,第一格式是模拟格式,第二格式是数字格式。
16.如权利要求14的方法,其中,如果反馈信号不等于基准值,那么调整控制信号。
17.一种视频信号控制系统,包括:
视频信号处理器,它接收第一格式的视频输入信号,从其产生控制信号,并将视频信号转换成第二格式;
第一存储器,与视频信号处理器连接,该存储器存储至少一个指定的基准值;和
定标器,被连接以接收第二格式的视频信号,产生帧单元,把反馈信号提供给视频信号处理器,其中,视频信号处理器检测从反馈控制信号中提取的预定区域的时钟脉冲的数量,以控制视频信号的转换。
18.如权利要求17的系统,其中,第一格式是模拟格式,第二格式是数字格式。
CN00123501A 1999-08-12 2000-08-11 补偿监视器时钟相位的装置和方法 Expired - Fee Related CN1112632C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1019990033172A KR100323666B1 (ko) 1999-08-12 1999-08-12 모니터의 클럭위상 보상장치 및 방법
KR33172/1999 1999-08-12

Publications (2)

Publication Number Publication Date
CN1284672A CN1284672A (zh) 2001-02-21
CN1112632C true CN1112632C (zh) 2003-06-25

Family

ID=19606991

Family Applications (1)

Application Number Title Priority Date Filing Date
CN00123501A Expired - Fee Related CN1112632C (zh) 1999-08-12 2000-08-11 补偿监视器时钟相位的装置和方法

Country Status (4)

Country Link
US (1) US6597370B1 (zh)
KR (1) KR100323666B1 (zh)
CN (1) CN1112632C (zh)
GB (1) GB2355571B (zh)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100341919B1 (ko) * 2000-08-11 2002-06-26 구자홍 액정 표시 장치에 있어서 영상 신호의 자기 진단 장치
KR100418703B1 (ko) * 2001-08-29 2004-02-11 삼성전자주식회사 디스플레이장치 및 그 제어방법
KR20030027385A (ko) * 2001-09-28 2003-04-07 삼성전자주식회사 보상 제어 장치 및 방법
EP1446910B1 (en) 2001-10-22 2010-08-11 Rambus Inc. Phase adjustment apparatus and method for a memory device signaling system
JP2003316341A (ja) * 2002-04-22 2003-11-07 Ekibika Kk ウェブターミナルモニター
KR100481504B1 (ko) * 2002-11-12 2005-04-07 삼성전자주식회사 디지털 디스플레이 장치의 샘플링 위치 조정 장치 및 조정방법
DE10260595A1 (de) * 2002-12-23 2004-07-01 Siemens Ag Verfahren zur Einstellung der Abtastfrequenz und/oder-phase eines digitalen Bildwiedergabegerätes
CN100379258C (zh) * 2003-05-26 2008-04-02 台达电子工业股份有限公司 视频信号模拟数字转换的相位调整方法
KR100497725B1 (ko) * 2003-08-22 2005-06-23 삼성전자주식회사 디스플레이용 신호 처리 장치 및 그 방법
US8542258B2 (en) * 2004-05-05 2013-09-24 Mstar Semiconductor, Inc. Apparatus and method for increasing pixel resolution of image using coherent sampling
KR100654769B1 (ko) * 2004-12-14 2006-12-08 삼성전자주식회사 디스플레이장치 및 그 제어방법
KR100610364B1 (ko) * 2005-02-14 2006-08-09 삼성전자주식회사 자동조정기능을 구비한 영상표시장치 및 자동조정방법
TWI262654B (en) * 2005-05-20 2006-09-21 Mstar Semiconductor Inc Dynamic acceleration method and device of A/D converter
TWI309131B (en) * 2005-12-23 2009-04-21 Innolux Display Corp Clock phase adjusting method of monitor
US10171710B2 (en) 2012-04-04 2019-01-01 Mitsubishi Electric Corporation Device and method for digital data distribution, device and method for digital data reproduction, synchronized reproduction system, program, and recording medium
US20190108814A1 (en) * 2016-09-28 2019-04-11 Shenzhen Royole Technologies Co. Ltd. Method for improving system performance, device for improving system performance, and display apparatus
KR102592124B1 (ko) 2018-09-21 2023-10-20 삼성전자주식회사 수평 동기화 신호에 기반하여 업 스케일링을 수행하는 시간 구간을 확장하기 위한 전자 장치 및 방법
CN112653924A (zh) * 2020-12-15 2021-04-13 上海安路信息科技有限公司 Hdmi接收方法及装置
CN117490838B (zh) * 2024-01-03 2024-03-19 成都善思微科技有限公司 一种高可靠性的平板探测器数据采集方法、系统及计算机

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5625379A (en) * 1993-07-29 1997-04-29 Cirrus Logic, Inc. Video processing apparatus systems and methods
EP0791913A2 (en) * 1996-02-22 1997-08-27 Seiko Epson Corporation Method and apparatus for adjusting dot clock signal
WO1998023094A2 (en) * 1996-11-18 1998-05-28 Sage, Inc. Adapter circuit for a flat panel display monitor

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5841430A (en) * 1992-01-30 1998-11-24 Icl Personal Systems Oy Digital video display having analog interface with clock and video signals synchronized to reduce image flicker
JP3360769B2 (ja) * 1994-07-19 2002-12-24 富士写真フイルム株式会社 ビデオ信号処理回路
KR0159426B1 (ko) * 1995-02-15 1999-01-15 배순훈 투사형 화상표시시스템의 화면비대칭 보정장치
JP3673303B2 (ja) * 1995-07-27 2005-07-20 株式会社日立製作所 映像信号処理装置
KR0174918B1 (ko) * 1995-10-31 1999-03-20 배순훈 투사형 화상 표시 장치에 사용되는 픽셀 보정 데이타 로딩 장치
US5917461A (en) * 1996-04-26 1999-06-29 Matsushita Electric Industrial Co., Ltd. Video adapter and digital image display apparatus
JP3487119B2 (ja) * 1996-05-07 2004-01-13 松下電器産業株式会社 ドットクロック再生装置
JPH1042276A (ja) * 1996-07-23 1998-02-13 Nitsuko Corp 画像監視システムにおける伝送方法
US5790096A (en) * 1996-09-03 1998-08-04 Allus Technology Corporation Automated flat panel display control system for accomodating broad range of video types and formats
JP2950261B2 (ja) * 1996-11-28 1999-09-20 日本電気株式会社 液晶表示装置
US5796392A (en) * 1997-02-24 1998-08-18 Paradise Electronics, Inc. Method and apparatus for clock recovery in a digital display unit
US6023522A (en) * 1997-05-05 2000-02-08 Draganoff; Georgi H. Inexpensive adaptive fingerprint image acquisition framegrabber
FR2778044B1 (fr) * 1998-04-23 2000-06-16 Thomson Multimedia Sa Procede de recuperation d'horloge lors de l'echantillonnage des signaux de type informatique

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5625379A (en) * 1993-07-29 1997-04-29 Cirrus Logic, Inc. Video processing apparatus systems and methods
EP0791913A2 (en) * 1996-02-22 1997-08-27 Seiko Epson Corporation Method and apparatus for adjusting dot clock signal
WO1998023094A2 (en) * 1996-11-18 1998-05-28 Sage, Inc. Adapter circuit for a flat panel display monitor

Also Published As

Publication number Publication date
CN1284672A (zh) 2001-02-21
GB2355571A (en) 2001-04-25
KR100323666B1 (ko) 2002-02-07
US6597370B1 (en) 2003-07-22
GB0019709D0 (en) 2000-09-27
KR20010017588A (ko) 2001-03-05
GB2355571B (en) 2001-11-14

Similar Documents

Publication Publication Date Title
CN1112632C (zh) 补偿监视器时钟相位的装置和方法
US6333750B1 (en) Multi-sourced video distribution hub
US20030156639A1 (en) Frame rate control system and method
CN1127713C (zh) 用于保护平板型图象显示装置屏幕的装置和方法
US6097437A (en) Format converter
CN1584820A (zh) 处理显示信号的装置和方法
CN1130585C (zh) 用于自动控制液晶显示器屏幕状态的装置和方法
US6329981B1 (en) Intelligent video mode detection circuit
CN1165033C (zh) 在监视器系统中处理图像信号的装置
US6768498B1 (en) Out of range image displaying device and method of monitor
CN100593152C (zh) 显示装置及其控制方法
CN1301006C (zh) 影像帧同步化的方法与相关装置
JP3474120B2 (ja) スキャンコンバータ及びスキャンコンバート方法
CN1314632A (zh) 依据像素时钟频率判别解析度的数字显示装置及其方法
KR20010097994A (ko) Lcd 모니터의 osd 제어장치 및 방법
CN1875619A (zh) 显示器及其控制方法
KR100308050B1 (ko) Lcd 모니터의 신호처리장치
TW538627B (en) Apparatus and method for compensating clock phase of monitor
KR100357149B1 (ko) 모니터의 화면조정 장치 및 방법
KR100201257B1 (ko) 다중화면 분할 기능을 가지는 영상시스템에서 온 스크린 디스플레이의 위치 보정 장치 및 방법
JP3191771B2 (ja) ドットクロック位相調整方法および装置
KR100516052B1 (ko) 블랭크구간을이용한비디오패러미터의전송방법
JPH1049103A (ja) 表示制御装置
JP3501706B2 (ja) 画像表示装置
CN1136746A (zh) 视频信号伸缩和与电脑图形影像重叠的装置

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20030625

Termination date: 20100811