KR20030027385A - 보상 제어 장치 및 방법 - Google Patents

보상 제어 장치 및 방법 Download PDF

Info

Publication number
KR20030027385A
KR20030027385A KR1020010060564A KR20010060564A KR20030027385A KR 20030027385 A KR20030027385 A KR 20030027385A KR 1020010060564 A KR1020010060564 A KR 1020010060564A KR 20010060564 A KR20010060564 A KR 20010060564A KR 20030027385 A KR20030027385 A KR 20030027385A
Authority
KR
South Korea
Prior art keywords
signal
synchronization signal
compensation control
separated
stable
Prior art date
Application number
KR1020010060564A
Other languages
English (en)
Inventor
고형일
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020010060564A priority Critical patent/KR20030027385A/ko
Publication of KR20030027385A publication Critical patent/KR20030027385A/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 디스플레이 장치 및 방법에 관한 것으로, 보다 상세하게는 불안전하게 입력되는 영상 신호를 보상 제어하여 화면의 왜곡 없이 표시해 주는 보상 제어 장치 및 방법에 관한 것이다. 보상 제어 장치는 입력되는 비디오 신호로부터 동기신호를 분리하는 동기신호 분리수단; 분리된 상기 동기 신호의 안정 유무를 판단하여 동기 신호를 안정화하기 위한 보상 제어신호를 출력하는 제어수단; 상기 제어수단에서 출력되는 보상 제어 신호에 의해 분리된 상기 동기 신호로부터 새로운 동기 신호를 발생하는 동기신호 발생수단; 및 상기 동기신호 발생수단에서 출력되는 새로운 동기신호와 상기 비디오 신호를 합성 및 신호 처리하여 디스플레이 신호로서 출력하는 신호처리수단을 포함한다. 본 발명에 따르면, 메모리 가격 부담을 줄여 저가의 디스플레이 장치를 제공함으로서, 소비자의 구매 욕구를 상승시킬 수 있는 효과가 있다.

Description

보상 제어 장치 및 방법{Apparatus for compensation control and method thereof}
본 발명은 디스플레이 장치 및 방법에 관한 것으로, 보다 상세하게는 불안전하게 입력되는 영상 신호를 보상 제어하여 화면의 왜곡 없이 표시해 주는 보상 제어 장치 및 방법에 관한 것이다.
도 1은 종래의 디스플레이 장치의 구성을 보이는 블록도로서, LCD 패널(13)에 비디오 화면을 디스플레이 시키기 위해 입력되는 비디오 신호를 디지털로 변환시키는 비디오 디코더(10), LCD 패널(13)의 입력에 맞도록 신호를 변환시켜 주는 스케일러(11), 스케일러(11)의 정확한 출력 타이밍을 만들어 주는 프레임 버퍼(12), 모든 블록을 제어하는 MCU(14)로 구성된다.
종래에는 비디오 신호가 입력되면, 비디오 디코더(10)에서 아날로그 신호를디지털 신호로 변환시키고 스케일러(11)에서는 디지털 데이터를 LCD 패널(13)의 입력 사양에 맞게 포맷하여 출력시킨다. 여기서 프레임 버퍼(12)를 사용하면 스케일러(11) 출력 데이터를 입력과 무관하게 패널에 맞는 신호를 만들어 주기 때문에 입력 동기 신호가 조금 불안전하더라도(예를 들면, 입력 주기가 매 동기마다 조금씩 틀어질 때) 이를 보완할 수 있게 된다. 그러나, 종래에는 고가의 프레임 버퍼를 이용하여 불안전한 입력 신호를 보완하기 때문에, 영상 디스플레이를 위한 재료비 상승의 요인이 된다.
본 발명이 이루고자 하는 기술적인 과제는 입력 비디오 신호가 불안전하게 입력되는 경우 이를 보상 제어하여 화면의 왜곡을 없애는 보상 제어 장치를 제공하는데 있다.
본 발명이 이루고자 하는 다른 기술적인 과제는 입력 비디오 신호가 불안전하게 입력되는 경우 이를 보상 제어하여 화면의 왜곡을 없애는 보상 제어 방법을 제공하는데 있다.
도 1은 종래의 디스플레이 장치의 구성을 보이는 블록도 이다.
도 2는 본 발명에 따른 보상 제어 장치의 구성을 보이는 블록도 이다.
도 3은 본 발명에 따른 보상 제어 방법의 동작을 보이는 흐름도 이다.
본 발명이 이루고자 하는 기술적인 과제를 해결하기 위한 보상 제어 장치는 입력되는 비디오 신호로부터 동기신호를 분리하는 동기신호 분리수단; 분리된 상기 동기 신호의 안정 유무를 판단하여 동기 신호를 안정화하기 위한 보상 제어신호를 출력하는 제어수단; 상기 제어수단에서 출력되는 보상 제어 신호에 의해 분리된 상기 동기 신호로부터 새로운 동기 신호를 발생하는 동기신호 발생수단; 및 상기 동기신호 발생수단에서 출력되는 새로운 동기신호와 상기 비디오 신호를 합성 및 신호 처리하여 디스플레이 신호로서 출력하는 신호처리수단을 포함하는 것이 바람직하다.
본 발명에 있어서, 상기 동기신호 발생수단에서 출력되는 새로운 동기 신호는 상기 보상 제어 신호에 의해 그 출력이 항상 안정된 일정 신호가 출력되는 것을 특징으로 한다.
본 발명이 이루고자 하는 다른 기술적인 과제를 해결하기 위한 보상 제어 방법은 (a) 입력되는 비디오 신호로부터 동기신호를 분리하는 단계; (b) 상기 분리된 동기 신호의 안정 유무를 판단하여 상기 동기 신호를 안정화하기 위한 보상 제어 신호를 출력하고 새로운 동기 신호를 발생하는 단계; 및 (c) 새롭게 발생된 상기 동기신호와 상기 비디오 신호를 합성 및 신호 처리하여 디스플레이 신호로서 출력하는 단계를 포함하는 것이 바람직하다.
본 발명에 있어서, 상기 (b)단계는 (b-1) 상기 분리된 동기 신호의 안정 유/무를 판단하는 단계; (b-2) 상기 판단 결과에 따라 상기 동기 신호를 안정화하기 위한 보상 제어신호를 발생하는 단계; 및 (b-3)상기 보상 제어 신호에 의해 분리된 상기 동기 신호로부터 새로운 동기 신호를 발생하는 단계를 포함하는 것을 특징으로 하며, 상기 (b)단계에서 출력되는 새로운 동기 신호는 상기 보상 제어 신호에 의해 그 출력이 항상 안정된 일정 신호가 출력되는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명을 상세히 설명한다.
도 2는 본 발명에 따른 보상 제어 장치의 구성을 보이는 블록도로서, 입력되는 비디오 신호를 디지털 신호로 디코딩하는 비디오 디코더(20), 입력되는 비디오 신호로부터 동기 신호를 분리하는 동기 분리부(21), 분리된 동기 신호를 다시 재생 시키는 PLL(22), 디코딩된 비디오 신호를 디스플레이를 위해 맞게 포맷 변환하는 스케일러(23), 포맷 변환된 비디오 신호를 디스플레이 하는 LCD 패널(24), 모든 블록을 제어하는 MCU(25)로 구성된다.
도 3은 본 발명에 따른 보상 제어 방법의 동작을 보이는 흐름도로서, 입력되는 비디오 신호로부터 동기 신호를 분리하는 단계(30), 분리된 동기 신호의 안정 유/무를 판단하는 단계(31), 분리된 동기 신호가 안정된 신호인가를 판단하는 단계(32), 안정된 동기 신호 및 비디오 신호를 합성 및 신호 처리하여 디스플레이 하는 단계(33), 안정된 동기 신호의 출력을 위한 보상 제어 신호를 발생하는 단계(34), 보상 제어 신호에 의해 분리된 동기 신호로부터 새로운 동기 신호를 발생하는 단계(35), 새롭게 발생된 동기 신호 및 비디오 신호를 합성 및 신호 처리하여 디스플레이 하는 단계(36)로 구성된다.
이어서, 도 2 및 도 3을 참조하여 본 발명을 상세히 설명한다.
본 발명은 불안정한 입력 신호 즉, 입력되는 동기 신호가 매 주기마다 조금씩 틀어질 때, 이를 보정하여 안정적인 동기 신호를 만들어 스케일러(23)에 입력함으로서 화면의 왜곡을 없게 하는 것이다.
외부로부터 비디오 신호가 입력되면, 입력되는 비디오 신호로부터 동기 신호를 분리한다(30단계). 동기 분리부(21)는 입력되는 비디오 신호로부터 수직 및 수평 동기 신호를 분리한다.
동기 신호가 분리되면, 분리된 동기 신호를 MCU(25)에 입력하여 분리된 동기 신호의 안정 유/무를 판단한다(31단계), MCU(25)로 분리된 동기 신호가 입력되고, MCU(25)는 동기 신호가 매 주기마다 얼만큼 틀어졌는지를 계산하여 동기 신호의 안정 유/무를 판단한다.
MCU(25)의 동기 신호 안정 유/무 판단 결과 분리된 동기 신호가 안정한 신호인 경우, 안정한 동기 신호 및 비디오 신호를 합성 및 신호 처리하여 디스플레이 한다(32,33단계). MCU(25)의 동기 신호 안정 유/무 판단 결과, 분리된 동기 신호가 안정한 동기 신호인 경우, 동기 분리부(21)에서 분리된 동기 신호는 PLL(22)로 입력되고, PLL(22)은 MCU(25)로부터 보상 제어신호를 수신하지 않거나, 예를 들어, MCU(25)로부터 동기 신호를 보상하지 않는 약속된 신호를 수신한다. 즉, PLL(22)은 동기 분리부에서 분리된 동기 신호를 그대로 스케일러(23)로 출력한다. 비디오 디코더(20)는 입력되는 비디오 신호를 디코딩 하여 스케일러(23)로 출력한다. 스케일러(23)는 분리된 동기 신호 및 디코딩된 비디오 신호를 합성한 후 디스플레이를 위해 맞게 포맷 변환하여 LCD 패널(24)로 출력한다.
MCU(25)의 동기 신호 안정 유/무 판단 결과 분리된 동기 신호가 불안정한 신호인 경우, 불안정한 동기 신호의 출력을 보상하기 위한 보상 제어 신호를 발생한다(32,34단계). MCU(25)의 동기 신호 안정 유/무 판단 결과, 분리된 동기 신호가 불안정한 동기 신호인 경우, MUC(25)는 안정한 동기 신호 출력을 위한 보상 제어 신호를 PLL(22)로 출력한다. 이때 MCU(25)는 PLL(22)에 코스트 신호를 인가하여 PLL(22)의 출력이 항상 안정한 신호가 출력되도록 한다. 따라서, 입력되는 동기신호가 조금씩 틀어지더라도 PLL(22)을 통해 출력되는 동기 신호는 일종의 Free-running으로 동작하게 되어 안정한 신호가 나오게 된다.
MCU(25)의 보상 제어 신호에 의해, PLL(22)은 분리된 동기 신호로부터 새로운 동기 신호를 발생한다(35단계). PLL(22)은 MCU(25)로부터 입력되는 보상 제어신호(코스트 신호)에 의해 동기 분리부(21)로부터 입력되는 불안정한 동기 신호로부터 새로운 안정된 동기 신호를 발생한다.
PLL(22)에서 새롭게 발생된 동기 신호 및 비디오 디코더(20)에서 디코딩된 비디오 신호를 합성 및 신호 처리하여 디스플레이 한다(36단계). PLL(22)에서 새롭게 발생된 안정된 동기 신호 및 비디오 디코더(20)에서 디코딩된 비디오 신호는 스케일러(23)로 입력되고, 스케일러(23)는 분리된 동기 신호 및 디코딩된 비디오 신호를 합성한 후 디스플레이를 위해 맞게 포맷 변환하여 LCD 패널(24)로 출력한다.
본 발명은 상술한 실시 예에 한정되지 않으며 본 발명의 사상 내에서 당업자에 의한 변형이 가능함은 물론이다.
상술한 바와 같이 본 발명에 따르면, 메모리 가격 부담을 줄여 저가의 디스플레이 장치를 제공함으로서, 소비자의 구매 욕구를 상승시킬 수 있는 효과가 있다.

Claims (5)

  1. 입력되는 비디오 신호로부터 동기신호를 분리하는 동기신호 분리수단;
    분리된 상기 동기 신호의 안정 유무를 판단하여 동기 신호를 안정화하기 위한 보상 제어신호를 출력하는 제어수단;
    상기 제어수단에서 출력되는 보상 제어 신호에 의해 분리된 상기 동기 신호로부터 새로운 동기 신호를 발생하는 동기신호 발생수단; 및
    상기 동기신호 발생수단에서 출력되는 새로운 동기신호와 상기 비디오 신호를 합성 및 신호 처리하여 디스플레이 신호로서 출력하는 신호처리수단을 포함하는 보상 제어 장치.
  2. 제 1항에 있어서, 상기 동기신호 발생수단에서 출력되는 새로운 동기 신호는 상기 보상 제어 신호에 의해 그 출력이 항상 안정된 일정 신호가 출력되는 것을 특징으로 하는 보상 제어 장치.
  3. (a) 입력되는 비디오 신호로부터 동기신호를 분리하는 단계;
    (b) 상기 분리된 동기 신호의 안정 유무를 판단하여 상기 동기 신호를 안정화하기 위한 보상 제어 신호를 출력하고 새로운 동기 신호를 발생하는 단계; 및
    (c) 새롭게 발생된 상기 동기신호와 상기 비디오 신호를 합성 및 신호 처리하여 디스플레이 신호로서 출력하는 단계를 포함하는 보상 제어 방법.
  4. 제 3항에 있어서, 상기 (b)단계는
    (b-1) 상기 분리된 동기 신호의 안정 유/무를 판단하는 단계;
    (b-2) 상기 판단 결과에 따라 상기 동기 신호를 안정화하기 위한 보상 제어신호를 발생하는 단계; 및
    (b-3)상기 보상 제어 신호에 의해 분리된 상기 동기 신호로부터 새로운 동기 신호를 발생하는 단계를 포함하는 것을 특징으로 하는 보상 제어 방법.
  5. 제 3항에 있어서, 상기 (b)단계에서 출력되는 새로운 동기 신호는 상기 보상 제어 신호에 의해 그 출력이 항상 안정된 일정 신호가 출력되는 것을 특징으로 하는 보상 제어 방법.
KR1020010060564A 2001-09-28 2001-09-28 보상 제어 장치 및 방법 KR20030027385A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010060564A KR20030027385A (ko) 2001-09-28 2001-09-28 보상 제어 장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020010060564A KR20030027385A (ko) 2001-09-28 2001-09-28 보상 제어 장치 및 방법

Publications (1)

Publication Number Publication Date
KR20030027385A true KR20030027385A (ko) 2003-04-07

Family

ID=29562862

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010060564A KR20030027385A (ko) 2001-09-28 2001-09-28 보상 제어 장치 및 방법

Country Status (1)

Country Link
KR (1) KR20030027385A (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5479073A (en) * 1993-09-30 1995-12-26 International Business Machines Corporation Dot clock generator for liquid crystal display device
JP2000305526A (ja) * 1999-04-19 2000-11-02 Sony Corp 画像表示装置
KR20010002555A (ko) * 1999-06-15 2001-01-15 윤종용 액정 디스플레이 장치의 수평동기신호 보상장치
KR20010017588A (ko) * 1999-08-12 2001-03-05 구자홍 모니터의 클럭위상 보상장치 및 방법
KR20010017769A (ko) * 1999-08-13 2001-03-05 구자홍 모니터의 동기신호 처리장치 및 방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5479073A (en) * 1993-09-30 1995-12-26 International Business Machines Corporation Dot clock generator for liquid crystal display device
JP2000305526A (ja) * 1999-04-19 2000-11-02 Sony Corp 画像表示装置
KR20010002555A (ko) * 1999-06-15 2001-01-15 윤종용 액정 디스플레이 장치의 수평동기신호 보상장치
KR20010017588A (ko) * 1999-08-12 2001-03-05 구자홍 모니터의 클럭위상 보상장치 및 방법
KR20010017769A (ko) * 1999-08-13 2001-03-05 구자홍 모니터의 동기신호 처리장치 및 방법

Similar Documents

Publication Publication Date Title
KR0176806B1 (ko) 텔레비젼의 2화면 구성장치
JP2007082155A (ja) 画像音声出力システム、画像音声データ出力装置、音声処理プログラム、及び記録媒体
US6768498B1 (en) Out of range image displaying device and method of monitor
JP2003241720A (ja) 液晶駆動装置
KR100654771B1 (ko) 디스플레이장치 및 그 제어방법
JP4556982B2 (ja) 映像信号処理装置および映像信号処理方法
KR20030027385A (ko) 보상 제어 장치 및 방법
JP3087635B2 (ja) 画像同期制御表示装置
KR100634999B1 (ko) 영상신호의 해상도를 높이기 위한 포맷변환장치
TWI411294B (zh) 視訊系統及縮放器
KR970010396B1 (ko) 티브이의 자화면 화질 보상 회로
KR100308050B1 (ko) Lcd 모니터의 신호처리장치
TWI428018B (zh) 影像轉換的裝置及方法
KR20080032828A (ko) 영상 표시 장치 및 이를 이용한 해상도 조절 방법
KR0147152B1 (ko) 메모리 어드레스를 이용한 다수화면분할 및 정지화면 구현 방법
KR100598411B1 (ko) 액정 디스플레이 장치의 수평동기신호 보상장치
KR19980015968A (ko) 서로 다른 갱신주기를 가지는 영상신호를 합성하기위한 장치
KR100579326B1 (ko) 다입력비디오신호합성방법및장치
JP2004187110A (ja) 映像表示制御方法および映像表示装置
KR20020094288A (ko) 클럭위상 보상장치
KR20200098112A (ko) Lcd모니터 출력 제어장치
JPH10290395A (ja) 画像合成装置
KR20070101036A (ko) 비디오 처리 지연 보상 장치 및 그 방법
JPH1141484A (ja) テレビジョン受信機用同期信号生成回路およびテレビジョン受信機
JP2003330427A (ja) 走査線変換装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application