CN110908202B - 显示面板及其制作方法 - Google Patents

显示面板及其制作方法 Download PDF

Info

Publication number
CN110908202B
CN110908202B CN201911226008.9A CN201911226008A CN110908202B CN 110908202 B CN110908202 B CN 110908202B CN 201911226008 A CN201911226008 A CN 201911226008A CN 110908202 B CN110908202 B CN 110908202B
Authority
CN
China
Prior art keywords
display panel
pixels
pixel
wire
substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201911226008.9A
Other languages
English (en)
Other versions
CN110908202A (zh
Inventor
谢孟廷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Publication of CN110908202A publication Critical patent/CN110908202A/zh
Application granted granted Critical
Publication of CN110908202B publication Critical patent/CN110908202B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/1306Details
    • G02F1/1309Repairing; Testing
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133351Manufacturing of individual cells out of a plurality of cells, e.g. by dicing
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • H01L27/1244Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits for preventing breakage, peeling or short circuiting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Optics & Photonics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Manufacturing & Machinery (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本公开涉及一种显示面板及其制造方法。该显示面板包含像素阵列、第一走线、第二走线、导线、驱动电路以及绝缘层。像素阵列包含第一像素及第二像素。第一走线分别电性连接第一像素。第二走线分别电性连接第二像素。导线延伸以与第二走线部分地重叠,并电性连接第二走线,其中导线用以提供同色信号予第二像素。绝缘层设置于第一走线与导线之间。

Description

显示面板及其制作方法
技术领域
本公开内容涉及一种显示面板及其制作方法。
背景技术
于家用电器设备的各式电子产品之中,应用薄膜晶体管(thin film transistor;TFT)的显示面板已经被广泛地使用。薄膜晶体管式的显示面板主要是由薄膜晶体管阵列基板、彩色滤光阵列基板和显示介质所构成,其中薄膜晶体管阵列包含多个薄膜晶体管以及与每一个薄膜晶体管对应配置的像素电极。此外,可自驱动电路传输电性信号至薄膜晶体管阵列来驱动薄膜晶体管,借此控制对应的像素电极。
于显示面板的制作过程中,会先依据显示面板的尺寸来布局上述元件的形成位置,并对应此些形成位置产生相因应的光罩。然而,当显示面板的尺寸有变动时,原先产生的光罩将可能无法对应使用在有变动尺寸需求的显示面板上。而若对原先尺寸的显示面板直接进行切割,又会有因切断走线而致使显示面板无法正常使用的风险。因此,如何对此议题进行改良,已成为相关领域的重要研发课题之一。
发明内容
本公开内容的一实施方式提供一种显示面板,包含像素阵列、第一走线、第二走线、导线以及绝缘层。像素阵列包含第一像素及第二像素。第一走线分别电性连接第一像素。第二走线分别电性连接第二像素。导线延伸以与第二走线部分地重叠,并电性连接第二走线,其中导线用以提供同色信号予第二像素。绝缘层设置于第一走线与导线之间。
于部分实施方式中,显示面板还包含基板。像素阵列设置于基板之上,且第一像素至基板的边缘的最小垂直距离大于第二像素至基板的边缘的最小垂直距离。
于部分实施方式中,部分的第二像素是排列于像素阵列中的最后一行,且此部分的第二像素与基板的边缘的最小垂直距离是大于0微米并小于等于150微米。
于部分实施方式中,显示面板还包含基板。像素阵列设置于基板之上,第二走线各自具有端面,且第二走线的端面是切齐基板的同一边线。
于部分实施方式中,像素阵列还包含第三像素,第二像素位在第一像素与第三像素之间,且第三像素各自的面积小于第一像素与第二像素各自的面积。
于部分实施方式中,导线的线宽大于第一走线各自的线宽。
于部分实施方式中,显示面板还包含栅极驱动阵列电路。栅极驱动阵列电路电性连接导线。
于部分实施方式中,显示面板还包含源极驱动元件,且源极驱动元件之中最远离第二像素的至少一者电性连接导线。
于部分实施方式中,导线具有突出部,突出部各自朝向第二走线突出,并连接至第二走线,其中绝缘层围绕突出部。
本公开内容的一实施方式提供一种的制作方法,包含以下步骤。沿着裁切面裁切初始面板结构,以得到显示面板,其中裁切面与显示面板的第一走线分离,并与显示面板的基板及第二走线重叠,使得基板的边线切齐第二走线各自的端面。将导线与第二走线熔接于一起。
于部分实施方式中,显示面板的制作方法还包含以下步骤。于裁切初始面板结构的步骤之前,形成导线,且导线是延伸至与第一走线及第二走线重叠。于裁切初始面板结构的步骤之前,形成绝缘层,以将导线电性绝缘第一走线及第二走线。
通过以上配置,若因裁切需求,而遭遇到第二走线被切断的状况,则可通过与第二走线熔接于一起的导线传输同色信号,使得同色信号可经第二走线传输至与第二走线电性连接的第二像素,从而控制第二像素呈现出相同的颜色。
附图说明
图1A为依据本公开内容的第一实施方式示出初始面板结构的俯视示意图。
图1B为示出初始面板结构的侧视示意图。
图2A及图2B示出对图1A的对初始面板结构进行加工的俯视示意图。
图3为依据本公开内容的第一实施方式示出显示面板的俯视示意图。
图4A为图3的区域A的放大示意图。
图4B为图4A的区域4B的放大示意图。
图4C为图4B的线段I-I’的剖面示意图。
图5A为图3的显示面板200A经进行熔接制程后的区域A的放大示意图。
图5B为图5A的区域5B的放大示意图。
图5C为图5B的线段II-II’的剖面示意图。
图6A为依据本公开内容的第二实施方式示出初始面板结构的俯视示意图。
图6B为依据本公开内容的第二实施方式示出显示面板的俯视示意图。
其中,附图标记说明如下:
100A、100B 初始面板结构
102 显示区
104 周边区
110、202 第一基板
112、210 像素阵列
114、212 扫描线
115、214 数据线
116、216 薄膜晶体管
117、218 像素电极
120、205 栅极线路
122 走线
124、224 导线
128A、128B、130A、130B、132A、132B、206、208 源极驱动元件
126A、126B、204 栅极驱动阵列电路
127、209 同色信号驱动电路
150 第一偏光片
140 阵列基板
152 显示介质层
154 间隙物
156 彩色滤光层基板
164 第二偏光片
158 第二基板
160 遮光层
162 彩色滤光层
163 共用电极
200A、200B 显示面板
220 第一走线
222 第二走线
225 突出部
230 绝缘层
232 接合点
A、4B、5B 区域
CS 裁切面
D 最小垂直距离
D1 第一方向
D2 第二方向
E 边缘
I-I’、II-II’ 线段
L 边线
P 像素区域
P1 第一像素
P2 第二像素
P3 第三像素
S1、S2 端面
具体实施方式
以下将以附图公开本公开内容的多个实施方式,为明确说明起见,许多实务上的细节将在以下叙述中一并说明。然而,应了解到,这些实务上的细节不应用以限制本公开内容。也就是说,在本公开内容的部分实施方式中,这些实务上的细节为非必要的。此外,为简化附图起见,一些现有惯用的结构与元件在附图中将以简单示意的方式示出的或是被省略。
在本文中,使用第一、第二与第三等等的词汇,是用于描述各种元件或区域是可以被理解的。这些词汇可用来辨别单一元件或区域。因此,在下文中的一第一元件或区域也可被称为第二元件或区域,而不脱离本公开内容的本意。本文使用的“约”或“实质上”包括所述值和在可接受的偏差范围内的平均值。例如,“约”或“实质上”可以表示在所述值的一个或多个标准偏差内,或±30%、±20%、±10%、±5%内。
本公开内容的显示面板可以是经裁切初始面板结构后得到。对此,当面临到面板的尺寸需求是小于现有面板结构时,可先制作好初始面板结构,并于后续制程中,对初始面板结构进行裁切,以得到可符合尺寸需求的显示面板。如此一来,可因不需对面临到的尺寸需求额外制作光罩,而达到节省成本的效果。此外,由于是通过裁切初始面板结构来得到显示面板,故能制作出的显示面板尺寸也会更具有弹性。
请先参照图1A,图1A为依据本公开内容的第一实施方式示出初始面板结构100A的俯视示意图。为了方便说明,图1A示出有第一方向D1及第二方向D2,其中第一方向D1与第二方向D2相异。举例来说,第一方向D1及第二方向D2可彼此正交,且其分别为可以是图1A的横向方向及纵向方向。
初始面板结构100A具有显示区102以及周边区104,其中周边区104位于显示区102的外侧。初始面板结构100A可通过显示区102提供影像,而周边区104可视为是初始面板结构100A的边框,其例如可为放置驱动元件或走线的区域。
初始面板结构100A包含第一基板110、像素阵列112、栅极线路120、走线122、导线124、源极驱动元件128A、128B、130A、130B、132A、132B以及栅极驱动阵列电路126A、126B。像素阵列112、栅极线路120、走线122、导线124、源极驱动元件128A-132B以及栅极驱动阵列电路126A、126B可设置在第一基板110上,其中第一基板110可以是透光基板,例如像是玻璃基板。
像素阵列112位在显示区102内,并可包含扫描线114、数据线115、薄膜晶体管116以及像素电极117。扫描线114可以沿第一方向D1延伸,并沿着第二方向D2配置。数据线115可以沿第二方向D2延伸,并沿着第一方向D1配置。扫描线114与数据线115可彼此交错,从而在显示区102内形成多个像素区域P。薄膜晶体管116分别设置在像素区域P内,且薄膜晶体管116各自的栅极与源极分别连接至对应的扫描线114与数据线115。像素电极117分别设置在像素区域P内,并连接至对应的薄膜晶体管116的漏极。像素电极117的材料包含透明导电材料,像是氧化铟锡、氧化铟锌、氧化锌、纳米碳管、氧化铟镓锌或其它合适的材料。通过此配置,每一个像素区域P内的薄膜晶体管116及像素电极117可形成一个像素,因此像素阵列112可视为是由多个像素排列而成的阵列。本实施方式中,由多个像素排列而成的像素阵列112虽是示出为7列乘21行,然而本公开内容不以此为限。
栅极驱动阵列电路126A、126B及源极驱动元件128A-132B可设置于像素阵列112之外。具体来说,栅极驱动阵列电路126A、126B及源极驱动元件128A-132B是可位在显示区102外并位在周边区104内。栅极驱动阵列电路126A、126B及源极驱动元件128A-132B可用来通过输入电性信号来控制像素阵列112的像素的薄膜晶体管116,从而驱动对应的像素电极117。
栅极线路120为位在显示区102外且位在周边区104内,并将栅极驱动阵列电路126A、126B电性连接至扫描线114,使得自栅极驱动阵列电路126A、126B输出的电性信号可经扫描线114传输至对应的薄膜晶体管116的栅极。走线122位在显示区102外且位在周边区104内。于部分实施方式中,走线122可配置成扇出型走线。走线122可将源极驱动元件128A-132B电性连接至数据线115,使得自源极驱动元件128A-132B输出的电性信号可经数据线115传输至对应的薄膜晶体管116的源极。
根据上述连接方式,像素阵列112的像素可分为三个群,其中第1行至第7行且第1列至第7列的像素为第一群;第8行至第14行且第1列至第7列的像素为第二群;第15行至第21行且第1列至第7列的像素为第三群。不同群的像素可经数据线115及走线122而电性连接至不同的源极驱动元件128A-132B。具体来说,第一群的像素可经数据线115及走线122而电性连接至源极驱动元件128A、128B;第二群的像素可经数据线115及走线122而电性连接至源极驱动元件130A、130B;第三群的像素可经数据线115及走线122而电性连接至源极驱动元件132A、132B。
导线124可设置于像素阵列112之外,亦即其是可位在显示区102外并位在周边区104内。导线124可延伸以与走线122部分地重叠。在此,“导线可与走线部分地重叠”指的可以是:导线124与走线122至少存在上下交叠的关系,使得当俯视看向初始面板结构100A时,导线124与走线122会存在重叠的区域。
初始面板结构100A可还包含绝缘层(未示出),且绝缘层位在导线124与走线122之间,以使其电性绝缘。本实施方式中,导线124可位在走线122下方,即导线124会比走线122更靠近第一基板110,且导线124可与其他层体的制程相容。例如,当像素阵列112的薄膜晶体管116为底栅极型薄膜晶体管时,导线124可与底栅极型薄膜晶体管的栅极使用同一金属层经图案化后形成,且上述用来电性隔离导线124与走线122的绝缘层可以包含栅极绝缘层。于部分实施方式中,此“同一金属层”可包含金属材料、合金、金属氧化物或通过其组合形成的堆叠结构,而绝缘层可以包含有机或无机材料,像是氧化硅、氮化硅、氮氧化硅、上述的组合或其他合适的介电材料。本公开内容不以此为限,于其他实施方式中,导线124可位在走线122上方,即走线122会比导线124更靠近第一基板110,且同样地,导线124可与其他层体使用具相容性的制程形成。
导线124的一端可延伸至源极驱动元件128A,亦即导线124的一端可延伸至连接源极驱动元件128A-132B之中最靠近初始面板结构100A的边缘之一者,并电性连接此源极驱动元件128A。于部分实施方式中,源极驱动元件128A可包含同色信号驱动电路127,其中同色信号驱动电路127电性连接导线124,并用以输出电性信号至导线124。导线124的另一端可延伸至使导线124足以与位在像素阵列112一侧(例如像素阵列112上侧)的走线122皆存在重叠区域,使得导线124可横跨像素阵列112一侧的全部走线122。此外,导线124的另一端可以是配置为未电性连接电性元件。
导线124可用来配合后续制程使用,举例来说,当后续对初始面板结构100A进行裁切制程时,若因裁切到走线122,而致使像素阵列112的一部分像素与对应的源极驱动元件128A-132B之间的电性连接关系被切断,则将导致此一部分的像素无法由走线122输入电性信号而因此也无法控制其显示内容,此时,可对导线124进行加工,使得导线124可通过剩余的走线122电性连接至这一部分的像素,并将同色信号驱动电路127输出的电性信号可传输至这一部分的像素,借此避免因无法控制像素而降低显示品质的状况,关于此的机制将于后述说明。
上述初始面板结构100A可应用成为液晶型的面板结构,如图1B所示,图1B为示出初始面板结构100A的侧视示意图。具体来说,初始面板结构100A可包含第一偏光片150、阵列基板140、显示介质层152、间隙物154、彩色滤光层基板156以及第二偏光片164。
阵列基板140可包含前述第一基板110与其上的像素阵列112,而第一偏光片150设置在第一基板110的下表面。显示介质层152设置在阵列基板140之上,其中显示介质层152可包含显示介质(未示出),例如液晶分子。
彩色滤光层基板156设置在显示介质层152之上,并包含第二基板158、遮光层160、彩色滤光层162及共用电极163,其中第二基板158可以是透光基板,例如像是玻璃基板。遮光层160及彩色滤光层162可形成在第二基板158的下表面。遮光层160可以是黑色矩阵。彩色滤光层162可包含色阻层,像是红色色阻层、绿色色阻层、蓝色色阻层或其组合。共用电极163可设置在显示介质层152与彩色滤光层162之间,其为用来与阵列基板140的像素电极耦合出电场。
第二偏光片164设置在第二基板158的上表面。间隙物154设置在阵列基板140与彩色滤光层基板156之间,并用以提供支撑作用。
上述初始面板结构100A可称为是“已制作完成的初始面板结构100A”,即其已可执行显示影像的功能,例如,可输入电性信号至阵列基板140的像素阵列112,借此控制显示介质层152的显示介质,从而使初始面板结构100A显示出影像。
同前所述,当面临到新的面板尺寸需求,且此新的面板尺寸需求为小于初始面板结构100A的尺寸时,可直接对已制作完成的初始面板结构100A进行加工,以缩减初始面板结构100A的尺寸,从而得到符合需求的显示面板。举例而言,请同时参照图2A及图2B,图2A及图2B示出对图1A的对初始面板结构100A进行加工的俯视示意图。
如图2A所示,可先依据新的面板尺寸需求,在初始面板结构100A上定义出裁切面CS,其中裁切面CS以左及以上的面板结构是为对应新的面板尺寸需求。之后,如图2B所示,可沿着裁切面CS裁切初始面板结构100A,以得到能符合面板尺寸需求的面板结构。为了方便说明,是将此能符合面板尺寸需求的面板结构称显示面板200A。于裁切后,即可将显示面板200A自初始面板结构100A分离。
于部分实施方式中,裁切的方法包含使用刀轮、钻石刀、激光或其组合。虽图2A的裁切面CS示出为L形,然而本公开内容不以此为限,与其他实施方式中,裁切面CS也可以是十字形。此外,于部分实施方式中,在进行裁切的期间,可在生成的断面上形成侧封胶,从而避免显示介质层流出,对此,进行裁切与形成侧封胶可以是同步进行,以提升裁切可靠度及良率。
请再参照图3,图3为依据本公开内容的第一实施方式示出显示面板200A的俯视示意图。为了避免混淆,虽图3的显示面板200A有包含与图1A的初始面板结构100A相同的元件,然而显示面板200A所包含的此些元件是使用与前述相异的元件符号。
如图3所示,显示面板200A包含第一基板202以及设置于第一基板202上的像素阵列210、栅极驱动阵列电路204、源极驱动元件206及208、第一走线220、第二走线222以及导线224。
栅极驱动阵列电路204可用来输出电性信号,且电性信号可经栅极线路205传输至扫描线212,以导通对应的薄膜晶体管216。源极驱动元件206及208可用来输出电性信号,且电性信号可经第一走线220传输至数据线214,以通过对应的薄膜晶体管216驱动所连接的像素电极218。
请同时参照图2A及图3。在裁切过程中,初始面板结构100A之中未被切断的走线122即为显示面板200A的第一走线220,而初始面板结构100A之中被切断的走线122即为显示面板200A的第二走线222。更进一步来说,电性连接源极驱动元件128A及130A的走线122会与裁切面CS分离,而这些走线122于裁切后会成为显示面板200A的第一走线220;电性连接源极驱动元件132A的走线122会与裁切面CS重叠,而这些走线122于裁切后会成为显示面板200A的第二走线222。
对此,由于第一基板110与电性连接源极驱动元件132A的走线122会共同被裁切,故于裁切后,显示面板200A的第一基板202与第二走线222各自的边界会互相切齐。举例来说,如图4A所示,图4A为图3的区域A的放大示意图,第二走线222各自可具有端面S1,且不同的第二走线222的端面S1是共同切齐第一基板202的同一边线L。
请再回到图3。对应裁切的结果,像素阵列210的像素可分为第一像素P1、第二像素P2及第三像素P3,其中第二像素P2位在第一像素P1与第三像素P3之间。
第一走线220可电性连接源极驱动元件206及208,并也分别可经数据线214电性连接第一像素P1。也就是说,于裁切后,像素阵列210的第一像素P1仍可接收到由源极驱动元件206及208发出的电性信号,并因此可通过第一走线220驱动其中的像素电极218,从而显示影像。第二走线222分别可电性连接第二像素P2,而由于此时的第二走线222会因裁切,而未电性连接任何的源极驱动元件,故像素阵列210的第二像素P2此时并无法通过电性信号驱动其中的像素电极218,且也因此无法正常显示影像。
对此,此些可正常显示影像的第一像素P1至第一基板202的边缘E(由第一基板202的四个侧边所形成的边缘E,亦即第一基板202的边缘E包含了第一基板202的左侧边、右侧边、上侧边以及下侧边)的最小垂直距离会大于此些无法正常显示影像的第二像素P2至第一基板202的边缘E的最小垂直距离,例如第一像素P1至第一基板202的左侧边的最小垂直距离会大于第二像素P2至第一基板202的右侧边的最小垂直距离。因此,若此时将显示面板200A应用于显示影像,则像素阵列210之中靠近边缘的部分区域将无法显示出影像。于部分实施方式中,由第一像素P1所共同形成的面积会大于由第二像素P2所共同形成的面积,使得像素阵列210仍可提供足够面积的显示画面。
除此之外,第三像素P3为于裁切时因其结构与裁切面(即图2A的裁切面CS)重叠而被破坏的像素。由于第三像素P3的结构于裁切时遭破坏,故第三像素P3各自的面积会小于第一像素P1与第二像素P2各自的面积。
更进一步来说,第三像素P3各自的面积会依据裁切面的位置而变动,当裁切面的位置会致使第三像素P3的大部分结构遭受破坏时,第三像素P3将会具有较小的面积;而当裁切面的位置会致使第三像素P3的小部分结构遭受破坏时,第三像素P3将会具有较大的面积。
也因此,对于第二像素P2而言,其与第一基板202的边缘E(例如第一基板202的右侧边)的最小垂直距离会与第三像素P3的面积有相关性。对应第三像素P3所可能形成的面积大小,像素阵列210之中的最后一行的第二像素P2与第一基板202的边缘E(例如第一基板202的右侧边)的最小垂直距离D是实质上可大于0微米并小于等于150微米。
导线224仍延伸以与第一走线220及第二走线222部分地重叠,并电性连接源极驱动元件206内的同色信号驱动电路209。对此,由于导线224是以相对远离第二像素P2的一端来电性连接同色信号驱动电路209,且配置有同色信号驱动电路209的源极驱动元件206也为源极驱动元件206及208之中最远离第二像素P2之一者,故可避免导线224与同色信号驱动电路209之间的电性连接关系因裁切制程被切断。此外,于裁切过程中,导线224的一部分也会被切断,使得第一基板202的边线L也会导线224的端面S2互相切齐,此可如第4图所示。
由于在裁切制程之前有先形成导线224,故此时可通过熔接制程来使导线224电性连接第二走线222,从而控制第二像素P2所显示的影像,以下将对此提供进一步的说明。
请同时参照图4A、图4B以及图4C,图4B为图4A的区域4B的放大示意图,而图4C为图4B的线段I-I’的剖面示意图。于进行熔接制程之前,位在第一基板202之上的导线224与第二走线222是可通过绝缘层230而完全分隔,以将其电性绝缘,其中绝缘层230可以是像素阵列(即图3的像素阵列210)中的栅极绝缘层。此外,位在第一基板202之上的导线224与第一走线220也可通过绝缘层230而完全分隔,以将其电性绝缘。
请再同时参照图5A、图5B及图5C,图5A为图3的显示面板200A经进行熔接制程后的区域A的放大示意图,图5B为图5A的区域5B的放大示意图,而图5C为图5B的线段II-II’的剖面示意图。
通过熔接制程,可将导线224与第二走线222熔接于一起。所进行的熔接制程可以是激光焊接,例如可自第一基板202的下侧朝导线224发射激光,以使导线224可穿过一部分的绝缘层230,并熔接至第二走线222。具体来说,于熔接制程后,导线224会具有突出部225,突出部225各自可朝向第二走线222突出,并接触且连接至第二走线222,而位在导线224与第二走线222之间的绝缘层则可围绕突出部225。因此,通过所形成的突出部225,导线224可接触第二走线222,并形成接合点232。对此,在导线224与第二走线222之间的单一重叠区域中,可存在多个接合点232,从而提升导线224对第二走线222的电性连接关系的可靠度。于其他实施方式中,熔接制程也可以是气焊、电阻焊、电弧焊、感应焊接。
此外,导线224的线宽可大于第一走线220以及第二走线222各自的线宽,如此的尺寸设计可使导线224具有较高的辨识性,从而提升熔接制程的可靠度及良率。另一方面,于熔接制程后,位在第一基板202之上的导线224与第一走线220仍可通过绝缘层230而完全分隔,以达到电性绝缘。
请同时参照图3及图5A。通过将导线224与第二走线222熔接于一起,可使导线224电性连接第二走线222,从而使其配置为等电位。也就是说,当同色信号驱动电路209输出电性信号时,这些电性信号可经导线224、第二走线222及数据线214传输至第二像素P2的薄膜晶体管216的源极,从而驱动对应的像素电极218。
具体来说,同色信号驱动电路209可输出同色信号,且导线224可用以提供同色信号予第二像素P2,使得第二像素P2皆会呈现同色的画面。对此,同色信号驱动电路209可依据显示面板200A的显示模式为常态黑模式(normally black)或常态白模式(normallywhite),而输出具有相对应电压电平的同色信号至第二像素P2。
当显示面板200A的显示模式为常态黑模式,则由同色信号驱动电路209输出的同色信号的电压电平可以是与共用电极的电压电平相同,其中此共用电极例如为图1B的位在彩色滤光层基板侧的共用电极163。于部分实施方式中,同色信号的电压电平与彩色滤光层基板侧的共用电极的电压电平实质上可皆为7伏特。如此一来,由于同色信号的电压电平与共用电极的电压电平彼此接近,故将不会耦合出足以改变显示介质层(例如图1B的显示介质层152)的配向方向的电场。因此,穿过显示介质层的光束将无法继续穿过第二偏光片(例如图1B的第二偏光片164),使得第二像素P2可呈现出黑画面。
当显示面板200A的显示模式为常态白模式,则由同色信号驱动电路209输出的同色信号的电压电平可以与共用电极的电压电平相异。于部分实施方式中,同色信号的电压电平实质上可为8伏特,而彩色滤光层基板侧的共用电极的电压电平实质上可为4伏特。如此一来,可使像素电极218与共用电极能耦合出足以调整显示介质层的配向方向的电场。因此,穿过显示介质层的光束将可接续穿过第二偏光片,使得第二像素P2可呈现出白画面。
通过上述配置,可将第二像素P2控制为皆呈现黑画面或白画面,从而避免因无法控制第二像素P2而破坏显示面板200A的显示品质。更进一步来说,由于第二像素P2为位在像素阵列210之中靠近边缘的部分区域,故即使将此部分区域控制为呈现黑画面或白画面,也不至于会影响到显示面板200A通过第一像素P1所输出的画面。此外,也由于第二像素P2为位在像素阵列210之中靠近边缘的部分区域,故在将显示面板200A的外框架(未示出)组装上去之后,第二像素P2与外框架将可呈现出一体的视觉效果,借此降低第二像素P2的存在感,从而避免第二像素P2破坏显示面板200A的显示品质。
请再参照图6A,图6A为依据本公开内容的第二实施方式示出初始面板结构100B的俯视示意图。本实施方式与第一实施方式的至少一个差异点在于,本实施方式的初始面板结构100B的导线124的一端为延伸至栅极驱动阵列电路126A,并电性连接栅极驱动阵列电路126A。由于栅极驱动阵列电路126A是设置在像素阵列112的一侧,故当初始面板结构100B进行裁切,且裁切面(例如图2A的裁切面CS)与像素阵列112重叠时,导线124与栅极驱动阵列电路126A之间的电性连接关系不会因此被切断。也因此,于裁切初始面板结构100B并得到显示面板后,仍可通过导线124来使无法被控制的像素呈现相同颜色的画面。
进一步来说,请参照图6B,图6B为依据本公开内容的第二实施方式示出显示面板200B的俯视示意图。本实施方式中,当将导线224熔接至第二走线222后,即可通过栅极驱动阵列电路204输出同色信号,使得导线224可用以将此同色信号提供给第二走线222,并接着通过第二走线222及数据线214传输至第二像素P2,从而控制第二像素P2为呈现同颜色的画面。
虽上述实施方式是以裁切制作完成的初始面板结构来说明,然而本公开内容所述的裁切制程不以此阶段为限。换言之,裁切制程也可以是在其他阶段进行。举例来说,于部分实施方式中,也可以是在尚未将显示介质层填充于阵列基板与彩色滤光层基板之间的阶段,进行对初始面板结构的裁切,并于裁切后再将显示介质层填入。于部分实施方式中,也可以是在初始面板结构尚在母板上的阶段,就进行裁切,以得到可符合面板尺寸需求的面板结构。也就是说,在有形成导线的配置下,即使是在不同的阶段来进行裁切,仍可在后续使用熔接制程来将导线电性连接至第二走线。
综上所述,初始面板结构可包含走线与导线,走线可通过数据线电性连接至像素的薄膜晶体管,而导线则会与走线重叠。当面临到面板的尺寸需求为小于现有面板结构的尺寸时,可将已制作好的初始面板结构进行裁切,以得到可符合尺寸需求的显示面板。而若遭遇走线因裁切而被切断的状况,则可通过进行熔接制程来将导线熔接至被切断的走线,使得导线可用以提供同色信号至这些走线,从而控制与这些走线相连接的像素呈现出相同的颜色。如此一来,可避免这些像素破坏显示面板的显示品质。
虽然本公开内容已以多种实施方式公开如上,然其并非用以限定本公开内容,任何本领域技术人员,在不脱离本公开内容的精神和范围内,当可作各种的变动与润饰,因此本公开内容的保护范围当视后附的权利要求所界定者为准。

Claims (10)

1.一种显示面板,包含:
一像素阵列,包含多个第一像素及多个第二像素;
多个第一走线,分别电性连接所述第一像素;
多个第二走线,分别电性连接所述第二像素;
一导线,该导线的一端电性连接一第一源极驱动元件的一同色信号驱动电路,该导线延伸以与所述第二走线部分地重叠,并电性连接所述第二走线以控制由所述第二像素所显示的画面,其中该导线用以提供一同色信号予所述第二像素;以及
一绝缘层,设置于所述第一走线与该导线之间,
该显示面板是通过如下的制作方法得到的,该制作方法包含:
沿着一裁切面裁切一初始面板结构,以得到该显示面板,其中该裁切面与该显示面板的多个第一走线分离,并与该显示面板的一基板及多个第二走线重叠,使得该基板的一边线切齐所述第二走线各自的一端面;以及
将该导线与所述第二走线熔接于一起。
2.如权利要求1所述的显示面板,还包含:
一基板,其中该像素阵列设置于该基板之上,且所述第一像素至该基板的边缘的最小垂直距离大于所述第二像素至该基板的边缘的最小垂直距离。
3.如权利要求2所述的显示面板,其中,至少一部分的所述第二像素是排列于该像素阵列中的最后一行,且该部分的所述第二像素与该基板的边缘的最小垂直距离是大于0微米并小于等于150微米。
4.如权利要求1所述的显示面板,还包含:
一基板,其中该像素阵列设置于该基板之上,所述第二走线各自具有一端面,且所述第二走线的所述端面是切齐该基板的同一边线。
5.如权利要求1所述的显示面板,其中,该像素阵列还包含多个第三像素,所述第二像素位在所述第一像素与所述第三像素之间,且所述第三像素各自的面积小于所述第一像素与所述第二像素各自的面积。
6.如权利要求1所述的显示面板,其中,该导线的线宽大于所述第一走线各自的线宽。
7.如权利要求1所述的显示面板,还包含一栅极驱动阵列电路,电性连接该导线。
8.如权利要求1所述的显示面板,还包含多个第二源极驱动元件,且所述第一源极驱动元件比所述第二源极驱动元件更远离所述第二像素。
9.如权利要求1所述的显示面板,其中,该导线具有多个突出部,所述突出部各自朝向所述第二走线突出,并连接至所述第二走线,其中该绝缘层围绕所述突出部。
10.一种显示面板的制作方法,包含:
沿着一裁切面裁切一初始面板结构,以得到一显示面板,其中该裁切面与该显示面板的多个第一走线分离,并与该显示面板的一基板及多个第二走线重叠,使得该基板的一边线切齐所述第二走线各自的一端面;以及
将一导线与所述第二走线熔接于一起,
还包含:
于裁切该初始面板结构的步骤之前,形成该导线,且该导线是延伸至与所述第一走线及所述第二走线重叠;以及
于裁切该初始面板结构的步骤之前,形成一绝缘层,以将该导线电性绝缘所述第一走线及所述第二走线,
其中,该显示面板包含:
一像素阵列,包含多个第一像素及多个第二像素;
所述多个第一走线,分别电性连接所述第一像素;
所述多个第二走线,分别电性连接所述第二像素;
所述导线,该导线的一端电性连接一第一源极驱动元件的一同色信号驱动电路,该导线延伸以与所述第二走线部分地重叠,并电性连接所述第二走线以控制由所述第二像素所显示的画面,其中该导线用以提供一同色信号予所述第二像素;以及
一绝缘层,设置于所述第一走线与该导线之间。
CN201911226008.9A 2019-06-13 2019-12-04 显示面板及其制作方法 Active CN110908202B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW108120539A TWI706402B (zh) 2019-06-13 2019-06-13 顯示面板及其製作方法
TW108120539 2019-06-13

Publications (2)

Publication Number Publication Date
CN110908202A CN110908202A (zh) 2020-03-24
CN110908202B true CN110908202B (zh) 2022-08-26

Family

ID=69821958

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911226008.9A Active CN110908202B (zh) 2019-06-13 2019-12-04 显示面板及其制作方法

Country Status (3)

Country Link
US (1) US11374034B2 (zh)
CN (1) CN110908202B (zh)
TW (1) TWI706402B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114373415A (zh) * 2020-10-15 2022-04-19 元太科技工业股份有限公司 显示设备
TWI751737B (zh) * 2020-10-15 2022-01-01 元太科技工業股份有限公司 顯示裝置
TWI782679B (zh) * 2021-08-27 2022-11-01 晶達光電股份有限公司 特殊尺寸液晶面板的製法及特殊尺寸液晶面板

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080020713A (ko) * 2006-08-24 2008-03-06 삼성전자주식회사 박막트랜지스터 기판 및 이를 갖는 표시패널
CN102073159A (zh) * 2010-12-10 2011-05-25 深圳市华星光电技术有限公司 显示面板的修补线路及其修补方法
TW201206044A (en) * 2010-02-18 2012-02-01 Harris Corp MEMS-based ultra-low power devices
CN104392675A (zh) * 2014-08-22 2015-03-04 友达光电股份有限公司 显示装置基板及其制造方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1797528A (zh) 2004-12-25 2006-07-05 鸿富锦精密工业(深圳)有限公司 显示装置驱动电路及其驱动方法
JP2008003337A (ja) * 2006-06-23 2008-01-10 Mitsubishi Electric Corp パネル基板、表示装置、及びその製造方法
TWI354172B (en) * 2007-03-21 2011-12-11 Au Optronics Corp Pixel array substrate
TWI540361B (zh) * 2011-07-05 2016-07-01 友達光電股份有限公司 顯示面板之母板的切割方法
CN104090437B (zh) * 2014-06-26 2016-08-17 京东方科技集团股份有限公司 一种阵列基板、显示装置、母板及其检测方法
KR102421711B1 (ko) * 2015-10-08 2022-07-15 삼성디스플레이 주식회사 액정 표시 장치 및 그 제조 방법
TWI627474B (zh) 2017-05-22 2018-06-21 友達光電股份有限公司 主動元件陣列基板及顯示面板的操作方法
CN109585422B (zh) * 2017-09-29 2021-06-11 昆山国显光电有限公司 阵列基板及其制造方法
CN108172599A (zh) 2017-12-21 2018-06-15 武汉华星光电半导体显示技术有限公司 Amoled显示面板及其修复方法
KR20190089104A (ko) * 2018-01-19 2019-07-30 삼성디스플레이 주식회사 표시 장치의 제조 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080020713A (ko) * 2006-08-24 2008-03-06 삼성전자주식회사 박막트랜지스터 기판 및 이를 갖는 표시패널
TW201206044A (en) * 2010-02-18 2012-02-01 Harris Corp MEMS-based ultra-low power devices
CN102073159A (zh) * 2010-12-10 2011-05-25 深圳市华星光电技术有限公司 显示面板的修补线路及其修补方法
CN104392675A (zh) * 2014-08-22 2015-03-04 友达光电股份有限公司 显示装置基板及其制造方法

Also Published As

Publication number Publication date
CN110908202A (zh) 2020-03-24
US20200395384A1 (en) 2020-12-17
US11374034B2 (en) 2022-06-28
TWI706402B (zh) 2020-10-01
TW202046280A (zh) 2020-12-16

Similar Documents

Publication Publication Date Title
JP6113235B2 (ja) 表示装置
CN110908202B (zh) 显示面板及其制作方法
JP4162890B2 (ja) 液晶表示装置
JP4364925B2 (ja) アクティブマトリクス基板、液晶パネル、液晶表示装置、テレビジョン受像機
JPH09311642A (ja) 行列型表示装置、データ線の断線修理方法及び液晶表示装置の画素欠陥修理方法
US20130027280A1 (en) Active matrix substrate and display device
JP2007292879A (ja) 液晶表示装置
CN108508661B (zh) 液晶显示面板及液晶显示装置
TWI274309B (en) Electro-optical device and electronic machine
WO2017024708A1 (zh) 显示基板及其制作方法、显示器件
JP6503721B2 (ja) アレイ基板およびそれを用いた表示装置
KR0144061B1 (ko) 실드된 픽셀 구조를 갖는 액정 디스플레이 장치
JP2008216621A (ja) 電気光学装置及び電子機器
US20050007533A1 (en) Liquid crystal display unit
US7009676B1 (en) Structure of a pad in a liquid crystal display device and a method for manufacturing thereof
JP5221408B2 (ja) 表示装置及びその製造方法
JP4321094B2 (ja) 電気光学装置及び電子機器
JP6784304B2 (ja) 電気光学装置および電子機器
JP4441507B2 (ja) 液晶表示装置
JP2009053417A (ja) 電気光学装置及びその製造方法、並びに電子機器
KR102551694B1 (ko) 액정표시장치용 어레이 기판
JP2004054281A (ja) 電気光学装置及び電子機器
JP2002090775A (ja) マトリクスアレイ基板
CN114578624B (zh) 阵列基板及显示面板
JP3743448B2 (ja) 電気光学装置及び電子機器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant