CN1108662C - 锁相环电路 - Google Patents

锁相环电路 Download PDF

Info

Publication number
CN1108662C
CN1108662C CN97103357A CN97103357A CN1108662C CN 1108662 C CN1108662 C CN 1108662C CN 97103357 A CN97103357 A CN 97103357A CN 97103357 A CN97103357 A CN 97103357A CN 1108662 C CN1108662 C CN 1108662C
Authority
CN
China
Prior art keywords
switch element
pass filter
error signal
low pass
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN97103357A
Other languages
English (en)
Other versions
CN1177865A (zh
Inventor
泷川浩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Renesas Design Corp
Mitsubishi Electric Corp
Original Assignee
Renesas Design Corp
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Design Corp, Mitsubishi Electric Corp filed Critical Renesas Design Corp
Publication of CN1177865A publication Critical patent/CN1177865A/zh
Application granted granted Critical
Publication of CN1108662C publication Critical patent/CN1108662C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/089Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
    • H03L7/0891Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
    • H03L7/0895Details of the current generators
    • H03L7/0898Details of the current generators the source or sink current values being variable

Abstract

在现有技术中,由于不能以简单地改变VCO控制电压VCP,所以就遇到不能使PLL的锁定速度和稳定度两者同时提高的问题。本发明通过输入误差信号*UP,使电容11的预充电电荷通过NMOS晶体管N11放电。从而使电容11的一端电压降低,转而使连接在电容11上的电荷泵控制晶体管P12的导通电阻作非线性下降。通过这样的做法,使VCO控制电压VCP在误差信号*UP脉冲宽度变窄的时候降低,在变宽的时候升高。

Description

锁相环电路
技术领域
本发明涉及PLL(锁相环)电路,具体说是涉及PLL电路的电荷泵。
背景技术
图6是锁定电路的框图。在图中,12是鉴相器(PD),14是电荷泵(CP),16是低通滤波器(LPF),18是压控振荡器(VCO)。20是分频器。fo是基准信号,f是PLL信号,其频率为压控振荡器18的振荡频率经分频器20分频后的频率。*UP是表示逻辑信号UP的负值逻辑信号。(负值逻辑信号通常虽然是用带上画线的信号名表示,但在本文中却是采用在其前面加一个*号的方式表示)。DOWN是鉴相器12的输出误差信号。VCP是为了控制压控振荡器18(VCO)用的控制电压。
在工作过程中,PLL信号f的相位与来自鉴相器12的基准信号fo的相位进行对比。鉴相器12根据PLL信号与基准信号Fo之间的相位差输出误差信号*UP或DOWN。误差信号*UP或DOWN是在有相位差存在的期间输出的,其脉冲宽度与相位差的大小成比例关系。
由鉴相器12输出的误差信号UP,DOWN被输入到电荷泵14。低通滤波器16随同电荷泵14动作,根据误差信号UP、DOWN,输出VCO的控制电压VCP,对压控振荡器的振荡频率进行控制。具体地说,是通过电荷泵14根据鉴相器12输出的误差信号UP,DOWN,向低通滤波器16提供电荷,或者由低通滤波器16俘获电荷,从而生成VCO的控制电压VCP。
压控振荡器18根据低通滤波器16输出的VCO的控制电压VCP产生振荡,输出频率信号。该信号经过分频器20进行n次分频,生成PLL信号f,然后,输入到鉴相器12。当鉴相器12处于没有误差信号UP,DOWN输出的状态时,即进入PLL锁定状态。此时,基准信号fo的相位与PLL信号的相位一致。
图7是表示现有电荷泵的示图。图中,将电荷泵14连同低通滤波器16一并绘出。这是因为如上所述,VCO的控制电压VCP是在低通滤波器16随同电荷泵14动作的状态下生成的。Vdd是电源电压。
图7所示的电荷泵是由CMOS构成的。在PMOS晶体管P31的控制极上输入误差信号*UP;在NMOS晶体管N31上输入误差信号DOWM。
低通滤波器16是由两个电阻R1,R2和两个电容C1,C2构成的。
在工作过程中,由于从鉴相器12向电荷泵14输入误差信号*UP,使PMOS晶体管P31导通,从而使电源与接地端导通,于是在构成低通滤波器的电阻1和电阻2之间生成并输出VCO的控制电压VCP。VCO的控制电压VCP的波形取决于电源电压Vdd、PMOS晶体管P31的导通阻值RP31、电阻值R1、R2和电容C1、C2。
图8所示是VCO的控制电压VCP的电压波形示例图。当时间为t0时,在向电荷泵14输入误差信号*UP的同时,VCO的控制电压VCP开始上升;当时间为t1时,由于没有*UP的输入,就下降。由图可见,在t1以后经过足够的时间内,仍然没有恢复到时间为t0以前的电压值,还有一个电压差。这个电压差就对压控振荡器18的振荡频率进行控制。
由于现有的PLL电路是按上述结构构成的,所以遇到以下所述的问题。
PLL电路是根据锁定速度和稳定度进行评价的。锁定速度是指PLL达到锁定状态的速度;稳定度是指PLL抗噪声等的干扰、不致失稳的程度。然而,锁定速度会由于VCO的控制电压VCP的变化量的增大而加速;而稳定度却会由于VCO的控制电压VCP的变化量的减小而增高的性质。这就是说,锁定速度和稳定度和VCO的控制电压VCP的变化量之间的关系互相矛盾。
当在图7中所示的电荷泵14中输入了误差信号之后,低通滤波器16随同电荷泵14动作。由于受到*UP呈现的、在PLL信号f和基准信号fo之间相位差大小的影响,电源电压Vdd通过PMOS晶体管P31的导通电阻RP31、电阻R1和R2分压,从而生成VCO的控制电压VCP。电容C1和C2通过来自电源供给的电荷充电。由于PMOS晶体管P31的导通电阻足够小,所以下式成立:
     RP31《R1,R2VCO的控制电压VCP是通过电源电压Vdd经由电阻R1及R2分压形成的。
从以上情况可见,VCO控制电压VCP的变化量与R2/(R1+R2)成比例关系。由于下式成立,
R2/(R1+R2)=1/(1+(R1+R2))所以当(R1+R2)变大时,VCO控制电压VCP变小,从而使稳定度提高;当(R1+R2)变小时,VCO的控制电压VCP的变化量变大,从而使锁定速度加快。然而由于电阻R1和R2为被动元素,就不能在现有的PLL电路中将(R1+R2)设定为常数值,所以也不能够解决提高锁定速度与提高稳定度之间互相矛盾的关系。
如上所述,在现有的PLL电路中,就遇到了不可能同时提高锁定速度与稳定度的问题。
发明内容
本发明的目的是要解决上述问题。其目的是要通过使输入脉冲宽度与电荷泵能力的变化成比例关系的办法,制成能够同时提高锁定速度与稳定度的PLL电路。
在本发明第1方面中记载的发明所涉及的PLL电路中包括:
低通滤波器;
压控振荡器,能以振荡输出PLL信号,其频率根据由所述低通滤波器输出的控制电压产生变化;
鉴相器,用来接收所述PLL信号和基准信号,检出两者之间的相位差,输出误差信号;
电荷泵,用来根据所述误差信号,向所述低通滤波器提供电荷,或者从所述低通滤波器俘获电荷;以及
控制装置,装有可变电阻元件,当受到施加的误差信号的作用时,其阻值会发生变化,从而使电荷泵向所述低通滤波器提供电荷,或者从所述低通滤波器俘获电荷,借以对来自所述鉴相器的误差信号的脉冲持续时间进行非线性调节,
所述控制装置包括:时间常数电路,用来响应来自所述鉴相器的误差信号,提供按照自身的时间常数减少的电压;以及开关装置,当受到来自所述鉴相器的误差信号的作用时,该开关装置闭合导通,其与电源相连的一端与低通滤波器接通,该开关装置包括作为所述可变电阻元件的第1开关元件,所述第1开关元件的导通阻值随着来自时间常数电路的电压发生变化;所述第1开关元件具有一个连接在电源上的电极和一个控制电极,后者连接在时间常数电路上,能够接收来自时间常数电路的电压;所述开关装置还包括第2开关元件,该第2开关元件与第1开关元件串联,且具有一个连接在低通滤波器上的电极和一个控制电极,当在该控制电极施加误差信号时,该第2开关元件导通;
所述控制装置还包括第3开关元件,该第3开关元件设在电源和时间常数电路之间,处于常闭状态;
所述时间常数电路包括一电容器,其一端通过第3开关元件与电源相连,并通过该端把变化的电压施加在所述第1开关元件的控制电极上;和第4开关元件,该第4开关元件与所述电容器并联,响应误差信号闭合导通使所述电容器的所述一端的电压开始随时间常数电路的时间常数减少;
所述第1开关元件的阈电压高于所述第3开关元件的阈电压。
在本发明第2方面中记载的发明所涉及的PLL电路包括:
低通滤波器;
压控振荡器,能以振荡输出PLL信号,其频率根据由所述低通滤波器输出的控制电压产生变化;
鉴相器,用来接收所述PLL信号和基准信号,检出两者之间的相位差,输出误差信号;
电荷泵,用来根据所述误差信号,向所述低通滤波器提供电荷,或者从所述低通滤波器俘获电荷;以及
控制装置,装有可变电阻元件,当受到施加的误差信号的作用时,其阻值会发生变化,从而使电荷泵向所述低通滤波器提供电荷,或者从所述低通滤波器俘获电荷,借以对来自所述鉴相器的误差信号的脉冲持续时间进行非线性调节,
所述控制装置包括:时间常数电路,用来响应来自所述鉴相器的误差信号,提供按照自身的时间常数减少的电压;以及开关装置,当受到来自所述鉴相器的误差信号的作用时,该开关装置闭合导通,其与电源相连的一端与低通滤波器接通,该开关装置包括作为所述可变电阻元件的第1开关元件,所述第1开关元件的导通阻值随着来自时间常数电路的电压发生变化;所述第1开关元件具有一个连接在电源上的电极和一个控制电极,后者连接在时间常数电路上,能够接收来自时间常数电路的电压;所述开关装置还包括第2开关元件,该第2开关元件与第1开关元件串联,且具有一个连接在低通滤波器上的电极和一个控制电极,当在该控制电极施加误差信号时,该第2开关元件导通;
所述控制装置还包括第3开关元件,该第3开关元件设在电源和时间常数电路之间,处于常闭状态;
所述时间常数电路包括一电容器,其一端通过第3开关元件与电源相连,并通过该端把变化的电压施加在所述第1开关元件的控制电极上;和第4开关元件,该第4开关元件与所述电容器并联,响应误差信号闭合导通使得所述电容器的所述一端的电压开始随时间常数电路的时间常数减少;
所述第1开关元件的导通电阻值的可变范围取决于所述第4开关元件的导通电阻值。
附图说明
图1所示是在本发明实施例中所用的PLL电路的电荷泵图。
图2是当误差信号*UP的脉冲宽度长时,时间常数电路的端子电压波形图。
图3是当误差信号*UP的脉冲宽度长时,压控振荡器控制电压的波形图。
图4是当误差信号*UP的脉冲宽度短时,时间常数电路的端子电压波形图。
图5是当误差信号*UP的脉冲宽度短时,压控振荡器控制电压的波形图。
图6所示是表示PLL电路的简略图。
图7所示是现有电荷泵的示图。
图8所示是现有压控振荡器的控制波形示例图。
具体实施方式
以下对本发明的一种实施例进行说明。
实施例1。
图1所示是在本发明实施例中所用的PLL电路的电荷泵图。图中之所以将电荷泵14和低通滤波器16一并绘出,是因为通过两者的协同动作产生的VCO控制电压VCO。本发明除电荷泵以外的其他结构是和图6所示现有PLL电路的相同,所以以下对其构造的有关说明从略。
如图6所示,电荷泵14是通过由鉴相器12输出的误差信号*UP的输入助通端以及误差信号DOWN输入助断端构成的。在其助通端上备有:PMOS晶体管P10、P11、P12、NMOS晶体管N11、倒相器INV1以及电容C11。在其助断端上备有:NMOS晶体管N10、N21、N22、PMOS晶体管P21、倒相器INV2以及电容12C。
由于PMOS晶体管P10和NMOS晶体管N10是电荷泵14的主要部分,以下将这两个晶体管称为电荷泵的主晶体管。由于PMOS晶体管P12和NMOS晶体管N22是用来控制电荷泵主晶体管P10和N10用的,所以以下将这两个晶体管称为电荷泵控制晶体管。
电荷泵主晶体管P10和N10仅只作电荷通过的运作,对电荷通过量的控制则由电荷泵控制晶体管P12和N22承担。因此要将电荷泵控制晶体管P12和N22的驱动能力选定在高于电荷泵主晶体管P10和N10的程度。这就是说,电荷泵主晶体管P10和N10的导通电阻值要比电荷泵控制晶体管P12和N22的导通电阻值小到可以忽略不计的程度。
低通滤波器16是由两个电阻R1,R2和两个电容C1和C2构成的。VCO控制电压VCO由电阻R1,R2之间输出。
当PLL电路在处于稳定状态时,PMOS晶体管P11的控制极与源极短路,处于导通状态。因此,由于电容11通过PMOS晶体管P11与电源连接,处于“H”级预充电状态。即在图中VP处所示的电容C11的电位保持高电位。其结果是电荷泵控制晶体管P12在其控制极上经过施加PMOS晶体管P11的阈值电压VTH(P11)而处于准导通状态,即尚未完全导通的状态。为了达到此目的,电荷泵控制晶体管P12的阈值电压设定在略高于PMOS晶体管P11的阈值电压VTH(P11)的程度。
当在电荷泵14中输入误差信号*UP之后,CP主晶体管P10与NMOS晶体管N11同时导通。结果,由于在电容C中的预充电电荷通过NMOS晶体管N11放电,电位VP随同由NMOS晶体管N11的导通电阻RN11和电容C11定义的时间常数(RN11·C11)而降低。由于CP控制晶体管P12在稳定状态下处于准导通状态,随着电位VP的降低而变为导通状态,最后达到饱和状态。这就是说,CP控制晶体管12的导通电阻RP12随着电位VP的降低而产生非线性变动。
如上所述,由于电位VP的降低,使CP控制晶体管P12的导通电阻RP12产生变化,通过CP主晶体管P10向低通滤波器16供给的电荷量也随着误差信号的脉冲宽度而发生变化。时间常数(RN11·C11)能够采用按照选定的电容C11的容量和NMOS晶体管N11的导通电阻值的办法确定的值进行设定。
VCO控制电压VCP是通过电源电压Vdd经由电荷泵控制晶体管P12的导通电阻RP12、电荷泵主晶体管P10的导通电阻RP10、电阻R1和R2分压生成的。当电荷泵主晶体管P10处于导通状态时,由于
RP10<<RP12,R1,R2
成立,从而能够使电荷泵主晶体管P10的导通电阻RP10可以忽略不计。于是VCO控制电压VCP呈下列比例关系:
R2/(RP12+R1+R2)=1/(1+(RP12+R1)/R2)
如上所述,由于CP控制晶体管P12的导通电阻RP12由于电位降低产生的非线性变动,VCO控制电压VCP也随着电位的降低而产生非线性变化,达到饱和值。
电位VP在降低过程的期间,与误差信号*UP的脉冲宽度成比例关系。另外,当PLL处于非锁定状态时,虽然有误差信号*UP输入,但随着非锁定的程度(PLL信号f与基准信号fo之间的相位差)变大,误差信号*UP的脉冲宽度增大。因此,随着误差信号*UP的脉冲宽度增大,在受到误差信号*UP影响的期间,VCO控制电压VCP也上升到较高的电压。
图2和图3是当误差信号*UP的脉冲宽度长时电压VP和VCO控制电压VCP的波形图;图4和图5是当误差信号*UP的脉冲宽度短时电压VP和VCO控制电压VCP的波形图;在图3和图5中,绘出现有例中的VCO控制电压VCP的波形图,以供对比之用。
首先,利用图1,图2和图3说明向电荷泵14输入的误差信号*UP的脉冲宽度长时的情况。
如图2所示,当在时间t0向电荷泵14输入误差信号*UP时,在稳定状态下的电位VP随同由NMOS晶体管N11的导通电阻RN11和C11定义的时间常数(RN11·C11)下降,当在时间T1时误差信号*UP从低位向高位迁移,通过PMOS晶体管11的预充电的作用,使电位VP恢复到稳定状态。
如图3所示,当在时间t0向电荷泵14输入误差信号*UP时,由于电荷泵控制晶体管P12是处于准导通状态,由低通滤波器16输出的VCO控制电压VCP徐徐升高。然后,当电位达到电荷泵控制晶体管P12的阈值电压VTH(P12)时,如上所述,电荷泵控制晶体管P12变为完全导通状态,其导通电阻RP12急遽下降,结果使VCO控制电压VCP急遽升高。然后,VCO控制电压VCP随着电位VP的下降而徐徐上升,最后达到饱和。这是由于在实施例1中所述的电荷泵的特性造成的结果。虽然在时间T1时VPC随着误差信号*UP从低位向高位迁移而降低,但是,由于在时间T1时的电位较比现有例中的高,所以在时间T1的以后,经过足够的时间,仍然保持高于现有例中的高电位。就是这样的高电位使PLL的锁定速度快。
以下,利用图1,图4和图5说明向电荷泵14输入的误差信号*UP的脉冲宽度短时的情况。
如图4所示,当在时间t0向电荷泵14输入误差信号*UP时,在稳定状态下的电位VP随同由NMOS晶体管N11的导通电阻RN11和C11定义的时间常数(RN11·C11)下降,当在时间T1时误差信号*UP从低位向高位迁移,通过PMOS晶体管11的预充电的作用,使电位VP恢复到稳定状态。
如图5所示,当在时间t0向电荷泵14输入误差信号*UP时,由于电荷泵控制晶体管P12是处于准导通状态,由低通滤波器16输出的VCO控制电压VCP徐徐上升。这是由于在实施例1中所述的电荷泵的输出阻抗特性造成的结果。虽然在时间T1时VCO控制电位VPC随着误差信号*UP从低位向高位迁移而降低,但是,由于在时间T1时的电位较比现有例中的低,所以在时间T1的以后,经过足够的时间,仍然保持高于现有例中的低电位。就是这样的低电压使PLL的稳定度有所提高。
以上虽然在该实施例1中是以向电荷泵14输入误差信号*UP的情况为例做出的说明,但是,当输入的是误差信号DOWN时,除了极性相反以外,动作机理却完全相同。例如,当VCO控制电位VPC在稳定状态下保持高电位时,由于电荷泵14的输出阻抗特性方面的原因而使电位下降。另外,由于时间常数是由(RN21·C12)确定的,所以通过选定电容C12的容量和NMOS晶体管N21的导通电阻,就能够将其设定为一个规定值。
如上所述,如果采用该第1实施例,在PLL电路中,由于电荷泵的能力可能根据误差信号的脉冲宽度发生变化,就能够使PLL的锁定速度的高速化和稳定度的提高的事实得以同时实现。
如上所述,如果采用本发明第1方面所述的发明,则PLL电路包括:
低通滤波器;
压控振荡器,能以振荡输出PLL信号,其频率根据由所述低通滤波器输出的控制电压产生变化;
鉴相器,用来接收所述PLL信号和基准信号,检出两者之间的相位差,输出误差信号;
电荷泵,用来根据所述误差信号,向所述低通滤波器提供电荷,或者从所述低通滤波器俘获电荷;以及
控制装置,装有可变电阻元件,当受到施加的误差信号的作用时,其阻值会发生变化,从而使电荷泵向所述低通滤波器提供电荷,或者从所述低通滤波器俘获电荷,借以对来自所述鉴相器的误差信号的脉冲持续时间进行非线性调节,
所述控制装置包括:时间常数电路,用来响应来自所述鉴相器的误差信号,提供按照自身的时间常数减少的电压;以及开关装置,当受到来自所述鉴相器的误差信号的作用时,该开关装置闭合导通,其与电源相连的一端与低通滤波器接通,该开关装置包括作为所述可变电阻元件的第1开关元件,所述第1开关元件的导通阻值随着来自时间常数电路的电压发生变化;所述第1开关元件具有一个连接在电源上的电极和一个控制电极,后者连接在时间常数电路上,能够接收来自时间常数电路的电压;所述开关装置还包括第2开关元件,该第2开关元件与第1开关元件串联,且具有一个连接在低通滤波器上的电极和一个控制电极,当在该控制电极施加误差信号时,该第2开关元件导通;
所述控制装置还包括第3开关元件,该第3开关元件设在电源和时间常数电路之间,处于常闭状态;
所述时间常数电路包括一电容器,其一端通过第3开关元件与电源相连,并通过该端把变化的电压施加在所述第1开关元件的控制电极上;和第4开关元件,该第4开关元件与所述电容器并联,响应误差信号闭合导通使所述电容器的所述一端的电压开始随时间常数电路的时间常数减少;
所述第1开关元件的阈电压高于所述第3开关元件的阈电压。
由于采用这种结构,就可能使误差信号的脉冲宽度与电荷泵能力的变化成比例关系,所以可以同时实现使PLL的锁定速度高速化和提高稳定度的效果。而且,就有可能在集成电路装置中形成整体的PLL电路。而且,由于PLL电路的第1开关元件的阈电压高于第3开关元件的阈电压,可以使第1开关元件的导通电阻的变化流畅。
如果采用本发明第2方面中所述的发明,则PLL电路包括:
低通滤波器;
压控振荡器,能以振荡输出PLL信号,其频率根据由所述低通滤波器输出的控制电压产生变化;
鉴相器,用来接收所述PLL信号和基准信号,检出两者之间的相位差,输出误差信号;
电荷泵,用来根据所述误差信号,向所述低通滤波器提供电荷,或者从所述低通滤波器俘获电荷;以及
控制装置,装有可变电阻元件,当受到施加的误差信号的作用时,其阻值会发生变化,从而使电荷泵向所述低通滤波器提供电荷,或者从所述低通滤波器俘获电荷,借以对来自所述鉴相器的误差信号的脉冲持续时间进行非线性调节,
所述控制装置包括:时间常数电路,用来响应来自所述鉴相器的误差信号,提供按照自身的时间常数减少的电压;以及开关装置,当受到来自所述鉴相器的误差信号的作用时,该开关装置闭合导通,其与电源相连的一端与低通滤波器接通,该开关装置包括作为所述可变电阻元件的第1开关元件,所述第1开关元件的导通阻值随着来自时间常数电路的电压发生变化;所述第1开关元件具有一个连接在电源上的电极和一个控制电极,后者连接在时间常数电路上,能够接收来自时间常数电路的电压;所述开关装置还包括第2开关元件,该第2开关元件与第1开关元件串联,且具有一个连接在低通滤波器上的电极和一个控制电极,当在该控制电极施加误差信号时,该第2开关元件导通;
所述控制装置还包括第3开关元件,该第3开关元件设在电源和时间常数电路之间,处于常闭状态;
所述时间常数电路包括一电容器,其一端通过第3开关元件与电源相连,并通过该端把变化的电压施加在所述第1开关元件的控制电极上;和第4开关元件,该第4开关元件与所述电容器并联,响应误差信号闭合导通使所述电容器的所述一端的电压开始随时间常数电路的时间常数减少;
所述第1开关元件的导通电阻值的可变范围取决于所述第4开关元件的导通电阻值。
由于可以构成通过时间常数电路的电容的容量和第4开头元件的导通电阻值来确定第1开关元件的导通电阻值的结构,在这种简易的结构中,就能够对第1开关元件的导通电阻值的可变范围加以控制。

Claims (2)

1.一种PLL电路,包括:
低通滤波器;
压控振荡器,能以振荡输出PLL信号,其频率根据由所述低通滤波器输出的控制电压产生变化;
鉴相器,用来接收所述PLL信号和基准信号,检出两者之间的相位差,输出误差信号;
电荷泵,用来根据所述误差信号,向所述低通滤波器提供电荷,或者从所述低通滤波器俘获电荷;以及
控制装置,装有可变电阻元件,当受到施加的误差信号的作用时,其阻值会发生变化,从而使电荷泵向所述低通滤波器提供电荷,或者从所述低通滤波器俘获电荷,借以对来自所述鉴相器的误差信号的脉冲持续时间进行非线性调节,
所述控制装置包括:时间常数电路,用来响应来自所述鉴相器的误差信号,提供按照自身的时间常数减少的电压;以及开关装置,当受到来自所述鉴相器的误差信号的作用时,该开关装置闭合导通,其与电源相连的一端与低通滤波器接通,该开关装置包括作为所述可变电阻元件的第1开关元件,所述第1开关元件的导通阻值随着来自时间常数电路的电压发生变化;所述第1开关元件具有一个连接在电源上的电极和一个控制电极,后者连接在时间常数电路上,能够接收来自时间常数电路的电压;所述开关装置还包括第2开关元件,该第2开关元件与第1开关元件串联,且具有一个连接在低通滤波器上的电极和一个控制电极,当在该控制电极施加误差信号时,该第2开关元件导通;
所述控制装置还包括第3开关元件,该第3开关元件设在电源和时间常数电路之间,处于常闭状态;
所述时间常数电路包括一电容器,其一端通过第3开关元件与电源相连,并通过该端把变化的电压施加在所述第1开关元件的控制电极上;和第4开关元件,该第4开关元件与所述电容器并联,响应误差信号闭合导通使所述电容器的所述一端的电压开始随时间常数电路的时间常数减少;
所述第1开关元件的阈电压高于所述第3开关元件的阈电压。
2.一种PLL电路,包括:
低通滤波器;
压控振荡器,能以振荡输出PLL信号,其频率根据由所述低通滤波器输出的控制电压产生变化;
鉴相器,用来接收所述PLL信号和基准信号,检出两者之间的相位差,输出误差信号;
电荷泵,用来根据所述误差信号,向所述低通滤波器提供电荷,或者从所述低通滤波器俘获电荷;以及
控制装置,装有可变电阻元件,当受到施加的误差信号的作用时,其阻值会发生变化,从而使电荷泵向所述低通滤波器提供电荷,或者从所述低通滤波器俘获电荷,借以对来自所述鉴相器的误差信号的脉冲持续时间进行非线性调节,
所述控制装置包括:时间常数电路,用来响应来自所述鉴相器的误差信号,提供按照自身的时间常数减少的电压;以及开关装置,当受到来自所述鉴相器的误差信号的作用时,该开关装置闭合导通,其与电源相连的一端与低通滤波器接通,该开关装置包括作为所述可变电阻元件的第1开关元件,所述第1开关元件的导通阻值随着来自时间常数电路的电压发生变化;所述第1开关元件具有一个连接在电源上的电极和一个控制电极,后者连接在时间常数电路上,能够接收来自时间常数电路的电压;所述开关装置还包括第2开关元件,该第2开关元件与第1开关元件串联,且具有一个连接在低通滤波器上的电极和一个控制电极,当在该控制电极施加误差信号时,该第2开关元件导通;
所述控制装置还包括第3开关元件,该第3开关元件设在电源和时间常数电路之间,处于常闭状态;
所述时间常数电路包括一电容器,其一端通过第3开关元件与电源相连,并通过该端把变化的电压施加在所述第1开关元件的控制电极上;和第4开关元件,该第4开关元件与所述电容器并联,响应误差信号闭合导通使所述电容器的所述一端的电压开始随时间常数电路的时间常数减少;
所述第1开关元件的导通电阻值的可变范围取决于所述第4开关元件的导通电阻值。
CN97103357A 1996-09-24 1997-03-20 锁相环电路 Expired - Fee Related CN1108662C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP251424/96 1996-09-24
JP251424/1996 1996-09-24
JP8251424A JPH1098380A (ja) 1996-09-24 1996-09-24 Pll回路

Publications (2)

Publication Number Publication Date
CN1177865A CN1177865A (zh) 1998-04-01
CN1108662C true CN1108662C (zh) 2003-05-14

Family

ID=17222649

Family Applications (1)

Application Number Title Priority Date Filing Date
CN97103357A Expired - Fee Related CN1108662C (zh) 1996-09-24 1997-03-20 锁相环电路

Country Status (4)

Country Link
US (1) US5912575A (zh)
JP (1) JPH1098380A (zh)
CN (1) CN1108662C (zh)
DE (1) DE19713058C2 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100555824C (zh) * 2004-03-19 2009-10-28 株式会社半导体能源研究所 升压电路、半导体装置以及电子设备
CN102255614A (zh) * 2010-05-20 2011-11-23 晨星软件研发(深圳)有限公司 时脉产生电路与时脉产生方法

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3827403B2 (ja) * 1997-05-20 2006-09-27 富士通株式会社 電流スイッチ回路及びそれを利用したpll回路
JP3515382B2 (ja) * 1997-09-30 2004-04-05 株式会社東芝 チャージポンプ
DE19909736C2 (de) * 1999-03-05 2003-06-12 Micronas Gmbh Schaltungsanordnung zum Erzeugen des Steuerpotentials für einen Feldeffekttransistor
JP3959886B2 (ja) * 1999-03-24 2007-08-15 松下電工株式会社 照明器具
DE19929234B4 (de) * 1999-06-25 2006-12-21 Infineon Technologies Ag Ladungspumpenschaltung, insbesondere für eine elektrische Phasenregelschleife
US6704908B1 (en) 1999-11-17 2004-03-09 Amadala Limited Method and apparatus for automatically generating a phase lock loop (PLL)
US6456131B1 (en) * 1999-12-01 2002-09-24 Texas Instruments Incorporated Charge mirror circuit
KR100394757B1 (ko) * 2000-09-21 2003-08-14 가부시끼가이샤 도시바 반도체 장치
US6445211B1 (en) * 2000-11-20 2002-09-03 Cypress Semiconductor Corporation Circuit technique for improved current matching in charge pump PLLS
US6466069B1 (en) * 2000-11-21 2002-10-15 Conexant Systems, Inc. Fast settling charge pump
US6535071B2 (en) * 2001-05-17 2003-03-18 Micron Technology, Inc. CMOS voltage controlled phase shift oscillator
US6989698B2 (en) * 2002-08-26 2006-01-24 Integrant Technologies Inc. Charge pump circuit for compensating mismatch of output currents
US6642759B1 (en) * 2002-09-04 2003-11-04 National Semiconductor Corporation Charge pump using switched capacitors for phase-locked loop control and method of operation
US7940033B2 (en) 2003-04-22 2011-05-10 Aivaka, Inc. Control loop for switching power converters
EP1511174B1 (en) * 2003-08-29 2007-06-13 Texas Instruments Incorporated Charge pump phase locked loop with improved power supply rejection
KR100551474B1 (ko) * 2004-07-21 2006-02-14 삼성전자주식회사 기판 잡음 최소화를 위한 오픈 드레인 드라이버 및 그전류 구동방법
US7230454B2 (en) * 2005-02-18 2007-06-12 Cirrus Logic, Inc. Serial audio output driver circuits and methods
US7265523B2 (en) * 2005-10-24 2007-09-04 Aivaka Control loop for switching power converters
US7301380B2 (en) * 2006-04-12 2007-11-27 International Business Machines Corporation Delay locked loop having charge pump gain independent of operating frequency
EP2021879A4 (en) * 2006-04-26 2010-04-28 Aivaka REGULATED USE AND FREQUENCY CYCLE CLOCK
WO2007127463A2 (en) 2006-04-27 2007-11-08 Aivaka Startup for dc/dc converters
US7535281B2 (en) * 2006-09-29 2009-05-19 Micron Technology, Inc. Reduced time constant charge pump and method for charging a capacitive load
CN101610082B (zh) * 2009-07-16 2011-12-07 哈尔滨工业大学 应用于锁相环中的源极开关型电荷泵
CN102158075B (zh) * 2011-03-16 2013-01-30 东南大学 一种电荷泵锁相环中的电荷泵电路
CN102291128B (zh) * 2011-06-28 2013-04-03 电子科技大学 一种带抗单粒子辐射电路的电荷泵及低通滤波器组件
US8829982B2 (en) * 2011-07-28 2014-09-09 Intel Corporation System incorporating power supply rejection circuitry and related method
CN108092661B (zh) * 2018-01-15 2021-05-28 深圳骏通微集成电路设计有限公司 鉴相器和锁相环电路

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4698531A (en) * 1985-07-24 1987-10-06 The General Electric Company, P.L.C. Power-on reset circuit
US5473283A (en) * 1994-11-07 1995-12-05 National Semiconductor Corporation Cascode switched charge pump circuit

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5510238A (en) * 1978-07-07 1980-01-24 Citizen Watch Co Ltd Rll circuit
JPH07120945B2 (ja) * 1986-10-03 1995-12-20 松下電器産業株式会社 自動モ−ド切換pll回路
JPH02113726A (ja) * 1988-10-24 1990-04-25 Fujitsu Ltd Pll回路
JPH05276031A (ja) * 1992-01-13 1993-10-22 Nec Corp 周波数シンセサイザ
DE4216712A1 (de) * 1992-05-20 1993-11-25 Siemens Ag Schaltbare Stromquellenschaltung und Verwendung einer solchen in einer Phasedetectoranordnung
US5285114A (en) * 1992-08-17 1994-02-08 Codex Corp. Phase lock loop charge pump with symmetrical charge and discharge currents
US5357216A (en) * 1993-01-13 1994-10-18 National Semiconductor Corporation Current sourcing and sinking circuit for driving a VCO charge pump
US5365121A (en) * 1993-03-08 1994-11-15 Motorola Inc. Charge pump with controlled ramp rate
JP3435520B2 (ja) * 1993-03-31 2003-08-11 株式会社住友金属マイクロデバイス チャージポンプ回路及びそれを用いたpll回路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4698531A (en) * 1985-07-24 1987-10-06 The General Electric Company, P.L.C. Power-on reset circuit
US5473283A (en) * 1994-11-07 1995-12-05 National Semiconductor Corporation Cascode switched charge pump circuit

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100555824C (zh) * 2004-03-19 2009-10-28 株式会社半导体能源研究所 升压电路、半导体装置以及电子设备
CN102255614A (zh) * 2010-05-20 2011-11-23 晨星软件研发(深圳)有限公司 时脉产生电路与时脉产生方法
CN102255614B (zh) * 2010-05-20 2017-04-19 晨星软件研发(深圳)有限公司 时脉产生电路与时脉产生方法

Also Published As

Publication number Publication date
DE19713058C2 (de) 2001-09-13
JPH1098380A (ja) 1998-04-14
US5912575A (en) 1999-06-15
DE19713058A1 (de) 1998-04-02
CN1177865A (zh) 1998-04-01

Similar Documents

Publication Publication Date Title
CN1108662C (zh) 锁相环电路
CN1179483C (zh) 减小相位偏移而不增加工作电压的锁相环电路
US7683898B2 (en) Highly efficient LCD driving voltage generating circuit and method thereof
JP4288434B2 (ja) 高電圧発生回路
CN103051177B (zh) 一种快速响应的控制电路及其控制方法
EP0032588A2 (en) Substrate bias generation circuit
CN1848687A (zh) 占空比检测电路及其控制方法
JP5198316B2 (ja) Pll回路及び発振装置
CN1485810A (zh) 使用低功率驱动液晶显示装置的电路和方法
CN104868881A (zh) 具有平均电压反馈的张驰振荡器
CN1435945A (zh) 用于最小化输出失真的功率放大器削波电路
CN102255506B (zh) 具有前馈补偿的高精度振荡器系统及其方法
CN101409541A (zh) 环形振荡电路
CN1206243A (zh) 包含噪声防止电路的振荡器电路
EP0576204A1 (en) Integrated circuit buffer with controlled rise and fall times
US6215361B1 (en) Phase-locked loop with a charge pump current limiting device
CN106067787A (zh) 一种应用于电荷泵系统的时钟产生电路
CN101282081B (zh) 一种振荡器电路
CN101079616A (zh) 产生具有稳定周期的振荡信号的振荡器电路
TW200952338A (en) Frequency jitter generation circuit
CN1930770A (zh) 电动机驱动装置
CN1821925A (zh) 提高片外驱动器的电流和转换速率比率的方法
CN1461011A (zh) 具有两个基准电压产生电路的内部电源电压控制装置
CN102055320A (zh) 电荷泵电路及其实现方法
CN1650522A (zh) 具有全电压摆动运行的低功率动态逻辑门电路

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee