CN110828431A - 一种用于三维扇出型封装的塑封结构 - Google Patents

一种用于三维扇出型封装的塑封结构 Download PDF

Info

Publication number
CN110828431A
CN110828431A CN201911240761.3A CN201911240761A CN110828431A CN 110828431 A CN110828431 A CN 110828431A CN 201911240761 A CN201911240761 A CN 201911240761A CN 110828431 A CN110828431 A CN 110828431A
Authority
CN
China
Prior art keywords
layer
plastic
chip
plastic packaging
layout wiring
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201911240761.3A
Other languages
English (en)
Inventor
戴风伟
曹立强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
National Center for Advanced Packaging Co Ltd
Shanghai Xianfang Semiconductor Co Ltd
Original Assignee
National Center for Advanced Packaging Co Ltd
Shanghai Xianfang Semiconductor Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by National Center for Advanced Packaging Co Ltd, Shanghai Xianfang Semiconductor Co Ltd filed Critical National Center for Advanced Packaging Co Ltd
Priority to CN201911240761.3A priority Critical patent/CN110828431A/zh
Publication of CN110828431A publication Critical patent/CN110828431A/zh
Priority to PCT/CN2020/095306 priority patent/WO2021109527A1/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3114Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3135Double encapsulation or coating and encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

本发明公开了一种用于三维扇出型封装的塑封结构,包括:第一芯片;第一塑封层,所述第一塑封层包覆所述第一芯片;第一塑封层导电通孔,所述第一塑封层导电通孔贯穿所述第一塑封层;第一布局布线层,所述第一布局布线层设置在所述第一塑封层的上方,且与所述第一塑封层导电通孔电连接;第二芯片,所述第二芯片设置在所述第一布局布线层的上方,且与第一布局布线层电连接;第二塑封层,所述第二塑封层包覆所述第二芯片和所述第一塑封层顶面和侧面,底面与所述第二塑封层的底面基本齐平;第二布局布线层,所述第二布局布线层设置在所述第二塑封层的下面,与所述第一塑封层导电通孔电连接;以及外接焊球,所述外接焊球与所述第二布局布线层电连接。

Description

一种用于三维扇出型封装的塑封结构
技术领域
本发明涉及半导体封装技术领域,尤其涉及一种用于三维扇出型封装的塑封结构。
背景技术
随着微电子技术的不断发展,用户对系统的小型化、多功能、低功耗、高可靠性的要求越来越高,尤其是近年来便携式手持终端市场需求的井喷,如手提电脑、智能手机和平板电脑等,要求更高的集成度和互连能力。而三维堆叠封装是满足上述要求的一种非常有效的技术途径。
在现有的三维堆叠封装结构,尤其是涉及三维扇出型封装结构中,经常需要采用两次或者更多次的塑封工艺,从而实现晶圆重构以及塑封保护。然后在两次塑封工艺中,不同层界面热失配引起的应力分层或由于切割的机械冲击导致的多层界面的分层等问题,如第一塑封层、介质层、金属互连层、第二塑封层等之间的界面分层。这些界面分层可能会导致封装结构的缺陷、可靠性乃至最终产品的良率。
针对现有的三维扇出型封装结构由于不同层界面热失配引起的应力分层或由于切割的机械冲击导致的多层界面的分层等问题,本发明提出一种用于三维扇出型封装的塑封结构,至少部分的克服了上述现有技术存在的问题。
发明内容
针对现有的三维扇出型封装结构由于不同层界面热失配引起的应力分层或由于切割的机械冲击导致的多层界面的分层等问题,根据本发明的一个实施例,提供一种用于三维扇出型封装的塑封结构,包括:
第一芯片;
第一塑封层,所述第一塑封层包覆所述第一芯片;
第一塑封层导电通孔,所述第一塑封层导电通孔贯穿所述第一塑封层;
第一布局布线层,所述第一布局布线层设置在所述第一塑封层的上方,且与所述第一塑封层导电通孔电连接;
第二芯片,所述第二芯片设置在所述第一布局布线层的上方,且与第一布局布线层电连接;
第二塑封层,所述第二塑封层包覆所述第二芯片和所述第一塑封层顶面和侧面,底面与所述第二塑封层的底面基本齐平;
第二布局布线层,所述第二布局布线层设置在所述第二塑封层的下面,与所述第一塑封层导电通孔电连接;以及
外接焊球,所述外接焊球与所述第二布局布线层电连接。
在本发明的一个实施例中,该用于三维扇出型封装的塑封结构,其特征在于,还包括:
设置在所述第一塑封层上表面与所述第二塑封层之间的介质层,所述介质层起到对所述第一布局布线层的同层布线间以及相邻层间的电绝缘和机械支撑作用;以及
设置在覆盖除外接焊球之外的所述第二塑封层和所述第一塑封层下表面的绝缘保护层。
在本发明的一个实施例中,所述第一芯片正面朝下,所述第一芯片的芯片焊盘与所述第二布局布线层电连接。
在本发明的一个实施例中,所述第一芯片正面朝上,所述第一芯片的芯片焊盘与所述第一布局布线层电连接。
在本发明的一个实施例中,所述第一布局布线层的布线层数为M层,其中M≥2。
在本发明的一个实施例中,所述第二布局布线层的布线层数为N层,其中N≥2。
根据本发明的另一个实施例,提供一种用于三维扇出型封装的塑封结构,包括:
第一芯片;
第一塑封层,所述第一塑封层包覆所述第一芯片;
第一布局布线层,所述第一布局布线层设置在所述第一塑封层的上方,且与所述第一芯片电连接;
第二芯片,所述第二芯片设置在所述第一布局布线层的上方,且与第一布局布线层电连接;
第二塑封层,所述第二塑封层包覆所述第二芯片和所述第一塑封层顶面和侧面,底面与所述第二塑封层的底面基本齐平;
第二塑封层导电通孔,所述第二塑封层导电通孔贯穿所述第二塑封层;
第二布局布线层,所述第二布局布线层设置在所述第二塑封层的上面,与所述第二塑封层导电通孔电连接;以及
外接焊球,所述外接焊球与所述第二布局布线层电连接。
在本发明的另一个实施例中,用于三维扇出型封装的塑封结构还包括:
设置在所述第一塑封层上表面与所述第二塑封层之间的介质层,所述介质层起到对所述第一布局布线层的同层布线间以及相邻层间的电绝缘和机械支撑作用;以及
设置在覆盖除外接焊球之外的所述第二塑封层上表面的绝缘保护层。
在本发明的另一个实施例中,所述第一布局布线层的布线层数为M层,其中M≥2。
在本发明的另一个实施例中,所述第二布局布线层的布线层数为N层,其中N≥2。
本发明提供一种用于三维扇出型封装的塑封结构,首先通过常规扇出工艺对第一芯片进行塑封和互连扇出形成第一芯片扇出封装结构,然后在第一芯片扇出封装结构上方贴装第二芯片形成三维扇出型封装结构,最后对三维扇出型封装结构进行第二次塑封,第二塑封层实现对三维扇出型封装结构顶面和侧面的五面包封。基于本发明的该种用于三维扇出型封装的塑封结构解决了由于多层界面热失配引起的应力分层,或由于切割时的机械冲击导致的多层界面的分层等问题,提升了三维扇出型封装结构的可靠性和良率。
附图说明
为了进一步阐明本发明的各实施例的以上和其它优点和特征,将参考附图来呈现本发明的各实施例的更具体的描述。可以理解,这些附图只描绘本发明的典型实施例,因此将不被认为是对其范围的限制。在附图中,为了清楚明了,相同或相应的部件将用相同或类似的标记表示。
图1示出根据本发明的第一实施例的一种用于三维扇出型封装的塑封结构100的剖面示意图。
图2示出根据本发明的第二实施例的一种用于三维扇出型封装的塑封结构200的剖面示意图。
图3示出根据本发明的第三实施例的一种用于三维扇出型封装的塑封结构300的剖面示意图。
图4示出根据本发明的第四实施例的一种用于三维扇出型封装的塑封结构400的剖面示意图。
图5示出根据本发明的第五实施例的一种用于三维扇出型封装的塑封结构300的剖面示意图。
具体实施方式
在以下的描述中,参考各实施例对本发明进行描述。然而,本领域的技术人员将认识到可在没有一个或多个特定细节的情况下或者与其它替换和/或附加方法、材料或组件一起实施各实施例。在其它情形中,未示出或未详细描述公知的结构、材料或操作以免使本发明的各实施例的诸方面晦涩。类似地,为了解释的目的,阐述了特定数量、材料和配置,以便提供对本发明的实施例的全面理解。然而,本发明可在没有特定细节的情况下实施。此外,应理解附图中示出的各实施例是说明性表示且不一定按比例绘制。
在本说明书中,对“一个实施例”或“该实施例”的引用意味着结合该实施例描述的特定特征、结构或特性被包括在本发明的至少一个实施例中。在本说明书各处中出现的短语“在一个实施例中”并不一定全部指代同一实施例。
需要说明的是,本发明的实施例以特定顺序对工艺步骤进行描述,然而这只是为了方便区分各步骤,而并不是限定各步骤的先后顺序,在本发明的不同实施例中,可根据工艺的调节来调整各步骤的先后顺序。
本发明提供一种用于三维扇出型封装的塑封结构,首先通过常规扇出工艺对第一芯片进行塑封和互连扇出形成第一芯片扇出封装结构,然后在第一芯片扇出封装结构上方贴装第二芯片形成三维扇出型封装结构,最后对三维扇出型封装结构进行第二次塑封,第二塑封层实现对三维扇出型封装结构顶面和侧面的五面包封。基于本发明的该种用于三维扇出型封装的塑封结构解决了由于多层界面热失配引起的应力分层,或由于切割时的机械冲击导致的多层界面的分层等问题,提升了三维扇出型封装结构的可靠性和良率。
下面结合图1来详细介绍根据本发明的一个实施例的一种用于三维扇出型封装的塑封结构。图1示出根据本发明的第一实施例的一种用于三维扇出型封装的塑封结构100的剖面示意图。如图1所示,该用于三维扇出型封装的塑封结构100进一步包括第一芯片110、第一塑封层120、第一塑封层导电通孔130、第一布局布线层140、介质层150、第二芯片160、第二塑封层170、第二布局布线层180、绝缘保护层185以及外接焊球190。
第一芯片110可以为处理器、FPGA、MCU等逻辑处理芯片,也可以为Flash、EPROM等存储芯片,还可以为传感器或者射频类其他芯片等。在本发明的一个实施例中,第一芯片110可以为单个或者多个芯片,当为多个芯片时,可以为同类或者不同类芯片。
第一塑封层120包覆第一芯片110。在本发明的一个实施例中,第一塑封层120从背面和侧面实现对第一芯片110的五面包覆,第一芯片110的正面(芯片及焊盘面,与衬底相对)漏出第一塑封层120。
第一塑封层导电通孔130设置成贯穿第一塑封层120,且与第一芯片110分离开。在本发明的一个实施例中,第一塑封层导电通孔130通过对第一塑封层120通孔后进行填充导电材料形成。在本发明的一个具体实施例中,第一塑封层导电通孔130的通孔通过对第一塑封层120的特定区域进行激光通过或者机械通孔形成;导电材料填充通过铜或其他金属的电镀形成;也可以通过填充导电银浆或导电胶形成。
第一布局布线层140设置在第一塑封层120的上面,与第一塑封层导电通孔130形成电连接。第一布局布线层140可以通过加成法或者减成法形成。在本发明的一个实施例中,第一布局布线层140可以为单层或多层布线层。
介质层150设置在第一布局布线层140的同层布线间以及相邻层间。介质层可以为二氧化硅、氮化硅等无机绝缘材料,也可以为PI、树脂等有机绝缘材料,起到绝缘和机械保护作用。
第二芯片160设置在第一布局布线层140的上面,第一布局布线层140的焊盘161与第一布局布线层140电连接,实现电和或信号的传输,第二芯片160与第一芯片110可以为同类芯片或者不同芯片。与第一芯片110类似,第二芯片160也可以为处理器、FPGA、MCU等逻辑处理芯片,也可以为Flash、EPROM等存储芯片,或者为传感器或者射频类其他芯片等。在本发明的一个实施例中,第二芯片160也可以为单个或者多个芯片,当为多个芯片时,可以为同类或者不同类芯片。
第二塑封层170包覆第二芯片160、第一布局布线层140、介质层150以及第一塑封层120的侧面,形成对封装结构的上面和侧面的五面包覆;第一塑封层导电通孔130和第一芯片110的正面从第二塑封层170的底面漏出。
第二布局布线层180设置在第二塑封170的下面,与第一塑封层导电通孔130和第一芯片110的正面焊盘电连接;其中在最外层的第二布局布线层180还设置有外接焊盘。在本发明的一个实施例中,第二布局布线层180可以为单层或多层。
绝缘保护层185设置在第二布局布线层180的同层布线间以及相邻层间。
外接焊球190设置在最外层的第二布局布线层180的外接焊盘上,起到封装结构与外面电路和或系统的电和或信号连接作用。
下面结合图2来介绍根据本发明的第二实施例的一种用于三维扇出型封装的塑封结构。图2示出根据本发明的第二实施例的一种用于三维扇出型封装的塑封结构200的剖面示意图。如图2所示,该用于三维扇出型封装的塑封结构200进一步包括第一芯片210、第一塑封层220、第一塑封层导电通孔230、第一布局布线层240、介质层250、第二芯片260、第二塑封层270、外接焊盘280、绝缘保护层285以及外接焊球290。
该用于三维扇出型封装的塑封结构200与前述用于三维扇出型封装的塑封结构100的区别仅在于在第一芯片210正面朝上设置在第一塑封层220内部,第一芯片210的第一芯片焊盘211与第一布局布线层240电连接;此外,外接焊球290仅通过外接焊盘280与第一塑封层导电通孔230电连接。
下面结合图3来介绍根据本发明的第三实施例的一种用于三维扇出型封装的塑封结构。图3示出根据本发明的第三实施例的一种用于三维扇出型封装的塑封结构300的剖面示意图。如图3所示,该用于三维扇出型封装的塑封结构300进一步包括第一芯片310、第一塑封层320、第一塑封层导电通孔330、第一布局布线层340、介质层350、第二芯片360、第二塑封层370、第二布局布线层380、绝缘保护层385以及外接焊球390。
该用于三维扇出型封装的塑封结构300与前述用于三维扇出型封装的塑封结构200的区别仅在于第二布局布线层380,第二布局布线层380可以为单层或多层,与第一塑封层导电通孔330电连接,并实现外接焊盘的均匀布局。
下面结合图4来介绍根据本发明的第四实施例的一种用于三维扇出型封装的塑封结构。图4示出根据本发明的第四实施例的一种用于三维扇出型封装的塑封结构400的剖面示意图。如图4所示,该用于三维扇出型封装的塑封结构400进一步包括第一芯片410、第一塑封层420、第一布局布线层430、介质层440、第二芯片450、第二塑封层460、第二塑封层导电通孔470、外接焊盘480、绝缘保护层485以及外接焊球490。
该用于三维扇出型封装的塑封结构400与前述用于三维扇出型封装的塑封结构200的区别在于第一芯片410和第二芯片450分别通过芯片焊盘411和451电连接到第一布局布线层430上,再与贯穿第二塑封层460的第二塑封层导电通孔470电连接,外接焊球490设置在第二塑封层460的上方。
最后,再结合图5来介绍根据本发明的第五实施例的一种用于三维扇出型封装的塑封结构。图5示出根据本发明的第五实施例的一种用于三维扇出型封装的塑封结构500的剖面示意图。如图5所示,该用于三维扇出型封装的塑封结构500进一步包括第一芯片510、第一塑封层520、第一布局布线层530、介质层540、第二芯片550、第二塑封层560、第二塑封层导电通孔570、第二布局布线层580、绝缘保护层585以及外接焊球590。
该用于三维扇出型封装的塑封结构500与前述用于三维扇出型封装的塑封结构400的区别仅在于第二布局布线层580,第二布局布线层580可以为单层或多层,与第二塑封层导电通孔570电连接,并实现外接焊盘的均匀布局。
基于本发明提供的该种用于三维扇出型封装的塑封结构,首先通过常规扇出工艺对第一芯片进行塑封和互连扇出形成第一芯片扇出封装结构,然后在第一芯片扇出封装结构上方贴装第二芯片形成三维扇出型封装结构,最后对三维扇出型封装结构进行第二次塑封,第二塑封层实现对三维扇出型封装结构顶面和侧面的五面包封。基于本发明的该种用于三维扇出型封装的塑封结构解决了由于多层界面热失配引起的应力分层,或由于切割时的机械冲击导致的多层界面的分层等问题,提升了三维扇出型封装结构的可靠性和良率。
尽管上文描述了本发明的各实施例,但是,应该理解,它们只是作为示例来呈现的,而不作为限制。对于相关领域的技术人员显而易见的是,可以对其做出各种组合、变型和改变而不背离本发明的精神和范围。因此,此处所公开的本发明的宽度和范围不应被上述所公开的示例性实施例所限制,而应当仅根据所附权利要求书及其等同替换来定义。

Claims (10)

1.一种用于三维扇出型封装的塑封结构,包括:
第一芯片;
第一塑封层,所述第一塑封层包覆所述第一芯片;
第一塑封层导电通孔,所述第一塑封层导电通孔贯穿所述第一塑封层;
第一布局布线层,所述第一布局布线层设置在所述第一塑封层的上方,且与所述第一塑封层导电通孔电连接;
第二芯片,所述第二芯片设置在所述第一布局布线层的上方,且与第一布局布线层电连接;
第二塑封层,所述第二塑封层包覆所述第二芯片和所述第一塑封层顶面和侧面,底面与所述第二塑封层的底面基本齐平;
第二布局布线层,所述第二布局布线层设置在所述第二塑封层的下面,与所述第一塑封层导电通孔电连接;以及
外接焊球,所述外接焊球与所述第二布局布线层电连接。
2.如权利要求1所述的用于三维扇出型封装的塑封结构,其特征在于,还包括:
设置在所述第一塑封层上表面与所述第二塑封层之间的介质层,所述介质层起到对所述第一布局布线层的同层布线间以及相邻层间的电绝缘和机械支撑作用;以及
设置在覆盖除外接焊球之外的所述第二塑封层和所述第一塑封层下表面的绝缘保护层。
3.如权利要求1所述的用于三维扇出型封装的塑封结构,其特征在于,所述第一芯片正面朝下,所述第一芯片的芯片焊盘与所述第二布局布线层电连接。
4.如权利要求1所述的用于三维扇出型封装的塑封结构,其特征在于,所述第一芯片正面朝上,所述第一芯片的芯片焊盘与所述第一布局布线层电连接。
5.如权利要求1所述的用于三维扇出型封装的塑封结构,其特征在于,所述第一布局布线层的布线层数为M层,其中M≥2。
6.如权利要求1所述的用于三维扇出型封装的塑封结构,其特征在于,所述第二布局布线层的布线层数为N层,其中N≥2。
7.一种用于三维扇出型封装的塑封结构,包括:
第一芯片;
第一塑封层,所述第一塑封层包覆所述第一芯片;
第一布局布线层,所述第一布局布线层设置在所述第一塑封层的上方,且与所述第一芯片电连接;
第二芯片,所述第二芯片设置在所述第一布局布线层的上方,且与第一布局布线层电连接;
第二塑封层,所述第二塑封层包覆所述第二芯片和所述第一塑封层顶面和侧面,底面与所述第二塑封层的底面基本齐平;
第二塑封层导电通孔,所述第二塑封层导电通孔贯穿所述第二塑封层;
第二布局布线层,所述第二布局布线层设置在所述第二塑封层的上面,与所述第二塑封层导电通孔电连接;以及
外接焊球,所述外接焊球与所述第二布局布线层电连接。
8.如权利要求7所述的用于三维扇出型封装的塑封结构,其特征在于,还包括:
设置在所述第一塑封层上表面与所述第二塑封层之间的介质层,所述介质层起到对所述第一布局布线层的同层布线间以及相邻层间的电绝缘和机械支撑作用;以及
设置在覆盖除外接焊球之外的所述第二塑封层上表面的绝缘保护层。
9.如权利要求7所述的用于三维扇出型封装的塑封结构,其特征在于,所述第一布局布线层的布线层数为M层,其中M≥2。
10.如权利要求7所述的用于三维扇出型封装的塑封结构,其特征在于,所述第二布局布线层的布线层数为N层,其中N≥2。
CN201911240761.3A 2019-12-06 2019-12-06 一种用于三维扇出型封装的塑封结构 Pending CN110828431A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201911240761.3A CN110828431A (zh) 2019-12-06 2019-12-06 一种用于三维扇出型封装的塑封结构
PCT/CN2020/095306 WO2021109527A1 (zh) 2019-12-06 2020-06-10 一种用于三维扇出型封装的塑封结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911240761.3A CN110828431A (zh) 2019-12-06 2019-12-06 一种用于三维扇出型封装的塑封结构

Publications (1)

Publication Number Publication Date
CN110828431A true CN110828431A (zh) 2020-02-21

Family

ID=69544745

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911240761.3A Pending CN110828431A (zh) 2019-12-06 2019-12-06 一种用于三维扇出型封装的塑封结构

Country Status (2)

Country Link
CN (1) CN110828431A (zh)
WO (1) WO2021109527A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111834315A (zh) * 2020-07-28 2020-10-27 华进半导体封装先导技术研发中心有限公司 一种存储器结构及其制造方法
WO2021109527A1 (zh) * 2019-12-06 2021-06-10 上海先方半导体有限公司 一种用于三维扇出型封装的塑封结构
CN114975416A (zh) * 2022-04-29 2022-08-30 盛合晶微半导体(江阴)有限公司 三维扇出型内存封装结构及其封装方法

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113876312B (zh) * 2021-09-16 2024-01-16 青岛歌尔智能传感器有限公司 一种体征检测模组和体征检测模组的制造方法
CN115985783B (zh) * 2023-03-20 2023-05-30 合肥矽迈微电子科技有限公司 一种mosfet芯片的封装结构和工艺

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105118823A (zh) * 2015-09-24 2015-12-02 中芯长电半导体(江阴)有限公司 一种堆叠型芯片封装结构及封装方法
US20160260684A1 (en) * 2015-03-04 2016-09-08 Apple Inc. System in package fan out stacking architecture and process flow
CN107622982A (zh) * 2016-07-13 2018-01-23 台湾积体电路制造股份有限公司 芯片封装结构
CN107808878A (zh) * 2016-09-09 2018-03-16 力成科技股份有限公司 堆叠型芯片封装结构
CN110211954A (zh) * 2019-06-17 2019-09-06 上海先方半导体有限公司 一种多芯片封装结构及其制造方法
CN210897270U (zh) * 2019-12-06 2020-06-30 上海先方半导体有限公司 一种用于三维扇出型封装的塑封结构

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110828431A (zh) * 2019-12-06 2020-02-21 上海先方半导体有限公司 一种用于三维扇出型封装的塑封结构

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160260684A1 (en) * 2015-03-04 2016-09-08 Apple Inc. System in package fan out stacking architecture and process flow
CN105118823A (zh) * 2015-09-24 2015-12-02 中芯长电半导体(江阴)有限公司 一种堆叠型芯片封装结构及封装方法
CN107622982A (zh) * 2016-07-13 2018-01-23 台湾积体电路制造股份有限公司 芯片封装结构
CN107808878A (zh) * 2016-09-09 2018-03-16 力成科技股份有限公司 堆叠型芯片封装结构
CN110211954A (zh) * 2019-06-17 2019-09-06 上海先方半导体有限公司 一种多芯片封装结构及其制造方法
CN210897270U (zh) * 2019-12-06 2020-06-30 上海先方半导体有限公司 一种用于三维扇出型封装的塑封结构

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021109527A1 (zh) * 2019-12-06 2021-06-10 上海先方半导体有限公司 一种用于三维扇出型封装的塑封结构
CN111834315A (zh) * 2020-07-28 2020-10-27 华进半导体封装先导技术研发中心有限公司 一种存储器结构及其制造方法
CN114975416A (zh) * 2022-04-29 2022-08-30 盛合晶微半导体(江阴)有限公司 三维扇出型内存封装结构及其封装方法

Also Published As

Publication number Publication date
WO2021109527A1 (zh) 2021-06-10

Similar Documents

Publication Publication Date Title
CN110828431A (zh) 一种用于三维扇出型封装的塑封结构
US9685400B2 (en) Semiconductor package and method of forming the same
US8749049B2 (en) Chip package with a chip embedded in a wiring body
CN102543927B (zh) 嵌埋穿孔中介层的封装基板及其制造方法
US7888785B2 (en) Semiconductor package embedded in substrate, system including the same and associated methods
US20090134528A1 (en) Semiconductor package, electronic device including the semiconductor package, and method of manufacturing the semiconductor package
CN110649001B (zh) 一种集成天线结构的2.5d多芯片封装结构及制造方法
KR101577884B1 (ko) 마이크로 전자 디바이스, 스택 다이 패키지 및 이를 포함하는 컴퓨팅 시스템, 마이크로 전자 디바이스에서 멀티-채널 통신 통로를 제조하는 방법, 및 스택 다이 패키지의 컴포넌트들 사이의 전기 통신을 가능하게 하는 방법
KR100925665B1 (ko) 시스템 인 패키지 및 그 제조 방법
US20040169264A1 (en) Integrated chip package structure using organic substrate and method of manufacturing the same
US8927417B2 (en) Semiconductor package signal routing using conductive vias
TWI723885B (zh) 半導體封裝
WO2021018014A1 (zh) 一种基于tsv的多芯片的封装结构及其制备方法
JP3610661B2 (ja) 三次元積層モジュール
CN110890357A (zh) 一种基于金属基底的集成天线和射频前端的埋入封装结构
US20230335882A1 (en) Antenna packaging structure and manufacturing method thereof
KR20130008666A (ko) 반도체 패키지 및 이의 제조 방법
CN111128914A (zh) 一种低翘曲的多芯片封装结构及其制造方法
KR101332859B1 (ko) 원 레이어 섭스트레이트를 갖는 반도체 패키지를 이용한 팬 아웃 타입 반도체 패키지 및 이의 제조 방법
CN112701088A (zh) 一种二次塑封封装结构及其制作方法
CN110867429A (zh) 一种tsv转接板互连结构
CN210897270U (zh) 一种用于三维扇出型封装的塑封结构
CN110957306A (zh) 多层芯片基板及封装方法、多功能芯片封装方法及晶圆
CN103208471B (zh) 多芯片封装体
CN108461483B (zh) 一种嵌入式电容转接板封装结构及制造方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination